国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      接收器電路的制作方法

      文檔序號:7538432閱讀:411來源:國知局
      專利名稱:接收器電路的制作方法
      技術(shù)領(lǐng)域
      本發(fā)明涉及一種用于接收并轉(zhuǎn)發(fā)數(shù)據(jù)信號的接收器電路。
      背景技術(shù)
      具有集成輸入放大器的接收器電路已經(jīng)出現(xiàn)了相當(dāng)長一段時(shí)間,并且用于多種電路目的和應(yīng)用。至于一般的背景技術(shù),應(yīng)該參考?xì)W洲專利EP 869 615 B1以及EP 869 614 B1,其中每一個(gè)都描述了單級輸入放大器。雖然可以適用于具有輸入放大器的任何接收器電路,但是下面參考半導(dǎo)體存儲器的輸入放大器來解釋本發(fā)明及其所基于的問題。
      在現(xiàn)代計(jì)算機(jī)和軟件應(yīng)用程序中日益需要在更短的時(shí)間內(nèi)處理更多的數(shù)據(jù)。大規(guī)模集成存儲器(例如,DRAM存儲器)用來存儲數(shù)據(jù)。于是,為了滿足在處理數(shù)據(jù)時(shí)對更高速度的需求,在這種半導(dǎo)體存儲器的情形中,數(shù)據(jù)必須適當(dāng)?shù)匮杆賹懭氪鎯ζ鞑⑶覐乃龃鎯ζ髦凶x出。
      隨著集成電路領(lǐng)域的發(fā)展,它們的工作頻率也上升,導(dǎo)致可以適當(dāng)?shù)匮杆偬幚頂?shù)據(jù)。另外,還存在專門為高數(shù)據(jù)率設(shè)計(jì)的半導(dǎo)體存儲器。這種半導(dǎo)體存儲器的一個(gè)代表是所謂的DDR-DRAM存儲器,其中DDR代表“雙倍數(shù)據(jù)率”。在傳統(tǒng)半導(dǎo)體存儲器中,只在時(shí)鐘信號的上升沿或者下降沿執(zhí)行寫和讀操作,而在DDR半導(dǎo)體存儲器中,在時(shí)鐘信號的上升沿和下降沿都從半導(dǎo)體存儲器讀出數(shù)據(jù)并且向半導(dǎo)體存儲器寫入數(shù)據(jù)。這樣實(shí)現(xiàn)了雙倍數(shù)據(jù)率。
      通過外部接口從半導(dǎo)體存儲器讀出數(shù)據(jù)并向半導(dǎo)體存儲器寫入數(shù)據(jù),外部接口通常包括一個(gè)或多個(gè)放大器。因?yàn)橛捎诟哳l率,具體地說,通過該接口讀出或?qū)懭敕浅4罅康臄?shù)據(jù),所以尤其需要盡可能高效地移動這些數(shù)據(jù),也就是說在可用時(shí)間窗口中盡可能優(yōu)化。在這種情形中,必須服從所謂的建立和保持時(shí)間,其中建立和保持時(shí)間尤其是由最大可能讀出速度并且因此由從/向半導(dǎo)體存儲器傳輸數(shù)據(jù)時(shí)的效率定義。
      DDR半導(dǎo)體存儲器以及其他應(yīng)用程序使用信號,其中除了數(shù)據(jù)信號之外,還同時(shí)向輸入放大器發(fā)送并注入?yún)⒖茧妱?。圖1示出了將數(shù)據(jù)讀入公知的輸入放大器中的定時(shí),例如用來從DDR半導(dǎo)體存儲器中讀入數(shù)據(jù)。
      V_EXT這里用來表示傳送到DDR半導(dǎo)體存儲器的數(shù)據(jù)信號,該外部數(shù)據(jù)信號V_EXT的電壓電平分別基于同時(shí)伴隨發(fā)送的參考電勢V_REF。這兩個(gè)信號V_EXT、V_REF代表輸入數(shù)據(jù)。外部數(shù)據(jù)信號V_EXT由輸入放大器電路接收、放大并轉(zhuǎn)發(fā)。在這種情形中,將外部切換點(diǎn)ES定義為外部注入數(shù)據(jù)信號V_EXT與參考電勢V_REF之間的交叉點(diǎn),根據(jù)定義,外部切換點(diǎn)ES在外部數(shù)據(jù)信號V_EXT的上升沿和下降沿相同。轉(zhuǎn)發(fā)并放大外部數(shù)據(jù)信號V_EXT得到內(nèi)部數(shù)據(jù)信號V_INT,根據(jù)內(nèi)部數(shù)據(jù)信號V_INT與內(nèi)部切換閾值V_IX之間的交叉點(diǎn)得到內(nèi)部切換點(diǎn)IS1、IS2,其中內(nèi)部切換閾值V_IX通常由輸入放大器下游連接的電路定義。
      這樣存在的問題是,在傳統(tǒng)輸入放大器電路(例如,在開始所描述的輸入放大器)的情形中,數(shù)據(jù)信號V_OUT的下降沿延時(shí)(tpf)和上升沿延時(shí)(tpr)除了其他因素之外是參考電壓V_REF以及輸入放大器工作點(diǎn)的函數(shù)。然而,參考電壓V_REF通常受到外部波動,例如電源電壓以及溫度的波動。除了諸如電源電壓及溫度之類的外部參數(shù)之外,增益Av除了其他因素之外還取決于內(nèi)部參數(shù),例如制造集成輸入放大器電路時(shí)的技術(shù)限定工藝波動。如果沒有額外的措施,這使不同的延時(shí)tpf、tpr增加,這導(dǎo)致內(nèi)部數(shù)據(jù)信號V_INT的下降沿和上升沿各自不同的內(nèi)部切換閾值IS1、IS2。這種相當(dāng)大的依賴關(guān)系損害了寫入數(shù)據(jù)的建立和保持時(shí)間。
      這種讀出操作受到鎖存數(shù)據(jù)的影響,其中編碼在數(shù)據(jù)信號中的數(shù)據(jù)通過將邏輯電平從0改變?yōu)?來確定,反之亦然,也就是說,由下降或上升沿確定。由于下降沿和上升沿存在不同的信號傳播時(shí)間(延時(shí))tpf、tpr,于是總體上導(dǎo)致較長的建立和保持時(shí)間,如果要可靠地讀入所有發(fā)送數(shù)據(jù),這直接導(dǎo)致寫入數(shù)據(jù)的速度降低。實(shí)際上,這導(dǎo)致整體數(shù)據(jù)處理效率的嚴(yán)重衰退,因?yàn)闉榱丝煽康刈x入及寫入數(shù)據(jù)必須考慮建立和保持時(shí)間的最壞情形,然而,這整體上損害效率。

      發(fā)明內(nèi)容
      與背景技術(shù)相反,本發(fā)明基于提供更好定時(shí)的目的,具體地說,在輸入放大器中用于處理數(shù)據(jù)信號的位無關(guān)定時(shí)。
      根據(jù)本發(fā)明,利用具有權(quán)利要求1的特征的電路實(shí)現(xiàn)了該目的。
      因此,提供了一種用于接收并轉(zhuǎn)發(fā)數(shù)據(jù)信號的接收器電路,所述電路至少具有一個(gè)第一輸入端和一個(gè)第二輸入端,它們可以用來將外部數(shù)字?jǐn)?shù)據(jù)信號和參考信號注入所述接收器電路中;具有多級輸入放大器電路,所述輸入放大器電路包含第一放大器級以及連接在其下游的第二放大器級,并且在輸出端提供放大形式的數(shù)據(jù)信號;并且具有用于主動設(shè)置所述輸入放大器電路的工作點(diǎn)的器件,該器件在所述輸入放大器電路的電路拓?fù)涞幕A(chǔ)上,生成用于驅(qū)動所述輸入放大器電路的偏置電勢,該電勢可以用來以如下方式設(shè)置所述第一放大器級的工作點(diǎn)其輸出信號處于所述第二放大器級的指定工作點(diǎn)。
      本發(fā)明所基于的思想是使用一種裝置(為此目的專門提供)來以如此方式設(shè)置第一放大器級的工作點(diǎn)當(dāng)外部數(shù)據(jù)信號與參考電勢匹配時(shí),也就是說在外部切換時(shí)刻,第二放大器級在其最優(yōu)工作點(diǎn)驅(qū)動下游電路布置。該器件用來以如此方式設(shè)置兩級輸入放大器電路的工作點(diǎn)下降沿和上升沿的延時(shí)相同,這最終導(dǎo)致確保了內(nèi)部數(shù)據(jù)信號的下降沿和上升沿的內(nèi)部切換點(diǎn)相同。延時(shí)并且因此內(nèi)部切換點(diǎn)于是對參考電勢沒有依賴性,或者只具有最小的依賴性。于是得到的建立和保持時(shí)間是最優(yōu)的,這總體上導(dǎo)致非常有效的數(shù)據(jù)傳輸和數(shù)據(jù)處理,這最終優(yōu)化了效率。
      從進(jìn)一步的從屬權(quán)利要求以及結(jié)合附圖的描述中顯露出了本發(fā)明的有利改進(jìn)及發(fā)展。
      在一種有利的改進(jìn)中,第一放大器級將數(shù)據(jù)信號與參考信號進(jìn)行比較,以在輸出端生成內(nèi)部數(shù)據(jù)信號,該內(nèi)部數(shù)據(jù)信號可以饋送給第二放大器級。
      在一種特別優(yōu)選的改進(jìn)中,第一放大器級是電平轉(zhuǎn)換器的形式,其增益可以改變,并且具體地說,可以使用偏置電勢來設(shè)置。電平轉(zhuǎn)換器可以是差分放大器的形式,例如,其具有差分對,它們具有優(yōu)選地為無源的負(fù)載。
      在一種有利的改進(jìn)中,第二放大器級是反相器的形式,但是取決于應(yīng)用,也可以按照需要不同地設(shè)計(jì)第二放大器級,例如,模擬放大器的形式。
      在一種優(yōu)選的發(fā)展中,用于設(shè)置工作點(diǎn)的器件具有調(diào)節(jié)電路,該調(diào)節(jié)電路包含比較器電路,所述比較器電路將工作于所述工作點(diǎn)的第二放大器級的指定輸出電勢與由輸入放大器電路的電路拓?fù)浯_定的指定參考電勢進(jìn)行比較,并且在所述比較的基礎(chǔ)上生成偏置電勢。比較器電路優(yōu)選地是差分放大器的形式。
      在其中第二放大器級是反相器形式的一種優(yōu)選實(shí)施方式中,參考電勢對應(yīng)于電源電壓的一半(V_IX=VDD/2)??梢园凑蘸唵蔚姆绞絹砩稍摴ぷ鼽c(diǎn)電勢,例如使用具有兩個(gè)相同規(guī)格電阻器的分壓器。該工作點(diǎn)電勢的大小或值被定義為參考,并且具體地說取決于接收器電路下游連接的電路部分的結(jié)構(gòu)和電路拓?fù)?。具體地說,該工作點(diǎn)電勢如此選擇,使得匹配下游電路元件的預(yù)期電路點(diǎn)。
      在一種優(yōu)選的發(fā)展中,調(diào)節(jié)電路具有反饋路徑,其中布置了第二放大器級的復(fù)制品,其值為第二放大器級的切換點(diǎn)的度量的DC電壓饋送給第二放大器級的所述復(fù)制品的輸入端。該切換點(diǎn)表示第二放大器級在由第一放大器級提供的內(nèi)部數(shù)據(jù)信號的基礎(chǔ)上進(jìn)行切換的內(nèi)部切換點(diǎn)。
      在一種優(yōu)選的發(fā)展中,在調(diào)節(jié)電路的反饋路徑中提供第一放大器級的復(fù)制品,用于生成所述DC電壓。
      在一種優(yōu)選的發(fā)展中,第一放大器級和/或第一放大器級的復(fù)制品分別具有可控開關(guān),可以使用所述偏置電勢來驅(qū)動所述可控開關(guān),并且其受控路徑與各個(gè)放大器級的輸入電路和輸出電路串聯(lián)布置。
      在一種優(yōu)選的發(fā)展中,提供平均器,其使用差分輸入信號來生成可以用來驅(qū)動第一放大器級的復(fù)制品的參考信號。另外或者可替代地,可以將一個(gè)輸入信號以及與其互補(bǔ)的一個(gè)輸入信號提供給第一放大器級的第一和第二輸入端。
      在一種優(yōu)選的發(fā)展中,比較器電路的輸入端連接到第一放大器級的復(fù)制品的輸出端。


      下面將參考附圖中的示意圖所表示的示例性實(shí)施例來更詳細(xì)地描述本發(fā)明,其中圖1示出了向公知的輸入放大器中讀入數(shù)據(jù)的定時(shí);圖2示出了發(fā)明性接收器電路的電路圖;圖3示出了圖2所示的發(fā)明性接收器電路的定時(shí);以及圖4示出了發(fā)明性接收器電路的特別優(yōu)選的示例性實(shí)施例的方框圖。
      在附圖中的圖中,除非另有說明,相同以及功能相同的元件和信號具有相同的標(biāo)號。
      標(biāo)號列表10 接收器電路11 數(shù)據(jù)輸入端12 參考輸入端13 數(shù)據(jù)輸出端14 電源輸入端15 電源輸入端16 輸入放大器電路17 用于設(shè)置工作點(diǎn)的器件18 第一放大器級,電平轉(zhuǎn)換器19 第二放大器級,反相器20、20a 差分放大器
      21、21a 晶體管,MOSFET22、22a 晶體管,MOSFET23、23a 無源負(fù)載,電阻器24、24a 無源負(fù)載,電阻器25、25a 晶體管26 第一放大器級的輸出端27 第二放大器級的輸入端28 反相器的晶體管/MOSFET29 反相器的晶體管/MOSFET30 差分放大器31 差分放大器的輸入端32 差分放大器的輸入端33 差分放大器的輸出端34 第一放大器的復(fù)制品35·第二放大器的復(fù)制品V_BIAS 偏置電勢V_IX用于設(shè)置工作點(diǎn)的電勢V_COMP 比較電勢V_REF 參考電勢V_EXT (外部注入的)數(shù)據(jù)信號V_EXTn (外部注入的)數(shù)據(jù)信號V_INT (內(nèi)部放大的)數(shù)據(jù)信號V_INTa DC電壓V_OUT 外部輸出數(shù)據(jù)信號V_OUTn 外部輸出數(shù)據(jù)信號VDD 第一/正電源電勢GND 第二電源電勢,參考地電勢tpr上升沿的延時(shí)tpf下降沿的延時(shí)
      ES外部切換點(diǎn),交叉點(diǎn)IS內(nèi)部切換點(diǎn),交叉點(diǎn)N 線路的條數(shù)具體實(shí)施方式
      圖2示出了發(fā)明性接收器電路的電路圖,使用標(biāo)號10來表示該電路。接收器電路10具有數(shù)據(jù)輸入端11、參考輸入端12和數(shù)據(jù)輸出端13。
      外部數(shù)據(jù)信號V_EXT可以通過數(shù)據(jù)輸入端11注入到接收器電路10中。該數(shù)據(jù)信號V_EXT可以是來自任何數(shù)據(jù)源的包含數(shù)據(jù)的二元數(shù)字的任何數(shù)據(jù)信號。作為示例,該數(shù)據(jù)信號V_EXT可以由處理器生成或者從存儲器讀出。
      參考電勢V_REF可以通過參考輸入端12注入到接收器電路10中。該參考電勢V_REF可以由外部電壓源(為此目的專門提供)提供,或者在半導(dǎo)體存儲器內(nèi)部生成。于是,參考電勢V_REF代表比較電勢,其參考用來傳送數(shù)據(jù)信號V_EXT中包含的數(shù)據(jù),并且用來指定傳送數(shù)據(jù)的定時(shí)。該參考電勢V_REF,以及與其相關(guān)的傳送數(shù)據(jù)的定時(shí),一般在半導(dǎo)體存儲器或者任何預(yù)期數(shù)據(jù)傳輸系統(tǒng)的規(guī)格中規(guī)定。與數(shù)據(jù)信號V_EXT相反,參考電勢V_REF差不多是常數(shù),但是通常受到外部波動,例如電源電壓VDD、GND以及溫度的波動。
      從外部數(shù)據(jù)信號V_EXT得到的放大輸出信號V_OUT提供給數(shù)據(jù)輸出端13,以便由下游電路部分進(jìn)行進(jìn)一步處理。
      接收器電路10具有兩個(gè)電源端子14、15,用來向接收器電路10提供電源。在這種情形中,第一電源電勢VDD(例如正電勢VDD)提供給第一電源輸入端14,而第二電源電勢GND(例如,參考地電勢GND)提供給第二電源輸入端15。
      接收器電路10包括輸入放大器電路16和用于設(shè)置工作點(diǎn)的器件17,該器件連接在輸入放大器16的上游,并且用來主動設(shè)置工作點(diǎn)。
      在本示例性實(shí)施例中,輸入放大器電路16具有兩級設(shè)計(jì),并且包含第一放大器級18和第二放大器級19。在本示例性實(shí)施例中,第一放大器級18是電平轉(zhuǎn)換器的形式。連接在第一放大器級18下游的第二放大器級19是反相器的形式。第一放大器級18的電平轉(zhuǎn)換器由具有無源負(fù)載的差分放大器20構(gòu)成。該差分放大器20于是包含兩個(gè)晶體管21、22,它們各自的受控路徑與各自的電阻器23、24串聯(lián)布置,以這種方式形成的串聯(lián)電路彼此并聯(lián)布置。還提供另一晶體管25,其受控路徑布置在第二電源端子15與差分放大器20之間。在這種情形中,利用偏置電勢V_BIAS來驅(qū)動晶體管25。
      利用參考電勢V_REF來控制差分放大器的第一晶體管21,而利用外部數(shù)據(jù)信號V_EXT來控制第二晶體管22。第二晶體管22與相應(yīng)電阻器24的中心抽頭形成第一放大器級18的輸出端26,于是向其提供了內(nèi)部放大數(shù)據(jù)信號V_INT。于是內(nèi)部放大數(shù)據(jù)信號V_INT對應(yīng)于電阻器24兩端的電壓降。
      該內(nèi)部放大數(shù)據(jù)信號V_INT饋送給第二放大器級19的反相器。該反相器以公知方式具有兩個(gè)晶體管28、29,它們的受控路徑彼此串聯(lián)布置在第一和第二電源端子14和15之間。在控制側(cè),這些晶體管28、29連接到反相器的輸入端27,結(jié)果利用內(nèi)部放大數(shù)據(jù)信號V_INT來控制晶體管28、29。晶體管28、29的受控路徑之間的抽頭形成反相器的輸出端,并且這是接收器10的數(shù)據(jù)輸出端13。
      在本示例性實(shí)施例中,所有晶體管21、22、25、28、29都是MOSFET的形式。
      用于設(shè)置工作點(diǎn)的器件17包含差分放大器形式的比較器電路30。差分放大器30具有差分輸入端31、32以及輸出端33。調(diào)節(jié)信號V_COMP可以通過輸入端31注入到差分放大器30,并且用于定義預(yù)定工作點(diǎn)的工作點(diǎn)信號V_IX可以通過輸入端32注入到差分放大器30。比較這兩個(gè)信號V_COMP和V_IX,得到在輸出端33以偏置電勢V_BIAS的形式提供的差分信號。該偏置電勢V_BIAS可以用來控制第一放大器級18的晶體管25。
      為了獲得偏置電勢V_BIAS,器件17具有調(diào)節(jié)電路。除了差分放大器30之外,該調(diào)節(jié)電路包括反饋路徑,其中布置了輸入放大器電路16的第一和第二放大器級18、19的所謂復(fù)制品34、35。這些電路部分34、35實(shí)質(zhì)上是在與電路部分18、19相同的工藝和技術(shù)參數(shù)下制造的,結(jié)果在外部參數(shù)(例如,溫度或電源電壓)波動的情形中它們也表現(xiàn)出相同的特性?,F(xiàn)在,發(fā)明思想是模擬這些電路部分34、35在工作條件下如何工作,并且由此得到實(shí)際放大器級18、19的最佳工作點(diǎn)。
      除了相關(guān)號碼之外,下面還額外使用字母“a”,來表示電路34、35中與第一和第二放大器級18、19的相應(yīng)元件相對應(yīng)的那些元件。
      第一放大器級18的復(fù)制品34于是以相同方式包括差分放大器20a和晶體管25a,晶體管25a與差分放大器20a串聯(lián)布置,并且利用偏置電勢V_BIAS來驅(qū)動。然而,與第一放大器級18相反,利用相同的參考電勢V_REF來驅(qū)動差分放大器20a的兩個(gè)晶體管21a、22a。具體地說,在這種情形中,下面的描述總是成立V_EXT=V_REF。代表第一放大器級18的電路34于是如此工作,就如同代表第二放大器級19的電路35恰好要切換。以這種方式,在反相器的輸出端生成比較信號V_COMP,并且饋送給差分放大器30作為調(diào)節(jié)信號。
      調(diào)節(jié)電路于是用來生成偏置電勢V_BIAS,其已經(jīng)包含關(guān)于第二放大器級19的最優(yōu)切換時(shí)刻的信息。如果該偏置電勢V_BIAS注入到第一放大器級18的晶體管25,因?yàn)殡娐凡糠?4、35幾乎完全對應(yīng)于相應(yīng)的放大器級18、19,所以可以確保第二放大器級19工作于其最優(yōu)工作點(diǎn),并且于是工作于所希望的切換點(diǎn)。于是在第二放大器級19的輸出端13處提供了確保下游同樣工作于它們的最優(yōu)切換點(diǎn)的數(shù)據(jù)輸出信號V_OUT。具體地說,這確保了延時(shí)tpr、tpf相同,結(jié)果內(nèi)部放大數(shù)據(jù)信號V_INT的上升和下降沿之間的交叉點(diǎn)IS與用于定義工作點(diǎn)的指定電勢V_IX一致(見圖3)。
      在額外的功能中,用來設(shè)置第二放大器級19的工作點(diǎn)的該電勢V_IX可以分別匹配到不同電路部分的電路拓?fù)?。具體地說,這使得發(fā)明性接收器電路10可以匹配到任何希望的下游電路布置,并且仍然確保饋送給后者的內(nèi)部放大數(shù)據(jù)信號V_OUT已經(jīng)具有最優(yōu)工作點(diǎn),也就是說,延時(shí)tpr、tpf在非常大的范圍中相同。
      在涉及圖2的發(fā)展中(未示出),利用平均器根據(jù)差分輸入信號生成第一放大器級18的復(fù)制品34的差分放大器20a的信號V_REF。同時(shí),輸入信號通過輸入端11連接到晶體管22,并且與所述輸入信號互補(bǔ)的輸入信號連接到差分放大器20的晶體管21。
      在這種改進(jìn)中,差分放大器30的正輸入端32(在圖2的示例中,向該輸入端提供參考電勢V_IX)現(xiàn)在連接到復(fù)制品34的差分放大器20a的輸出端可能是有利的,從而電勢V_INTa饋送到差分放大器30的正輸入端32。
      圖4只是示意性地示出了在這種情形中為了在大規(guī)模集成半導(dǎo)體電路中使用而設(shè)計(jì)的發(fā)明性接收器電路的特別優(yōu)選實(shí)施例的方框圖。與圖2中一般性示出的接收器電路相反,圖4中的接收器電路10具有多個(gè)輸入放大器16,優(yōu)選地這些輸入放大器具有相同的設(shè)計(jì),并且通過它們的輸入端和輸出端彼此并聯(lián)布置。現(xiàn)在,這種接收器電路10的特別的優(yōu)點(diǎn)在于,只提供了一個(gè)用于設(shè)置工作點(diǎn)的器件17,該器件與所有n個(gè)輸入放大器16相關(guān)聯(lián),于是只需要單個(gè)偏置電勢V_BIAS來驅(qū)動所有的輸入放大器電路16。在非常復(fù)雜的半導(dǎo)體存儲器的特殊情形中,這種半導(dǎo)體存儲器可能具有大量輸入放大器16,例如10到100個(gè),然而,在它們上游只連接了單個(gè)用于設(shè)置工作點(diǎn)的器件17。這使得可以以非常簡單而又非常有效的方式來在電路系統(tǒng)中實(shí)現(xiàn)發(fā)明性功能。
      在這種情形中,使用相同的標(biāo)號16來表示所有輸入放大器,這是要表明它們在非常大的程度上相同;然而,不用說,它們也可以不同配置。
      在圖4的示例中,在輸入端11和各個(gè)輸入放大器16之間只圖示了一條線。不用說,每個(gè)輸入放大器16與各自單獨(dú)的輸入端相關(guān)聯(lián),可以分別向這些輸入端提供不同的信號V_EXT1~V_EXTn,這些輸入端之間具有連接線(圖4中使用標(biāo)號N表示)。
      雖然在上面參考優(yōu)選的示例性實(shí)施例更詳細(xì)地描述了本發(fā)明,但是本發(fā)明不應(yīng)限制于此,而是可以按照多種方式進(jìn)行修改。因此,本發(fā)明不必局限于兩級輸入放大器;實(shí)際上不用說,這也可以適用于具有多于兩級的放大器電路。另外,本發(fā)明也不應(yīng)局限于使用在半導(dǎo)體存儲器中。
      另外,具體地說,本發(fā)明不局限于參考圖2和4具體解釋的電路布置。實(shí)際上,所述附圖只圖示了優(yōu)選的示例性實(shí)施例,在不脫離本發(fā)明的基本原理的前提下,當(dāng)然可以通過改變電路部分以及電路元件來對它們做出所希望的修改。具體地說,例如,無源元件(電阻器)也可以實(shí)現(xiàn)為電感性、電容性或者其他有源元件的形式。另外,晶體管不必是MOSFET的形式,而是也可以利用雙極型技術(shù)來實(shí)現(xiàn)。另外,代表第二放大器級的反相器僅僅是一個(gè)特定的示例性實(shí)施例,而是可以使用與下游電路布置相對應(yīng)的任何其他所希望的電路部分來更換。
      權(quán)利要求
      1.一種接收器電路(10),用于接收并轉(zhuǎn)發(fā)數(shù)據(jù)信號(V_EXT),所述電路至少具有一個(gè)第一輸入端和一個(gè)第二輸入端(11、12),它們可以用來將外部數(shù)字?jǐn)?shù)據(jù)信號(V_EXT)和參考信號(V_REF)注入所述接收器電路(10)中,具有多級輸入放大器電路(16),所述輸入放大器電路(16)包含第一放大器級以及連接在其下游的第二放大器級,并且在輸出端提供放大形式的數(shù)據(jù)信號(V_EXT),并且具有用于主動設(shè)置所述輸入放大器電路(16)的工作點(diǎn)的器件(17),該器件在所述輸入放大器電路的電路拓?fù)涞幕A(chǔ)上,生成用于驅(qū)動所述輸入放大器電路(16)的偏置電勢(V_BIAS),該電勢可以用來以如下方式設(shè)置所述第一放大器級(18)的工作點(diǎn)其輸出信號(V_OUT)處于所述第二放大器級(19)的指定工作點(diǎn)。
      2.根據(jù)權(quán)利要求1的電路,其特征在于所述第一放大器級(18)將所述數(shù)據(jù)信號(V_EXT)與所述參考信號(V_REF)比較,以在輸出端生成內(nèi)部數(shù)據(jù)信號(V_INT),該內(nèi)部數(shù)據(jù)信號(V_INT)可以饋送給所述第二放大器級(19)。
      3.根據(jù)前述權(quán)利要求中至少一項(xiàng)的電路,其特征在于所述第一放大器級(18)是電平轉(zhuǎn)換器(18)的形式,其增益可以使用所述偏置電勢(V_BIAS)來設(shè)置。
      4.根據(jù)前述權(quán)利要求中至少一項(xiàng)的電路,其特征在于所述第二放大器級(19)是反相器的形式。
      5.根據(jù)前述權(quán)利要求中至少一項(xiàng)的電路,其特征在于用于設(shè)置工作點(diǎn)的所述器件(17)具有調(diào)節(jié)電路(30、34、35),該調(diào)節(jié)電路包含比較器電路(30),所述比較器電路(30)將工作于所述工作點(diǎn)的所述第二放大器級(19)的指定輸出電勢(V_COMP)與由所述輸入放大器電路(16)的電路拓?fù)浯_定的指定參考電勢(V_IX)進(jìn)行比較,并且在所述比較的基礎(chǔ)上生成所述偏置電勢(V_BIAS)。
      6.根據(jù)權(quán)利要求5的電路,其特征在于所述比較器電路(30)是差分放大器(30)的形式。
      7.根據(jù)權(quán)利要求5和6中至少一項(xiàng)的電路,其特征在于在第二放大器級(19)是反相器(19)形式的情形中,所述參考電勢(V_IX)對應(yīng)于電源電壓的一半(VDD/2)。
      8.根據(jù)權(quán)利要求5至7中至少一項(xiàng)的電路,其特征在于所述調(diào)節(jié)電路(30、34、35)具有反饋路徑(34、35),其中布置了所述第二放大器級(19)的復(fù)制品(35),將其值為所述第二放大器級(19)的切換時(shí)刻的度量的DC電壓(V_INTa)饋送給所述第二放大器級的所述復(fù)制品的輸入端。
      9.根據(jù)權(quán)利要求8的電路,其特征在于在所述反饋路徑(34、35)中提供所述第一放大器級(18)的復(fù)制品(34),用于生成所述DC電壓(V_INTa)。
      10.根據(jù)前述權(quán)利要求中至少一項(xiàng)的電路,其特征在于所述第一放大器級(18)和/或所述第一放大器級(18)的所述復(fù)制品(34)分別具有可控開關(guān)(25、25a),可以使用所述偏置電勢(V_BIAS)來驅(qū)動所述可控開關(guān),并且其受控路徑與各個(gè)放大器級(18、34)的輸入電路和輸出電路串聯(lián)布置。
      11.根據(jù)權(quán)利要求9至10中至少一項(xiàng)的電路,其特征在于提供平均器,其使用差分輸入信號來生成可以用來驅(qū)動所述第一放大器級(18)的復(fù)制品(34)的所述參考信號(V_REF),以及/或者,將一個(gè)輸入信號以及與其互補(bǔ)的一個(gè)輸入信號提供給所述第一放大器級(18)的第一和第二輸入端(11、12)。
      12.根據(jù)權(quán)利要求5至11中至少一項(xiàng)的電路,其特征在于所述比較器電路(30)的輸入端連接到所述第一放大器級(18)的復(fù)制品(34)的輸出端。
      全文摘要
      本發(fā)明涉及一種用于接收并轉(zhuǎn)發(fā)數(shù)據(jù)信號的接收器電路,所述電路至少具有一個(gè)第一輸入端和一個(gè)第二輸入端,它們可以用來將外部數(shù)字?jǐn)?shù)據(jù)信號和參考信號注入所述接收器電路中;具有多級輸入放大器電路,所述輸入放大器電路包含第一放大器級以及連接在其下游的第二放大器級,并且在輸出端提供放大形式的數(shù)據(jù)信號;并且具有用于主動設(shè)置所述輸入放大器電路的工作點(diǎn)的器件,該器件在所述輸入放大器電路的電路拓?fù)涞幕A(chǔ)上,生成用于驅(qū)動所述輸入放大器電路的偏置電勢,該電勢可以用來以如下方式設(shè)置所述第一放大器級的工作點(diǎn)其輸出信號處于所述第二放大器級的指定工作點(diǎn)。
      文檔編號H03K19/0185GK1822502SQ20061000901
      公開日2006年8月23日 申請日期2006年2月16日 優(yōu)先權(quán)日2005年2月18日
      發(fā)明者烏里?!らT齊加爾, 安德烈亞斯·托伊伯 申請人:印芬龍科技股份有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點(diǎn)贊!
      1