国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      取樣數(shù)據(jù)的方法與電路的制作方法

      文檔序號(hào):7538796閱讀:286來源:國知局
      專利名稱:取樣數(shù)據(jù)的方法與電路的制作方法
      技術(shù)領(lǐng)域
      本發(fā)明涉及一種時(shí)鐘與數(shù)據(jù)的恢復(fù)電路,特別是涉及一種可利用一輸入數(shù)據(jù)分頻器將輸入數(shù)據(jù)加以分頻,以降低所需時(shí)鐘的頻率的數(shù)據(jù)恢復(fù)電路以及其相關(guān)方法。
      背景技術(shù)
      一般來說,接收器所接收到的數(shù)據(jù)流(data stream)并不是同步的;因此,為了其后的數(shù)據(jù)處理,時(shí)序信息(timing information),譬如時(shí)鐘,必須從數(shù)據(jù)中萃取出來,以允許其后的同步操作;此外,數(shù)據(jù)的時(shí)序亦必須重新加以調(diào)整(data retiming),以移除傳輸中所累積的擾動(dòng)誤差(jitter)。因此,前述的時(shí)鐘萃取以及數(shù)據(jù)的時(shí)序調(diào)整便被稱為「時(shí)鐘與數(shù)據(jù)恢復(fù)」(clock and datarecovery)。然而,時(shí)鐘與數(shù)據(jù)恢復(fù)電路必須滿足相關(guān)接收器標(biāo)準(zhǔn)(receiverstandards)定義下的嚴(yán)格規(guī)格(specification),這造成了系統(tǒng)與電路設(shè)計(jì)上的一大挑戰(zhàn)。
      時(shí)鐘與數(shù)據(jù)恢復(fù)電路以及其相關(guān)方法可以使用在相當(dāng)多的應(yīng)用上,舉例來說,時(shí)鐘與數(shù)據(jù)恢復(fù)電路可以應(yīng)用于同步光學(xué)網(wǎng)絡(luò)(synchronous opticalnetwork,SONET)、同步數(shù)字等級(jí)(synchronous digital hierarchy,SDH)、操作于同步傳輸模式(synchronous transfer mode,ATM)的網(wǎng)絡(luò)、局域網(wǎng)絡(luò)(local areanetworks,LAN)、同步數(shù)字網(wǎng)絡(luò)(plesiochronous digital hierarchy,PDH)、或是串聯(lián)連結(jié)(serial-link)的應(yīng)用,譬如SATA接口或是PCI-E接口中。
      在此請(qǐng)參閱圖1,圖1為用來說明已知的時(shí)鐘與數(shù)據(jù)恢復(fù)的一波形示意圖。其中,輸入數(shù)據(jù)DinB為輸入數(shù)據(jù)Din的反向訊號(hào)(inverted signal),此外,數(shù)據(jù)DinB與數(shù)據(jù)Din皆來自于相同的訊號(hào)來源。如圖1所示,恢復(fù)時(shí)鐘CKQ與恢復(fù)時(shí)鐘CKQB用來取樣輸入數(shù)據(jù)Din以取得恢復(fù)數(shù)據(jù)Dout。舉例來說,對(duì)于輸入數(shù)據(jù)Din,取樣位置落于D
      -D[3];而對(duì)于輸入數(shù)據(jù)DinB,取樣位置落于D
      B-D[3]B;而其它的恢復(fù)時(shí)鐘CKI、CKIB系用來檢測輸入數(shù)據(jù)Din與恢復(fù)時(shí)鐘CKI、CKIB之間的相位關(guān)系。此外,假設(shè)輸入數(shù)據(jù)Din、DinB的數(shù)據(jù)頻率(data rate)為2.5Gbps,那么每個(gè)恢復(fù)時(shí)鐘CKI、CKIB、CKQ、CKQB的時(shí)鐘頻率便必須為1.25Ghz。
      在此請(qǐng)一并參閱圖2,圖2為已知時(shí)鐘與數(shù)據(jù)恢復(fù)電路100的示意圖。時(shí)鐘與數(shù)據(jù)恢復(fù)電路100主要執(zhí)行兩個(gè)工作;其一為利用該系統(tǒng)恢復(fù)輸入數(shù)據(jù),其二為恢復(fù)系統(tǒng)時(shí)鐘。如圖2所示,時(shí)鐘與數(shù)據(jù)恢復(fù)電路100包含有一決定電路(decision circuit)110,一相位檢測單元(phase detecting unit)120,一回路濾波器(loop filter)130,一相位移位器(phase shifter)140,以及一時(shí)鐘源(clock source)150。時(shí)鐘與數(shù)據(jù)恢復(fù)電路100是利用相位檢測單元120以根據(jù)訊號(hào)平移器140所產(chǎn)生的恢復(fù)時(shí)鐘CKI、CKIB來對(duì)輸入數(shù)據(jù)Din進(jìn)行取樣,接著便將輸入數(shù)據(jù)Din轉(zhuǎn)換成具有相位錯(cuò)誤值(phase error value)的錯(cuò)誤訊號(hào)(error signal)Er,其中相位錯(cuò)誤值與前述的恢復(fù)時(shí)鐘有相對(duì)應(yīng)的關(guān)系。其相位檢測操作已于圖1中加以說明。其中,恢復(fù)時(shí)鐘CKIB為恢復(fù)時(shí)鐘CKI的反向訊號(hào),并且恢復(fù)時(shí)鐘CKQB為恢復(fù)時(shí)鐘CKQ的反向訊號(hào);此外,恢復(fù)時(shí)鐘CKI、CKQ、CKIB、CKQB分別對(duì)應(yīng)四個(gè)不同的相位。再者,回路濾波器130對(duì)錯(cuò)誤訊號(hào)Er進(jìn)行濾波,以產(chǎn)生一控制訊號(hào)C;而時(shí)鐘源150可為一鎖相回路(phase lock loop,PLL)或是一延遲鎖相回路(delay-locked loop,DLL),其是用來提供一參考時(shí)鐘CLKref至相位移位器140,相位移位器140會(huì)參考回路濾波器130所輸出的控制訊號(hào)C,以產(chǎn)生前述的恢復(fù)時(shí)鐘CKI、CKQ、CKIB、CKQB。接著,如圖1所示,決定電路110是利用恢復(fù)時(shí)鐘CKQ與CKQB來取樣輸入數(shù)據(jù)Din,以得到恢復(fù)數(shù)據(jù)Dout。
      然而,已知的時(shí)鐘與數(shù)據(jù)恢復(fù)電路100具有兩個(gè)缺點(diǎn)。首先,圖2所示的電路結(jié)構(gòu)并非利用所有的恢復(fù)時(shí)鐘來進(jìn)行前述的相位檢測操作,或是利用所有的恢復(fù)時(shí)鐘來進(jìn)行前述的數(shù)據(jù)恢復(fù)操作。舉例來說,如前所述,恢復(fù)時(shí)鐘CKQ與CKQB用來取樣輸入數(shù)據(jù)Din,而恢復(fù)時(shí)鐘CKI與CKIB用來檢測輸入數(shù)據(jù)與恢復(fù)時(shí)鐘CKI與CKIB之間的相位關(guān)系。接著,另一個(gè)缺點(diǎn)是在前述的結(jié)構(gòu)之中,時(shí)鐘頻率必須維持在很高的操作頻率,如此才能夠配合輸入數(shù)據(jù)Din的高數(shù)據(jù)頻率;這意味著系統(tǒng)必須于鎖相回路(前述的時(shí)鐘源150)中建置一個(gè)可產(chǎn)生高操作頻率訊號(hào)的可控制震蕩器(譬如壓控震蕩器),以提供所須的高時(shí)鐘頻率。此外,高數(shù)據(jù)頻率也會(huì)同時(shí)增加時(shí)鐘與數(shù)據(jù)恢復(fù)電路100設(shè)計(jì)上的困難度。

      發(fā)明內(nèi)容
      因此本發(fā)明的主要目的之一在于提供一種時(shí)鐘與數(shù)據(jù)恢復(fù)電路以及其相關(guān)方法,其可利用一輸入數(shù)據(jù)分頻器來分頻輸入數(shù)據(jù),以降低時(shí)鐘頻率,進(jìn)而解決已知技術(shù)中的問題。
      根據(jù)本發(fā)明的一實(shí)施例,披露了一種用來取樣數(shù)據(jù)的方法,該方法包含有提供一第一數(shù)據(jù)以及一第二數(shù)據(jù);提供一第一時(shí)鐘以及一第二時(shí)鐘。利用第一時(shí)鐘來檢測第一數(shù)據(jù)的相位,并利用該第一時(shí)鐘來取樣第二數(shù)據(jù)。利用第二時(shí)鐘來檢測第二數(shù)據(jù)的相位,并利用該第二時(shí)鐘來取樣第一數(shù)據(jù)。
      根據(jù)本發(fā)明的另一實(shí)施例,一種用來取樣數(shù)據(jù)的電路,該電路包含有一數(shù)據(jù)提供電路(data provider),用來提供一第一數(shù)據(jù)以及一第二數(shù)據(jù);一時(shí)鐘提供電路(clock provider),用來提供一組第一時(shí)鐘以及一組第二時(shí)鐘;一相位檢測單元(phase detection unit),耦接至該數(shù)據(jù)提供電路以及該時(shí)鐘提供電路,用來檢測時(shí)鐘與數(shù)據(jù)的相位;以及一決定電路(decision circuit),耦接至該數(shù)據(jù)提供電路以及該時(shí)鐘提供電路,用來取樣數(shù)據(jù)。
      本發(fā)明提供一種方法與相關(guān)電路,可降低時(shí)鐘頻率以及數(shù)據(jù)恢復(fù)電路的時(shí)鐘速率。相較于已知技術(shù),由于輸入數(shù)據(jù)頻率已經(jīng)被輸入數(shù)據(jù)分頻器降低了,因此本發(fā)明時(shí)鐘與數(shù)據(jù)恢復(fù)電路可以將決定電路與時(shí)鐘恢復(fù)回路電路操作于較低的時(shí)鐘頻率。如此一來,由于所須的時(shí)鐘頻率降低,因此時(shí)鐘與數(shù)據(jù)恢復(fù)電路的復(fù)雜度便也隨之大幅度地降低。


      圖1為用來說明已知的時(shí)鐘與數(shù)據(jù)恢復(fù)的一波形示意圖。
      圖2為已知時(shí)鐘與數(shù)據(jù)恢復(fù)電路的示意圖。
      圖3為說明本發(fā)明時(shí)鐘與數(shù)據(jù)恢復(fù)的一波形示意圖。
      圖4為本發(fā)明一時(shí)鐘與數(shù)據(jù)恢復(fù)電路的一實(shí)施例的示意圖。
      圖5為圖4所示的輸入數(shù)據(jù)分頻器一實(shí)施例的示意圖。
      圖6為圖4所示的決定電路的一實(shí)施例的示意圖。
      圖7為時(shí)鐘與數(shù)據(jù)恢復(fù)方法的一實(shí)施例的流程圖。
      附圖符號(hào)說明


      具體實(shí)施方式
      請(qǐng)參閱圖3,圖3為說明本發(fā)明時(shí)鐘與數(shù)據(jù)恢復(fù)的一波形示意圖。于本實(shí)施例中,所有的恢復(fù)時(shí)鐘CKI’、CKQ’、CKIB’、CKQB’用來檢測恢復(fù)時(shí)鐘CKI’、CKQ’、CKIB、CKQB’與第一調(diào)整后數(shù)據(jù)Data_rising以及第二調(diào)整后數(shù)據(jù)Data_falling之間的相位關(guān)系。其中,恢復(fù)時(shí)鐘CKI’與CKIB’用來檢測第一調(diào)整后數(shù)據(jù)Data_rising的相位誤差,而恢復(fù)時(shí)鐘CKQ’與CKQB’用來檢測第二調(diào)整后數(shù)據(jù)Data_falling的相位誤差。此外,所有的恢復(fù)時(shí)鐘CKI’、CKQ’、CKIB、CKQB’皆用來進(jìn)行數(shù)據(jù)恢復(fù)操作,以產(chǎn)生恢復(fù)數(shù)據(jù)Dout’。簡言之,相較于已知技術(shù),已知技術(shù)僅僅使用部分的恢復(fù)時(shí)鐘,而本發(fā)明是將恢復(fù)時(shí)鐘進(jìn)行更有效率的運(yùn)用。此外,于本實(shí)施例之中,第一調(diào)整后數(shù)據(jù)Data_rising與第二調(diào)整后數(shù)據(jù)Data_falling藉由分頻輸入數(shù)據(jù)而產(chǎn)生。因此,假設(shè)輸入數(shù)據(jù)的數(shù)據(jù)頻率為2.5Gbps,藉由對(duì)輸入數(shù)據(jù)進(jìn)行分頻,所產(chǎn)生的第一調(diào)整后數(shù)據(jù)Data_rising與第二調(diào)整后數(shù)據(jù)Data_falling的數(shù)據(jù)頻率皆成為1.25Gbps;因此,每個(gè)恢復(fù)時(shí)鐘CKI’、CKQ’、CKIB、CKQB’的頻率只需要對(duì)應(yīng)625MHz即可。相較于已知的時(shí)鐘與數(shù)據(jù)恢復(fù)電路需要1.25GHz的時(shí)鐘頻率,本發(fā)明的時(shí)鐘頻率大幅度的降低了;此外,本發(fā)明時(shí)鐘與數(shù)據(jù)恢復(fù)電路的操作與功能將于以下的披露之中詳述。
      在此請(qǐng)參閱圖4,圖4為本發(fā)明一時(shí)鐘與數(shù)據(jù)恢復(fù)電路200的一實(shí)施例的示意圖。時(shí)鐘與數(shù)據(jù)恢復(fù)電路200用來產(chǎn)生鎖定于調(diào)整后輸入數(shù)據(jù)Din”的恢復(fù)時(shí)鐘以及用來恢復(fù)輸入數(shù)據(jù)Din’。如圖4所示,時(shí)鐘與數(shù)據(jù)恢復(fù)電路200包含有一決定電路210,一相位檢測單元220,一回路濾波器230,一相位移位器240,一時(shí)鐘源250,以及一分頻器260。其中分頻器260耦接至輸入數(shù)據(jù)Din’,用來作為一數(shù)據(jù)提供電路,并且用來將輸入數(shù)據(jù)Din’加以分頻,以產(chǎn)生調(diào)整后輸入數(shù)據(jù)Din”;其中,輸入數(shù)據(jù)分頻器260的操作與功能將于以下的披露中詳述。相位檢測單元220耦接至輸入數(shù)據(jù)分頻器260,用來產(chǎn)生一相位錯(cuò)誤訊號(hào)Er’,該相位錯(cuò)誤訊號(hào)Er’代表調(diào)整后輸入數(shù)據(jù)Din”與恢復(fù)時(shí)鐘CKI’、CKQ’、CKIB、CKQB’之間的相位誤差。其中,恢復(fù)時(shí)鐘CKIB’為恢復(fù)時(shí)鐘CKI’的反向訊號(hào),而恢復(fù)時(shí)鐘CKQB’為恢復(fù)時(shí)鐘CKQ’的反向訊號(hào);此外,恢復(fù)時(shí)鐘CKI’、CKQ’、CKIB、CKQB’分別對(duì)應(yīng)不同的相位。回路濾波器230耦接至相位檢測單元220,用來對(duì)相位錯(cuò)誤訊號(hào)Er’進(jìn)行濾波并且產(chǎn)生一控制訊號(hào)C’。相位移位器240耦接至回路濾波器230,時(shí)鐘源250,以及相位檢測單元220;相位移位器240用來做為一時(shí)鐘提供電路,并且依據(jù)控制訊號(hào)C’對(duì)參考時(shí)鐘CLKref’進(jìn)行相位移位(phase-shifting),以產(chǎn)生所須的恢復(fù)時(shí)鐘CKI’、CKQ’、CKIB、CKQB’。時(shí)鐘源250耦接至相位移位器240,用來產(chǎn)生參考時(shí)鐘CLKref’。決定電路210耦接至輸入數(shù)據(jù)分頻器260以及相位移位器240,用來根據(jù)調(diào)整后輸入數(shù)據(jù)Din”與恢復(fù)時(shí)鐘CKI’、CKQ’、CKIB、CKQB’來產(chǎn)生恢復(fù)數(shù)據(jù)Dout’。在本實(shí)施例中,時(shí)鐘源250可以利用鎖相回路(phase-locked loop,PLL)或延遲鎖相回路(delay-locked loop,DLL)加以實(shí)施;然而,這僅僅只為本發(fā)明的實(shí)施例,而非本發(fā)明的限制。
      于圖4的實(shí)施例中,最關(guān)鍵的組件在于輸入數(shù)據(jù)分頻器260。相較于圖2所示的時(shí)鐘與數(shù)據(jù)恢復(fù)電路100,本發(fā)明利用輸入數(shù)據(jù)分頻器260來降低時(shí)鐘與數(shù)據(jù)恢復(fù)電路200所須的時(shí)鐘頻率;此外,本發(fā)明的一主要目標(biāo)在于利用一輸入數(shù)據(jù)分頻器260來降低輸入數(shù)據(jù)Din’的頻率,以供后續(xù)的訊號(hào)處理之用,進(jìn)而簡化下一級(jí)的電路設(shè)計(jì)難度。
      在此請(qǐng)參閱圖5,圖5為圖4所示的輸入數(shù)據(jù)分頻器260一實(shí)施例的示意圖。于本實(shí)施例中,輸入數(shù)據(jù)分頻器260包含有一第一D型觸發(fā)器(Dflip-flop,DFF)330,一第二D型觸發(fā)器340,一第一與門(AND gate)310,一第二與門320,以及一組合邏輯電路350。一般來說,時(shí)鐘與數(shù)據(jù)恢復(fù)電路200的輸入數(shù)據(jù)Din’通常是差動(dòng)數(shù)據(jù),因此輸入數(shù)據(jù)Din’包含有一第一數(shù)據(jù)Data以及一第二數(shù)據(jù)DataB。其中,第二數(shù)據(jù)DataB為第一數(shù)據(jù)Data的反向訊號(hào),并且第一數(shù)據(jù)Data與第二數(shù)據(jù)DataB皆來自于一共模訊號(hào)源。而第一數(shù)據(jù)Data與第二數(shù)據(jù)DataB會(huì)分別經(jīng)過訊號(hào)處理,以產(chǎn)生前述的調(diào)整后輸出數(shù)據(jù)Din”;而調(diào)整后輸出數(shù)據(jù)Din”包含有與第一數(shù)據(jù)Data相關(guān)的第一調(diào)整后數(shù)據(jù)Data_rising以及與第二數(shù)據(jù)DataB相關(guān)的第二調(diào)整后數(shù)據(jù)Data_falling。第一調(diào)整后數(shù)據(jù)Data_rising以及第二調(diào)整后數(shù)據(jù)Data_falling的產(chǎn)生操作以及輸入數(shù)據(jù)分頻器260的操作將于以下詳述。
      組合邏輯電路350可以作為一個(gè)XOR門或是一個(gè)XNOR每。此外,組合邏輯電路350具有一第一輸入節(jié)點(diǎn)A,一第二輸入節(jié)點(diǎn)B,一第一輸出節(jié)點(diǎn)R,以及一第二輸出節(jié)點(diǎn)S。其中第一輸入節(jié)點(diǎn)A耦接至第一D形觸發(fā)器330的非反向數(shù)據(jù)輸出節(jié)點(diǎn)Q;第二輸入節(jié)點(diǎn)B耦接至第二D形觸發(fā)器340的非反向數(shù)據(jù)輸出節(jié)點(diǎn)Q。組合邏輯電路350會(huì)對(duì)第一輸入節(jié)點(diǎn)A與第二輸入節(jié)點(diǎn)B的輸入進(jìn)行一XNOR運(yùn)算,以于第一輸出節(jié)點(diǎn)R產(chǎn)生一第一輸出;另一方面,組合邏輯電路350會(huì)對(duì)第一輸入節(jié)點(diǎn)A與第二輸入節(jié)點(diǎn)B的輸入進(jìn)行一XOR運(yùn)算,以于第二輸出節(jié)點(diǎn)S產(chǎn)生一第二輸出。
      第一與門310會(huì)對(duì)第一數(shù)據(jù)Data與組合邏輯電路350于第一輸出節(jié)點(diǎn)R的第一輸出進(jìn)行一AND邏輯運(yùn)算,以產(chǎn)生一輸出至第一D型觸發(fā)器330的時(shí)鐘輸入節(jié)點(diǎn)CK;換句話說,第一D型觸發(fā)器330會(huì)被第一數(shù)據(jù)Data的上緣觸發(fā),因而產(chǎn)生所須的第一調(diào)整后數(shù)據(jù)Data_rising。另一方面,第二與門320會(huì)對(duì)第二數(shù)據(jù)DataB與組合邏輯電路350于第二輸出節(jié)點(diǎn)S的第二輸出進(jìn)行AND邏輯運(yùn)算,以產(chǎn)生一輸出至第二D型觸發(fā)器340的時(shí)鐘輸入節(jié)點(diǎn)CK;換句話說,第二D型觸發(fā)器330會(huì)被第二數(shù)據(jù)DataB的上緣觸發(fā),因而產(chǎn)生所須的第二調(diào)整后數(shù)據(jù)Data_falling。其中,第一調(diào)整后數(shù)據(jù)Data_rising與第二調(diào)整后數(shù)據(jù)Data_falling分別根據(jù)第一數(shù)據(jù)Data與第二數(shù)據(jù)DataB產(chǎn)生。
      如圖5所示,反向數(shù)據(jù)輸出節(jié)點(diǎn)QB連接至第一D型觸發(fā)器330與第二D型觸發(fā)器340的數(shù)據(jù)輸入節(jié)點(diǎn)D;換句話說,第一D型觸發(fā)器330與第二D型觸發(fā)器340皆可視為一個(gè)分頻值為2的分頻器。因此,經(jīng)過第一D型觸發(fā)器330與第二D型觸發(fā)器340的分頻處理之后,輸入數(shù)據(jù)Din’的頻率會(huì)是第一調(diào)整后數(shù)據(jù)Data_rising與第二調(diào)整后數(shù)據(jù)Data_falling的兩倍。其中,調(diào)整后輸入數(shù)據(jù)Din”由第一調(diào)整后數(shù)據(jù)Data_rising與第二調(diào)整后數(shù)據(jù)Data_falling組成,并且第一調(diào)整后數(shù)據(jù)Data_rising與第二調(diào)整后數(shù)據(jù)Data_falling的頻率只有輸入數(shù)據(jù)Din’的二分之一。然而,調(diào)整后輸入數(shù)據(jù)Din”的數(shù)據(jù)頻率會(huì)與輸入數(shù)據(jù)Din’的數(shù)據(jù)頻率相同。
      在此請(qǐng)還注意,本發(fā)明并未限制第一與門310與第二與門320,以及組合邏輯電路350的實(shí)施方式。只要能夠使得第一調(diào)整后數(shù)據(jù)Data_rising以及第二調(diào)整后數(shù)據(jù)Data_falling能夠確實(shí)的表現(xiàn)出輸入數(shù)據(jù)(Data與DataB),這些電路(第一與門310與第二與門320,以及組合邏輯電路350)可以利用任何等效電路加以實(shí)施,如此的相對(duì)應(yīng)變化,亦屬本發(fā)明的范疇。
      請(qǐng)一并參閱圖6與圖3。圖6為圖4所示的決定電路210的一實(shí)施例的示意圖。決定電路210包含有多個(gè)D型觸發(fā)器212a~212h,以及多個(gè)組合邏輯電路214a~214d。由于D型觸發(fā)器212a~212h,以及組合邏輯電路214a~214d的功能皆于上面的披露中詳述,故不另贅述于此。如圖3所示,決定電路210會(huì)于恢復(fù)時(shí)鐘CKQ’的上緣,對(duì)第一調(diào)整后數(shù)據(jù)Data_rising進(jìn)行取樣,以接連地取得D
      _pre與D[4]_pre。此外,決定電路210會(huì)于恢復(fù)時(shí)鐘CKQB’的上緣,還對(duì)第一調(diào)整后數(shù)據(jù)Data_rising進(jìn)行取樣,以取得D[2]_pre。另一方面,對(duì)于第二調(diào)整后數(shù)據(jù)Data_falling來說,決定電路210會(huì)于恢復(fù)時(shí)鐘CKIB’與CKI’的上緣,對(duì)第二調(diào)整后數(shù)據(jù)Data_falling進(jìn)行取樣,以分別取得D[1]_pre與D[3]_pre。接著,組合邏輯電路214a~214d會(huì)對(duì)D型觸發(fā)器的輸出212a、212b、212d、212f、212h進(jìn)行運(yùn)算,以成功地產(chǎn)生所須的恢復(fù)數(shù)據(jù)D
      -D[3]與D
      B-D[3]B。
      在此請(qǐng)參閱圖7,圖7為時(shí)鐘與數(shù)據(jù)恢復(fù)方法的一實(shí)施例的流程圖。時(shí)鐘與數(shù)據(jù)恢復(fù)方法是由前述的時(shí)鐘與數(shù)據(jù)恢復(fù)電路200執(zhí)行的,其包含有下列步驟步驟500對(duì)輸入數(shù)據(jù)的頻率進(jìn)行分頻,以產(chǎn)生調(diào)整后輸入數(shù)據(jù);步驟502產(chǎn)生一相位誤差訊號(hào),該相位誤差訊號(hào)代表調(diào)整后輸入數(shù)據(jù)與多個(gè)恢復(fù)時(shí)鐘之間的相位誤差;步驟504對(duì)該相位誤差訊號(hào)進(jìn)行濾波處理,并產(chǎn)生一控制訊號(hào);步驟506根據(jù)該控制訊號(hào)對(duì)一參考時(shí)鐘進(jìn)行相位移位,以產(chǎn)生多個(gè)恢復(fù)時(shí)鐘;步驟508根據(jù)調(diào)整后輸入數(shù)據(jù)與多個(gè)恢復(fù)時(shí)鐘,產(chǎn)生恢復(fù)數(shù)據(jù)。
      由時(shí)鐘與數(shù)據(jù)恢復(fù)方法為前述的時(shí)鐘與數(shù)據(jù)恢復(fù)電路200執(zhí)行的操作,其相關(guān)的操作包含有相位檢測以及數(shù)據(jù)恢復(fù)等等,已于前詳述,披露至此,本領(lǐng)域的技術(shù)人員應(yīng)可理解,故不另贅述于此。
      本發(fā)明提供一種方法與相關(guān)電路,其可降低時(shí)鐘頻率以及數(shù)據(jù)恢復(fù)電路的時(shí)鐘速率。相較于已知技術(shù),由于輸入數(shù)據(jù)頻率已經(jīng)被輸入數(shù)據(jù)分頻器降低了,因此本發(fā)明時(shí)鐘與數(shù)據(jù)恢復(fù)電路可以將決定電路與時(shí)鐘恢復(fù)回路電路操作于較低的時(shí)鐘頻率。如此一來,由于所須的時(shí)鐘頻率降低,因此時(shí)鐘與數(shù)據(jù)恢復(fù)電路的復(fù)雜度便也隨的大幅度地降低。
      以上所述僅為本發(fā)明的較佳實(shí)施例,凡依本發(fā)明的權(quán)利要求所做的均等變化與修飾,皆應(yīng)屬本發(fā)明的涵蓋范圍。
      權(quán)利要求
      1.一種用來取樣數(shù)據(jù)的方法,其包含有提供一第一數(shù)據(jù)以及一第二數(shù)據(jù);利用一第一時(shí)鐘檢測該第一數(shù)據(jù)的相位;以及利用該第一時(shí)鐘的反向訊號(hào)取樣該第二數(shù)據(jù)。
      2.如權(quán)利要求1所述的方法,其中提供該第一數(shù)據(jù)與該第二數(shù)據(jù)的步驟包含有接收一差動(dòng)輸入數(shù)據(jù),該差動(dòng)輸入數(shù)據(jù)包含有一第一輸入數(shù)據(jù)以及一第二輸入數(shù)據(jù);分別分頻該第一輸入數(shù)據(jù)與該第二輸入數(shù)據(jù),以產(chǎn)生該第一數(shù)據(jù)以及該第二數(shù)據(jù)。
      3.如權(quán)利要求1所述的方法,其還包含有當(dāng)利用該第一時(shí)鐘檢測該第一數(shù)據(jù)的相位時(shí),利用該第一時(shí)鐘取樣該第二數(shù)據(jù);以及當(dāng)利用該第一時(shí)鐘的該反向訊號(hào)取樣該第二數(shù)據(jù)時(shí),利用該第一時(shí)鐘的反向訊號(hào)檢測該第一數(shù)據(jù)的相位。
      4.如權(quán)利要求3所述的方法,其還包含有利用一第二時(shí)鐘取樣該第一數(shù)據(jù);以及利用該第二時(shí)鐘的反向訊號(hào)檢測該第二數(shù)據(jù)的相位;其中該第一時(shí)鐘的相位系不同于該第二時(shí)鐘的相位。
      5.如權(quán)利要求4所述的方法,其還包含有當(dāng)利用該第二時(shí)鐘的反向訊號(hào)檢測該第二數(shù)據(jù)的相位時(shí),利用該第二時(shí)鐘的反向訊號(hào)取樣該第一數(shù)據(jù);以及當(dāng)利用該第二時(shí)鐘取樣該第一數(shù)據(jù)時(shí),利用該第二時(shí)鐘檢測該第二數(shù)據(jù)的相位。
      6.如權(quán)利要求5所述的方法,其中提供該第一數(shù)據(jù)與該第二數(shù)據(jù)的步驟包含有接收一差動(dòng)輸入數(shù)據(jù),該差動(dòng)輸入數(shù)據(jù)包含有一第一輸入數(shù)據(jù)以及一第二輸入數(shù)據(jù);分別分頻該第一輸入數(shù)據(jù)以及該第二輸入數(shù)據(jù)以產(chǎn)生該第一數(shù)據(jù)以及該第二數(shù)據(jù)。
      7.如權(quán)利要求6所述的方法,其還包含有將利用該第一時(shí)鐘的反向訊號(hào)取樣第二訊號(hào)的取樣結(jié)果,利用該第一時(shí)鐘取樣第二數(shù)據(jù)的取樣結(jié)果,利用該第二時(shí)鐘取樣該第一數(shù)據(jù)的取樣結(jié)果,以及利用該第二時(shí)鐘的反向訊號(hào)取樣該第一數(shù)據(jù)的取樣結(jié)果加以組合,以取得對(duì)應(yīng)該輸入數(shù)據(jù)的一恢復(fù)數(shù)據(jù)。
      8.如權(quán)利要求1所述的方法,其還包含有利用一第二時(shí)鐘取樣該第一數(shù)據(jù);以及利用該第二時(shí)鐘的反向訊號(hào)檢測該第二數(shù)據(jù)的相位;其中該第一時(shí)鐘的相位不同于該第二時(shí)鐘的相位。
      9.如權(quán)利要求8所述的方法,其還包含有當(dāng)利用該第二時(shí)鐘的反向訊號(hào)檢測該第二數(shù)據(jù)的相位時(shí),利用該第二時(shí)鐘的反向訊號(hào)取樣該第一數(shù)據(jù);以及當(dāng)利用該第二時(shí)鐘取樣該第一數(shù)據(jù)時(shí),利用該第二時(shí)鐘檢測該第二數(shù)據(jù)的相位。
      10.如權(quán)利要求1所述的方法,其還包含有利用該第二時(shí)鐘的反向訊號(hào)取樣該第一數(shù)據(jù);以及利用該第二時(shí)鐘檢測該第二數(shù)據(jù)的相位。
      11.一種用來取樣數(shù)據(jù)的電路,其包含有一數(shù)據(jù)提供電路,用來提供一第一數(shù)據(jù)以及一第二數(shù)據(jù);一時(shí)鐘提供電路,用來提供一第一時(shí)鐘以及該第一時(shí)鐘的反向訊號(hào);一相位檢測單元,耦接至該數(shù)據(jù)提供電路以及該時(shí)鐘提供電路,用來利用該第一時(shí)鐘檢測該第一數(shù)據(jù)的相位;以及一決定電路,耦接至該數(shù)據(jù)提供電路以及該時(shí)鐘提供電路,用來利用該第一時(shí)鐘的反向訊號(hào)來取樣該第二數(shù)據(jù)。
      12.如權(quán)利要求11所述的電路,其中該數(shù)據(jù)提供電路系為一輸入數(shù)據(jù)分頻器,用來接收包含有一第一輸入數(shù)據(jù)與一第二輸入數(shù)據(jù)的一差動(dòng)輸入數(shù)據(jù),以及用來分別分頻該第一輸入數(shù)據(jù)以及該第二輸入數(shù)據(jù)以產(chǎn)生該第一數(shù)據(jù)以及該第二數(shù)據(jù)。
      13.如權(quán)利要求11所述的電路,其中該輸入數(shù)據(jù)分頻器包含有一第一D型觸發(fā)器,其包含有一非反向數(shù)據(jù)輸出節(jié)點(diǎn),用來輸出對(duì)應(yīng)該第一輸入數(shù)據(jù)的該第一數(shù)據(jù);一反向數(shù)據(jù)輸出節(jié)點(diǎn);一數(shù)據(jù)輸入節(jié)點(diǎn),耦接至該第一D型觸發(fā)器的該反向數(shù)據(jù)輸出節(jié)點(diǎn);以及一時(shí)鐘輸入節(jié)點(diǎn);一第二D型觸發(fā)器,其包含有一非反向數(shù)據(jù)輸出節(jié)點(diǎn),用來輸出對(duì)應(yīng)該第二輸入數(shù)據(jù)的該第二數(shù)據(jù);一反向數(shù)據(jù)輸出節(jié)點(diǎn);一數(shù)據(jù)輸入節(jié)點(diǎn),耦接至該第二D型觸發(fā)器的該反向數(shù)據(jù)輸出節(jié)點(diǎn);以及一時(shí)鐘輸入節(jié)點(diǎn);一結(jié)合邏輯電路,其包含有一第一輸入節(jié)點(diǎn),耦接至該第一D型觸發(fā)器的該非反向數(shù)據(jù)輸出節(jié)點(diǎn);一第二輸入節(jié)點(diǎn),耦接至該第二D型觸發(fā)器的該非反向數(shù)據(jù)輸出節(jié)點(diǎn);一第一輸出節(jié)點(diǎn);以及一第二輸出節(jié)點(diǎn);其中該結(jié)合邏輯電路對(duì)該第一輸入節(jié)點(diǎn)與該第二輸入節(jié)點(diǎn)的輸入進(jìn)行一XNOR運(yùn)算,以于該第一輸出節(jié)點(diǎn)產(chǎn)生一第一輸出,以及對(duì)該對(duì)該第一輸入節(jié)點(diǎn)與該第二輸入節(jié)點(diǎn)的輸入進(jìn)行一XOR運(yùn)算,以于該第二輸出節(jié)點(diǎn)產(chǎn)生一第二輸出;一第一及邏輯門,其包含有一第一輸入節(jié)點(diǎn),用來接收該第一輸入數(shù)據(jù);一第二輸入節(jié)點(diǎn),耦接至該結(jié)合邏輯電路的該第一輸出節(jié)點(diǎn),用來接收該第一輸出;以及一輸出節(jié)點(diǎn),耦接至該第一D型觸發(fā)器的該時(shí)鐘輸入節(jié)點(diǎn);以及一第二及邏輯門,其包含有一第一輸入節(jié)點(diǎn),用來接收該第二輸入數(shù)據(jù);一第二輸入節(jié)點(diǎn),耦接至該結(jié)合邏輯電路的該第二輸出節(jié)點(diǎn),用來接收該第二輸出;以及一輸出節(jié)點(diǎn),耦接至該第二D型觸發(fā)器的該時(shí)鐘輸入節(jié)點(diǎn)。
      14.如權(quán)利要求11所述的電路,其中當(dāng)該相位檢測單元利用該第一時(shí)鐘來檢測該第一數(shù)據(jù)的相位時(shí),該決定電路還利用該第一時(shí)鐘來取樣該第二數(shù)據(jù),以及當(dāng)該決定電路利用該第一時(shí)鐘的反向訊號(hào)來取樣該第二數(shù)據(jù)時(shí),該相位檢測單元另利用該第一時(shí)鐘的反向訊號(hào)來檢測該第一數(shù)據(jù)的相位。
      15.如權(quán)利要求14所述的電路,其中該時(shí)鐘提供電路還提供一第二時(shí)鐘以及該第二時(shí)鐘的反向訊號(hào),該第一時(shí)鐘的相位不同于該第二時(shí)鐘的相位,該決定電路還利用該第二時(shí)鐘來取樣該第一數(shù)據(jù)的相位,以及該相位檢測單元還利用該第二時(shí)鐘的反向訊號(hào)來檢測該第二數(shù)據(jù)的相位。
      16.如權(quán)利要求15所述的電路,其中當(dāng)該相位檢測單元利用該第二時(shí)鐘的反向訊號(hào)來檢測該第二數(shù)據(jù)的相位時(shí),該決定電路還利用該第二時(shí)鐘的反向訊號(hào)來取樣該第一數(shù)據(jù),以及當(dāng)決定電路利用該第二時(shí)鐘來取樣該第一數(shù)據(jù)時(shí),該相位檢測單元利用該第二時(shí)鐘來檢測該第二數(shù)據(jù)的相位。
      17.如權(quán)利要求16所述的電路,其中該數(shù)據(jù)提供電路為一輸入數(shù)據(jù)分頻器,用來接收包含有一第一輸入數(shù)據(jù)與一第二輸入數(shù)據(jù)的一差動(dòng)輸入數(shù)據(jù),以及用來分別分頻該第一輸入數(shù)據(jù)以及該第二輸入數(shù)據(jù)以產(chǎn)生該第一數(shù)據(jù)以及該第二數(shù)據(jù)。
      18.如權(quán)利要求16所述的電路,其中該輸入數(shù)據(jù)分頻器包含有一第一D型觸發(fā)器,其包含有一非反向數(shù)據(jù)輸出節(jié)點(diǎn),用來輸出對(duì)應(yīng)該第一輸入數(shù)據(jù)的該第一數(shù)據(jù);一反向數(shù)據(jù)輸出節(jié)點(diǎn);一數(shù)據(jù)輸入節(jié)點(diǎn),耦接至該第一D型觸發(fā)器的該反向數(shù)據(jù)輸出節(jié)點(diǎn);以及一時(shí)鐘輸入節(jié)點(diǎn);一第二D型觸發(fā)器,其包含有一非反向數(shù)據(jù)輸出節(jié)點(diǎn),用來輸出對(duì)應(yīng)該第二輸入數(shù)據(jù)的該第二數(shù)據(jù);一反向數(shù)據(jù)輸出節(jié)點(diǎn);一數(shù)據(jù)輸入節(jié)點(diǎn),耦接至該第二D型觸發(fā)器的該反向數(shù)據(jù)輸出節(jié)點(diǎn);以及一時(shí)鐘輸入節(jié)點(diǎn);一結(jié)合邏輯電路,其包含有一第一輸入節(jié)點(diǎn),耦接至該第一D型觸發(fā)器的該非反向數(shù)據(jù)輸出節(jié)點(diǎn);一第二輸入節(jié)點(diǎn),耦接至該第二D型觸發(fā)器的該非反向數(shù)據(jù)輸出節(jié)點(diǎn);一第一輸出節(jié)點(diǎn);以及一第二輸出節(jié)點(diǎn);其中該結(jié)合邏輯電路對(duì)該第一輸入節(jié)點(diǎn)與該第二輸入節(jié)點(diǎn)的輸入進(jìn)行一XNOR運(yùn)算,以于該第一輸出節(jié)點(diǎn)產(chǎn)生一第一輸出,以及對(duì)該對(duì)該第一輸入節(jié)點(diǎn)與該第二輸入節(jié)點(diǎn)的輸入進(jìn)行一XOR運(yùn)算,以于該第二輸出節(jié)點(diǎn)產(chǎn)生一第二輸出;一第一及邏輯門,其包含有一第一輸入節(jié)點(diǎn),用來接收該第一輸入數(shù)據(jù);一第二輸入節(jié)點(diǎn),耦接至該結(jié)合邏輯電路的該第一輸出節(jié)點(diǎn),用來接收該第一輸出;以及一輸出節(jié)點(diǎn),耦接至該第一D型觸發(fā)器的該時(shí)鐘輸入節(jié)點(diǎn);以及一第二及邏輯門,其包含有一第一輸入節(jié)點(diǎn),用來接收該第二輸入數(shù)據(jù);一第二輸入節(jié)點(diǎn),耦接至該結(jié)合邏輯電路的該第二輸出節(jié)點(diǎn),用來接收該第二輸出;以及一輸出節(jié)點(diǎn),耦接至該第二D型觸發(fā)器的該時(shí)鐘輸入節(jié)點(diǎn)。
      19.如權(quán)利要求17所述的電路,其中該決定電路還將利用該第一時(shí)鐘的反向訊號(hào)取樣第二訊號(hào)的取樣結(jié)果,利用該第一時(shí)鐘取樣第二數(shù)據(jù)的取樣結(jié)果,利用該第二時(shí)鐘取樣該第一數(shù)據(jù)的取樣結(jié)果,以及利用該第二時(shí)鐘的反向訊號(hào)取樣該第一數(shù)據(jù)的取樣結(jié)果加以組合,以取得對(duì)應(yīng)該輸入數(shù)據(jù)的一恢復(fù)數(shù)據(jù)。
      20.如權(quán)利要求11所述的電路,其中該時(shí)鐘提供電路還提供一第二時(shí)鐘以及該第二時(shí)鐘的反向訊號(hào),該決定電路還利用該第二時(shí)鐘來取樣該第一數(shù)據(jù),以及該相位檢測單元還利用該第二時(shí)鐘的反向訊號(hào)來檢測該第二數(shù)據(jù)的相位。
      21.如權(quán)利要求20所述的電路,其中當(dāng)該相位檢測單元利用該第二時(shí)鐘的反向訊號(hào)來檢測該第二數(shù)據(jù)的相位時(shí),該決定電路還利用該第二時(shí)鐘的反向訊號(hào)來取樣該第一數(shù)據(jù),以及當(dāng)決定電路利用該第二時(shí)鐘來取樣該第一數(shù)據(jù)時(shí),該相位檢測單元利用該第二時(shí)鐘來檢測該第二數(shù)據(jù)的相位。
      22.如權(quán)利要求11所述的電路,其中該時(shí)鐘提供電路還提供一第二時(shí)鐘以及該第二時(shí)鐘的反向訊號(hào),該決定電路還利用該第二時(shí)鐘的反向訊號(hào)來取樣該第一數(shù)據(jù),以及該相位檢測單元還利用該第二時(shí)鐘來檢測該第二數(shù)據(jù)的相位。
      全文摘要
      本發(fā)明提供一種取樣數(shù)據(jù)的方法。該方法包含有提供一第一數(shù)據(jù)以及一第二數(shù)據(jù);提供一第一時(shí)鐘以及一第二時(shí)鐘。利用該第一時(shí)鐘來檢測第一數(shù)據(jù)的相位,并利用該第一時(shí)鐘來取樣第二數(shù)據(jù)。利用第二時(shí)鐘來檢測第二數(shù)據(jù)的相位,并利用該第二時(shí)鐘來取樣第一數(shù)據(jù)。
      文檔編號(hào)H03L7/08GK101064507SQ20061007706
      公開日2007年10月31日 申請(qǐng)日期2006年4月26日 優(yōu)先權(quán)日2006年4月26日
      發(fā)明者李鐏镮, 黃藍(lán)藍(lán) 申請(qǐng)人:矽統(tǒng)科技股份有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1