国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      信號(hào)處理電路的制作方法

      文檔序號(hào):7511623閱讀:176來(lái)源:國(guó)知局
      專利名稱:信號(hào)處理電路的制作方法
      技術(shù)領(lǐng)域
      本發(fā)明涉及用于決定采樣定時(shí)的信號(hào)處理電路。
      背景技術(shù)
      在對(duì)周期性變化的信號(hào)進(jìn)行采樣時(shí),為了適當(dāng)?shù)卦O(shè)定采樣定時(shí)而采用
      相位調(diào)整電路。例如,對(duì)從NTSC方式、PAL方式的電視廣播中所得到的 RGB數(shù)字信號(hào)以規(guī)定周期進(jìn)行采樣并輸出時(shí),用于設(shè)定采樣的相位。
      圖7是說(shuō)明現(xiàn)有的用于采樣的相位設(shè)定方法的圖。針對(duì)周期變化的脈 沖狀的輸入信號(hào)SIG,在以輸入信號(hào)SIG的半個(gè)周期作為1個(gè)周期的基準(zhǔn) 時(shí)鐘CLK的上升沿的時(shí)刻(附圖中用白圓圈表示的時(shí)刻)進(jìn)行采樣。此 時(shí),輸入信號(hào)SIG在各周期中成為最大值和最小值的定時(shí)為采樣定時(shí)的方 式,使輸入信號(hào)SIG與基準(zhǔn)時(shí)鐘CLK的相位匹配。因此,如圖7所示, 一邊按規(guī)定量(例如20° )來(lái)改變基準(zhǔn)時(shí)鐘CLK對(duì)輸入信號(hào)SIG的相位
      e, —邊求得連續(xù)得到的采樣值之差最大的相位em。將該相位em作為采
      樣時(shí)的輸入信號(hào)SIG與基準(zhǔn)時(shí)鐘CLK的相位。
      但是,如圖8所示,由于輸入信號(hào)SIG為脈沖狀,因此一般在上升沿 部分的附近發(fā)生過(guò)沖(overshoot)或者在下降沿部分的附近發(fā)生下沖 (undershoot)的情況多。但這樣的噪聲疊加時(shí),.如果按照一邊改變基準(zhǔn)
      時(shí)鐘clk對(duì)輸入信號(hào)siG的相位e、一邊求得采樣值之差最大的相位em,
      則相位被調(diào)整為使輸入信號(hào)SIG的過(guò)沖與下沖的定時(shí)成為采樣定時(shí)。
      然而,由于過(guò)沖發(fā)生在輸入信號(hào)SIG的上升沿部分的附近,下沖發(fā)生 在輸入信號(hào)SIG的下降沿部分,因此如果輸入信號(hào)SIG與基準(zhǔn)時(shí)鐘CLK 的相位只要稍微偏離,則如圖9所示那樣采樣定時(shí)成為輸入信號(hào)SIG的上 升沿部分和下降沿部分而采樣值無(wú)法正確地表達(dá)脈沖狀信號(hào)的振幅。這樣 的采樣值的抖動(dòng),例如在輸入信號(hào)SIG為視頻信號(hào)時(shí)展現(xiàn)為所再生的視頻
      的閃爍情景。

      發(fā)明內(nèi)容
      本發(fā)明是鑒于上述問(wèn)題而提出的,其目的在于提供一種能夠抑制采樣 值的偏差的信號(hào)處理電路。
      本發(fā)明是一種信號(hào)處理電路,決定對(duì)脈沖狀的輸入信號(hào)進(jìn)行采樣的定
      時(shí),具備變動(dòng)點(diǎn)檢測(cè)機(jī)構(gòu),其檢測(cè)上述輸入信號(hào)的脈沖的變動(dòng)點(diǎn);將相對(duì) 于上述變動(dòng)點(diǎn)檢測(cè)機(jī)構(gòu)所檢測(cè)出的上述輸入信號(hào)的脈沖的變動(dòng)點(diǎn)偏離了 規(guī)定相位寬的相位點(diǎn),設(shè)定為上述輸入信號(hào)的釆樣定時(shí)。
      在此,上述變動(dòng)點(diǎn)檢測(cè)機(jī)構(gòu)具備第一差分運(yùn)算器,其求得上述輸入 信號(hào)的多個(gè)采樣值之間的差分值;第二差分運(yùn)算器,其求得在與上述第一 差分運(yùn)算器處理的采樣值不同的時(shí)刻的上述輸入信號(hào)的多個(gè)采樣值之間 的差分值;和第三差分運(yùn)算器,其求得上述第一及第二差分運(yùn)算器已求得 的差分值之間的差分值;根據(jù)上述第三差分運(yùn)算器的值,檢測(cè)上述輸入信 號(hào)的脈沖的變動(dòng)點(diǎn)。
      例如,上述變動(dòng)點(diǎn)檢測(cè)機(jī)構(gòu),優(yōu)選將上述第三差分運(yùn)算器的值最大時(shí) 的采樣定時(shí),作為上述輸入信號(hào)的脈沖的變動(dòng)點(diǎn)來(lái)進(jìn)行檢測(cè)。
      另外,上述規(guī)定的優(yōu)選相位差為50°以上310°以下。更優(yōu)選的上述 規(guī)定相位差設(shè)定為大致180° 。
      發(fā)明效果
      根據(jù)本發(fā)明,在進(jìn)行信號(hào)的采樣時(shí)能夠抑制采樣值的偏差。


      圖1是表示本發(fā)明的實(shí)施方式中的信號(hào)處理電路的結(jié)構(gòu)的圖。
      圖2是表示本發(fā)明的實(shí)施方式中的相位調(diào)整電路的結(jié)構(gòu)的圖。
      圖3是表示本發(fā)明的實(shí)施方式中的相位調(diào)整處理的流程圖。
      圖4是說(shuō)明本發(fā)明的實(shí)施方式中的采樣處理的定時(shí)圖。
      圖5是說(shuō)明本發(fā)明的實(shí)施方式中的決定最佳相位的處理的圖。
      圖6是說(shuō)明本發(fā)明的實(shí)施方式中的表示采樣定時(shí)的相位差的定時(shí)圖。
      圖7是說(shuō)明現(xiàn)有的表示采樣定時(shí)的相位差的定時(shí)圖。
      圖8是說(shuō)明現(xiàn)有的過(guò)沖對(duì)采樣定時(shí)產(chǎn)生的影響的圖。 圖9是說(shuō)明現(xiàn)有的過(guò)沖對(duì)采樣定時(shí)產(chǎn)生的影響的圖。
      圖中IO —寄存器A; 12 —寄存器B; 14 —寄存器C; 16、 18、 20 — 差分運(yùn)算器;22—比較器;24—基準(zhǔn)值寄存器;26—最佳相位編號(hào)寄存器; 28—相位編號(hào)設(shè)定部;100—相位調(diào)整電路;102 —CPU; 104—ADC。
      具體實(shí)施例方式
      (裝置結(jié)構(gòu))
      如圖1所示,本發(fā)明的實(shí)施方式中的信號(hào)處理電路包括相位調(diào)整電路 100、控制部(CPU) 102和模擬/數(shù)字電路(ADC) 104。在本實(shí)施方式中, 作為信號(hào)處理電路,以用于對(duì)視頻信號(hào)進(jìn)行數(shù)字化并釆樣的電路為例進(jìn)行 說(shuō)明,但信號(hào)處理電路不限于此。
      相位調(diào)整電路100從外部接受輸入信號(hào)Data和基準(zhǔn)時(shí)鐘CLK,生成 用于使輸入信號(hào)Data和基準(zhǔn)時(shí)鐘CLK之間的相位匹配的相位變更請(qǐng)求 RQST、相位編號(hào)n和最佳相位編號(hào)Nbest,并輸出到CPU102。為了在 ADC104中對(duì)輸入信號(hào)Data進(jìn)行采樣并模擬/數(shù)字變換,利用相位變更請(qǐng) 求RQST、相位編號(hào)n和最佳相位編號(hào)Nbest。對(duì)相位調(diào)整電路100的動(dòng) 作將會(huì)后面敘述。
      CPU102從相位調(diào)整電路100接受相位變更請(qǐng)求RQST、相位編號(hào)n 和最佳相位編號(hào)Nbest,并根據(jù)這些信號(hào)對(duì)ADC104中的模擬/數(shù)字變換處 理進(jìn)行控制。
      具體而言,當(dāng)相位變更請(qǐng)求RQST為低電平時(shí),如果所輸入的相位編 號(hào)n的值被更新,則將該值作為相位編號(hào)N輸出到ADC104。另一方面, 當(dāng)相位變更請(qǐng)求RQST為高電平時(shí),將表示相對(duì)于所輸入的最佳相位編號(hào) Nbest對(duì)應(yīng)的相位差偏離了 180°的相位差的相位編號(hào)N,輸出到ADC104。
      ADC104從外部接受模擬的輸入信號(hào)和基準(zhǔn)時(shí)鐘CLK,并將所接受的 模擬信號(hào)變換為數(shù)字信號(hào)后進(jìn)行輸出。如上所述,基準(zhǔn)時(shí)鐘CLK是相對(duì) 于周期變化的輸入信號(hào),以輸入信號(hào)的半個(gè)周期作為1個(gè)周期的信號(hào)。 ADC104從CPU102接受相位編號(hào)N,并且以相對(duì)于基準(zhǔn)時(shí)鐘CLK與相位 編號(hào)N唯一對(duì)應(yīng)的相位,按照基準(zhǔn)時(shí)鐘CLK的上升沿的定時(shí),對(duì)輸入信 號(hào)進(jìn)行采樣以及數(shù)字化。
      具體而言,為了一邊按每規(guī)定角度e使輸入信號(hào)與基準(zhǔn)時(shí)鐘CLK之
      間的相位差變化、 一邊查找最佳的采樣點(diǎn),將輸入信號(hào)與基準(zhǔn)時(shí)鐘CLK 之間的相位差設(shè)定為相位編號(hào)NX角度e,按照基準(zhǔn)時(shí)鐘CLK上升的定時(shí), 對(duì)輸入信號(hào)進(jìn)行采樣以及數(shù)字化。數(shù)字化后的信號(hào)Data向外部的處理電 路輸出的同時(shí),輸入到相位調(diào)整電路100。在本實(shí)施方式中,作為ADC104, 以將根據(jù)視頻信號(hào)得到的RGB信號(hào)作為輸入信號(hào)來(lái)接收,并且對(duì)輸入信 號(hào)進(jìn)行數(shù)字化輸出的部件為例。
      接下來(lái),對(duì)相位調(diào)整電路IOO進(jìn)行詳細(xì)說(shuō)明。如圖2所示,在本實(shí)施 方式中的相位調(diào)整電路IOO包括寄存器AIO、寄存器B12、寄存器C14、 差分運(yùn)算器16、 18、 20、比較器22、基準(zhǔn)值寄存器24、最佳相位編號(hào)寄 存器26和相位編號(hào)設(shè)定部28。相位調(diào)整電路100從ADC104接受數(shù)字化 后的輸入信號(hào)Data,并且從外部接受基準(zhǔn)時(shí)鐘CLK,根據(jù)這些信號(hào)求得 適于輸入信號(hào)(RGB信號(hào))的采樣的輸入信號(hào)與基準(zhǔn)時(shí)鐘CLK之間的相 位。
      寄存器AIO、寄存器B12和寄存器C14用于保存從ADC104輸入的 數(shù)字信號(hào)Data。寄存器A10直接從ADC104接受數(shù)字信號(hào)Data,并在每 次基準(zhǔn)時(shí)鐘CLK上升時(shí)用從ADC104輸入的數(shù)字信號(hào)Data來(lái)更新內(nèi)置存 儲(chǔ)器的值。寄存器B12接受寄存器A10所保持的數(shù)據(jù),每次基準(zhǔn)時(shí)鐘CLK 上升時(shí)用該數(shù)據(jù)來(lái)更新內(nèi)置存儲(chǔ)的值。寄存器C14接受寄存器B12所保持 的數(shù)據(jù),每次基準(zhǔn)時(shí)鐘CLK上升時(shí)用該數(shù)據(jù)來(lái)更新內(nèi)置存儲(chǔ)的值。通過(guò) 這樣,從ADC104輸入的數(shù)字信號(hào)Data按照以寄存器A10、寄存器B12、 寄存器C14的順序來(lái)移位(shift)的方式被保持。
      寄存器A10向差分運(yùn)算器16輸出所保持的數(shù)據(jù)。寄存器B12向差分 運(yùn)算器16及18輸出所保持的數(shù)據(jù)。寄存器C14向差分運(yùn)算器18輸出所 保持的數(shù)據(jù)。
      差分運(yùn)算器16,按照根據(jù)基準(zhǔn)時(shí)鐘CLK更新了寄存器A10和寄存器 B12的值的定時(shí),計(jì)算從寄存器A10和寄存器B12接受的數(shù)據(jù)之差的絕對(duì) 值并輸出到差分運(yùn)算器20。另外,差分運(yùn)算器18,按照根據(jù)基準(zhǔn)時(shí)鐘CLK 更新了寄存器B12以及寄存器C14的值的定時(shí),計(jì)算從寄存器B12以及
      寄存器C14所接受的數(shù)據(jù)之差的絕對(duì)值并輸出到差分運(yùn)算器20。
      差分運(yùn)算器20從差分運(yùn)算器16、 18接受差分值,按照來(lái)自差分運(yùn)算 器16、 18的輸出值被更新的定時(shí),計(jì)算出從差分運(yùn)算器16、 18接受的值 的差分并輸出到比較器22。
      比較器22從差分運(yùn)算器20接受差分值,按照更新了差分運(yùn)算器20 的差分值的定時(shí),將所輸入的差分值與登記在基準(zhǔn)值寄存器24的最大差 分值Deff—temp進(jìn)行比較。比較的結(jié)果,如果來(lái)自差分放大器20的差分值 大于最大差分值Deffltemp,則通過(guò)來(lái)自差分運(yùn)算器20的差分值來(lái)更新基 準(zhǔn)值寄存器24中所登記的最大差分值DeffLtemp,并且向最佳相位編號(hào)寄 存器26輸出相位編號(hào)更新信號(hào)。另外,如果結(jié)束一次比較處理,則比較 器22向相位編號(hào)設(shè)定部28輸出表示比較處理已結(jié)束的比較結(jié)束信號(hào)。
      最佳相位編號(hào)寄存器26如果從比較器22接收設(shè)定值更新信號(hào),則通 過(guò)從相位編號(hào)設(shè)定部28輸入的相位編號(hào)n來(lái)更新內(nèi)置存儲(chǔ)器的值。最佳 相位編號(hào)寄存器26將該內(nèi)置存儲(chǔ)器的值作為最佳相位編號(hào)Nbest輸出到 CPU102。
      相位編號(hào)設(shè)定部28從比較器22接受相位編號(hào)更新信號(hào),對(duì)表示輸入 信號(hào)與基準(zhǔn)時(shí)鐘CLK之間的相位差的相位編號(hào)n進(jìn)行更新后輸出到最佳 相位編號(hào)寄存器26和CPU102。相位編號(hào)設(shè)定部28對(duì)相位編號(hào)n從0起 循環(huán)更新至最大相位編號(hào)Nmax為止。
      最大相位編號(hào)Nmax可以被設(shè)定為當(dāng)對(duì)規(guī)定角度e乘以整數(shù)倍時(shí), 從最初與18(T的整數(shù)倍一致的整數(shù)值中減去1的值。例如,當(dāng)角度6=20 °的情況下,最初與180°的整數(shù)倍的角度一致的是20° X9=180° ,因 此最大相位編號(hào)Nmax優(yōu)選設(shè)定為8。當(dāng)角度6=50°對(duì),最初與180°的 整數(shù)倍的角度一致的是50。 X 18=900° ,因此最大相位編號(hào)Nmax優(yōu)選設(shè) 定為17。
      另外,如果對(duì)相位編號(hào)n進(jìn)行更新至與最大相位編號(hào)Nmax —致為止, 則相位編號(hào)設(shè)定部28使相位編號(hào)n的更新中止規(guī)定時(shí)間,并且將相位變 更請(qǐng)求RQST從低電平變更為高電平。如果相位變更請(qǐng)求RQST變更為高 電平,則CPU102向ADC104輸出相對(duì)于從相位編號(hào)設(shè)定部28輸入的最 大相位編號(hào)Nmax對(duì)應(yīng)的相位差偏離了 180°的相位差對(duì)應(yīng)的相位編號(hào)N。ADC104在將輸入信號(hào)與基準(zhǔn)時(shí)鐘CLK之間的相位差設(shè)定為該相位編號(hào)N 對(duì)應(yīng)的相位差的狀態(tài)下進(jìn)行輸入信號(hào)的采樣處理。
      另外,經(jīng)過(guò)了規(guī)定時(shí)間后、或者從其他外部裝置請(qǐng)求采樣的相位調(diào)整 時(shí),也可以將相位變更請(qǐng)求RQST從高電平變更為低電平,并且再次從O 開(kāi)始更新相位編號(hào)n。 (相位調(diào)整處理)
      以下,參照?qǐng)D3的流程圖和圖4的定時(shí)圖,對(duì)信號(hào)處理電路中的采樣 的相位調(diào)整處理進(jìn)行說(shuō)明。
      在步驟S10中進(jìn)行初始化設(shè)定。在此,在相位編號(hào)n、基準(zhǔn)值寄存器 24和最佳相位編號(hào)寄存器26中設(shè)定0。另外,相位變更請(qǐng)求RQST被設(shè) 定為低電平。
      在步驟S12中,以相當(dāng)于相位編號(hào)N的輸入信號(hào)與基準(zhǔn)時(shí)鐘CLK的 相位差,進(jìn)行輸入信號(hào)的采樣處理。
      在初始化設(shè)定中從相位編號(hào)設(shè)定部28輸出的相位編號(hào)n被設(shè)定為0, 相位變更請(qǐng)求RQST被設(shè)定為低電平,因此從CPU102設(shè)定在ADC104的 相位編號(hào)N為O。從而,在ADC104中,如圖4的定時(shí)圖(timing chart)(A) 所示那樣,在輸入信號(hào)與基準(zhǔn)時(shí)鐘CLK之間的相位差被設(shè)定為偏置 值A(chǔ)的狀態(tài)下,按照基準(zhǔn)時(shí)鐘CLK的上升沿的定時(shí)進(jìn)行采樣。
      另一方面,當(dāng)相位編號(hào)N不為O時(shí),以相當(dāng)于相位編號(hào)N的輸入信 號(hào)與基準(zhǔn)時(shí)鐘CLK的相位差,進(jìn)行輸入信號(hào)的采樣處理。即,根據(jù)從 CPU102設(shè)定到ADC104的相位編號(hào)N,在ADC104中,如圖4的定時(shí)圖
      (B) 所示那樣,在將輸入信號(hào)與基準(zhǔn)時(shí)鐘CLK之間的相位差設(shè)定為偏置 值A(chǔ)+相位編號(hào)NX角度e的狀態(tài)下,按照基準(zhǔn)時(shí)鐘CLK的上升沿的定時(shí) 進(jìn)行采樣。
      采樣值被輸入到相位調(diào)整電路100,并且向寄存器AIO、寄存器B12、 寄存器C14一邊按順序移位、 一邊被保持,根據(jù)這些值由差分運(yùn)算器16、 18計(jì)算出相鄰采樣值的差分值(絕對(duì)值),進(jìn)而通過(guò)差分運(yùn)算器20計(jì)算 出差分運(yùn)算器16、 18的輸出值的差分值(絕對(duì)值)。
      在步驟S14中,通過(guò)比較器22判定差分運(yùn)算器20的值是否大于基準(zhǔn) 值寄存器24所保持的值。當(dāng)差分運(yùn)算器20的值大于基準(zhǔn)值寄存器24所保持的值時(shí),則使處理轉(zhuǎn)移到步驟S16,否則使處理轉(zhuǎn)移到步驟S18。
      在步驟S16中,進(jìn)行基準(zhǔn)值寄存器24和最佳相位編號(hào)寄存器26的更 新。當(dāng)差分運(yùn)算器20的值大于基準(zhǔn)值寄存器24所保持的值時(shí),比較器22 向基準(zhǔn)值寄存器24輸出差分運(yùn)算器20的輸出值,并用該值更新基準(zhǔn)值寄 存器24。另外,向最佳相位編號(hào)寄存器26輸出相位編號(hào)更新信號(hào),并且 利用從相位編號(hào)設(shè)定部28當(dāng)前輸出的相位編號(hào)n來(lái)更新最佳相位編號(hào)寄 存器26。
      在步驟S18中,由相位編號(hào)設(shè)定部28判定相位編號(hào)n是否更新至最 大相位編號(hào)Nmax。當(dāng)相位編號(hào)n未達(dá)到最大相位編號(hào)Nmax時(shí),使處理 轉(zhuǎn)移到步驟S20,否則使處理轉(zhuǎn)移到步驟S22。
      在步驟S20中,對(duì)相位編號(hào)n加一后使處理返回到步驟S12。在步驟 S12中,根據(jù)相位編號(hào)n的更新,利用從CPU102設(shè)定到ADC104的相位 編號(hào)N對(duì)應(yīng)的相位差,按照基準(zhǔn)時(shí)鐘CLK的上升沿的定時(shí)進(jìn)行輸入信號(hào) 的采樣。
      這樣, 一邊更新相位編號(hào)n, 一邊如圖5所示那樣將采樣值的差分值 的進(jìn)一步差分值與基準(zhǔn)值寄存器24的值進(jìn)行比較,從而能夠?qū)⒉蓸又档?差分值的進(jìn)一步差分值最大時(shí)的相位編號(hào)n設(shè)定在最佳相位編號(hào)寄存器 26。該設(shè)定在最佳相位編號(hào)寄存器26的值表示:如圖5所示那樣向ADC104 的輸入信號(hào)變化很大的上升沿(下降沿)部分與基準(zhǔn)時(shí)鐘CLK的上升沿 一致時(shí)的相位。
      在步驟S22中,從相位編號(hào)設(shè)定部28輸出的相位變更請(qǐng)求RQST由 低電平變更為高電平。CPU102接受該相位變更請(qǐng)求RQST的變更,如圖 6所示那樣向ADC104輸出相位編號(hào)N,該相位編號(hào)N表示相對(duì)于從相位 調(diào)整電路100接受的以最佳相位編號(hào)Nbest所表示的輸入信號(hào)Data與基準(zhǔn) 時(shí)鐘CLK的相位差偏離了 180°的相位差。
      由此,在ADC104中以與輸入信號(hào)的脈沖的變動(dòng)點(diǎn)(上升沿部分或下 降沿部分)遠(yuǎn)離的定時(shí)下進(jìn)行采樣。
      此外,在本實(shí)施方式中,將相對(duì)于以最佳相位編號(hào)Nbest表示的相位 差偏離的角度設(shè)為180。,但是優(yōu)選為50。以上、310°以下。例如,針對(duì) 電視廣播中的視頻信號(hào)等,設(shè)為50°以上、310°以下,從而能夠避免上
      升沿部分的過(guò)沖或者下降沿部分的下沖的影響。其中,使偏離的角度接近 于180° ,從而能夠更可靠且正確地進(jìn)行采樣處理。
      權(quán)利要求
      1、一種信號(hào)處理電路,決定對(duì)脈沖狀的輸入信號(hào)進(jìn)行采樣的定時(shí),具備變動(dòng)點(diǎn)檢測(cè)機(jī)構(gòu),其檢測(cè)上述輸入信號(hào)的脈沖的變動(dòng)點(diǎn),將相對(duì)于上述變動(dòng)點(diǎn)檢測(cè)機(jī)構(gòu)所檢測(cè)出的上述輸入信號(hào)的脈沖的變動(dòng)點(diǎn)偏離了規(guī)定相位寬的相位點(diǎn),設(shè)定為上述輸入信號(hào)的采樣定時(shí)。
      2、 根據(jù)權(quán)利要求l所述的信號(hào)處理電路,其特征在于,上述變動(dòng)點(diǎn)檢測(cè)機(jī)構(gòu)具備第一差分運(yùn)算器,其求得上述輸入信號(hào)的多個(gè)采樣值之間的差分值; 第二差分運(yùn)算器,其求得在與上述第一差分運(yùn)算器處理的采樣值不同的時(shí)刻的上述輸入信號(hào)的多個(gè)采樣值之間的差分值;禾口第三差分運(yùn)算器,其求得上述第一及第二差分運(yùn)算器所求得的差分值之間的差分值;根據(jù)上述第三差分運(yùn)算器的值,檢測(cè)上述輸入信號(hào)的脈沖的變動(dòng)點(diǎn)。
      3、 根據(jù)權(quán)利要求2所述的信號(hào)處理電路,其特征在于, 上述變動(dòng)點(diǎn)檢測(cè)機(jī)構(gòu),將上述第三差分運(yùn)算器的值最大時(shí)的采樣定時(shí),作為上述輸入信號(hào)的脈沖的變動(dòng)點(diǎn)來(lái)進(jìn)行檢測(cè)。
      4、 根據(jù)權(quán)利要求1 3中任一項(xiàng)所述的信號(hào)處理電路,其特征在于, 上述規(guī)定的相位差為50。以上310°以下。
      全文摘要
      一種信號(hào)處理電路,檢測(cè)出輸入信號(hào)的脈沖的變動(dòng)點(diǎn),并且將相對(duì)于所檢測(cè)出的輸入信號(hào)的脈沖的變動(dòng)點(diǎn)偏離了規(guī)定相位寬的相位點(diǎn)設(shè)定為輸入信號(hào)的定時(shí)。從而,能夠正確地進(jìn)行脈沖狀的輸入信號(hào)的采樣。
      文檔編號(hào)H03L7/00GK101197570SQ20071019693
      公開(kāi)日2008年6月11日 申請(qǐng)日期2007年12月6日 優(yōu)先權(quán)日2006年12月7日
      發(fā)明者和田政明, 材木壽志, 音羽智司 申請(qǐng)人:三洋電機(jī)株式會(huì)社;三洋半導(dǎo)體株式會(huì)社
      網(wǎng)友詢問(wèn)留言 已有0條留言
      • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1