国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      高速數(shù)字接口的接收器的制作方法

      文檔序號:7513645閱讀:139來源:國知局
      專利名稱:高速數(shù)字接口的接收器的制作方法
      技術(shù)領(lǐng)域
      本發(fā)明是有關(guān)于一種高速數(shù)字接口的接收器,且特別是有關(guān)于具有可以 降低直流偏移及改善阻抗匹配的限制性的放大器的接收器。
      背景技術(shù)
      于高速數(shù)字接口的接收器端具有放大高頻低功率信號的需求。此需求可 以通過專用的差動放大器達成,此差動放大器基本上由一連串的低增益大頻 寬放大器及一平行的反饋回路所組成。
      請參照圖1,其繪示乃于高速數(shù)字接口的接收器端的傳統(tǒng)限制性的差動
      放大器的方塊圖。差動放大器10包括輸入匹配電路11、放大區(qū)域12以及反 饋方塊13。放大區(qū)域12是由一連串的大頻寬放大器所組成,用以得到足夠 的增益。直流反饋回路上的反饋方塊13是平行連接于放大區(qū)域12的輸入端 及輸出端之間。所有的電路元件是被固定為差動形式。為了簡化的目的,輸 入匹配電路11是由單一電阻構(gòu)成。輸入匹配電路11是被固定于二個輸入端 14和15之間,輸入端14和15分別從前一級電路接收單端輸入信號Vi叩和 Vinn。然后于輸出端18和19可以分別得到相對應(yīng)的單端輸出信號Voutp和 Voutn。
      反饋方塊13是由放大器16及RC網(wǎng)絡(luò)17所組成。RC網(wǎng)絡(luò)17包括方塊 17,及17',。方塊17'用以達成低通濾波的目的。方塊17"則如圖所示,于 放大區(qū)域12的第一放大器的輸入端的節(jié)點A及B上,結(jié)合直接的輸入信號 Vi叩和Vinn及反饋信號FBp及FBn。故于節(jié)點A及節(jié)點B,通過單端單端反 饋信號FBp及FBn而達成所欲的直流偏移的降低。
      圖1中的傳統(tǒng)差動放大器IO只降低了部分的直流偏移,因為其不只放大 了有用的輸入信號Vi叩和Vinn,也放大了來自前級電路或內(nèi)在產(chǎn)生于放大 器10的輸入端的任何直流偏移信號。直流偏移信號的振幅可能與輸入信號的 振幅相同,甚或大于輸入信號的振幅,如此可能會使得差動輸出信號飽和并 帶有錯誤的信息。此外,由于RC網(wǎng)絡(luò)17是連接至輸入匹配電路11,故反饋
      方塊13亦明顯地降低輸入阻抗匹配。

      發(fā)明內(nèi)容
      有鑒于此,本發(fā)明的目的就是在提供一種高速數(shù)字接口的接收器,具有 可以降低直流偏移及改善阻抗匹配的限制性的放大器。
      根據(jù)本發(fā)明的第一方面,提出一種高速數(shù)字接口的接收器,包括至少一 差動放大器、 一對電阻性元件、 一電流源以及一對晶體管。至少一差動放大 器于一對輸入端接收差動小信號,并輸出放大后的差動信號。每一個電阻性 元件具有一端耦接至差動放大器的輸入端之一,及另一端用以接收參考電壓。 此些晶體管的漏極是分別耦接至差動放大器的輸入端,此些晶體管的源極是 一同耦接至電流源,此些晶體管的柵極接收從放大后的差動信號所導(dǎo)出的差
      動反々貴信號。
      根據(jù)本發(fā)明的第二方面,提出一種高速數(shù)字接口的接收器,包括至少一 差動放大器、 一對電阻性元件、 一對低通濾波器、第一晶體管、第二晶體管、 第三晶體管、第四晶體管、第五晶體管、第六晶體管、第七晶體管、第八晶 體管以及第九晶體管。至少一差動放大器于一對輸入端接收差動小信號,并 輸出放大后的差動信號。每一個電阻性元件具有一端耦接至差動放大器的輸 入端之一,及另一端用以接收參考電壓。此對低通濾波器接收放大后的差動
      信號,并從放大后的差動信號導(dǎo)出差動反饋信號。第一晶體管及第二晶體管 的漏極是分別耦接至差動放大器的輸入端,第一晶體管及第二晶體管的柵極 接收差動反饋信號。第三晶體管的漏極是耦接至第一晶體管及第二晶體管的 源極,第三晶體管的源極接收地電壓,第三晶體管的柵極接收偏壓電壓。第 四晶體管的源極接收工作電壓,第四晶體管的漏極輸出參考電壓,第四晶體 管的柵極是耦接至第四晶體管的漏極。第五晶體管的源極接收工作電壓,第 五晶體管的漏極是耦接至第四晶體管的柵極。第六晶體管的源極接收工作電 壓,第六晶體管的柵極是耦接至第五晶體管的柵極及第六晶體管的漏極。第 七晶體管的漏極是耦接至第五晶體管的漏極,第七晶體管的柵極接收共模電 壓。第八晶體管的漏極是耦接至第六晶體管的漏極,第八晶體管的柵極接收 參考電壓。第九晶體管的漏極是耦接至第七晶體管及第八晶體管的源極,第 九晶體管的源極接收地電壓,第九晶體管的柵極接收偏壓電壓。
      根據(jù)本發(fā)明的第三方面,提出一種高速數(shù)字接口的接收器,包括至少一 差動放大器、 一對電阻性元件、 一對低通濾波器、第一晶體管、第二晶體管、 第三晶體管、第四晶體管、第五晶體管、第六晶體管、第七晶體管、第八晶 體管、第九晶體管、第十晶體管、第十一晶體管、第十二晶體管以及第十三 晶體管。至少一差動放大器于一對輸入端接收差動小信號,并輸出放大后的 差動信號。每一個電阻性元件具有一端耦接至差動放大器的輸入端之一,及 另一端用以接收參考電壓。此對低通濾波器接收放大后的差動信號,并從放 大后的差動信號導(dǎo)出差動反饋信號。第一晶體管及第二晶體管的漏極是分別 耦接至差動放大器的輸入端,第一晶體管及第二晶體管的柵極接收差動反饋 信號。第三晶體管的漏極是耦接至第一晶體管及第二晶體管的源極,第三晶 體管的柵極接收第一偏壓電壓。第四晶體管的柵極接收第一偏壓電壓。第五 晶體管的漏極是耦接至第三晶體管的源極,第五晶體管的源極接收地電壓。 第六晶體管的漏極是耦接至第四晶體管的源極,第六晶體管的源極接收地電 壓,第六晶體管的柵極是耦接至第五晶體管的柵極及第四晶體管的漏極。第 七晶體管的漏極輸出參考電壓,第七晶體管的柵極接收第二偏壓電壓。第八 晶體管的漏極是耦接至第四晶體管的漏極,第八晶體管的柵極接收第二偏壓 電壓。第九晶體管的源極接收工作電壓,第九晶體管的漏極是耦接至第七晶 體管的源極,第九晶體管的柵極接收第三偏壓電壓。第十晶體管的源極接收 工作電壓,第十晶體管的漏極是耦接至第八晶體管的源極,第十晶體管的柵 極接收第三偏壓電壓。第十一晶體管的漏極是耦接至第七晶體管的源極,第 十 一 晶體管的柵極接收共模電壓。第十二晶體管的漏極是耦接至第八晶體管 的源極,第十二晶體管的柵極接收參考電壓。第十三晶體管的漏極是耦接至 第十一晶體管及第十二晶體管的源極,第十三晶體管的源極接收地電壓,第
      十三晶體管的柵極接收第四偏壓電壓。
      為讓本發(fā)明的上述目的、特征、和優(yōu)點能更明顯易懂,下文特舉一較佳 實施例,并配合所附圖式,作詳細(xì)說明如下。


      圖1繪示于高速數(shù)字接口的接收器端的傳統(tǒng)限制性的差動放大器的方塊圖。
      圖2繪示依照本發(fā)明較佳實施例的高速數(shù)字接口的接收器的方塊圖。
      圖3繪示圖2的接收器200的晶體管層次的詳細(xì)電路圖。
      圖4繪示圖2的接收器200的晶體管層次的另一詳細(xì)電路圖。
      10:差動放大器
      11: ^r入匹配電^各
      12:放大區(qū)域
      13:反饋方塊
      14、 15:輸入端
      16:放大器
      17: RC網(wǎng)絡(luò)
      17' 、 17":方塊
      18、 19:輸出端
      200、 300、 400:接收器
      210、 310、 410:至少一差動放大器
      220:電阻性匹配電路
      230:輸入共模偏壓電路
      240:偏移消除電路
      241:第一低通濾波器
      242:第二低通濾波器
      243、 343、 443:緩沖器
      245:定電流源
      320:電阻性元件
      341、 342、 441、 442:低通濾波器
      具體實施例方式
      請參照圖2,其繪示乃依照本發(fā)明較佳實施例的高速數(shù)字接口的接收器 的方塊圖。接收器200包括至少一差動放大器210、電阻性匹配電路 (resistive matching circuit) 220、輸入共模偏壓電路(input common mode bias circuit) 230以及偏移消除電3各(offset cancellation circuit) 240。
      至少一差動放大器210可為單一差動放大器,亦可以為多個差動放大器 串聯(lián)而成。至少一差動放大器210具有第一輸入端XI、第二輸入端X2、第一 輸出端Yl及第二輸出端Y2。第一輸入端XI及第二輸入端X2是分別耦接至
      第一耦合電容Cl及第二耦合電容C2。至少一差動放大器210以交流耦合的 方式饋入差動小信號(Vinp, Vinn)。其中,第一輸入端XI接收正輸入信號 Vi叩,第二輸入端X2接收負(fù)輸入信號Vinn。至少一差動放大器210輸出放 大后的差動信號(Voutp,Voutn)。其中,第一輸出端Yl輸出正輸出信號Voutp, 第二輸出端Y2輸出負(fù)輸出信號Voutn。
      接收器200的輸入阻抗是通過電阻性匹配電路220而與相對應(yīng)的傳送器 (未繪示于圖)的輸出阻抗匹配。改善后的阻抗匹配可以降抵接收信號的功率 損耗。電阻性匹配電路220具有第一電阻R1及第二電阻R2,第一電阻R1及 第二電阻R2的值實值上是給定為同一電阻值R,然并不限定,第一電阻Rl 及第二電阻R2的值是依據(jù)接收器200的輸入阻抗與傳送器的輸出阻抗匹配與 否所決定。第一電阻R1的第一端是耦接至第一輸入端XI,第二電阻R2的第 一端是耦接至第二輸入端X2,第二電阻R2的第二端及第一電阻R1的第二端 是于節(jié)點S共同耦接至輸入共模偏壓電路230。
      輸入共模偏壓電路230用以于節(jié)點S提供參考電壓。此外,輸入共模偏 壓電路230具有單位增益緩沖器(unit gain buffer) 232,單位增益緩沖器 232實質(zhì)上是由運算放大器(0P amplifier)所構(gòu)成。運算放大器具有正輸入 端以接收共模電壓VRX_CM,以及負(fù)輸入端耦接至本身的輸出端。輸入共模偏壓 電路230用以提供輸入共模偏壓(VM-eM-Rx ib/2)至至少一差動放大器210的 輸入端(X1, X2)。如此一來,至少一差動放大器210的輸入端(X1, X2)不會 發(fā)生過沖(overshoot)或下沖(undershoot)。共模電壓V^m通常會介于工作電 壓(Vdd)及地電壓(Ground)之間,例如為工作電壓的一半(Vdd/2)。
      偏移消除電路240用以消除至少一差動放大器210所具有的輸入偏移 Voffset,避免至少一差動i文大器210進入飽和模式(saturation mode)。偏 移消除電路240包括第一低通濾波器(LPF1)241、第二低通濾波器(LPF2) 242、 緩沖器243、 一對晶體管M1及M2以及定電流源245。
      第一低通濾波器241耦接至至少一差動放大器210的第一輸出端Yl,第 二低通濾波器242耦接至至少一差動放大器210的第二輸出端Y2。第一低通 濾波器241及第二低通濾波器242用以過濾出至少一差動放大器210所輸出 的放大后的差動信號中的直流成份以產(chǎn)生差動反饋信號。緩沖器243是耦接 于低通濾波器241及242以及晶體管Ml及M2的柵極間。晶體管Ml及M2提 供了分別流經(jīng)第一電阻Rl及第二電阻R2的電流Ibl及電流Ib2,使得至少 一差動放大器210的輸出端的直流準(zhǔn)位分別為(Vrx眉-Ibl xR)及(Vrxj- Ib2
      xR)。因此,當(dāng)電流Ibl等于電流Ib2時,至少一差動放大器210的輸入偏 移系被消除。
      第一晶體管Ml的柵極及第二晶體管M2的柵極用以接收差動反饋信號。 第一晶體管Ml的漏極端是耦接至第一輸入端XI,第一晶體管Ml的源極端是 耦接至定電流源245,第二晶體管M2的漏極端是耦接至第二輸入端X2,第二 晶體管M2的源極端是耦接至定電流源245。
      此外,于電路實現(xiàn)中,單位增益緩沖器232與定電流源245亦可視為運 算放大器電路,將可簡化電路實現(xiàn)的復(fù)雜度。請參照圖3,其繪示乃圖2的 接收器的晶體管層次的詳細(xì)電路圖。接收器300包括至少一差動放大器310、 一對電阻性元件320 (R1, R2)、 一對低通濾波器341及342、緩沖器343、第 一晶體管M1、第二晶體管M2、第三晶體管M3、第四晶體管M4、第五晶體管 M5、第六晶體管M6、第七晶體管M7、第八晶體管M8以及第九晶體管M9。
      至少一差動放大器310于一對輸入端(X1, X2)接收差動小信號,并輸出 放大后的差動信號。每一個電阻性元件(Rl, R2)具有一端耦接至差動放大器 310的輸入端之一,及另一端用以接收參考電壓(節(jié)點S的電壓)。此對低通 濾波器341及342接收放大后的差動信號,并從放大后的差動信號導(dǎo)出差動 反饋信號。第一晶體管Ml及第二晶體管M2的漏極是分別耦接至差動放大器 310的輸入端(X1, X2),第一晶體管Ml及第二晶體管M2的柵極接收差動反 饋信號。緩沖器343是耦接于第一晶體管Ml及第二晶體管M2的柵極及低通 濾波器341及342之間。
      第三晶體管M3的漏極是耦接至第一晶體管Ml及第二晶體管M2的源極, 第三晶體管M3的源極接收地電壓GND,第三晶體管M3的柵極接收偏壓電壓 Vbias。第四晶體管M4的源極接收工作電壓VDD,第四晶體管M4的漏極輸出 參考電壓,第四晶體管M4的柵極是耦接至第四晶體管M4的漏極。第五晶體 管M5的源極接收工作電壓VDD,第五晶體管M5的漏極是耦接至第四晶體管 M4的柵極。
      第六晶體管M6的源極接收工作電壓VDD,第六晶體管M6的柵極是耦接 至第五晶體管M5的柵極及第六晶體管M6的漏極。第七晶體管M7的漏極是耦 接至第五晶體管M5的漏極,第七晶體管M7的柵極4妻收共模電壓VRX—eM。第八 晶體管M8的漏極是耦接至第六晶體管M6的漏極,第八晶體管M8的柵極接收
      參考電壓,亦即耦接至節(jié)點S。第九晶體管M9的漏極是耦接至第七晶體管M7 及第八晶體管M8的源極,第九晶體管M9的源極接收地電壓GND,第九晶體 管M9的柵極接收偏壓電壓Vbias。第三晶體管M3 ~第九晶體管M9的整體功 能是可視為同于單位增益緩沖器232與定電流源245。
      接收器300的運作原理如同上述的接收器200,于此不再重述。此外, 接收器并不限于上述的二級接收器,亦可以其它形式的接收器實現(xiàn),例如為 串接式接收器,請參照圖4,其繪示乃圖2的接收器的晶體管層次的另一詳 細(xì)電路圖。接收器400包括至少一差動放大器410、 一對電阻性元件Rl及R2、 一對低通濾波器441及442、緩沖器443、第一晶體管M1、第二晶體管M2、 第三晶體管M3、第四晶體管M4、第五晶體管M5、第六晶體管M6、第七晶體 管M7、第八晶體管M8、第九晶體管M9、第十晶體管MIO、第十一晶體管Mll、 第十二晶體管M12以及第十三晶體管M13。
      至少一差動放大器410于一對輸入端(Xl, X2)接收差動小信號,并輸出 放大后的差動信號。每一個電阻性元件(R1, R2)具有一端耦接至差動放大器 410的輸入端之一,及另一端用以接收參考電壓(節(jié)點S的電壓)。此對低通 濾波器441及442接收放大后的差動信號,并從放大后的差動信號導(dǎo)出差動 反饋信號。第一晶體管Ml及第二晶體管M2的漏極是分別耦接至差動放大器 441的輸入端(X1, X2),第一晶體管Ml及第二晶體管M2的柵極接收差動反 饋信號。緩沖器443是耦接于第一晶體管Ml及第二晶體管M2的柵極及低通 濾波器441及442之間。
      第三晶體管M3的漏極是耦接至第一晶體管Ml及第二晶體管M2的源極, 第三晶體管M3的柵極接收第一偏壓電壓Vbl。第四晶體管M4的柵極接收第 一偏壓電壓Vbl。第五晶體管M5的漏極是耦接至第三晶體管M3的源極,第 五晶體管M5的源極接收地電壓GND。第六晶體管M6的漏極是耦接至第四晶 體管M4的源極,第六晶體管M6的源極接收地電壓GND,第六晶體管M6的柵 極是耦接至第五晶體管M5的柵極及第四晶體管M4的漏極。
      第七晶體管M7的漏極輸出參考電壓,第七晶體管M7的柵極接收第二偏 壓電壓Vb2。第八晶體管M8的漏極是耦接至第四晶體管M4的漏極,第八晶 體管M8的柵極接收第二偏壓電壓Vb2。第九晶體管M9的源極接收工作電壓 VDD,第九晶體管M9的漏極是耦接至第七晶體管M7的源極,第九晶體管M9 的柵極接收第三偏壓電壓Vb3。第十晶體管M10的源極接收工作電壓VDD,第
      十晶體管M10的漏極是耦接至第八晶體管M8的源極,第十晶體管M10的柵極 接收第三偏壓電壓Vb3。
      第十一晶體管Mil的漏極是耦接至第七晶體管M7的源極,第十一晶體管 Mil的柵極接收共模電壓VRX_eM。第十二晶體管M12的漏極是耦接至第八晶體 管M8的源極,第十二晶體管M12的柵極接收參考電壓,亦即耦接至節(jié)點S。 第十三晶體管M13的漏極是耦接至第十一晶體管Mil及第十二晶體管M12的 源極,第十三晶體管M13的源極接收地電壓GND,第十三晶體管M13的柵極 接收第四偏壓電壓Vb4。第三晶體管M3 第十三晶體管M13的整體功能是可 視為同于單位增益緩沖器232與定電流源245。接收器400的運作原理如同 上述的接收器200,于此不再重述。
      本發(fā)明上述實施例所揭露的高速數(shù)字接口的接收器,利用簡單的電路使 得差動放大器能夠具有輸入端的阻抗匹配、輸入共模偏壓以及輸入偏移消除 的特性。本發(fā)明利用阻抗匹配的特性以饋入差動小信號而不會產(chǎn)生功率損耗。 同時,利用輸入共模偏壓的特性使得接收器的輸入端不會過沖或下沖。此外, 亦可避免差動放大器進入飽和模式。而且,本發(fā)明上述實施例所揭露的接收 器,其電路具有簡易的特性,可以很容易地實現(xiàn)電路,減少成本的支出。
      綜上所述,雖然本發(fā)明已以一較佳實施例揭露如上,然其并非用以限定 本發(fā)明。本發(fā)明所屬技術(shù)領(lǐng)域中具有通常知識者,在不脫離本發(fā)明的精神和 范圍內(nèi),當(dāng)可作各種的更動與潤飾。因此,本發(fā)明的保護范圍當(dāng)視所附的權(quán) 利要求范圍所界定者為準(zhǔn)。
      權(quán)利要求
      1. 一種高速數(shù)字接口的接收器,包括至少一差動放大器,用以于一對輸入端接收差動小信號,并輸出放大后的差動信號;一對電阻性元件,每一個電阻性元件具有一端耦接至該差動放大器的輸入端之一,及另一端用以接收參考電壓;一電流源;以及一對晶體管,該些晶體管的漏極是分別耦接至該差動放大器的輸入端,該些晶體管的源極是一同耦接至該電流源,該些晶體管的柵極接收從該放大后的差動信號所導(dǎo)出的差動反饋信號。
      2. 根據(jù)權(quán)利要求l所述的接收器,還包括運算放大器,該運算放大器的 正輸入端用以接收共模電壓,該運算放大器的負(fù)輸入端是耦接至該運算放大 器的輸出端,該輸出端產(chǎn)生該參考電壓。
      3. 根據(jù)權(quán)利要求1所述的接收器,還包括一對低通濾波器,該對低通濾 波器接收該放大后的差動信號并輸出該差動反饋信號。
      4. 根據(jù)權(quán)利要求3所述的接收器,還包括緩沖器,該緩沖器是耦接于該 些晶體管的柵極及該些低通濾波器之間。
      5. —種高速數(shù)字接口的接收器,包括至少一差動放大器,用以于一對輸入端接收差動小信號,并輸出放大后 的差動4言號;一對電阻性元件,每一個電阻性元件具有一端耦接至該差動放大器的輸 入端之一,及另一端用以接收參考電壓;一對低通濾波器,用以接收該;改大后的差動信號,并從該力文大后的差動 信號導(dǎo)出差動反饋信號;第一晶體管及第二晶體管,該第一晶體管及該第二晶體管的漏極是分別 耦接至該差動放大器的輸入端,該第一晶體管及該第二晶體管的柵極接收該 差動反饋信號;第三晶體管,該第三晶體管的漏極是耦接至該第 一 晶體管及該第二晶體 管的源極,該第三晶體管的源極接收地電壓,該第三晶體管的柵極接收偏壓 電壓; 第四晶體管,該第四晶體管的源極接收工作電壓,該第四晶體管的漏極端輸出該參考電壓,該第四晶體管的柵極是耦接至該第四晶體管的漏極;第五晶體管,該第五晶體管的源極接收該工作電壓,該第五晶體管的漏 極是耦接至該第四晶體管的柵極;第六晶體管,該第六晶體管的源極接收該工作電壓,該第六晶體管的柵 極是耦接至該第五晶體管的柵極及該第六晶體管的漏極;第七晶體管,該第七晶體管的漏極是耦接至該第五晶體管的漏極,該第 七晶體管的柵極接收共模電壓;第八晶體管,該第八晶體管的漏極是耦接至該第六晶體管的漏極,該第 八晶體管的柵極接收該參考電壓;以及第九晶體管,該第九晶體管的漏極是耦接至該第七晶體管及該第八晶體 管的源極,該第九晶體管的源極接收該地電壓,該第九晶體管的柵極接收該 偏壓電壓。
      6. 根據(jù)權(quán)利要求5所述的接收器,還包括緩沖器,該緩沖器是耦接于該 第 一 晶體管及該第二晶體管的柵極及該些低通濾波器之間。
      7. —種高速數(shù)字接口的接收器,包括至少一差動放大器,用以于一對輸入端接收差動小信號,并輸出放大后 的差動信號;一對電阻性元件,每一個電阻性元件具有一端耦接至該差動放大器的輸 入端之一,及另一端用以接收參考電壓;一對低通濾波器,用以接收該放大后的差動信號,并從該放大后的差動 信號導(dǎo)出差動反饋信號;第一晶體管及第二晶體管,該第一晶體管及該第二晶體管的漏極是分別 耦接至該差動放大器的輸入端,該第 一 晶體管及該第二晶體管的柵極接收該 差動反饋信號;第三晶體管,該第三晶體管的漏極是耦接至該第一晶體管及該第二晶體 管的源極,該第三晶體管的柵極接收第一偏壓電壓;第四晶體管,該第四晶體管的柵極接收該第一偏壓電壓;第五晶體管,該第五晶體管的漏極是耦接至該第三晶體管的源極,該第 五晶體管的源極接收地電壓;第六晶體管,該第六晶體管的漏極是耦接至該第四晶體管的源極,該第 六晶體管的源極接收該地電壓,該第六晶體管的柵極是耦接至該第五晶體管 的柵極及該第四晶體管的漏極;第七晶體管,該第七晶體管的漏極輸出該參考電壓,該第七晶體管的柵極接收第二偏壓電壓;第八晶體管,該第八晶體管的漏極是耦接至該第四晶體管的漏極,該第八晶體管的柵極接收該第二偏壓電壓;第九晶體管,該第九晶體管的源極接收工作電壓,該第九晶體管的漏極 是耦接至該第七晶體管的源極,該第九晶體管的柵極接收第三偏壓電壓;第十晶體管,該第十晶體管的源極接收該工作電壓,該第十晶體管的漏 極是耦接至該第八晶體管的源極,該第十晶體管的柵極接收該第三偏壓電壓;第十一晶體管,該第十一晶體管的漏極是耦接至該第七晶體管的源極,該第十 一 晶體管的柵極接收共模電壓;第十二晶體管,該第十二晶體管的漏極是耦接至該第八晶體管的源極, 該第十二晶體管的柵極接收該參考電壓;以及第十三晶體管,該第十三晶體管的漏極是耦接至該第十一晶體管及該第 十二晶體管的源極,該第十三晶體管的源極接收該地電壓,該第十三晶體管的柵極接收第四偏壓電壓。
      8.根據(jù)權(quán)利要求7所述的接收器,還包括緩沖器,該緩沖器是耦接于該 第 一 晶體管及該第二晶體管的柵極及該些低通濾波器之間。
      全文摘要
      一種高速數(shù)字接口的接收器,包括至少一差動放大器、一對電阻性元件、一電流源以及一對晶體管。至少一差動放大器于一對輸入端接收差動小信號,并輸出放大后的差動信號。每一個電阻性元件具有一端耦接至差動放大器的輸入端之一,及另一端用以接收參考電壓。此些晶體管的漏極是分別耦接至差動放大器的輸入端,此些晶體管的源極是一同耦接至電流源,此些晶體管的柵極接收從放大后的差動信號所導(dǎo)出的差動反饋信號。
      文檔編號H03K19/0175GK101388651SQ20081010881
      公開日2009年3月18日 申請日期2008年5月26日 優(yōu)先權(quán)日2007年9月10日
      發(fā)明者朱元凱 申請人:奇景光電股份有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1