專(zhuān)利名稱(chēng):Da變換電路、液晶驅(qū)動(dòng)電路、液晶顯示裝置及da變換電路的設(shè)計(jì)方法
技術(shù)領(lǐng)域:
本發(fā)明涉及驅(qū)動(dòng)液晶顯示面板的液晶驅(qū)動(dòng)電路所具有DA變換電 路、具有該DA變換電路的液晶驅(qū)動(dòng)電路、具有該液晶驅(qū)動(dòng)電路的顯示 裝置以及該DA變換電路的設(shè)計(jì)方法。
背景技術(shù):
驅(qū)動(dòng)液晶顯示面板的液晶驅(qū)動(dòng)電路具有DA (數(shù)字-模擬)變換器, 從外部輸入表示灰度值的數(shù)字信號(hào),將所輸入的灰度值變換為模擬信號(hào) 即灰度電壓。例如,在有源矩陣方式的液晶顯示裝置具有的液晶驅(qū)動(dòng)電 路中,使用DA變換器,將從外部作為數(shù)字信號(hào)輸入的灰度值變換為模 擬信號(hào)即灰度電壓,將該灰度電壓輸出到液晶顯示面板的源極總線,從 而驅(qū)動(dòng)該液晶顯示面板。
下面,參照?qǐng)D11,對(duì)液晶驅(qū)動(dòng)電路中使用的現(xiàn)有的DA變換器的結(jié) 構(gòu)例進(jìn)行說(shuō)明。圖ll是表示現(xiàn)有的DA變換器的結(jié)構(gòu)的框圖。
如圖ll所示,DA變換器100具有基準(zhǔn)電壓生成電路101、選擇電 路102以及電壓跟隨器電路103。圖11示出的例子是表示64灰度的液 晶驅(qū)動(dòng)電路使用的DA變換器的結(jié)構(gòu),其中,該DA變換器對(duì)應(yīng)于6位 (Bit5 Bit0)的數(shù)字信號(hào)表現(xiàn)64種灰度值,輸出64種灰度電壓。
另外,DA變換器100所具有的基準(zhǔn)電壓生成電路101具有串聯(lián)聯(lián) 接的64個(gè)電阻元件,向由64個(gè)電阻元件構(gòu)成的電阻元件組的兩端的端
子分別輸入液晶驅(qū)動(dòng)電壓的最大值V64的電壓和最小值V()的電壓。因此,
在各電阻元件之間,64種基準(zhǔn)電壓(V0~V63)基于與所連接的電阻元 件的電阻值相應(yīng)的比率而生成。基準(zhǔn)電壓生成電路101生成的這64種 基準(zhǔn)電壓被輸入到選擇電路102。
在選擇電路102中,配置有多個(gè)由MOS晶體管構(gòu)成的開(kāi)關(guān),以便 根據(jù)由6位數(shù)字信號(hào)構(gòu)成的灰度值,選擇輸出所輸入的64種基準(zhǔn)電壓 中的一個(gè)。即,根據(jù)由6位數(shù)字信號(hào)構(gòu)成的各灰度值(Bit0~Bit5), 使上迷開(kāi)關(guān)進(jìn)行接通、斷開(kāi),由此,選擇輸出所輸入的64種電壓中的一個(gè)。下面,對(duì)該情況進(jìn)行說(shuō)明。
即,關(guān)于6位數(shù)字信號(hào)即灰度值,Bit5為MSB, BitO為L(zhǎng)SB。對(duì)于 上述開(kāi)關(guān)來(lái)說(shuō),由2個(gè)構(gòu)成1組開(kāi)關(guān)對(duì)。在Bit0上有32組開(kāi)關(guān)對(duì)(64 個(gè)開(kāi)關(guān))。在Bitl上有16組開(kāi)關(guān)對(duì)(32個(gè)開(kāi)關(guān))。之后,對(duì)于每個(gè)Bit, 個(gè)數(shù)變?yōu)槎种唬贐it5變?yōu)閘組開(kāi)關(guān)對(duì)(2個(gè)開(kāi)關(guān))。也就是,選 擇電路102總共具有1+2+22+23+24+25=63組開(kāi)關(guān)對(duì)(126個(gè)開(kāi)關(guān))。
1個(gè)開(kāi)關(guān)對(duì)中的上述2個(gè)開(kāi)關(guān)如下進(jìn)行動(dòng)作,即,在該Bit為"0,,時(shí), 在圖中,上方的開(kāi)關(guān)斷開(kāi),下方的開(kāi)關(guān)接通。相反,在該Bit為'T'時(shí), 在圖中,上方的開(kāi)關(guān)接通,下方的開(kāi)關(guān)斷開(kāi)。例如,就圖11中所示的 例子來(lái)說(shuō),(Bit5、 Bit4、…、Bit0)為"1111U",在所有的開(kāi)關(guān)中,上
方的開(kāi)關(guān)接通,下方的開(kāi)關(guān)斷開(kāi),選擇電路102將V63的基準(zhǔn)電壓輸出
到電壓跟隨器電路103。另夕卜,例如,若(Bit5、 Bit4、…、Bit0 )為"000001", 則選擇電路102將V,的基準(zhǔn)電壓輸出到電壓跟隨器電路103。電壓跟隨
的內(nèi)部電阻產(chǎn)生的灰度電壓,輸出到液晶顯示面板的源極總線。
在上述DA變換器100中,在其用作液晶顯示裝置的液晶驅(qū)動(dòng)電路 的情況下,隨著顯示的灰度數(shù)增加,構(gòu)成該電路的元件個(gè)數(shù)急劇增加。 例如,若以64灰度顯示的情況為例,則首先在基準(zhǔn)電壓生成電路101 中需要64個(gè)電阻元件。另外,構(gòu)成選擇電路102的開(kāi)關(guān)對(duì)于每一條源 極總線需要126個(gè)。同樣,在利用8位數(shù)字信號(hào)的灰度值進(jìn)行256灰度 顯示的情況下,在基準(zhǔn)電壓生成電路101中需要256個(gè)電阻元件,并且, 選擇電路102具有1+2+22+23+ +27=255組開(kāi)關(guān)對(duì),總共具有510個(gè)開(kāi) 關(guān)。
另外,在液晶顯示面板是對(duì)應(yīng)于彩色顯示的面板的情況下,液晶顯 示面板利用與3種顏色對(duì)應(yīng)的三個(gè)灰度電壓驅(qū)動(dòng)1個(gè)像素。因此,在該 液晶顯示面板中,連接到1條掃描線上的像素?cái)?shù)為N的情況下,液晶顯 示面板具有3N條源極總線。在此,由于對(duì)于每條源極總線需要1個(gè)選 擇電路102,因此,在驅(qū)動(dòng)彩色顯示的液晶顯示面板的液晶驅(qū)動(dòng)電路中, 選擇電路102具有的開(kāi)關(guān)的總數(shù)與驅(qū)動(dòng)單色顯示的液晶顯示面板的情況 相比,為3倍的個(gè)數(shù)。
這樣,在液晶驅(qū)動(dòng)電路中,隨著具有自身的液晶顯示裝置 示的顏 色的數(shù)量增加以及多灰度化不斷發(fā)展,該電路結(jié)構(gòu)元件數(shù)急劇增加,其結(jié)果是,在對(duì)液晶驅(qū)動(dòng)電路進(jìn)行集成電路化的情況下,其芯片尺寸增大。 這樣,為了對(duì)應(yīng)伴隨液晶顯示裝置的多灰度化引起的液晶驅(qū)動(dòng)電路
的電路結(jié)構(gòu)元件數(shù)的激增,在專(zhuān)利文獻(xiàn)1中公開(kāi)了如圖12那樣的DA 變換器。圖12是表示DA變換器200的結(jié)構(gòu)框圖。
圖12示出DA變換器200具有基準(zhǔn)電壓生成電路201、選擇電路 202、以及電壓跟隨器電路203。此外,圖12示出的例子是與圖U示出 的例子同樣,表示64灰度的液晶驅(qū)動(dòng)電路使用的DA變換器的結(jié)構(gòu),其 中,該DA變換器對(duì)應(yīng)于6位(Bit5 ~ BitO)的數(shù)字信號(hào)表現(xiàn)的64種灰 度值,輸出64種灰度電壓。
如圖12所示,基準(zhǔn)電壓生成電路201是如下的電阻分壓電路將 多個(gè)電阻元件彼此連接,從這些電阻元件之間的連接部生成基準(zhǔn)電壓。 該基準(zhǔn)電壓生成電路201具有串聯(lián)連接的32個(gè)電阻元件,在由32個(gè)電 阻元件構(gòu)成的電阻元件組的一端的端子輸入液晶驅(qū)動(dòng)電壓的最大值V64 的電壓,在相反側(cè)的一端的端子輸入液晶驅(qū)動(dòng)電壓的最小值Vo的電壓。 由此,在各電阻元件的端子,基于與上述各電阻元件的電阻值相應(yīng)的比 率,生成33種基準(zhǔn)電壓(Vo、 V2、 V4、 V6、、 V62、 V64)。這33種 基準(zhǔn)電壓分別相當(dāng)于每隔一個(gè)灰度的灰度電壓(用于液晶顯示面板的電 壓)。
在選擇電路202中配置有多個(gè)由MOS晶體管構(gòu)成的開(kāi)關(guān),以便基 于由6位數(shù)字信號(hào)構(gòu)成的灰度值,從所輸入的33種基準(zhǔn)電壓中選擇輸 出兩個(gè)基準(zhǔn)電壓。即,根據(jù)由6位數(shù)字信號(hào)構(gòu)成的各灰度值(BitO ~ Bit5 ), 使上述開(kāi)關(guān)接通、斷開(kāi),由此,從所輸入的33種基準(zhǔn)電壓中選擇輸出 兩個(gè)基準(zhǔn)電壓。進(jìn)而,電壓跟隨器電路203對(duì)選擇電路202所選擇的兩 個(gè)基準(zhǔn)電壓進(jìn)行平均,將該平均值作為灰度電壓,輸出到液晶顯示面板 的源極總線。下面,對(duì)該情況詳細(xì)地進(jìn)行說(shuō)明。
選擇電路202所具有的各開(kāi)關(guān)由2個(gè)構(gòu)成1組開(kāi)關(guān)對(duì)SW。在BitO 上具有1組開(kāi)關(guān)對(duì)SW (0、 1 ),在Bitl上具有2組開(kāi)關(guān)對(duì)SW ( 1、 1) 以及SW(l、 2),在Bit2上具有3組開(kāi)關(guān)對(duì)SW(2、 1) ~SW(2、 3), 在Bit3上具有5組開(kāi)關(guān)對(duì)SW ( 3、 1) ~ SW ( 3、 5 ),在Bit4上具有9 > 組開(kāi)關(guān)對(duì)SW(4、 1) ~SW(4、 9),在Bit5上17組開(kāi)關(guān)對(duì)SW (5、 1) ~SW (5、 17)。也就是,選擇電路202總計(jì)具有1+2+ (2^1) + (22+1 ) + ( 23+1 ) + ( 24+1 ) =37組開(kāi)關(guān)對(duì)SW ( 74個(gè)開(kāi)關(guān))。例如,就圖12示出的例子來(lái)說(shuō),來(lái)自外部的灰度值(Bit5、 Bit4、、 Bit0)為"111U1",在所有的開(kāi)關(guān)對(duì)SW中,圖中,上方的開(kāi)關(guān)接
通,下方的開(kāi)關(guān)斷開(kāi),選擇電路將V64的基準(zhǔn)電壓輸出到電壓跟隨器電
路203的輸入端子IN2,將V62的基準(zhǔn)電壓輸出到電壓跟隨器電路203 的輸入端子IN!。進(jìn)而,電壓跟隨器電路203將所輸出的V64的基準(zhǔn)電
壓和V62的基準(zhǔn)電壓進(jìn)行平均,將該平均值作為V63的灰度電壓,輸出
到液晶顯示面板的源極總線。
另外,例如,在來(lái)自外部的灰度值(Bit5 、 Bit4 、 、 Bit0 )為"111110" 的情況下,在開(kāi)關(guān)對(duì)SW(O、 1)中,在圖中,上方的開(kāi)關(guān)斷開(kāi),下方 的開(kāi)關(guān)接通,在開(kāi)關(guān)對(duì)SW(O、 l)以外的開(kāi)關(guān)對(duì)SW中,在圖中,上 方的開(kāi)關(guān)接通,下方的開(kāi)關(guān)斷開(kāi)。也就是,由選擇電路202向電壓跟隨
因此,電壓跟隨器:路203將丫62;灰度電壓輸出5到液晶顯^^面板的源 極總線。
以上,DA變換器200能夠輸出與從外部輸入的灰度值相同的灰度 數(shù)的灰度電壓。在此處應(yīng)注意,相對(duì)于電壓跟隨器電路203輸出的灰度 電壓的種數(shù),基準(zhǔn)電壓生成電路201生成約半數(shù)的基準(zhǔn)電壓即可,因此 與圖11示出的基準(zhǔn)電壓生成電路101相比,能夠減少生成的基準(zhǔn)電壓 的數(shù)量,結(jié)果在基準(zhǔn)電壓生成電路201中,能夠減少自身具有的電阻元 件個(gè)數(shù)。
進(jìn)而,基準(zhǔn)電壓生成電路201生成的基準(zhǔn)電壓的數(shù)量減少,從而與 圖U示出的選擇電路102相比,能夠顯著減少選擇電路202具有的電 阻元件的數(shù)量。因此,在DA變換器200中,即使表現(xiàn)灰度值的數(shù)字信 號(hào)的位數(shù)增加,也能夠抑制電路結(jié)構(gòu)元件(電阻元件或開(kāi)關(guān))的數(shù)量的 激增,其結(jié)果是,能夠抑制制造成本的增大,并且使裝置小型化。
另外,在專(zhuān)利文獻(xiàn)2中公開(kāi)了對(duì)應(yīng)伴隨液晶顯示裝置的多灰度化引 起的液晶驅(qū)動(dòng)電路的電路結(jié)構(gòu)元件數(shù)激增的其他DA變換器。具體地說(shuō), 專(zhuān)利文獻(xiàn)2公開(kāi)的DA變換器與專(zhuān)利文獻(xiàn)1的DA變換器相比,相對(duì)于 輸出的灰度電壓的灰度數(shù),從更少數(shù)量的基準(zhǔn)電壓生成向液晶顯示面板 輸出的灰度電壓,使用具有DA變換器的液晶驅(qū)動(dòng)電路小型化。專(zhuān)利文獻(xiàn)1
日本特開(kāi)2000-183747號(hào)公報(bào)(2000年6月30日公開(kāi))專(zhuān)利文獻(xiàn)2
日本特開(kāi)2006-106771號(hào)公報(bào)(2006年4月20日公開(kāi)) 但是,專(zhuān)利文獻(xiàn)l以及2公開(kāi)的DA變換器具有以下的問(wèn)題。 首先,在液晶顯示面板中,該液晶顯示面板的光透過(guò)率相對(duì)于所施 加的灰度電壓的變化,未必呈線性變化。更詳細(xì)地說(shuō),灰度電壓的電壓 范圍具有液晶顯示面板的光透過(guò)率相對(duì)于灰度電壓的變化呈非線性變 化的電壓范圍(以下,設(shè)為第一電壓范圍)、和光透過(guò)率相對(duì)于灰度電 壓的變化呈線性(大致線性)變化的電壓范圍(以下設(shè)為第二電壓范圍) 這兩個(gè)電壓范圍。因此,為了驅(qū)動(dòng)液晶顯示面板,驅(qū)動(dòng)電路需要考慮上 述的灰度電壓-透過(guò)率特性,生成進(jìn)行伽瑪校正的灰度電壓。此外,眾 所周知,該第一電壓范圍位于能夠獲取灰度電壓的電壓范圍中的該電壓 范圍的兩端部,另一方面,第二電壓范圍位于能夠獲取灰度電壓的電壓 范圍中的該電壓范圍的中央部。
在此處,如專(zhuān)利文獻(xiàn)1、 2公開(kāi)的DA變換器那樣,從比灰度電壓 的灰度數(shù)更少的數(shù)量的基準(zhǔn)電壓中,選擇兩個(gè)基準(zhǔn)電壓,對(duì)所選擇的兩 個(gè)基準(zhǔn)電壓進(jìn)行平均或者線性插值,從而產(chǎn)生如下問(wèn)題,即,在生成灰 度電壓的情況下,第一電壓范圍生成的灰度電壓和理想的灰度電壓(以 下,設(shè)為理想灰度電壓)產(chǎn)生偏差,結(jié)果對(duì)液晶顯示面板的顯示質(zhì)量造 成影響。
關(guān)于該問(wèn)題,參照?qǐng)D13以及圖14,如下進(jìn)行詳細(xì)說(shuō)明。圖13以及 圖14是表示灰度數(shù)為8灰度的DA變換器中的與伽瑪曲線(gamma curve)對(duì)應(yīng)的理想灰度電壓和該DA變換器輸出的灰度電壓(以下設(shè)為 輸出灰度電壓)的關(guān)系的圖。另外,圖14是通過(guò)折線圖表表示圖13所 示的理想灰度電壓和輸出灰度電壓的圖。此外,該DA變換器生成與灰 度值"0"~"7"中灰度值"0"、 "2"、 "4,'、 "6,,以及"7"對(duì)應(yīng)的基準(zhǔn)電壓。因 此,該DA變換器對(duì)與鄰接的灰度值對(duì)應(yīng)的兩個(gè)基準(zhǔn)電壓進(jìn)行平均,生 成與灰度值"1" 、 "3"以及"5"對(duì)應(yīng)的灰度電壓。
首先,如圖13以及圖14所示,在灰度值"2"-"6"中,即,在能夠 獲取灰度電壓的電壓范圍的中央部,理想灰度電壓相對(duì)于灰度值的變化 呈線性變化,因此在灰度值"3,,以及"5"對(duì)應(yīng)的輸出灰度電壓和理想灰度 電壓之間不會(huì)產(chǎn)生偏差。但是,該DA變換器對(duì)與灰度值"O"對(duì)應(yīng)的基準(zhǔn) 電壓0V和與灰度值"2"對(duì)應(yīng)的基準(zhǔn)電壓5V進(jìn)行平均,生成與灰度值"l"與灰度值"l"對(duì)應(yīng)的理想灰度電壓 4.5V,產(chǎn)生2V的誤差。
立足于該問(wèn)題,在專(zhuān)利文獻(xiàn)2公開(kāi)的DA變換器中,如圖15所示, 在生成基準(zhǔn)電壓時(shí),通過(guò)減小各基準(zhǔn)電壓之間的間隔使笫一電壓范圍小 于第二電壓范圍,從而降低生成的中間電壓和理想灰度電壓的偏差。此 外,圖15是專(zhuān)利文獻(xiàn)2公開(kāi)的DA變換器中的基準(zhǔn)電壓Vo ~ V8和該DA 變換器輸出的64灰度的灰度電壓的對(duì)應(yīng)的說(shuō)明圖。
但是,在專(zhuān)利文獻(xiàn)2公開(kāi)的DA變換器中,即使在第一電壓范圍, 也對(duì)各基準(zhǔn)電壓間進(jìn)行線性插值,生成輸出灰度電壓,從而不能夠消除 輸出灰度電壓和理想灰度電壓的偏差。
發(fā)明內(nèi)容
本發(fā)明是為解決上述問(wèn)題而提出的,其目的在于提供DA變換電路、 具有該DA變換電路的液晶驅(qū)動(dòng)電路、具有該液晶驅(qū)動(dòng)電路的液晶顯示 裝置以及該DA變換電路的設(shè)計(jì)方法,在向液晶顯示面板輸出灰度電壓 的DA變換電路中,從比灰度數(shù)更少的數(shù)量的基準(zhǔn)電壓中生成灰度電壓, 且能夠防止液晶顯示面板的顯示品質(zhì)的降低。
為了解決上述問(wèn)題,本發(fā)明的DA變換電路,基于從外部輸入的n (n為2以上的自然數(shù))灰度的灰度值,將n灰度的灰度電壓向液晶顯 示面板輸出,其特征在于,具有生成部,生成彼此不同的m(m為小 于n的自然數(shù))個(gè)基準(zhǔn)電壓;選擇部,基于所輸入的灰度值從上述m個(gè) 基準(zhǔn)電壓中選擇l個(gè)或2個(gè)基準(zhǔn)電壓;輸出部,將所選擇的l個(gè)基準(zhǔn)電 壓、或者所選擇的2個(gè)基準(zhǔn)電壓的中間值作為上述灰度電壓輸出;上迷 生成部在上述n灰度的灰度電壓的電壓范圍的兩端部,生成與上述輸出 部輸出的灰度電壓數(shù)相同數(shù)量的i (i為小于m的自然數(shù))個(gè)基準(zhǔn)電壓, 在上述n灰度的灰度電壓的電壓范圍的中央部,生成m-i個(gè)基準(zhǔn)電壓。
若采用上述結(jié)構(gòu),DA變換電路在基于n灰度的灰度值將n灰度的 灰度電壓向液晶顯示面板輸出時(shí),選擇部從m個(gè)基準(zhǔn)電壓中選擇1個(gè)或 2個(gè)基準(zhǔn)電壓,輸出部將所選擇的1個(gè)基準(zhǔn)電壓、或者所選擇的2個(gè)基 準(zhǔn)電壓的中間值作為灰度電壓輸出。
因此,在生成部中,不需要生成一對(duì)一地與n灰度的灰度電壓對(duì)應(yīng) 的n個(gè)基準(zhǔn)電壓,生成比n個(gè)少的m個(gè)基準(zhǔn)電壓即可。也就是,生成的基準(zhǔn)電壓數(shù)變少,相應(yīng)地,能夠使生成部的電路結(jié)構(gòu)簡(jiǎn)化,其結(jié)果是,
能夠減小DA變換電路的芯片尺寸,進(jìn)而,能夠減小具有DA變換電路 的液晶驅(qū)動(dòng)電路的芯片尺寸。
另外,在液晶顯示面板中,在能夠獲取施加的灰度電壓的電壓范圍 的兩端部(以下,設(shè)為第一電壓范圍),光透過(guò)率呈非線性地變化,在 能夠獲取施加的灰度電壓的電壓范圍的中央部(以下,設(shè)為第二電壓范 圍),光透過(guò)率呈線性(大致線性)變化。
因此,向液晶顯示面板輸出的灰度電壓在上述笫一電壓范圍,換言 之,在位于能夠獲取灰度電壓的電壓范圍的兩端部的電壓范圍,需要進(jìn) 行考慮了液晶顯示面板的光透過(guò)率呈非線性變化的伽瑪校正。在此處, 如現(xiàn)有例的DA變換電路那樣,在輸出該第 一 電壓范圍內(nèi)的灰度電壓時(shí), 若將2個(gè)基準(zhǔn)電壓的中間值作為灰度電壓進(jìn)行輸出,則即使預(yù)先對(duì)基準(zhǔn) 電壓實(shí)施了伽瑪校正,也在所輸出的灰度電壓和理想的灰度電壓之間產(chǎn) 生電壓差,換言之,電壓值產(chǎn)生偏差,其結(jié)果是,液晶顯示面板的顯示 品質(zhì)下降。
相對(duì)于此,本發(fā)明的DA變換電路具有的生成部,在第一電壓范圍 生成與輸出部輸出的灰度電壓數(shù)相同數(shù)量的i (i為小于m的自然數(shù))個(gè) 基準(zhǔn)電壓,換言之,在第一電壓范圍,生成一對(duì)一地與灰度電壓對(duì)應(yīng)的 基準(zhǔn)電壓。
因此,選擇電路在輸入了與第一電壓范圍對(duì)應(yīng)的灰度值的情況下, 能夠選擇與所輸入的灰度值對(duì)應(yīng)的一個(gè)基準(zhǔn)電壓,進(jìn)而,輸出部能夠?qū)?所選擇的1個(gè)基準(zhǔn)電壓作為灰度電壓原封不動(dòng)地輸出。結(jié)果,本發(fā)明的 DA變換電路具有的輸出部在輸出處于第一電壓范圍的灰度電壓時(shí),不 將2個(gè)基準(zhǔn)電壓的中間值作為灰度電壓輸出,而將生成部生成的基準(zhǔn)電 壓原封不動(dòng)地輸出,因此,若預(yù)先將基準(zhǔn)電壓調(diào)整為理想的灰度電壓的 值,則能夠?qū)⒃谂c理想的灰度電壓之間沒(méi)有偏差的灰度電壓向液晶顯示 面板輸出。其結(jié)果是,本發(fā)明的DA變換電路能夠防止液晶顯示面板的 顯示品質(zhì)的下降。
通過(guò)以上說(shuō)明,本發(fā)明的DA變換電路具有從比灰度數(shù)少的數(shù)量的 基準(zhǔn)電壓生成灰度電壓、且能夠防止液晶顯示面板的顯示品質(zhì)的下降這 樣的效果。
另外,本發(fā)明的液晶驅(qū)動(dòng)電路具有上迷任一個(gè)所述的DA變換電路。另外,本發(fā)明的液晶顯示裝置具有上述所迷的液晶驅(qū)動(dòng)電路。
另外,本發(fā)明的DA變換電路的設(shè)計(jì)方法是上述任一個(gè)所迷的DA 變換電路的設(shè)計(jì)方法,其特征在于,包括第一算出步驟,算出輸出部 的輸出電壓,該輸出部將l個(gè)基準(zhǔn)電壓、或者2個(gè)基準(zhǔn)電壓的中間值作 為灰度電壓輸出;第二算出步驟,預(yù)先求出與上述計(jì)算出的中間值對(duì)應(yīng) 的灰度值的理想的灰度電壓值,算出上述計(jì)算出的中間值和上述理想的 灰度電壓值的電壓差;電壓范圍確定步驟,基于上述計(jì)算出的電壓差, 確定上述兩端部的電壓范圍以及上述中央部的電壓范圍。
通過(guò)具有上述結(jié)構(gòu),算出兩個(gè)基準(zhǔn)電壓的中間值和與該中間值對(duì)應(yīng) 的灰度值的理想的灰度電壓值的電壓差,將該電壓差超過(guò)預(yù)定的范圍的 中間值的電壓范圍設(shè)為上述兩端部的電壓范圍(上述第一電壓范圍), 將該電壓差處于預(yù)定的范圍內(nèi)的中間值的電壓范圍設(shè)為上述中央部的 電壓范圍(上述的第二電壓范圍)。
在此處,如上所述,本發(fā)明的DA變換電路,生成與處于灰度電壓 范圍的兩端部的灰度電壓數(shù)相同數(shù)量的基準(zhǔn)電壓,進(jìn)而,在輸入與灰度 電壓范圍的兩端部對(duì)應(yīng)的灰度值的情況下,輸出與所輸入的灰度值對(duì)應(yīng) 的一個(gè)基準(zhǔn)電壓。
因此,如本發(fā)明的設(shè)計(jì)方法那樣,基于基準(zhǔn)電壓間的中間值和理想 的灰度電壓值的電壓差,確定上述兩端部的電壓范圍以及上述中央部的 電壓范圍,從而通過(guò)該設(shè)計(jì)方法設(shè)計(jì)的本發(fā)明的DA變換電路,在上述 兩端部的電壓范圍,也就是在第一電壓范圍,生成一對(duì)一地與灰度電壓 對(duì)應(yīng)的基準(zhǔn)電壓,不將2個(gè)基準(zhǔn)電壓的中間值作為灰度電壓輸出,能夠 將基準(zhǔn)電壓原封不動(dòng)地作為灰度電壓輸出。另外,在上述中央部的電壓 范圍,也就是在第二電壓范圍,將2個(gè)基準(zhǔn)電壓的中間值作為灰度電壓 輸出,該灰度電壓和理想的灰度電壓的電壓差也收斂在預(yù)定的范圍內(nèi)。 即,通過(guò)該設(shè)計(jì)方法設(shè)計(jì)的本發(fā)明的DA變換電路能夠輸出理想的灰度 電壓和電壓差成為預(yù)定的范圍內(nèi)的灰度電壓。
通過(guò)以上說(shuō)明,本發(fā)明的DA變換電路的設(shè)計(jì)方法能夠設(shè)計(jì)從比灰 度數(shù)少的數(shù)量的基準(zhǔn)電壓生成灰度電壓、且能夠防止液晶顯示面板的顯 示品質(zhì)下降的DA變換電路。
在本發(fā)明的DA變換電路中,如上所述,基于從外部輸入的n (n 為2以上的自然數(shù))灰度的灰度值,將n灰度的灰度電壓向液晶顯示面板輸出,該DA變換電路具有生成部,生成彼此不同的m (m為小于 n的自然數(shù))個(gè)基準(zhǔn)電壓;選擇部,基于所輸入的灰度值從上述m個(gè)基 準(zhǔn)電壓中選擇1個(gè)或2個(gè)基準(zhǔn)電壓;輸出部,將所選擇的1個(gè)基準(zhǔn)電壓、 或者所選擇的2個(gè)基準(zhǔn)電壓的中間值作為上述灰度電壓輸出;上迷生成 部在上述n灰度的灰度電壓的電壓范圍的兩端部,生成與上述輸出部輸 出的灰度電壓數(shù)相同數(shù)量的i (i為小于m的自然數(shù))個(gè)基準(zhǔn)電壓。
因此,對(duì)于本發(fā)明的DA變換電路來(lái)說(shuō),在向液晶顯示面板輸出灰 度電壓的DA變換電路中,從比灰度數(shù)少的數(shù)量的基準(zhǔn)電壓生成灰度電 壓,且能夠防止液晶顯示面板的顯示品質(zhì)的下降。
圖1是表示本發(fā)明實(shí)施方式的DA變換電路的結(jié)構(gòu)的框圖。 圖2是表示本發(fā)明實(shí)施方式的液晶顯示裝置的結(jié)構(gòu)的框圖。 圖3是表示本發(fā)明實(shí)施方式的源極總線驅(qū)動(dòng)電路的結(jié)構(gòu)的框圖。 圖4是表示本發(fā)明實(shí)施方式的輸入灰度值"5"時(shí)的DA變換電路的結(jié) 構(gòu)的框圖。
圖5是表示本發(fā)明實(shí)施方式的輸入灰度值"17"時(shí)的DA變換電路的 結(jié)構(gòu)的框圖。
圖6是表示本發(fā)明實(shí)施方式的DA變換電路中的所輸入的灰度值、 選擇電路的輸出和電壓跟隨器電路輸出的灰度電壓的關(guān)系的圖。
圖7 (a)是表示向本發(fā)明實(shí)施方式的DA變換電路輸入的灰度值和 進(jìn)行了伽瑪校正的理想灰度電壓的關(guān)系一例的表,圖7(b)是表示上述
灰度值和上述灰度電壓之間的關(guān)系的曲線圖。
圖8是表示對(duì)本發(fā)明實(shí)施方式的DA變換電路43輸出的灰度電壓、 現(xiàn)有例的DA變換器200輸出的灰度電壓和理想的灰度電壓進(jìn)行比較的 說(shuō)明圖。
圖9是表示本發(fā)明其他實(shí)施方式的DA變換電路的結(jié)構(gòu)的框圖。 圖IO是表示本發(fā)明又一實(shí)施方式的DA變換電路的結(jié)構(gòu)的框圖。 圖ll是表示現(xiàn)有例的DA變換器的結(jié)構(gòu)的框圖。 圖12是表示其他現(xiàn)有例的DA變換器的結(jié)構(gòu)的框圖。 圖13是表示其他現(xiàn)有例的DA變換器輸出的灰度電壓和實(shí)施了伽 瑪校正(gamma correction)的理想灰度電壓的關(guān)系的圖。圖14是表示其他現(xiàn)有例的DA變換器輸出的灰度電壓和實(shí)施了伽 瑪校正的理想灰度電壓的關(guān)系的折線圖表。
圖15是表示又一現(xiàn)有例的DA變換器中的基準(zhǔn)電壓和灰度電壓的 關(guān)系的圖。
具體實(shí)施例方式
下面,基于附圖對(duì)本發(fā)明的實(shí)施方式進(jìn)行說(shuō)明。 〔實(shí)施方式1〕
下面參照?qǐng)D1 ~圖8,對(duì)本發(fā)明實(shí)施方式1進(jìn)行說(shuō)明。 (液晶顯示裝置IO的結(jié)構(gòu))
首先,參照?qǐng)D2,說(shuō)明本發(fā)明的液晶顯示裝置IO的結(jié)構(gòu)。圖2是表 示有源矩陣方式的代表例即TFT (薄膜晶體管)方式的液晶顯示裝置10 的結(jié)構(gòu)的框圖。
如圖2所示,液晶顯示裝置10具有液晶顯示面板20、柵極總線驅(qū) 動(dòng)電路30、源極總線驅(qū)動(dòng)電路40和控制部50。
雖然沒(méi)有特別圖示,但液晶顯示面板20由隔著預(yù)定間隔平行地對(duì) 置配置的矩陣基板和具備對(duì)置電極的對(duì)置基板這個(gè)張透明基板構(gòu)成,在 這兩個(gè)基板之間填充有液晶。
其中,在矩陣基板上設(shè)置有多條(在本實(shí)施方式為M條)相互并行 的源極總線SLi (i=l~M)和與該源極總線SLi交叉的多條(在本實(shí)施 方式為N條)相互并行的柵極總線GLj (j=l ~N)。在由鄰接的兩條柵 極總線GLj以及GL (j+l)和鄰接的兩條源極總線SLi以及SL (i+l) 包圍形成的各處,設(shè)置有像素PIXij。
在此處,柵極總線驅(qū)動(dòng)電路30用于對(duì)設(shè)置在液晶顯示面板20上的 多條柵極總線GLj (j=l ~N)中的所選擇的柵極總線GLj輸出高(high) 電平的電壓,對(duì)除此之外的柵極總線GLj輸出低(low)電平的電壓。 (液晶顯示裝置IO的動(dòng)作)
如圖2所示,從控制部50向柵極總線驅(qū)動(dòng)電路30輸出柵極時(shí)鐘信 號(hào)(gate clock signal )GCK以及柵極啟動(dòng)脈沖信號(hào)(gate start pulse signal) GSP。柵極總線驅(qū)動(dòng)電路30根據(jù)與柵極時(shí)鐘信號(hào)GCK的周期匹配的柵 極啟動(dòng)脈沖信號(hào)GSP,從柵極總線GL1依次輸出高電平的電壓。即,若 設(shè)針對(duì)柵極總線GLj的輸出電壓為GDOUTj,則柵極總線驅(qū)動(dòng)電路30根據(jù)柵極啟動(dòng)脈沖信號(hào)GSP,使GDOUTl從低(low)電平變更為高(high) 電平。接著,根據(jù)柵極時(shí)鐘信號(hào)GCK的周期,柵極總線驅(qū)動(dòng)電路30使 GDOUTl返回至低電平,使GDOUT2從低電平變更高電平。以后,同 樣地,使GDOUTj—個(gè)接一個(gè)地依次變更為低、高、低電平。也就是說(shuō), 柵極總線驅(qū)動(dòng)電路30選擇一條柵極總線輸出高的信號(hào),從而以柵極總 線為單位,選擇成為來(lái)自源極總線驅(qū)動(dòng)電路40的灰度電壓的輸出目的 地的像素。
(源極總線驅(qū)動(dòng)電路40的結(jié)構(gòu)以及動(dòng)作)
接著,下面參照?qǐng)D3,對(duì)本實(shí)施方式的源極總線驅(qū)動(dòng)電路40 (液晶 驅(qū)動(dòng)電路)的結(jié)構(gòu)以及動(dòng)作進(jìn)行說(shuō)明。圖3是表示源極總線驅(qū)動(dòng)電路40 的結(jié)構(gòu)的框圖。
如圖3所示,源極總線驅(qū)動(dòng)電路40具有采樣存儲(chǔ)器(sampling memory) 41、保持存儲(chǔ)器(holdmemory) 42以及DA變換電路43。
源極總線驅(qū)動(dòng)電路40將與連接在由柵極總線驅(qū)動(dòng)電路30所選擇的 柵極總線GLj上的像素PIXj對(duì)應(yīng)的灰度電壓,經(jīng)由各源極總線SLi( i= 1 ~ M)輸出到像素PIXlj~PIXMj。下面,為了對(duì)源極總線驅(qū)動(dòng)電路40的 動(dòng)作具體地進(jìn)行說(shuō)明,在此處,以源極總線驅(qū)動(dòng)電路40向連接在柵極 總線GLj上的像素PIXlj ~PIXMj輸出灰度值的情況為例進(jìn)行說(shuō)明。
由控制部50向源極總線驅(qū)動(dòng)電路40輸入時(shí)鐘信號(hào)SCK和由數(shù)字信 號(hào)構(gòu)成的灰度值。對(duì)于源極總線驅(qū)動(dòng)電路40來(lái)說(shuō),與時(shí)鐘信號(hào)SCK同 步地,向在內(nèi)部具有的采樣存儲(chǔ)器41輸入與像素PIXlj PIXMj對(duì)應(yīng)的 一水平掃描期間的灰度值。此外,該采樣存儲(chǔ)器41具有與源極總線SL 相同數(shù)量(也就是,M個(gè))數(shù)據(jù)存儲(chǔ)區(qū)域,將與各源極總線SL對(duì)應(yīng)的 灰度值取入到對(duì)應(yīng)的數(shù)據(jù)存儲(chǔ)區(qū)域。
接著,在源極總線驅(qū)動(dòng)電路40中,采樣存儲(chǔ)器41所取入的一水平 掃描期間(像素PIXlj ~ PIXMj )的各灰度值以水平同步信號(hào)HS的定時(shí) 轉(zhuǎn)送到后級(jí)的保持存儲(chǔ)器(hold memory) 42。在該保持存儲(chǔ)器42中也 具有與源極總線SL相同數(shù)量(也就是M個(gè))數(shù)據(jù)存儲(chǔ)區(qū)域,將與各源 極總線SL對(duì)應(yīng)的各灰度值取入到對(duì)應(yīng)的數(shù)椐存儲(chǔ)區(qū)域中。
進(jìn)而,保持存儲(chǔ)器42將所轉(zhuǎn)送的灰度值暫時(shí)存儲(chǔ)在內(nèi)部具有的數(shù) 據(jù)存儲(chǔ)區(qū)域中,并且輸出到后級(jí)的DA變換電路43。 DA變換電路43 將所輸出的數(shù)字信號(hào)即各灰度值變換為模擬電壓即灰度電壓,輸出到液晶顯示面板20具有的源極總線SL卜SLM 。
在此處,控制部50控制輸出水平同步信號(hào)HS、柵極時(shí)鐘信號(hào)GCK、 柵極啟動(dòng)脈沖信號(hào)GSP,使得成為彼此對(duì)應(yīng)的定時(shí)。因此,從上述源極 總線驅(qū)動(dòng)電路40輸出的與像素PIXlj ~ PIXMj對(duì)應(yīng)的灰度電壓,經(jīng)由源 極總線SL1~SLM,輸出到連接在由柵極總線驅(qū)動(dòng)電路30選擇的柵極總 線SLj上的像素PIXlj ~ PIXMj。 (DA變換電路43的結(jié)構(gòu))
接著,參照?qǐng)D1、圖4~圖8,對(duì)本實(shí)施方式的DA變換電路43進(jìn) 行說(shuō)明。首先,參照?qǐng)D1,對(duì)DA變換電路43的結(jié)構(gòu)進(jìn)行說(shuō)明。此外, 作為例子,圖1表示將6位的灰度值(灰度值"O" ~ "63")變換為64灰 度的灰度電壓的DA變換電路43。
如圖1所示,DA變換電路43具有基準(zhǔn)電壓生成電路431(生成部)、 選擇電路432 (選擇部)以及電壓跟隨器電路433 (輸出部)。 (基準(zhǔn)電壓生成電路431的結(jié)構(gòu)以及動(dòng)作)
基準(zhǔn)電壓生成電路431是將多個(gè)電阻元件彼此串聯(lián)連接、并從這些 電阻元件之間連接部派生基準(zhǔn)電壓的電阻分壓電路。該基準(zhǔn)電壓生成電 路431是串聯(lián)連接有39個(gè)電阻元件的結(jié)構(gòu),在其一個(gè)端子輸入灰度電 壓的最大值(V63),在另一個(gè)端子輸入灰度電壓的最小值(V0)。由 此,基準(zhǔn)電壓生成電路431從各電阻元件的端子,基于與上述電阻元件 的電阻值相應(yīng)的比率生成40種基準(zhǔn)電壓。
在此處,基準(zhǔn)電壓生成電路431在與灰度值"0"~"5"以及"54"~ "63,,對(duì)應(yīng)的灰度電壓的電壓范圍(VQ~ Vs以及V54~ V63:以下設(shè)為笫一 電壓范圍),換言之,能夠獲取64灰度的灰度電壓的電壓范圍的兩端 部,生成與灰度電壓相同數(shù)量即16種的基準(zhǔn)電壓,在與灰度值"6" ~ "53" 對(duì)應(yīng)的灰度電壓的電壓范圍(V6~V53:以下設(shè)為第二電壓范圍),換 言之,能夠獲取64灰度的灰度電壓的電壓范圍的中央部,生成灰度電 壓一半數(shù)量即24種的基準(zhǔn)電壓。即,基準(zhǔn)電壓生成電路431在第一電 壓范圍生成一對(duì)一地與灰度電壓對(duì)應(yīng)的基準(zhǔn)電壓,另一方面,在第二電 壓范圍,生成與每隔兩個(gè)灰度的灰度電壓對(duì)應(yīng)的基準(zhǔn)電壓,將所生成的 40種基準(zhǔn)電壓輸出到選擇電路432。此外,基準(zhǔn)電壓生成電路431具有 的各電阻元件的電阻值被預(yù)先設(shè)定,以便使生成的各基準(zhǔn)電壓的電壓值 變?yōu)槔硐氲幕叶入妷?。就圖1示出例子來(lái)說(shuō),基準(zhǔn)電壓生成電路431生成電壓V。~ V6以及V54~ V63,作為與灰度值"0"~"6"以及"54"~"63" 對(duì)應(yīng)的基準(zhǔn)電壓,生成電壓Vs VK)、、 V48、 V50、 V52,作為與灰度 值"8"、 "10"、、 "48"、 "50"、 "52"對(duì)應(yīng)的基準(zhǔn)電壓,但是,這些生成 的基準(zhǔn)電壓分別在該DA變換電路的制造工序等中被設(shè)定,以便與對(duì)應(yīng) 的灰度值的理想灰度電壓一致。
(選擇電路432的結(jié)構(gòu)以及動(dòng)作)
選擇電路432基于由6位構(gòu)成的灰度值,從所輸出的40種基準(zhǔn)電 壓之中選擇1個(gè)或兩個(gè)基準(zhǔn)電壓,從而輸出相應(yīng)的基準(zhǔn)電壓。該選擇電 路432能夠由例如MOS晶體管或傳輸門(mén)(transmission gate)等^t擬開(kāi) 關(guān)等構(gòu)成。上述開(kāi)關(guān)分別由2個(gè)開(kāi)關(guān)構(gòu)成為l組開(kāi)關(guān)對(duì),基于6位的灰 度值,選擇輸出兩個(gè)輸入信號(hào)中的一個(gè)。
在圖l中,將各開(kāi)關(guān)對(duì)如SW(X、 Y)以及SWA(X、 Y)那樣表 示。在此處,X與灰度值的位的號(hào)碼(0、 1、 2、、 5) —致,Y示出 該圖中縱向的位置,在該圖中,從下方開(kāi)始依次標(biāo)注為1、 2、。另夕卜, 在構(gòu)成1個(gè)開(kāi)關(guān)對(duì)的2個(gè)開(kāi)關(guān)中,在該圖中,對(duì)上側(cè)的開(kāi)關(guān)標(biāo)注U,對(duì) 下側(cè)的開(kāi)關(guān)標(biāo)注D來(lái)加以區(qū)別。例如,利用6位的灰度值的Bit5(MSB) 進(jìn)行動(dòng)作,并且,該圖中,從下方開(kāi)始第三個(gè)開(kāi)關(guān)對(duì)被標(biāo)記為SW (5、 3)。另外,該開(kāi)關(guān)對(duì)中的上側(cè)開(kāi)關(guān)標(biāo)記為SW (5、 3)U,下側(cè)開(kāi)關(guān)標(biāo) 記為SW (5、 3) D。
另外,在該圖中,在統(tǒng)稱(chēng)縱向排列的開(kāi)關(guān)對(duì)的情況下,換言之,在 統(tǒng)稱(chēng)基于灰度值的相同位號(hào)碼進(jìn)行動(dòng)作的開(kāi)關(guān)對(duì)的情況下,不標(biāo)注相當(dāng) 于Y的數(shù)字來(lái)進(jìn)行標(biāo)記。例如,利用灰度值的Bit5進(jìn)行動(dòng)作的開(kāi)關(guān)對(duì) 為SW (5、 1) 、 SW (5、 2),這些統(tǒng)稱(chēng)為SW (5)。另外,統(tǒng)稱(chēng) 灰度值的位的預(yù)定號(hào)碼的所有開(kāi)關(guān)對(duì)中的上側(cè)開(kāi)關(guān),不標(biāo)注相當(dāng)于Y的 數(shù)字來(lái)進(jìn)行標(biāo)記。例如,灰度值Bit4的開(kāi)關(guān)對(duì)中的上側(cè)開(kāi)關(guān)為SW (4、 1) U、 SW (4、 2) U、,這些統(tǒng)稱(chēng)為SW (4) U。對(duì)于下側(cè)也同樣。 此外,上述那樣的統(tǒng)稱(chēng)開(kāi)關(guān)對(duì)SW(X、 Y)的標(biāo)記,對(duì)于開(kāi)關(guān)對(duì)SWA (X、 Y)也同樣。進(jìn)而,在統(tǒng)稱(chēng)選擇電路432具有的開(kāi)關(guān)對(duì)SW (0)、 SW (1) 、、 SW (5)的情況下設(shè)為SW,在統(tǒng)稱(chēng)開(kāi)關(guān)對(duì)SWA (0) 以及SWA ( 1)的情況下,設(shè)為SWA。 (開(kāi)關(guān)的配置關(guān)系)
接著,對(duì)灰度值的各位的開(kāi)關(guān)的配置關(guān)系進(jìn)行說(shuō)明。利用6位的灰度值中的Bit5 (MSB)進(jìn)行動(dòng)作的開(kāi)關(guān)對(duì)由17組、即SW(5、 1) ~ SW
(5、 17)構(gòu)成,分別由2個(gè)開(kāi)關(guān)U和D構(gòu)成。
在SW (5、 1) D的一端,輸入來(lái)自SWA (0、 1)的公共端子的 Vo',在SW(5、 1)U的一端輸入V32。另外,該SW(5、 l)U和SW
(5、 l)D的另一端彼此連接,變?yōu)楣捕俗?。SW(5、 2) ~SW(5、 4)也同樣,在SW (5、 n) D的一端輸入來(lái)自SWA (0、 n)的公共端 子的V2(n.n',在SW(5、 n)U的一端輸入V2(^,+32。另外,該SW(5、 n)D和SW(5、 n)U的另一端彼此連接,變?yōu)楣捕俗?。在此處,n=l、 2、 3、 4。此外,在該圖中,Vo'表示SWA(O、 l)所選擇的Vo或Vi中 任一個(gè)基準(zhǔn)電壓,V 表示SWA (1、 1)以及SWA (0、 2)所選擇的 Vj、 V2以及V3中任一個(gè)基準(zhǔn)電壓,VV表示SWA( 1、 2)以及SWA(O、
3) 所選擇的V3、 V4以及Vs中任一個(gè)基準(zhǔn)電壓,Vs'表示SWA(l、 3) 以及SWA(O、 4)所選擇的Vs或Vs中任一個(gè)基準(zhǔn)電壓。
進(jìn)而,在SW (5、 5) D的一端輸入有V8,在SW (5、 5) U的一 端輸入有V40。另外,該SW(5、 5)U和SW(5、 5)D的另一端彼此 連接,成為公共端子。SW(5、 6) ~SW(5、 11)也同樣,在SW(5、 m)D的一端輸入有V2(m-",在SW(5、 n)U的一端輸入有V2(m.1)+32。 在此處,m=5、 6、、 11。
進(jìn)而,在SW(5、 12) D的一端輸入有V22,在SW(5、 12) U的 一端輸入有來(lái)自SWA (0、 5)的公共端子的V54'。另外,該SW (5、
12) U和SW(5、 12) D的另一端彼此連接,成為公共端子。SW(5、
13) ~SW(5、 17)也同樣,在SW (5、 k) D—端輸入有V2(k-",在 SW(5、 k)U—端輸入有來(lái)自SWA(O、 k-7)的公共端子的V2(k-1)+32'。 另外,該SW(5、 k)D和SW(5、 k)U的另一端彼此連接,成為公共 端子。在此處,k-12、 13、、 17。此外,在該圖中,VW表示SWA(l、
4) 以及SWA(O、 5)所選擇的Vs4或Vs5中任一個(gè)基準(zhǔn)電壓,Vs6'表示 SWA ( 1 、 5 )以及SWA ( 0、 6)所選擇的V55、 V56以及V57中任一個(gè) 基準(zhǔn)電壓,V58'表示SWA(1、 6)以及SWA(O、 7)所選擇的V57、 V58 以及Vs9中任一個(gè)基準(zhǔn)電壓,V6o'表示SWA(1、 7)以及SWA(0、 8) 所選擇的Vs9、 V6。以及V"中任一個(gè)基準(zhǔn)電壓,V62'表示SWAU、 8) 以及SWA(O、 9)所選擇的Vs9、 V6Q以及V61中任一個(gè)基準(zhǔn)電壓,V64' 表示V。的基準(zhǔn)電壓。這些開(kāi)關(guān)對(duì)SW(5)連動(dòng),在灰度值Bit5為"0"時(shí),下側(cè)的開(kāi)關(guān)SW (5) D導(dǎo)通(ON),相反,在上側(cè)的開(kāi)關(guān)SW (5) U不導(dǎo)通(OFF)。 另一方面,在Bit5為'T,時(shí),下側(cè)的開(kāi)關(guān)SW (5) D不導(dǎo)通(OFF), 相反,上側(cè)的開(kāi)關(guān)SW (5) U導(dǎo)通(ON)。
接著,利用Bit4進(jìn)行動(dòng)作的開(kāi)關(guān)對(duì)由9組、即SW(4、 1) ~SW (4、 9)構(gòu)成,與上述同樣地,分別由2個(gè)開(kāi)關(guān)U和D構(gòu)成。
在SW(4、 1) D的一端上連接有SW (5、 l)的公共端子,在SW (4、 1)U的一端連接有SW(5、 9)的公共端子。另外,該SW(4、 1) D和SW(4、 l)U的另一端彼此連接,成為公共端子。以下,同樣地, 在SW (4、 j) D的一端上連接有SW (5、 j)的公共端子,在SW (4、 j) U的一端上連接有SW (5、 j+8)的公共端子。另外,該SW(4、j) D和SW(4、 j)U的另一端彼此連接,成為公共端子。在此處,j=l、 2、 " 、 90
這些開(kāi)關(guān)對(duì)SW (4)連動(dòng),在Bit4為"0"時(shí),下側(cè)的開(kāi)關(guān)SW(4) D導(dǎo)通(ON),相反,上側(cè)的開(kāi)關(guān)SW (4) U不導(dǎo)通(OFF)。另一方 面,在Bit4為"l"時(shí),下側(cè)的開(kāi)關(guān)SW (4) D不導(dǎo)通(OFF),相反, 上側(cè)的開(kāi)關(guān)SW (4) U導(dǎo)通(ON)。
接著,利用Bit3進(jìn)行動(dòng)作的開(kāi)關(guān)對(duì)由5組、即SW (3、 1 ) ~SW (3、 5)構(gòu)成,與上述同樣,分別由2個(gè)開(kāi)關(guān)U和D構(gòu)成。
在SW(3、 1)D的一端上連接SW(4、 l)的公共端子,在SW(3、 1) U的一端上連接有SW (4、 5)的公共端子。另外,該SW(3、 1) D和SW(3、 l)U的另一端彼此連接,成為公共端子。以下,同樣地, 在SW(3、 i)D的一端上連接有SW(4、 i)的公共端子,在該SW(3、 i) U的一端上連接有SW (4、 i+4)的公共端子。另外,該SW(3、 i) D和SW(3、 i)U的另一端相互連接,成為公共端子。在此處,i=l、 2、 5
這些開(kāi)關(guān)對(duì)SW (3)連動(dòng),在Bit3為"0"時(shí),下側(cè)的開(kāi)關(guān)SW(3) D導(dǎo)通(ON),相反,上側(cè)的開(kāi)關(guān)SW (3) U不導(dǎo)通(OFF)。另一方 面,Bit3為"l"時(shí),下側(cè)的開(kāi)關(guān)即SW (3) D不導(dǎo)通(OFF),相反,上 側(cè)的開(kāi)關(guān)SW (3) U導(dǎo)通(ON)。
接著,利用Bit2進(jìn)行動(dòng)作的開(kāi)關(guān)對(duì)由3組、即SW(2、 1) ~SW (2、 3)構(gòu)成,與上述同樣,分別由2個(gè)開(kāi)關(guān)U和D。在SW(2、 1) D的一端上連接有SW (3、 l)的公共端子,在SW (2、 1)U的一端上連接有SW(3、 3)的公共端子。另外,該SW(2、
1) D和SW(2、 l)U的另一端相互連接,成為公共端子。以下,同樣 地,在SW (2、 h) D的一端上連接有SW (3、 h)的公共端子,在SW
(2、 h) U的一端上連接有SW (3、 h+2)的公共端子。另外,該SW (2、 h)D和SW(2、 h)U的另一端相互連接,成為公共端子。在此 處,h=l、 2、 3。
這些開(kāi)關(guān)對(duì)SW (2)連動(dòng),在Bit2為"0"時(shí),下側(cè)的開(kāi)關(guān)SW(2) D導(dǎo)通(ON),相反,上側(cè)的開(kāi)關(guān)SW (2) U不導(dǎo)通(OFF)。另一方 面,在Bit2為'T,時(shí),下側(cè)的開(kāi)關(guān)SW (2) D不導(dǎo)通(OFF),相反, 上側(cè)的開(kāi)關(guān)SW (2) U導(dǎo)通(ON)。
接著,利用Bitl進(jìn)行動(dòng)作的開(kāi)關(guān)對(duì)由2組SW( 1、 l)以及SW(l、
2) 和8組SWA (1、 1) ~SWA (1、 8)構(gòu)成,與上述同樣,分別由1 個(gè)開(kāi)關(guān)U和D構(gòu)成。
在SW ( 1、 1) D的一端上連接有SW (2、 1)的公共端子,在SW (1、 1) U的一端上連接有SW (2、 2)的公共端子。另外,該SW ( 1、
1) D和SW(l、 l)U的另一端相互連接,成為公共端子。在SW(l、
2) D的一端上連接有SW (2、 2)的公共端子,在SW (1、 2) U的一 端上連接SW (2、 3)的公共端子。另外,該SW (1、 2) D和SW (1、 2)U的另一端相互連接,成為公共端子。
這些開(kāi)關(guān)對(duì)SW ( 1)進(jìn)行連動(dòng),在Bitl為"0"時(shí),下側(cè)的開(kāi)關(guān)SW (1) D導(dǎo)通(ON),相反,上側(cè)的開(kāi)關(guān)SW (1) U不導(dǎo)通(OFF)。 另一方面,在Bitl為"r,時(shí),下側(cè)的開(kāi)關(guān)SW (1 ) D不導(dǎo)通(OFF), 相反,上側(cè)的開(kāi)關(guān)SW (1) U導(dǎo)通(ON)。
另外,在SWA(l、 l)D的一端輸入有V!,在SWA(l、 l)U的 一端輸入有V"在SWA(l、 2)D的一端輸入有Vs,在SWA(l、 2) U的一端輸入有V3,在SWA (1、 3 ) D的一端輸入有V5, SWA (1、 3 ) U的一端輸入有V6,在SWA (1、 4 ) D的一端輸入有V54,在SWA ( 1、 4)U的一端輸入有V55,在SWA(l、 5)D的一端輸入有V55,在SWA (1、 5) U的一端輸入有V57,在SWA (1、 6) D的一端輸入有V57, 在SWA (1、 6) U的一端輸入有V59,在SWA ( 1、 7) D的一端輸入有 V61,在SWA(l、 7) U的一端輸入有V59,在SWA(l、 8)D的一端輸入有V6"在SWA(l、 8) U的一端輸入有V63。另外,該SWA(l) U和SWA (1) D的另一端相互連接,分別成為公共端子。
這些開(kāi)關(guān)對(duì)SWA( 1 )進(jìn)行連動(dòng),在Bitl為"0"時(shí),下側(cè)的開(kāi)關(guān)SWA (1) D導(dǎo)通(ON),相反,上側(cè)的開(kāi)關(guān)SWA (1) U不導(dǎo)通(OFF)。 另一方面,在Bitl為"r時(shí),下側(cè)的開(kāi)關(guān)SWA (1) D不導(dǎo)通(OFF), 相反,上側(cè)的開(kāi)關(guān)SWA ( 1 ) U導(dǎo)通(ON)。
接著,利用BitO進(jìn)行動(dòng)作的開(kāi)關(guān)對(duì)由1組SW(O、 1)和9組SWA (0、 1) ~SWA (0、 9)構(gòu)成,與上述同樣,分別由1個(gè)開(kāi)關(guān)U和D 構(gòu)成。
在SW(O、 l)D的一端連接有SW(l、 l)的公共端子,在SW(O、 1 ) U的一端連接有SW ( 1、 2)的公共端子。另外,該SW (0、 1 ) D 和SW(O、 l)U的另一端相互連接,成為公共端子,進(jìn)而,連接在電 壓跟隨器電路433的輸入端子IN2上。上述SW(l、 l)的公共端子如 上述那樣連接在SW(O、 l)D的一端上,并且,也連接在電壓跟隨器 電路433的輸入端子IN1上。
進(jìn)而,在SWA(O、 l)D的一端輸入有Vo,在SWA(O、 l)U的 一端輸入有V!。在SWA(O、 2)D的一端輸入有V2,在SWA(O、 2) U的一端連接有SWA ( 1、 1)的公共端子,在SWA (0、 3) D的一端 輸入有V4,在SWA(O、 3) U的一端連接有SWA ( 1、 2)的公共端子, 在SWA (0、 4) D的一端輸入有V6,在SWA (0、 4) U的一端連接有 SWA ( 1、 3)的公共端子。
進(jìn)而,在SWA (0、 5) D的一端輸入有V54,在SWA (0、 5) U 的一端連接有SWA(l、 4)的公共端子。另外,該SW(O、 5)D和SW (0、 5)U的另一端相互連接,成為公共端子。SWA(O、 6) ~SWA (0、 9)也同樣,在SWA(O、 g) D的一端輸入有V2g+44,在SWA(O、 g) U的一端連接有SWA ( 1、 g-1)的公共端子。在此處,g=6、 7、 8、 9。另外,SWA (0) D和SWA (0) U的另一端相互連接,分別成為公 共端子。
如上所述,在選擇電路432中,開(kāi)關(guān)對(duì)SW以及開(kāi)關(guān)對(duì)SWA基于 由控制部50 (參照?qǐng)D2)輸入的6位的灰度值進(jìn)行動(dòng)作,由此,從來(lái)自 基準(zhǔn)電壓生成電路431的40種基準(zhǔn)電壓之中,選擇與該灰度值對(duì)應(yīng)的 兩個(gè)基準(zhǔn)電壓,輸出到電壓跟隨器電路433。如上所迷,選擇電路選擇兩個(gè)基準(zhǔn)電壓,但是,在選擇兩個(gè)相同的 基準(zhǔn)電壓的情況下,有時(shí)標(biāo)記為l個(gè)基準(zhǔn)電壓。
(電壓跟隨器電路433的結(jié)構(gòu)以及動(dòng)作)
接著,針對(duì)電壓跟隨器電路433的結(jié)構(gòu)以及動(dòng)作進(jìn)行說(shuō)明。在該電 壓跟隨器電路433中,選擇電路432所選擇的兩個(gè)基準(zhǔn)電壓分別經(jīng)輸入 端子IN1以及IN2被輸入。此外,在以下的說(shuō)明中,將向輸入端子IN1 輸入的基準(zhǔn)電壓設(shè)為ViNl,將向輸入端子IN2輸入的基準(zhǔn)電壓設(shè)為ViN2。
電壓跟隨器電路433對(duì)所輸入的Vm和Vjn2進(jìn)行平均,將平均后的 電壓設(shè)為灰度電壓VOUT,并向液晶顯示面板20具有的源極總線SL (參 照?qǐng)D2)輸出。
因此,在向輸入端子IN1以及輸入端子IN2輸入相同的電壓值的基 準(zhǔn)電壓的情況下,即,在Vw產(chǎn)ViN2的情況下,電壓跟隨器電路433將 所輸入的VIN1( ViN2)作為VouT進(jìn)行輸出。另一方面,在向輸入端子IN1 以及輸入端子IN2分別輸入彼此不同的基準(zhǔn)電壓的情況下,電壓跟隨器 電路433輸出(Vini+Vin2 ) /2作為VOUT。
此外,關(guān)于本實(shí)施方式的電壓跟隨器電路433,在專(zhuān)利文獻(xiàn)1 (特 開(kāi)2000-183747號(hào)公報(bào))中有詳細(xì)記載。 (具體例1)
就圖l示出的例子來(lái)說(shuō),輸入位串為"Ullir,的灰度值"63",開(kāi)關(guān) 對(duì)SW以及SWA中的上側(cè)(該圖中)的所有開(kāi)關(guān)導(dǎo)通,下側(cè)(該圖中) 的所有開(kāi)關(guān)不導(dǎo)通。由此,選擇電路432向電壓跟隨器電路433的輸入 端子IN1以及IN2分別輸出電壓值同為V63的基準(zhǔn)電壓。電壓跟隨器電 路433,將對(duì)輸入到輸入端子IN1的V"和輸入到輸入端子IN2的V63 平均后的電壓值作為灰度電壓VoUT輸出,在此處,由于向兩個(gè)輸入端 子輸入相同的電壓值V63,因此將所輸入的V63作為灰度電壓VOUT輸出。 (具體例2 )
接著,參照?qǐng)D4,對(duì)DA變換電路43的由控制部50輸入其他灰度 值時(shí)的動(dòng)作進(jìn)行說(shuō)明。圖4是說(shuō)明輸入位串為"000101"的灰度值"5"時(shí)的 DA變換電路43的動(dòng)作的說(shuō)明圖。
如圖4所示,在輸入位串為"000101"的灰度值"5"時(shí),在選擇電路 432中,開(kāi)關(guān)對(duì)SW ( 0 ) U、 SW ( 2 ) U以及SWA ( 0 ) U導(dǎo)通,相反, 開(kāi)關(guān)對(duì)SW(O)D、 SW (2) D以及SWA (0) D不導(dǎo)通。進(jìn)而,開(kāi)關(guān)對(duì)SW ( 5 ) U、 SW (4) U、 SW ( 3) U、 SW ( 1) U以及SWA (1) U 不導(dǎo)通,相反,開(kāi)關(guān)對(duì)SW(5)D、 SW(4)D、 SW(3)D、 SW ( 1) D以及SWA (1) D導(dǎo)通。由此,選擇電路432向電壓跟隨器電路433 的輸入端子IN1以及IN2分別輸入電壓值同為Vs的基準(zhǔn)電壓。電壓跟 隨器電路433將對(duì)向輸入端子IN1輸入的V63和向輸入端子IN2輸入的
V63平均后的電壓值作為灰度電壓VouT輸出,在此處,由于向兩個(gè)輸入 端子輸入相同的電壓值V5,因此將所輸入的V63作為灰度電壓VouT輸出。
(具體例3 )
接著,參照?qǐng)D5,對(duì)DA變換電路43的從控制部50輸入其他灰度 值時(shí)的動(dòng)作進(jìn)行說(shuō)明。圖5是說(shuō)明輸入位串為"001001"的灰度值"17"時(shí) 的DA變換電路43的動(dòng)作的說(shuō)明圖。
如圖5所示,在輸入位串為"001001"的灰度值"17"的情況下,在選 擇電路432中,開(kāi)關(guān)對(duì)SW(O)U、 SW (4) U以及SWA (0) U導(dǎo)通, 相反,開(kāi)關(guān)對(duì)SW(O)D、 SW (4) D以及SWA (0) D不導(dǎo)通。進(jìn)而, 開(kāi)關(guān)對(duì)SW ( 5 ) U、 SW (3 ) U、 SW ( 2 ) U、 SW ( 1) U以及SWA ( 1) U不導(dǎo)通,相反,開(kāi)關(guān)對(duì)SW ( 5 ) D、 SW ( 3 ) D、 SW ( 2) D、 SW ( 1) D以及SWA (1) D導(dǎo)通。由此,選擇電路432向電壓跟隨器電路433 的輸入端子IN1輸出電壓值為V!6的基準(zhǔn)電壓,向輸入端子IN2輸出電 壓值為V!8的基準(zhǔn)電壓。電壓跟隨器電路433將對(duì)向輸入端子IN1輸入 的Vw和向輸入端子IN2輸入的Vis平均后的(V16+V18) /2作為灰度電
壓VouT輸出。
以上是選擇電路432的電路結(jié)構(gòu)以及動(dòng)作。圖6表示總結(jié)這些動(dòng)作 的內(nèi)容。這是表示6位的數(shù)字信號(hào)即灰度值、選擇電路432的輸出(向 輸入端子IN1以及IN2輸入的基準(zhǔn)電壓)、電壓跟隨器電路433輸出的 灰度電壓V0UT的關(guān)系的圖表。
如圖6所示,在輸入的灰度值為"0,,~"6"以及"54,,~"63"的情況下 和輸入的灰度值為偶數(shù)(BitO為"0")的情況下,選擇電路432選擇40 種基準(zhǔn)電壓中的一個(gè),向電壓跟隨器電路433的輸入端子IN1以及IN2 分別輸出選擇的相同的基準(zhǔn)電壓。
另外,在輸入的灰度值為"7"~"53"、且為奇數(shù) BitO為'T,)的情 況下,選擇電路432從40種基準(zhǔn)電壓中選擇兩個(gè)基準(zhǔn)電壓,并將所選擇的基準(zhǔn)電壓分別輸出到電壓跟隨器電路433的輸入端子IN1以及IN2。 此外,本實(shí)施方式的電壓跟隨器電路433具有與專(zhuān)利文獻(xiàn)1公開(kāi)的電壓 跟隨器電路相同的結(jié)構(gòu),在此處省略其詳細(xì)說(shuō)明。 (液晶顯示面板中的透過(guò)率特性)
接著,對(duì)液晶顯示面板20 (參照?qǐng)D2)中所施加的灰度電壓和光透 過(guò)率的關(guān)系進(jìn)行說(shuō)明。該液晶顯示面板的光透過(guò)率相對(duì)于向該液晶顯示 面板施加的灰度電壓的電壓值的變動(dòng),未必呈線性變動(dòng)。因此,需要對(duì) 灰度電壓進(jìn)行考慮了液晶顯示面板具有的"灰度電壓-透過(guò)率特性"的伽 瑪校正。詳細(xì)地說(shuō),在能夠獲取灰度電壓的電壓范圍(本實(shí)施方式中 V0~V63)中的低側(cè)和高側(cè)的電壓范圍(以下設(shè)為第一電壓范圍)中, 相對(duì)于灰度電壓變動(dòng)的光透過(guò)率的變動(dòng)為非線性且平緩,另一方面,在 該電壓范圍的中央部(以下設(shè)為第二電壓范圍)中,相對(duì)于灰度電壓變 動(dòng)的光透過(guò)率的變動(dòng)呈線性且陡峭。
因此,為了使液晶顯示面板的亮度與灰度值成比例,將灰度值變換 為灰度電壓的DA變換電路,在上述第一電壓范圍中相對(duì)于灰度值的變 化增大灰度電壓的變化,另一方面,在上述第二電壓范圍中,相對(duì)灰度 值的變化減小灰度電壓的變化,以便消除上迷液晶顯示面板的灰度電壓 -光透過(guò)率特性。
圖7 (a)以及圖7 (b)是表示6位的灰度值和進(jìn)行了上迷伽瑪校 正的理想的灰度電壓(以下稱(chēng)為理想灰度電壓)的關(guān)系的一個(gè)例子的說(shuō) 明圖。如該圖(a)以及該圖(b)所示,在灰度值"0"~"5,,以及"54"~"63" 中,換言之,在第一電壓范圍中,理想灰度電壓呈非線性且陡峭地變化, 另一方面,在灰度值"6,, "53"中,換言之,在第二電壓范圍中,理想灰 度電壓呈線性(近似線性)且平緩地變化。 (與現(xiàn)有例的DA變換器200的比較)
接著,對(duì)輸入6位灰度值的情況下的本實(shí)施方式的DA變換電路43 輸出的灰度電壓和專(zhuān)利文獻(xiàn)1所公開(kāi)的現(xiàn)有例的DA變換器200輸出的 灰度電壓進(jìn)行比較。圖8是對(duì)與6位灰度值對(duì)應(yīng)的理想灰度電壓、現(xiàn)有 例的DA變換器200輸出的灰度電壓和本實(shí)施方式的DA變換電路43輸 出的灰度電壓進(jìn)行比較的說(shuō)明圖。
如圖8所示,在灰度值為偶數(shù)的情況下,現(xiàn)有例的DA變換器200 將自身生成的基準(zhǔn)電壓原封不動(dòng)地輸出作為灰度電壓,因此與理想灰度電壓的電壓差為0〔V〕。另一方面,在灰度值為奇數(shù)的情況下,DA變 換器200將分別對(duì)應(yīng)于與所輸入的灰度值"n"相鄰的兩個(gè)灰度值"n-l"以 及"n+r,的兩個(gè)基準(zhǔn)電壓的平均值作為灰度電壓輸出。例如,在所輸入 的灰度值為"l"的情況下,將與灰度值"O"對(duì)應(yīng)的基準(zhǔn)電壓V0和與灰度 值"2"對(duì)應(yīng)的基準(zhǔn)電壓V2的平均值作為灰度電壓進(jìn)行輸出。此外,在 DA變換器200中生成的基準(zhǔn)電壓預(yù)先基于理想灰度電壓調(diào)整即可,換 言之,生成的32種基準(zhǔn)電壓分別被預(yù)先調(diào)整,以便與對(duì)應(yīng)的灰度值的 理想灰度電壓一致。
在此處,在理想灰度電壓相對(duì)于灰度值的變化呈線性變化的第二電 壓范圍中,在灰度值為奇數(shù)的情況下,DA變換器200也輸出與理想灰 度電壓的電壓差幾乎不存在的灰度電壓。但是,在理想灰度電壓相對(duì)于 灰度值的變化呈非線性變化的第一電壓范圍中,在灰度值為奇數(shù)的情況 下,DA變換器200輸出的灰度電壓和理想灰度電壓之間產(chǎn)生大的電壓 差,換言之,產(chǎn)生偏差。就圖8的例子來(lái)說(shuō),在灰度值為'T,、 "3"、 "5"、 "55"、 "57"、 "59"、 "61"以及"63"時(shí),理想灰度電壓與DA變換器200 輸出的灰度電壓之間產(chǎn)生5 〔mV〕以上的電壓差。此外,在圖8中,將 DA變換器200輸出的灰度電壓和理想灰度電壓的電壓差的絕對(duì)值為5 〔mV〕以上的情況記栽為判定結(jié)果"x",將不到5 〔mV〕的情況記載為 判定結(jié)果"o"。
另一方面,本實(shí)施方式的DA變換電路43,在灰度值為偶數(shù)的情況 下,與現(xiàn)有例的DA變換器200同樣,將自身生成的基準(zhǔn)電壓原封不動(dòng) 地作為灰度電壓進(jìn)行輸出,因此與理想灰度電壓的電壓差為0 〔V〕。 進(jìn)而,關(guān)于DA變換電路43,在輸出的灰度電壓的電壓范圍為第一電壓 范圍內(nèi)、且輸入的灰度值為奇數(shù)的情況下,即,在輸入灰度值"l"、 "3"、 "5"、 "55"、 "57"、 "59"、 "61"、或"63,,的情況下,也利用基準(zhǔn)電壓生成 電路431 (參照?qǐng)D1)生成與灰度值"l"、 "3"、 "5"、 "55"、 "57"、 "59"、 "61"、以及"63"分別對(duì)應(yīng)的基準(zhǔn)電壓,將與所輸入的灰度值對(duì)應(yīng)的基準(zhǔn) 電壓原封不動(dòng)地輸出。因此,如圖8所示,在輸入在現(xiàn)有例中判定結(jié)果 為"x,,的灰度值的情況下,DA變換電路43也能夠輸出與理想灰度電壓 沒(méi)有電壓差的灰度電壓。
此外,在本實(shí)施方式中,成為輸入6位數(shù)字信號(hào)的灰度值、輸出64 種灰度電壓的結(jié)構(gòu),但本發(fā)明并不限于此,當(dāng)然,輸入比6位大的位數(shù)的灰度值或比6位小的位數(shù)的灰度值的DA變換電路也包含在本發(fā)明的 范圍內(nèi)。
此外,在輸入的灰度值的位數(shù)被變更的情況下,根據(jù)該位數(shù),變更 基準(zhǔn)電壓生成電路431生成的基準(zhǔn)電壓的個(gè)數(shù),進(jìn)而,適當(dāng)變更選擇電 路432具有的開(kāi)關(guān)對(duì)的結(jié)構(gòu)即可。 (DA變換電路43的設(shè)計(jì)方法)
接著,對(duì)本實(shí)施方式的DA變換電路43的設(shè)計(jì)方法,以根據(jù)圖12 示出的現(xiàn)有例的DA變換器200進(jìn)行設(shè)計(jì)的情況為例進(jìn)行說(shuō)明。
在該DA變換器200中,由基準(zhǔn)電壓生成電路201生成與每隔兩個(gè) 灰度的偶數(shù)灰度值("0"、 "2"、、 "62"、 "64")對(duì)應(yīng)的基準(zhǔn)電壓(Vo、 V2、、 V62、 V64),在輸入奇數(shù)灰度值(T、 "3"、、 "63")的情 況下,作為與所輸入的灰度值對(duì)應(yīng)的基準(zhǔn)電壓,選擇電路202選擇在所 輸入的灰度值前后的彼此相鄰的兩個(gè)基準(zhǔn)電壓,電壓跟隨器電路203將 所選擇的兩個(gè)基準(zhǔn)電壓進(jìn)行平均,將該平均值作為灰度電壓進(jìn)行輸出。
在設(shè)計(jì)本實(shí)施方式的DA變換電路43時(shí),首先,作為第一步驟, 算出在輸入灰度值的情況下的、DA變換器200輸出的灰度電壓(第一 算出步驟)。
接著,如圖8所示,對(duì)與第一算出步驟中所計(jì)算出的灰度值對(duì)應(yīng)的 灰度電壓和該灰度值的理想灰度電壓進(jìn)行比較,計(jì)算每個(gè)灰度值的電壓 差(第二算出步驟)。
接著,判定在第二算出步驟中所計(jì)算出的每個(gè)灰度值的電壓差是否 處在預(yù)定的范圍內(nèi)。將與判定為該電壓差處于該范圍內(nèi)的灰度值對(duì)應(yīng)的 理想灰度電壓的電壓范圍設(shè)為第二電壓范圍,將與判定為該電壓差沒(méi)有 處在該范圍內(nèi)的灰度值對(duì)應(yīng)的理想灰度電壓的電壓范圍設(shè)為第一電壓 范圍。
就圖8示出的例子來(lái)說(shuō),判定上述每個(gè)奇數(shù)灰度值的電壓差是否處 在士5mV的范圍內(nèi),將判定為該電壓差沒(méi)有處在士5mV的范圍內(nèi)的電壓
值V0~ Vs以及V54~ V63設(shè)為第一電壓范圍,另一方面,將電壓值V6-
Vs3設(shè)為第二電壓范圍(電壓范圍確定步驟)。此外,在圖8示出的例 子中,將預(yù)定的電壓范圍設(shè)為士5mV,但在本發(fā)明的設(shè)計(jì)方法中,能夠 根據(jù)連接在成為設(shè)計(jì)對(duì)象的DA變換電路上的液晶顯示面板的特性適當(dāng) 變更。接著,基于在電壓范圍確定步驟中所確定的笫一電壓范圍以及第二
電壓范圍,變更基準(zhǔn)電壓生成電路201以及選擇電路202的電路結(jié)構(gòu), 使得生成一對(duì)一地與上述第一電壓范圍內(nèi)的理想灰度電壓對(duì)應(yīng)的基準(zhǔn) 電壓,并且,將生成的該基準(zhǔn)電壓作為灰度電壓進(jìn)行輸出,從而作成圖 1示出的DA變換電路43具有的基準(zhǔn)電壓生成電路431。
進(jìn)而,對(duì)現(xiàn)有例的選擇電路202,新增加能夠單獨(dú)選擇處于第一電 壓范圍內(nèi)的各基準(zhǔn)電壓的開(kāi)關(guān)對(duì)SWA (參照?qǐng)D1),從而作成圖1示出 的DA變換電路。
在上述中,說(shuō)明了根據(jù)現(xiàn)有例的DA變換器200進(jìn)行設(shè)計(jì)的方法, 但如本申請(qǐng)的實(shí)施方式1那樣,在已經(jīng)設(shè)定第一電壓范圍和第二電壓范 圍并實(shí)施了本申請(qǐng)的電路中也能夠?qū)嵤?。發(fā)生這種設(shè)計(jì)變更的情況是理 想灰度電壓值因脈沖的特性變更等而變更的情況。
首先,在第一算出步驟中,使用成為設(shè)計(jì)變更的對(duì)照的電路,算出 輸出的灰度電壓。
接著,第二算出步驟中,使用變更后的理想灰度電壓值,算出每個(gè)
灰度值的電壓差。
接著,在電壓范圍確定步驟中,變更笫一電壓范圍和第二電壓范圍。 接著,基于在電壓范圍確定步驟中所確定的第一電壓范圍以及第二
電壓范圍,變更基準(zhǔn)電壓生成電路以及選擇電路的電路結(jié)構(gòu),使得生成
一對(duì)一地與笫一電壓范圍內(nèi)的理想灰度電壓對(duì)應(yīng)的基準(zhǔn)電壓,且將生成
的該基準(zhǔn)電壓作為灰度電壓進(jìn)行輸出。 〔實(shí)施方式2〕
接著,以下參照?qǐng)D9對(duì)本發(fā)明的第二實(shí)施方式進(jìn)行說(shuō)明。此外,關(guān) 于實(shí)施方式2的說(shuō)明,僅對(duì)與實(shí)施方式1不同的地方進(jìn)行說(shuō)明,對(duì)重復(fù) 的地方省略其說(shuō)明。
首先,本實(shí)施方式1與實(shí)施方式2的不同之處在于,源極總線驅(qū)動(dòng) 電路40 (參照?qǐng)D3 )具有DA變換電路43',以取代具有DA變換電路 43。此外,圖9是表示能夠基于6位的灰度值輸出64種灰度電壓的DA 變換電路43'的結(jié)構(gòu)的框圖。
(DA變換電路43'的結(jié)構(gòu))
如圖9所示,DA變換電路43'具有基準(zhǔn)電壓生成電路431'(生成部)、 選擇電路432'(選擇部)以及電壓跟隨器電路433'(輸出部)。(基準(zhǔn)電壓生成電路431'的結(jié)構(gòu)以及動(dòng)作) 基準(zhǔn)電壓生成電路431'是如下的電阻分壓電路將多個(gè)電阻元件彼 此串聯(lián)連接,并從這些電阻元件之間的連接部派生基準(zhǔn)電壓。該基準(zhǔn)電 壓生成電路431'是直接串聯(lián)連接有21個(gè)電阻元件的結(jié)構(gòu),在其一個(gè)端 子輸入灰度電壓的最大值(V63),在另一個(gè)端子輸入灰度電壓的最小 值(Vo)。由此,基準(zhǔn)電壓生成電路431'由各電阻元件的端子根據(jù)與上 述電阻元件的電阻值相應(yīng)的比率生成22種基準(zhǔn)電壓。
在此處,基準(zhǔn)電壓生成電路431',在與灰度值"0,,~"4,,以及"61"~ "63"對(duì)應(yīng)的灰度電壓的電壓范圍(Vo~ V4以及V61~ V63:以下設(shè)為第三 電壓范圍)中,生成與灰度電壓相同數(shù)量的8種基準(zhǔn)電壓,在與灰度值 "5,, "60"對(duì)應(yīng)的灰度電壓的電壓范圍(V5~V5o:以下設(shè)為第四電壓范 圍)中,生成灰度電壓數(shù)的V4即14種基準(zhǔn)電壓。即,基準(zhǔn)電壓生成電 路431'在第一電壓范圍生成一對(duì)一地與灰度電壓對(duì)應(yīng)的基準(zhǔn)電壓,另一 方面,在第二電壓范圍,生成與每隔4灰度的灰度電壓對(duì)應(yīng)的基準(zhǔn)電壓, 將生成的22種基準(zhǔn)電壓向選擇電路432'輸出。
(選擇電路432'的結(jié)構(gòu)以及動(dòng)作)
選擇電路432'基于由于6位構(gòu)成的灰度值,從所輸出的22種基準(zhǔn) 電壓之中選擇l個(gè)或2個(gè)基準(zhǔn)電壓,從而輸出相應(yīng)的基準(zhǔn)電壓。該選擇 電路432'由例如MOS晶體管或傳輸門(mén)(transmission gate)等模擬開(kāi)關(guān) 等構(gòu)成。上述開(kāi)關(guān)分別由2個(gè)開(kāi)關(guān)構(gòu)成為1組開(kāi)關(guān)對(duì),基于6位灰度值, 選擇輸出兩個(gè)輸入信號(hào)中的一個(gè)。
在圖9中,將各開(kāi)關(guān)對(duì)表示為SWB (X、 Y)以及SWC (X、 Y)。 在此處,X與灰度值的位的號(hào)碼(0、 1、 2、、 5) —致,Y在該圖中 表示縱向的位置,在該圖中,從下方開(kāi)始依次標(biāo)記為1、 2、。另外, 構(gòu)成1個(gè)開(kāi)關(guān)對(duì)的2個(gè)開(kāi)關(guān)中,在該圖中對(duì)上側(cè)的開(kāi)關(guān)標(biāo)注U、對(duì)下側(cè) 的開(kāi)關(guān)標(biāo)注D來(lái)加以區(qū)別。例如,利用6位的灰度值中的Bit5 (MSB) 進(jìn)行動(dòng)作、且在該圖中從下方開(kāi)始第三個(gè)開(kāi)關(guān)對(duì)記載為SWB (5、 3)。 另外,該開(kāi)關(guān)對(duì)中的上側(cè)的開(kāi)關(guān)記栽為SWB (5、 3)U,下側(cè)的開(kāi)關(guān)記 載為SWB (5、 3) D。
另外,該圖中,在統(tǒng)稱(chēng)縱向排列的開(kāi)關(guān)對(duì)的情況下,換言之,在統(tǒng) 稱(chēng)基于灰度值相同的位號(hào)碼進(jìn)行動(dòng)作的開(kāi)關(guān)對(duì)的情況下,不標(biāo)記相當(dāng)于 Y的數(shù)字進(jìn)行記栽。例如,利用灰度值的Bit5進(jìn)行動(dòng)作的開(kāi)關(guān)對(duì)為SW(5、 1) 、 SW (5、 2),這些統(tǒng)稱(chēng)為SW (5)。另外,統(tǒng)稱(chēng)灰度值 的位的預(yù)定號(hào)碼的所有開(kāi)關(guān)對(duì)中的上側(cè)開(kāi)關(guān),不標(biāo)注相當(dāng)于Y的數(shù)字來(lái) 進(jìn)行標(biāo)記。例如,灰度值Bit4的開(kāi)關(guān)對(duì)中的上側(cè)開(kāi)關(guān)為SW (4、 l)U、 SW(4、 2)U、,這些統(tǒng)稱(chēng)為SW(4)U。對(duì)于下側(cè)也同樣。此外, 對(duì)于上述那樣的統(tǒng)稱(chēng)開(kāi)關(guān)對(duì)SWB(X、 Y)的標(biāo)記來(lái)說(shuō),開(kāi)關(guān)對(duì)SWC(X、 Y)也是相同的。進(jìn)而,在統(tǒng)稱(chēng)選擇電路432'具有的開(kāi)關(guān)對(duì)SWB (0)、 SWB (1) 、、 SWB ( 5 )的情況下設(shè)為SWB,在統(tǒng)稱(chēng)開(kāi)關(guān)對(duì)SWC ( 0) 以及SWC ( 1 )的情況下,設(shè)為SWC。 (開(kāi)關(guān)的配置關(guān)系) 接著,對(duì)灰度值的各位的開(kāi)關(guān)的配置關(guān)系進(jìn)行說(shuō)明。利用6位的灰 度值中的Bit5 (MSB)進(jìn)行動(dòng)作的開(kāi)關(guān)對(duì)由9組、即SWB (5、 1) ~ SWB(5、 9)構(gòu)成,分別由2個(gè)開(kāi)關(guān)U和D構(gòu)成。
在SWB(5、 l)D—端輸入有來(lái)自SWC( 1、 1)的公共端子的Vo', 在SWB(5、 1)U的一端輸入有V32。另外,該SWB(5、 l)U和SWB
(5、 l)D的另一端相互連接,成為公共端子。在SWB(5、 2)D的一 端輸入有來(lái)自SWC (2、 1)的公共端子的V4',在SWB (5、 1) U的一 端輸入有V36。另外,在該SWB(5、 1)U和SWB(5、 l)D的另一端 相互連接,成為公共端子。此外,在該圖中,Vo'表示SWC(O、 1)、 SWC(O、 2)以及SWC(1、 1)所選擇的V0~ V3中任一個(gè)基準(zhǔn)電壓, V/表示SWC (0、 3 ) 、 SWC ( 1、 2 )以及SWC (2、 1 )所選擇的Vi ~
V4中任一個(gè)基準(zhǔn)電壓。
進(jìn)而,在SWB (5、 3) D的一端輸入有V8,在SWB (5、 3) U的 一端輸入有V40。另外,該SWB (5、 3) U和SWB (5、 3) D的另一端 相互連接,成為公共端子。SWB (5、 4) ~SWB (5、 7)也同樣,在 SWB (5、 f)D的一端輸入有V4(f.",在SWB(5、 f)U的一端輸入有 V4(f_1)+32。另外,該SWB(5、 f)D和SWB(5、 f)U的另一端相互連 接,成為公共端子。在此處,f=3、 4、、 7。
進(jìn)而,在SWB(5、 8) D的一端輸入有V28,在SWB(5、 8)U的 一端輸入有來(lái)自SWC (2、 2)的公共端子的V60'。另外,該SWB (5、
8) U和SWB(5、 8)D的另一端相互連接,成為公共端子。在SWB(5、
9) D的一端輸入有V32,在SWB(5、 9)U的一端輸入有來(lái)自SWC(l、 4)的公共端子的V64'。另外,該SWB (5、 9) U和SWB (5、 9) D的另一端相互連接,成為公共端子。此外,在該圖中,V6o'表示SWC(0、 4) 、 SWC (0、 5) 、 SWC (1、 3)以及SWC (2、 2)所選掙的V60 ~ V63中任一個(gè)基準(zhǔn)電壓,Vm'表示SWC (0、 6)以及SWC ( 1、 4)所選 擇的V61 ~ V63中任一個(gè)基準(zhǔn)電壓,
這些開(kāi)關(guān)對(duì)SWB (5)進(jìn)行連動(dòng),在灰度值Bit5為"0"時(shí),下側(cè)的 開(kāi)關(guān)SWB (5) D導(dǎo)通(ON),相反,上側(cè)的開(kāi)關(guān)SWB (5) U不導(dǎo)通 (OFF )。另 一方面,在Bit5'T,時(shí),下側(cè)的開(kāi)關(guān)SWB( 5 )D不導(dǎo)通(OFF), 相反,上側(cè)的開(kāi)關(guān)SWB (5) U導(dǎo)通(ON)。
接著,利用Bit4進(jìn)行動(dòng)作的開(kāi)關(guān)對(duì)由5組、即SWB (4、 1) ~ SWB (4、 5)構(gòu)成,與上述同樣,分別由2個(gè)開(kāi)關(guān)U和D構(gòu)成。
在SWB(4、 1 )D的一端連接有SWB(5、 l)的公共端子,在SWB (4、 1) U的一端連接有SWB (5、 5)的公共端子。另外,在該SWB (4、 1)D和SWB(4、 l)U的另一端相互連接,成為公共端子。以下, 同樣地,在SWB (4、 e) D的一端連接有SWB (5、 e)的公共端子, 在SWB (4、 e) U的一端連接有SWB (5、 e+4)的公共端子。另外, 該SWB (4、 e) D和SWB (4、 e) U的另一端相互連接,成為公共端 子。在此處,j-l、 2、、 5。
這些開(kāi)關(guān)對(duì)SWB(4)進(jìn)行連動(dòng),在Bit4為"0"時(shí),下側(cè)的開(kāi)關(guān)SWB (4) D導(dǎo)通(ON),相反,上側(cè)的開(kāi)關(guān)SWB (4) U不導(dǎo)通(OFF)。 另一方面,Bit4為"l,,時(shí),下側(cè)的開(kāi)關(guān)SWB (4) D不導(dǎo)通(OFF),相 反,上側(cè)的開(kāi)關(guān)SWB (4) U導(dǎo)通(ON)。
接著,利用Bit3進(jìn)行動(dòng)作的開(kāi)關(guān)對(duì)由3組、即SWB(3、 1) ~SWB (3、 3)構(gòu)成,與上述同樣,分別由2個(gè)開(kāi)關(guān)U和D構(gòu)成。
在SWB(3、 1)D的一端連接有SWB(4、 1 )的公共端子,在SWB (3、 1)U的一端連接有SWB(4、 3)的公共端子。另外,該SWB(3、 1)D和SWB(3、 l)U的另一端相互連接,成為公共端子。以下,同 樣地,在SWB(3、 d) D的一端連接有SWB (4、 d)的公共端子,在 SWB (3、 d) U的一端連接有SWB (4、 d+2)的公共端子。另外,該 SWB (3、 d) D和SWB (3、 d) U的另一端相互連接,成為公共端子。 在此處,d=l、 2、 3。
這些開(kāi)關(guān)對(duì)SWB (3)進(jìn)行連動(dòng),在Bit3為"0",下側(cè)的開(kāi)關(guān)SWB (3) D導(dǎo)通(ON),相反,上側(cè)的開(kāi)關(guān)SWB (3) U不導(dǎo)通(OFF)。另一方面,在Bit3為"l"時(shí),下側(cè)的開(kāi)關(guān)SWB (3) D不導(dǎo)通(OFF), 相反,上側(cè)的開(kāi)關(guān)SWB (3) U導(dǎo)通(ON)。
接著,利用Bit2進(jìn)行動(dòng)作的開(kāi)關(guān)對(duì)包括兩組SWB(2、 1 )以及SWB (2、 2)和兩組SWC (2、 1)以及SWC (2、 2),與上述同樣地,分 別由兩個(gè)開(kāi)關(guān)U和D構(gòu)成。
在SWB(2、 1)D的一端連接有SWB(3、 l)的公共端子,在SWB (2、 1)U的一端連接有SWB(3、 2)的公共端子。另夕卜,該SWB(2、
1) D和SWB(2、 l)U的另一端相互連接,成為公共端子。另外,在 SWB (2、 2) D的一端連接有SWB (3、 2)的公共端子,在SWB (2、
2) U的一端連接有SWB (3、 3)的公共端子。另外,該SWB (2、 2) D和SWB(2、 2)U的另一端相互連接,成為公共端子。
這些開(kāi)關(guān)對(duì)SWB (2)進(jìn)行連動(dòng),在Bit2為"0"時(shí),下側(cè)的開(kāi)關(guān)即 SWB(2)D導(dǎo)通(ON),相反,上側(cè)的開(kāi)關(guān)SWB(2)U不導(dǎo)通(OFF)。 另一方面,在Bit2為'T,時(shí),下側(cè)的開(kāi)關(guān)SWB (2) D不導(dǎo)通(OFF), 相反,上側(cè)的開(kāi)關(guān)SWB (2) U導(dǎo)通(ON)。
另外,在SWC(2、 l)D的一端連接有SWC(l、 2)的公共端子, 在SWC(2、 1)U的一端輸入有V4。另外,該SWC(2、 l)D和SWC (2、 l)U的另一端相互連接,成為公共端子。在SWC(2、 2)D的一 端輸入有V60,在SWC(2、 2) U的一端連接有SWC ( 1、 3)的公共端 子。另外,該SWC (2、 2) D和SWC (2、 2) U的另一端相互連接, 成為公共端子。
這些開(kāi)關(guān)對(duì)SWC(2)進(jìn)行連動(dòng),在Bit2為"0"時(shí),下側(cè)的開(kāi)關(guān)SWC (2) D導(dǎo)通(ON),相反,上側(cè)的開(kāi)關(guān)SWC (2) U不導(dǎo)通(OFF)。 另一方面,在Bit2為"l"時(shí),下側(cè)的開(kāi)關(guān)SWC (2) D不導(dǎo)通(OFF), 相反,上側(cè)的開(kāi)關(guān)SWC (2) U導(dǎo)通(ON)。
接著,利用Bitl進(jìn)行動(dòng)作的開(kāi)關(guān)對(duì)由l組SWB(l、 1)和4組SWC (1、 1) ~SWC (1、 4)構(gòu)成,與上述同樣,分別由1個(gè)開(kāi)關(guān)U和D 構(gòu)成。
在SWB(l、 l)D的一端連接有SWB(2、 l)的公共端子,在SWB (1、 1)U的一端連接有SWB(2、 2)的公共端子。另外,該SWB(l, l)D和SWB(l、 l)U的另一端相互連接,成為公共端子,進(jìn)而,連 接到電壓跟隨器電路433'的輸入端子IN1 。此外,對(duì)于該SWB(l、 l)來(lái)說(shuō),下側(cè)的開(kāi)關(guān)SWB(l、 l)D導(dǎo) 通(ON).,相反地,上側(cè)的開(kāi)關(guān)SWB (1、 1 ) U不導(dǎo)通(OFF)。另 一方面,在Bitl為"l"時(shí),下側(cè)的開(kāi)關(guān)SW(l、 l)D不導(dǎo)通(OFF), 相反,上側(cè)的開(kāi)關(guān)SWB(l、 l)U導(dǎo)通(ON)。
另外,在SWC(l、 1 ) D的一端連接有SWC (0、 l)的公共端子, 在SWC(l、 l)U的一端連接有SWC(O、 2)的公共端子,在SWC(l、 2)D的一端輸入有V,,在SWC(l、 2) U的一端連接有SWC (0、 3) 的公共端子,在SWC(l、 3) D的一端連接有SWC (0、 4)的公共端 子,在SWC(l、 3)U的一端連接有SWC(O、 5)的公共端子,在SWC (1、 4) D的一端輸入有V61,在SWC (1、 4) U的一端連接有SWC (0、 6)的公共端子。另外,該SWB (1) U和SWB (1) D的另一端 相互連接,分別成為公共端子。
這些開(kāi)關(guān)對(duì)SWC( 1 )進(jìn)行連動(dòng),在Bitl為"0"時(shí),下側(cè)的開(kāi)關(guān)SWC (1 ) D導(dǎo)通(ON),相反,上側(cè)的開(kāi)關(guān)SWC ( 1 ) U不導(dǎo)通(OFF)。 另一方面,在Bitl為"l"時(shí),下側(cè)的開(kāi)關(guān)SWC (1) D不導(dǎo)通(OFF), 相反,上側(cè)的開(kāi)關(guān)SWC (1) U導(dǎo)通(ON)。
接著,利用Bit0進(jìn)行動(dòng)作的開(kāi)關(guān)對(duì)由l組SWB(O、 1)和6組SWC (0、 1) ~SWC (0、 6)構(gòu)成,與上述同樣地,分別由1個(gè)開(kāi)關(guān)U和D 構(gòu)成。
在SWB(O、 1 ) D的一端連接有SW (2、 l)的公共端子,在SW (0、 1)U的一端連接有SW(2、 2)的公共端子。另外,該SW(O、 1) D和SW(O、 l)U的另一端相互連接,成為公共端子,進(jìn)而連接到電 壓跟隨器電路433的輸入端子IN2上。上述SW(2、 1 )的公共端子如 上述那樣連接到SW(O、 1) D的一端以及SW ( 1、 l)D的一端,并且 也連接到電壓跟隨器電路433的輸入端子IN3上。
另外,在SWC(O、 l)D的一端輸入有Vo,在SWC(O、 l)U的 一端輸入有V!,在SWC(O、 2)D的一端輸入有V2,在SWC(O、 2) U的一端輸入有V3,在SWC (0、 3 ) D的一端輸入有V2,在SWC ( 0、 3 ) U的一端輸入有V3,在SWC (0、 4 ) D的一端輸入有V6o,在SWC (0、 4) U的一端輸入有V6i,在SWC (0、 5) D的一端輸入有V62, 在SWC (0、 5 ) U的一端輸入有V63,在SWC (0、 6) D的一端輸入有 V62,在SWC (0、 6) U的一端輸入有V63。另外,該SWC (0) U和SWC (0) D的另一端相互連接,分別成為公共端子。
這些開(kāi)關(guān)對(duì)SWC(O)進(jìn)行連動(dòng),在BitO為"0"時(shí),下側(cè)的開(kāi)關(guān)SWC (0) D導(dǎo)通(ON),相反,上側(cè)的開(kāi)關(guān)SWC (0) U不導(dǎo)通(OFF)。 另一方面,在BitO為"l"時(shí),下側(cè)的開(kāi)關(guān)SWC (0) D不導(dǎo)通(OFF), 相反,上側(cè)的開(kāi)關(guān)SWC (0) U導(dǎo)通(ON)。
如上所述,在選擇電路432'中,開(kāi)關(guān)對(duì)SWB以及開(kāi)關(guān)對(duì)SWC基于 由控制部50 (參照?qǐng)D2)所輸入的6位的灰度值進(jìn)行動(dòng)作,由此,從基 準(zhǔn)電壓生成電路431'的22種基準(zhǔn)電壓之中,將與該灰度值對(duì)應(yīng)的三個(gè) 基準(zhǔn)電壓輸出到電壓跟隨器電路433'。
更具體地說(shuō),在輸入與第三電壓范圍對(duì)應(yīng)的灰度值("0" "4,,以及 "61,,~"63,,)的情況和輸入與第四電壓范圍對(duì)應(yīng)且4的倍數(shù)的灰度值 ("4a": &=2~15)的情況下,選擇電路432'選擇一個(gè)與所輸入的灰度值 對(duì)應(yīng)的基準(zhǔn)電壓,向電壓跟隨器電路433'的輸入端子(IN1 IN3)分別 輸出相同的基準(zhǔn)電壓。例如,在所輸入的灰度值為'T,的情況下,選擇 電路432'向電壓跟隨器電路433'的輸入端子(IN1~IN3)分別輸出V! 的基準(zhǔn)電壓,在所輸入的灰度值為"12,,的情況下,選擇電路432'向電壓 跟隨器電路433'的輸入端子(IN1~IN3)分別輸出Vu的基準(zhǔn)電壓。
另一方面,在輸入與第四電壓范圍對(duì)應(yīng)且4的倍數(shù)以外的灰度值 ("4a-3"、 "4a-2"、 "4a-l")的情況下,選捧電路432'選擇兩個(gè)與所輸入 的灰度值對(duì)應(yīng)的基準(zhǔn)電壓(V4(aw以及V4a),向電壓跟隨器電路433' 的輸入端子(IN1 IN3)分別以如下的關(guān)系輸出。
在灰度值為"4a-3"的情況下,輸入電壓(Vini、 Vin2、 Vin3) = (V4 (a-d、 V4a、 V4(a-"),在灰度值為"4a-2,,的情況下,輸入電壓(Vin!、 VIN2、 VIN3) = (V4a、 V4(a-"、 V4(a-D),在灰度值為"4a-l,,的情況下,
輸入電壓(Vim、 ViN2、 ViN3) = (V4a、 V4a、 V4("))。例如,在所輸
入的灰度值為"ll"的情況下,選擇電路432'選擇兩個(gè)基準(zhǔn)電壓v8以及 V12,向電壓跟隨器電路433'的輸入端子IN1輸出基準(zhǔn)電壓Vi2,向輸入 端子IN2輸出基準(zhǔn)電壓Vi2,向輸入端子IN1輸出基準(zhǔn)電壓V8。 (電壓跟隨器電路433'的結(jié)構(gòu)以及動(dòng)作)
接著,對(duì)電壓跟隨器電路433'的結(jié)構(gòu)以及動(dòng)作進(jìn)行說(shuō)明。在該電壓 跟隨器電路433'中,由選擇電路432'所輸出的三個(gè)基準(zhǔn)電壓分別經(jīng)輸入 端子INI ~IN3被輸入。此外,在以下的說(shuō)明中,將向輸入端子IN1輸入的基準(zhǔn)電壓作為Vim,將向輸入端子IN2輸入的基準(zhǔn)電壓作為Vin2, 將向輸入端子IN3輸入的基準(zhǔn)電壓作為VIN3。
如圖9所示,電壓跟隨器電路433'根據(jù)向三個(gè)輸入端子IN1、 IN2
以及IN3的輸入電壓(VIN1、 VIN2、 VIN3 ),將"Vou產(chǎn)(ViN2+V!N3+ViN!x2 )
/4"的關(guān)系的灰度電壓VOUT輸出到液晶顯示面板20 。
在此處,如上所述,在電壓跟隨器電路433'中,向輸入端子IN1的 輸入成為2倍的加權(quán)。
因此,在向選擇電路432'輸入與第三電壓范圍對(duì)應(yīng)的灰度值("0" ~ "4,,以及"61" ~ "63")的的情況下和輸入與第四電壓范圍對(duì)應(yīng)且4的倍數(shù) 的灰度值("4a":a=2~ 15)的情況下,電壓跟隨器電路433'將與所輸入 的灰度值對(duì)應(yīng)的一個(gè)基準(zhǔn)電壓分別輸入到自身的輸入端子IN1、 IN2、 IN3,結(jié)果,將所輸入的一個(gè)基準(zhǔn)電壓作為灰度電壓Vour原封不動(dòng)地進(jìn) 行輸出。
另一方面,在向選擇電路432'輸入與第四電壓范圍對(duì)應(yīng)且4的倍數(shù) 以外的灰度值("4a-3"、 "4a-2"、 "4a-l")的情況下,對(duì)內(nèi)插了從選擇電 路432'輸入的兩個(gè)基準(zhǔn)電壓的中間值進(jìn)行輸出,更具體地說(shuō),對(duì)滿足以 下關(guān)系的灰度電壓VoUT進(jìn)行輸出。
在灰度值為"4a-3,,的情況下,也就是,在輸入電壓(V加、Vin2、
VlN3) = (V4(")、 V4a、 V4(a.")的情況下,VOUT=[V4a+V4 (^) x3]/4 ,
在灰度值為"4a-2"的情況下,也就是,輸入電壓(Vini、 VIN2、 VIN3)==
(V4a、 V4U-"、 V4U-")的情況下,VouT-[V4aX2+V4(a"x2]/4,在灰度
值為"4a-l"的情況下,也就是,在輸入電壓(Vw、 Vin2、 ViN3) = (V4a、
V4a、 V4U-1))的情況下,Vou產(chǎn)[V4aX3+V4(a.D]/4。
如上所述,DA變換電路43'具有基準(zhǔn)電壓生成電路431'、選擇電路 432'以及電壓跟隨器電路433',從而能夠基于64灰度的灰度值,將64 灰度的灰度電壓向液晶顯示面板20 (參照?qǐng)D2)輸出,并且,與實(shí)施方 式1所述的DA變換電路43相比,能夠減少電阻元件以及開(kāi)關(guān)對(duì)的數(shù)量。
關(guān)于該電壓跟隨器電路電路,在特開(kāi)2002-43944號(hào)公報(bào)中有詳細(xì)記 載(US專(zhuān)利第6441763號(hào))。 〔實(shí)施方式3〕
接著,以下參照?qǐng)D10對(duì)本發(fā)明的第三實(shí)施方式進(jìn)行說(shuō)明。此外 實(shí)施方式3示出的DA變換電路43"是實(shí)施方式1示出的DA變換電路43的變形例,因此關(guān)于實(shí)施方式3的說(shuō)明,僅對(duì)與實(shí)施方式1不同之處 進(jìn)行說(shuō)明,對(duì)重復(fù)的地方,省略其說(shuō)明。另外,圖10是表示本實(shí)施方 式的DA變換電路43"的結(jié)構(gòu)的框圖。
首先,如圖10所示,本實(shí)施方式的DA變換電路43"和實(shí)施方式1 的DA變換電路43不同之處在于,在基準(zhǔn)電壓生成電路431"(生成部) 中,與實(shí)施方式1示出的基準(zhǔn)電壓生成電路431相比,多具備兩個(gè)電阻 元件,生成基準(zhǔn)電壓V7以及V53,另外,在選擇電路432"(選擇部) 中,相對(duì)于實(shí)施方式1的選擇電路432,還具有四個(gè)開(kāi)關(guān)對(duì)(預(yù)備開(kāi)關(guān) 元件)即SWD (1、 1 ) 、 SWD ( 1、 2) 、 SWD (0、 1 )以及SWD (0、 2)。此外,SWD (1、 1 ) 、 SWD ( 1、 2) 、 SWD (0、 1)以及SWD (0、 2)與實(shí)施方式l的開(kāi)關(guān)對(duì)SW同樣地,由2個(gè)開(kāi)關(guān)U和D構(gòu)成, 在以下的說(shuō)明中,統(tǒng)稱(chēng)SWD (1、 1 ) 、 SWD ( 1、 2) 、 SWD (0、 1 ) 以及SWD (0、 2)的標(biāo)記與實(shí)施方式1的開(kāi)關(guān)對(duì)SW是相同的。
在SWD(O、 l)D的一端輸入有Vs,在SWD(O、 l)U的一端連 接有SWD (1、 1)的公共端子。另外,該SWD (0、 1) U和SWD ( 0、 l)D的另一端相互連接,成為公共端子。進(jìn)而,在SWD(O、 2)D的 一端輸入有V52,在SWD (0、 2) U的一端連接有SWD (1、 2)的公 共端子。另夕卜,該SWD (0、 2) U和SWD (0、 2) D的另一端相互連 接,成為公共端子。
在SWD(l、 l)D的一端輸入有Vs,在SWD(l、 l)U的一端輸 入有V 。另外,該SWD(l、 l)U和SWDU、 l)D的另一端相互連 接,成為公共端子。進(jìn)而,在SWD(l、 2)D的一端輸入有V53,在SWD (1、 2) U的一端輸入有V52。另外,該SWD(l、 2)U和SWD(1、 2) D的另一端相互連接,成為公共端子。
在此處,如圖IO所示,SWD (0、 1)以及SWD (0、 2)的公共端 子沒(méi)有連接在哪個(gè)開(kāi)關(guān)對(duì)上。其理由如下。
在變更液晶顯示面板的特性的情況下,存在如下情況向DA變換 電路43"輸入的灰度值的灰度數(shù)、或輸出的灰度電壓的灰度數(shù)相同的狀 態(tài)下,變更成為輸出的灰度電壓的理想的電壓值。在這種情況下,在 DA變換電路43"的基準(zhǔn)電壓生成電路431"中,變更電阻元件的電阻分 割的比例。
在DA變換電路43"中,這種電阻元件的電阻值的變更通常從DA變換電路43"的制造的中途工序(例如配線變更)進(jìn)行。在此處,伴隨 液晶顯示面板的特性發(fā)生變更,實(shí)施方式1示出的第一電壓范圍(相對(duì) 于灰度電壓的變動(dòng),液晶顯示面板的光透過(guò)率的變動(dòng)呈非線性且平緩的 電壓范圍)和第二電壓范圍(相對(duì)于灰度電壓的變動(dòng),液晶顯示面板的 光透過(guò)率的變動(dòng)呈線性且陡哨的電壓范圍)也發(fā)生變化,結(jié)果,處于第 一電壓范圍內(nèi)的理想的灰度電壓數(shù)發(fā)生變化。例如,在實(shí)施方式l中, 第一電壓范圍的灰度電壓Vo~ V5以及V54~ V63,通過(guò)變更液晶顯示面 板的特性,從而變?yōu)榛叶入妷篤o-V7以及V52~ V63。此時(shí),在基準(zhǔn)電 壓生成電路431中,在生成V7以及Vs3的基準(zhǔn)電壓、且選擇電路432被 輸入了灰度值"7"或"53,,的情況下,需要將V 或Vs3的基準(zhǔn)電壓向電壓 跟隨器電路433的輸入端子IN1以及IN2輸出。但是,在實(shí)施方式1中, 不生成V7或Vs3的基準(zhǔn)電壓,另夕卜,在基準(zhǔn)電壓生成電路431中,即使 生成V7或Vs3的基準(zhǔn)電壓,選擇電路432也不具有用于選擇V 或V53 并向電壓跟隨器電路433輸出的開(kāi)關(guān)對(duì)。另外,構(gòu)成開(kāi)關(guān)對(duì)的晶體管在 上述中途工序以后不能夠進(jìn)行追加,因此實(shí)施方式1示出的DA變換電 路43不能夠?qū)?yīng)液晶顯示面板的特性的變更。
在此處,對(duì)于本實(shí)施方式的DA變換電路43"來(lái)說(shuō),為了對(duì)應(yīng)液晶
顯示面板的特性的變更,如上所迷,將預(yù)備的基準(zhǔn)電壓V7以及V53在基
準(zhǔn)電壓生成電路431"中生成。進(jìn)而,選擇電路432"具有預(yù)備開(kāi)關(guān)對(duì)SWD, 伴隨液晶顯示面板的特性的變更,在基準(zhǔn)電壓生成電路431"生成的基準(zhǔn) 電壓的個(gè)數(shù)增加的情況下,該預(yù)備開(kāi)關(guān)對(duì)SWD用于選擇增加的基準(zhǔn)電 壓V7以及V53分別作為向電壓跟隨器電路433輸出的一個(gè)基準(zhǔn)電壓。
由此,本實(shí)施方式的DA變換電路43"能夠?qū)?yīng)液晶顯示面板的特 性的變更。
此外,在本實(shí)施方式中,作為預(yù)備開(kāi)關(guān)對(duì),具有4組SWD,但也 可以根據(jù)基準(zhǔn)電壓生成電路431"生成的基準(zhǔn)電壓數(shù),適當(dāng)變更預(yù)備開(kāi)關(guān) 對(duì)的個(gè)數(shù)。
另外,在本實(shí)施方式的DA變換電路中,更優(yōu)選上述選擇部在輸入 了與處于上述兩端部的灰度電壓對(duì)應(yīng)的灰度值的情況下,選擇1個(gè)基準(zhǔn) 電壓,在輸入了與處于上述中央部的灰度電壓對(duì)應(yīng)的灰度值的情況下, 選擇1個(gè)或2個(gè)基準(zhǔn)電壓。
若采用上述結(jié)構(gòu),則選擇部在輸入了與處于上述兩端部的灰度電壓
36對(duì)應(yīng)的灰度值的情況下,即,輸入了與處于上述第一電壓范圍的灰度電 壓對(duì)應(yīng)的灰度值的情況下,基于所輸入的灰度值選擇l個(gè)基準(zhǔn)電壓。由 此,向輸出部?jī)H輸入基于從選擇部輸入的灰度值的1個(gè)基準(zhǔn)電壓,結(jié)果, 輸出部在輸出處于上述第一電壓范圍的灰度電壓時(shí),將所輸入的1個(gè)基 準(zhǔn)電壓原封不動(dòng)地作為灰度電壓向液晶顯示面板輸出。由此,如上所述, 輸出部能夠?qū)⑸刹可傻幕鶞?zhǔn)電壓原封不動(dòng)地進(jìn)行輸出,因此,能夠 將在與理想的灰度電壓之間沒(méi)有偏差的灰度電壓向液晶顯示面板輸出。
另夕卜,本實(shí)施方式的DA變換電路具有的選擇部從m個(gè)基準(zhǔn)電壓中 選擇1個(gè)或2個(gè)基準(zhǔn)電壓,與從n個(gè)基準(zhǔn)電壓中選擇1個(gè)基準(zhǔn)電壓的現(xiàn) 有例的選擇部相比,成為選擇對(duì)象的基準(zhǔn)電壓的個(gè)數(shù)變少,相應(yīng)地,能 夠使選擇部的電路結(jié)構(gòu)簡(jiǎn)化。其結(jié)果是,能夠減小具有選擇部的DA變 換電路的芯片尺寸,進(jìn)而,能夠減小具有該DA變換電路的液晶驅(qū)動(dòng)電 路的芯片尺寸。
另外,在本實(shí)施方式的DA變換電路中,更優(yōu)選上述生成部具有相 互串聯(lián)連接的j (j為m-l以上且小于n-l的自然數(shù))個(gè)電阻元件,從上 述各電阻元件的端子分別輸出上述m個(gè)基準(zhǔn)電壓。
若采用上述結(jié)構(gòu),則生成部利用串聯(lián)連接的j個(gè)電阻元件,對(duì)所輸 入的電壓進(jìn)行電阻分割,生成m個(gè)基準(zhǔn)電壓。
因此,在j-m-l的情況下,從所有的電阻元件的各端子分別輸出m 個(gè)基準(zhǔn)電壓。另一方面,在j-m以上的情況下,生成部具有未輸出基準(zhǔn) 電壓的電阻元件的端子。
在此處,液晶顯示面板的特性變更的情況下,存在如下情況向 DA變換電路輸入的灰度值的灰度數(shù)、或輸出的灰度電壓的灰度數(shù)相同 的狀態(tài)下,僅變更成為輸出的灰度電壓的理想的電壓值。在這種情況下, 在DA變換電路的生成部,使電阻元件的電阻分割的比例變更,換言之, 第一電壓范圍發(fā)生變化,其結(jié)果是,成為第一電壓范圍內(nèi)的灰度電壓數(shù) 發(fā)生變化。
此時(shí),生成部具有未輸出基準(zhǔn)電壓的電阻元件的端子,換言之,具 有預(yù)備電阻元件的端子,從而能夠?qū)?yīng)成為上述第一電壓范圍內(nèi)的灰度 電壓數(shù)的變化。更具體地說(shuō),在成為上述第一電壓范圍內(nèi)的灰度電壓數(shù) 增加的情況下,能夠調(diào)整生成部具有的各電阻元件的電阻值,將新增加 的灰度電壓從上述的預(yù)備電阻元件的端子輸出。另外,在本實(shí)施方式的DA變換電路中,更優(yōu)選上述選擇部具有切
上的開(kāi)關(guān)元件f并具有預(yù)^"開(kāi)關(guān)it!件,在上述兩端部的、上述生成部輸 出的基準(zhǔn)電壓的個(gè)數(shù)增加的情況下,該預(yù)備開(kāi)關(guān)元件用于將上述輸出部 連接在對(duì)新增加的基準(zhǔn)電壓進(jìn)行輸出的電阻元件的端子上。
若采用上述結(jié)構(gòu),如上述那樣的在伴隨液晶顯示面板的特性變更引 起的在生成部生成的基準(zhǔn)電壓的個(gè)數(shù)在第一電壓范圍內(nèi)增加的情況下, 選擇部能夠使用預(yù)備開(kāi)關(guān)元件連接對(duì)新增加的基準(zhǔn)電壓進(jìn)行輸出的電 阻元件的端子和輸出部。即,選擇部能夠選擇新增加的基準(zhǔn)電壓作為一 個(gè)基準(zhǔn)電壓向輸出部輸出。由此,輸出部能夠?qū)⒃诘谝浑妷悍秶黾拥?新的基準(zhǔn)電壓原封不動(dòng)地作為灰度電壓進(jìn)行輸出,其結(jié)果是,本發(fā)明的 DA變換電路在液晶顯示面板的特性變更的情況下,也能夠輸出與變更 后的液晶顯示面板的特性相應(yīng)的灰度電壓。
本發(fā)明并不限于上述的各實(shí)施方式,在技術(shù)方案示出的范圍內(nèi)能夠 進(jìn)行各種變更,對(duì)在不同的實(shí)施方式分別適當(dāng)組合已經(jīng)公開(kāi)的技術(shù)手段 而得到的實(shí)施方式,也包含在本發(fā)明的技術(shù)范圍內(nèi)。
此外,本發(fā)明的顯示用驅(qū)動(dòng)電路以及該表示用驅(qū)動(dòng)電路的設(shè)計(jì)方法 可以如下構(gòu)成。 (第一結(jié)構(gòu))
一種顯示用驅(qū)動(dòng)電路,利用產(chǎn)生多個(gè)灰度電壓的電路、輸出所輸入 的2個(gè)以上的灰度電壓平均后的電壓的輸出電路、具有將上述多個(gè)灰度 電壓中相同的灰度電壓提供給上述輸出電路的第一狀態(tài)和將不同的灰 度電壓提供給上述輸出電路的第二狀態(tài)的選擇電路,進(jìn)行灰度顯示,其 特征在于,在灰度電壓高的一側(cè)和低的一側(cè)的范圍內(nèi),選擇電路僅在第 一狀態(tài)下進(jìn)行動(dòng)作,在中間的灰度電壓的范圍內(nèi),選擇電路在第一狀態(tài) 和第二狀態(tài)進(jìn)行動(dòng)作。 (第二結(jié)構(gòu))
如第一結(jié)構(gòu)所迷的顯示用驅(qū)動(dòng)電路,其特征在于,預(yù)先設(shè)置開(kāi)關(guān)元 件,以便能夠使上述選擇電路的在第一狀態(tài)下動(dòng)作的部分變更為在第二 狀態(tài)下動(dòng)作。
(第三結(jié)構(gòu))
如第一結(jié)構(gòu)所述的顯示用驅(qū)動(dòng)電路,其特征在于,預(yù)先設(shè)置開(kāi)關(guān)元件,以便能夠使上述選擇電路的在第二狀態(tài)下動(dòng)作的部分變更為在第一
狀態(tài)下動(dòng)作。
(第四結(jié)構(gòu))
如第一結(jié)構(gòu)至第三結(jié)構(gòu)中任一項(xiàng)所迷的顯示用驅(qū)動(dòng)電路,其特征在 于,預(yù)先設(shè)置基準(zhǔn)電壓,以便能夠使上述選擇電路的在第一狀態(tài)下動(dòng)作 的部分變更為在第二狀態(tài)下動(dòng)作。 (第五結(jié)構(gòu))
如第二結(jié)構(gòu)或第三結(jié)構(gòu)所述的顯示用驅(qū)動(dòng)電路,其特征在于,上述 開(kāi)關(guān)元件能夠進(jìn)行灰度電壓高的一側(cè)和低的一側(cè)的變更。 (第六結(jié)構(gòu))
如第四結(jié)構(gòu)所述的顯示用驅(qū)動(dòng)電路,其特征在于,上述預(yù)先設(shè)置的 的基準(zhǔn)電壓設(shè)置為能夠進(jìn)行灰度電壓高的一側(cè)和低的一側(cè)的變更。 (第七結(jié)構(gòu))
一種顯示用驅(qū)動(dòng)電路的設(shè)計(jì)方法,該顯示用驅(qū)動(dòng)電路利用產(chǎn)生多個(gè)
灰度電壓的電路、輸出所輸入的2個(gè)以上的灰度電壓平均后的電壓的輸 出電路、具有將上述多個(gè)灰度電壓中相同的灰度電壓提供給上述輸出電 路的第一狀態(tài)和將不同的灰度電壓提供給上述輸出電路的第二狀態(tài)的 選擇電路,進(jìn)行灰度顯示,其特征在于,具有做成由第一狀態(tài)和第二 狀態(tài)構(gòu)成選擇電路的第一電路的步驟;算出使上迷第一電路動(dòng)作時(shí)的從 輸出電路輸出的電壓的步驟;對(duì)上迷計(jì)算出的電壓和預(yù)先設(shè)定的電壓進(jìn) 行比較,提取電壓差的步驟;變更第一電路做成第二電路,以使在第二 狀態(tài)動(dòng)作的選擇電路部分在第一狀態(tài)動(dòng)作,從而使得上述電壓差成為預(yù) 先設(shè)定的范圍內(nèi)的步驟。
產(chǎn)業(yè)上的可利用性
本發(fā)明在向液晶顯示面板輸出灰度電壓的DA變換電路中,能夠提 供一種根據(jù)比灰度數(shù)少的數(shù)量的基準(zhǔn)電壓生成灰度電壓,且能夠防止液 晶顯示面板的顯示品質(zhì)下降的DA變換電路,特別是能夠利用在多灰度 的液晶顯示裝置中。
附圖標(biāo)記說(shuō)明
10液晶顯示裝置20液晶顯示面板
40源極總線驅(qū)動(dòng)電路(液晶驅(qū)動(dòng)電路)
43 DA變換電路
43'DA變換電路
43" DA變換電路
431基準(zhǔn)電壓生成電路(生成部)
431'基準(zhǔn)電壓生成電路(生成部)
431"基準(zhǔn)電壓生成電路(生成部)
432選擇電路(選擇部)
432'選擇電路(選擇部)
432"選擇電路(選擇部)
433電壓跟隨器電路(輸出部)
433'電壓跟隨器電路(輸出部)
SW開(kāi)關(guān)對(duì)(開(kāi)關(guān)元件)
SWA開(kāi)關(guān)對(duì)(開(kāi)關(guān)元件)
SWB開(kāi)關(guān)對(duì)(開(kāi)關(guān)元件)
SWC開(kāi)關(guān)對(duì)(開(kāi)關(guān)元件)
SWD開(kāi)關(guān)對(duì)(預(yù)備的開(kāi)關(guān)元件)
40
權(quán)利要求
1.一種DA變換電路,基于從外部輸入的n灰度的灰度值,將n灰度的灰度電壓向液晶顯示面板輸出,其特征在于,具有生成部,生成彼此不同的m個(gè)基準(zhǔn)電壓;選擇部,基于所輸入的灰度值,從上述m個(gè)基準(zhǔn)電壓中選擇1個(gè)或者2個(gè)基準(zhǔn)電壓;輸出部,將所選擇的1個(gè)基準(zhǔn)電壓、或者所選擇的2個(gè)基準(zhǔn)電壓的中間值作為上述灰度電壓進(jìn)行輸出,上述生成部在上述n灰度的灰度電壓的電壓范圍的兩端部,生成與上述輸出部輸出的灰度電壓數(shù)相同數(shù)量的i個(gè)基準(zhǔn)電壓,在上述n灰度的灰度電壓的電壓范圍的中央部,生成m-i個(gè)基準(zhǔn)電壓,其中,n為2以上的自然數(shù),m為小于n的自然數(shù),i為小于m的自然數(shù)。
2. 如權(quán)利要求1所述的DA變換電路,其特征在于,在輸入與處于上述兩端部的灰度電壓對(duì)應(yīng)的灰度值的情況下,上述選擇部選擇1個(gè)基準(zhǔn)電壓,在輸入與處于上迷中央部的灰度電壓對(duì)應(yīng)的灰度值的情況下,上述選擇部選擇1個(gè)或者2個(gè)基準(zhǔn)電壓。
3. 如權(quán)利要求1所述的DA變換電路,其特征在于,上述生成部具有彼此串聯(lián)連接的j個(gè)電阻元件,j為m-l以上且小于n-l的自然數(shù),從上述各電阻元件的各個(gè)端子輸出上述m個(gè)基準(zhǔn)電壓。
4. 如權(quán)利要求3所述的DA變換電路,其特征在于,上述選擇部具有開(kāi)關(guān)元件,該開(kāi)關(guān)元件用于切換將上述輸出部連接在對(duì)上述基準(zhǔn)電壓進(jìn)行輸出的各電阻元件的各個(gè)端子的哪個(gè)上,上述選擇部具有預(yù)備開(kāi)關(guān)元件,該預(yù)備開(kāi)關(guān)元件用于在上迷兩端部?jī)?nèi)的、上述生成部輸出的基準(zhǔn)電壓的個(gè)數(shù)增加的情況下,將上述輸出部連接在對(duì)新增加的基準(zhǔn)電壓進(jìn)行輸出的電阻元件的端子上。
5. —種液晶驅(qū)動(dòng)電路,驅(qū)動(dòng)液晶顯示面板,其特征在于,具有DA變換電路,該DA變換電路基于從外部輸入的n灰度的灰度值,將n灰度的灰度電壓向液晶顯示面板輸出,上述DA變換電路具有生成部,生成彼此不同的m個(gè)基準(zhǔn)電壓;選擇部,基于所輸入的灰度值從上述m個(gè)基準(zhǔn)電壓中選擇1個(gè)或者2個(gè)基準(zhǔn)電壓;輸出部,將所選擇的l個(gè)基準(zhǔn)電壓、或者所選擇的2個(gè)基準(zhǔn) 電壓的中間值作為上述灰度電壓進(jìn)行輸出,上述生成部在上述n灰度的灰度電壓的電壓范圍的兩端部,生成與 上述輸出部輸出的灰度電壓數(shù)相同數(shù)量的i個(gè)基準(zhǔn)電壓,在上述n灰度 的灰度電壓的電壓范圍的中央部,生成m-i個(gè)基準(zhǔn)電壓,其中,n為2以上的自然數(shù),m為小于n的自然數(shù),i為小于m的 自然數(shù)。
6. —種液晶顯示裝置,其中, 具有驅(qū)動(dòng)液晶顯示面板的液晶驅(qū)動(dòng)電路,該液晶驅(qū)動(dòng)電路具有DA變換電路,該DA變換電路基于從外部輸 入的n灰度的灰度值,將n灰度的灰度電壓向液晶顯示面板輸出,上述DA變換電路具有生成部,生成彼此不同的m個(gè)基準(zhǔn)電壓; 選擇部,基于所輸入的灰度值從上述m個(gè)基準(zhǔn)電壓中選擇1個(gè)或者2個(gè) 基準(zhǔn)電壓;輸出部,將所選擇的l個(gè)基準(zhǔn)電壓、或者所選擇的2個(gè)基準(zhǔn) 電壓的中間值作為上述灰度電壓進(jìn)行輸出,上述生成部在上述n灰度的灰度電壓的電壓范圍的兩端部,生成與 上述輸出部輸出的灰度電壓數(shù)相同數(shù)量的i個(gè)基準(zhǔn)電壓,在上述n灰度 的灰度電壓的電壓范圍的中央部,生成m-i個(gè)基準(zhǔn)電壓,其中,n為2以上的自然數(shù),m為小于n的自然數(shù),i為小于m的 自然數(shù)。
7. —種DA變換電路的設(shè)計(jì)方法,該DA變換電路基于從外部輸入 的n灰度的灰度值,將n灰度的灰度電壓向液晶顯示面板輸出,該DA 變換電路具有生成部,生成彼此不同的m個(gè)基準(zhǔn)電壓;選擇部,基于 所輸入的灰度值從上述m個(gè)基準(zhǔn)電壓中選擇1個(gè)或者2個(gè)基準(zhǔn)電壓;輸 出部,將所選擇的l個(gè)基準(zhǔn)電壓、或者所選擇的2個(gè)基準(zhǔn)電壓的中間值 作為上述灰度電壓進(jìn)行輸出,上述生成部在上述n灰度的灰度電壓的電壓范圍的兩端部,生成與 上述輸出部輸出的灰度電壓數(shù)相同數(shù)量的i個(gè)基準(zhǔn)電壓,在上述n灰度 的灰度電壓的電壓范圍的中央部,生成m-i個(gè)基準(zhǔn)電壓,其中,n為2 以上的自然數(shù),m為小于n的自然數(shù),i為小于m的自然數(shù),其特征在 于,具備第一算出步驟,算出輸出部的輸出電壓,該輸出部將1個(gè)基準(zhǔn)電壓、或者2個(gè)基準(zhǔn)電壓的中間值作為灰度電壓進(jìn)行輸出;第二算出步驟,預(yù)先求出與上述計(jì)算出的中間值對(duì)應(yīng)的灰度值的理想的灰度電壓值,算出上述計(jì)算出的中間值和上述理想的灰度電壓值的電壓差;電壓范圍確定步驟,基于上述計(jì)算出的電壓差,確定上述兩端部的電壓范圍以及上述中央部的電壓范圍。
全文摘要
本發(fā)明涉及DA變換電路、液晶驅(qū)動(dòng)電路、液晶顯示裝置及DA變換電路設(shè)計(jì)方法。DA變換電路從比灰度數(shù)少的數(shù)量的基準(zhǔn)電壓生成灰度電壓且能防止液晶顯示面板顯示表示品質(zhì)下降。DA變換電路(43)基于輸入的n(n為2以上自然數(shù))灰度的灰度值輸出n灰度的灰度電壓,具有基準(zhǔn)電壓生成電路(431),生成相互不同的m(m為小于n的自然數(shù))個(gè)基準(zhǔn)電壓;選擇電路(432),基于輸入的灰度值,從m個(gè)基準(zhǔn)電壓選擇1或者2個(gè)基準(zhǔn)電壓;電壓跟隨器電路(433),將選擇的1個(gè)基準(zhǔn)電壓、或者選擇的2個(gè)基準(zhǔn)電壓中間值作為灰度電壓輸出,基準(zhǔn)電壓生成電路(431)在n灰度的灰度電壓的電壓范圍兩端部生成與電壓跟隨器電路(433)輸出的灰度電壓數(shù)相同數(shù)量的基準(zhǔn)電壓。
文檔編號(hào)H03M1/76GK101593497SQ20091014180
公開(kāi)日2009年12月2日 申請(qǐng)日期2009年5月26日 優(yōu)先權(quán)日2008年5月29日
發(fā)明者谷川明 申請(qǐng)人:夏普株式會(huì)社