專利名稱:綜合導(dǎo)航校驗(yàn)儀編碼解碼系統(tǒng)的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及無(wú)線電電子設(shè)備的數(shù)據(jù)傳送技術(shù)領(lǐng)域,具體來(lái)講是一種綜合導(dǎo)航
校驗(yàn)儀編碼解碼系統(tǒng)。
背景技術(shù):
早期的飛行器在空中飛行僅依靠地標(biāo)導(dǎo)航——例如飛行中盯著公路、鐵路、河流 等線狀地標(biāo);山峰、燈塔、公路交匯點(diǎn)等點(diǎn)狀地標(biāo);湖泊、城鎮(zhèn)等面狀地標(biāo)。后來(lái),空勤人員 利用航空地圖、磁羅盤(pán)、計(jì)算尺、時(shí)鐘等工具和他們的天文、地理、數(shù)學(xué)知識(shí),根據(jù)風(fēng)速、風(fēng)向 計(jì)算航線角,結(jié)合地標(biāo)修正航線偏差,這種工作叫做"空中領(lǐng)航"。 隨著無(wú)線電技術(shù)的發(fā)展,各式各樣的電子設(shè)備為飛行器提供精確的導(dǎo)航信息如 適用于廣闊海面的羅蘭系統(tǒng)、用于近距導(dǎo)航的甚高頻全向無(wú)線電信標(biāo)導(dǎo)航系統(tǒng),另外還有 多種為其它用途開(kāi)發(fā)的導(dǎo)航信標(biāo)和雷達(dá)系統(tǒng)。 現(xiàn)在,利用同步衛(wèi)星工作的全球定位系統(tǒng)(GPS)已開(kāi)始廣泛使用。但V0RTAC仍是 近距導(dǎo)航的主流,絕大多數(shù)現(xiàn)代飛機(jī),包括民航客機(jī)、小型通用飛機(jī)都配備有V0R接收機(jī)。 V0RTAC是V0R/DME和TACAN的統(tǒng)稱,V0R/DME和TACAN兩者的工作原理和技術(shù)規(guī)范都不同, 但使用上它們是完全一樣的。事實(shí)上,有的VOR/DME和TACAN發(fā)射臺(tái)站是建在一起使用同 一個(gè)頻率的,對(duì)空勤人員來(lái)說(shuō),只是一個(gè)V0R信標(biāo)。V0R信標(biāo)是世界上最多、最主要的無(wú)線 電導(dǎo)航點(diǎn)。許許多多的V0R臺(tái)站相隔一定距離成網(wǎng)絡(luò)狀散點(diǎn)分布,當(dāng)飛機(jī)上的接收機(jī)收到 V0R信標(biāo)的信號(hào),飛行人員就可通過(guò)專用儀表判斷飛機(jī)與該發(fā)射臺(tái)站的相對(duì)位置,如果臺(tái)站 信號(hào)是帶測(cè)距的(匿E),還可知道飛機(jī)與臺(tái)站的距離,從而確定飛機(jī)當(dāng)前的位置,并知道應(yīng) 以多少度的航線角飛抵目的地。 目前我國(guó)使用的綜合導(dǎo)航校驗(yàn)儀的編碼解碼系統(tǒng)電路復(fù)雜,操作極不方便,重量 和體積很大,特別是元器件全部由國(guó)外進(jìn)口 ,不便于購(gòu)買(mǎi)和維護(hù)。
實(shí)用新型內(nèi)容本實(shí)用新型的目的在于解決上述問(wèn)題,提供一種結(jié)構(gòu)簡(jiǎn)單、操作方便、通過(guò)軟件模 擬實(shí)現(xiàn)信號(hào)編碼解碼的綜合導(dǎo)航校驗(yàn)儀編碼解碼系統(tǒng)。 為能達(dá)到上述發(fā)明目的,所采用的技術(shù)方案是一種綜合導(dǎo)航校驗(yàn)儀編碼解碼系 統(tǒng),所述系統(tǒng)包括微控制器MCU、液晶顯示器、鍵盤(pán)和多個(gè)編碼解碼裝置及其信號(hào)輸入輸 出單元,其中編碼解碼裝置及其信號(hào)輸入輸出單元、液晶顯示器和鍵盤(pán)與該微控制器MCU 相連接,其中編碼解碼裝置包括 —時(shí)間給定裝置,所述時(shí)間給定裝置中CPLD對(duì)輸入的時(shí)鐘信號(hào)分頻處理、內(nèi)部通 過(guò)軟件設(shè)計(jì),形成不同重復(fù)頻率的信號(hào)、記錄脈沖、位置選通信號(hào)、小周期選通信號(hào)、燈顯示 器和代碼形成的允許信號(hào);及 —分配裝置和記錄裝置,所述分配裝置和記錄裝置中CPLD對(duì)輸入的時(shí)鐘信號(hào)分 頻處理、內(nèi)部通過(guò)軟件設(shè)計(jì),形成寄存器的記錄信號(hào)、自檢字和位置譯碼;及[0010] —寄存器用,所述寄存器裝置中CPLD對(duì)輸入的時(shí)鐘信號(hào)分頻處理、內(nèi)部通過(guò)軟件 設(shè)計(jì),移位電路、起始和成堆電路代碼形成器、起始信號(hào)譯碼器、成堆信號(hào)譯碼器和控制器 中寄存數(shù)據(jù);及 —指示裝置,所述指示裝置中CPLD對(duì)輸入的時(shí)鐘信號(hào)分頻處理、內(nèi)部通過(guò)軟件設(shè) 計(jì),用以指示裝置,指示編碼解碼系統(tǒng)工作狀態(tài)及參數(shù); 所述系統(tǒng)通過(guò)插座與綜合導(dǎo)航校驗(yàn)儀載波收發(fā)通道系統(tǒng)相連,接收的信息信號(hào)通 過(guò)分配裝置進(jìn)行位置碼分配,微控制器MCU對(duì)上述產(chǎn)生的信號(hào)處理和控制、4X4鍵盤(pán)操作、 液晶顯示器顯示,信號(hào)輸出到綜合導(dǎo)航校驗(yàn)儀載波收發(fā)通道。 信號(hào)通過(guò)載波收發(fā)通道與機(jī)載設(shè)備實(shí)現(xiàn)通訊。 本實(shí)用新型結(jié)構(gòu)簡(jiǎn)單、操作簡(jiǎn)便,采用4X4鍵盤(pán)和液晶顯示器實(shí)現(xiàn)測(cè)試和控制, 并能直觀顯示相關(guān)信息在液晶顯示器上面。維護(hù)方便,全部采用國(guó)內(nèi)常用的元器件,技術(shù)資 料和技術(shù)文檔全面,并降低系統(tǒng)成本。本實(shí)用新型的系統(tǒng)中,采用FPGA和CPLD可編程邏輯 器件,通過(guò)軟件模擬和實(shí)現(xiàn)信號(hào)的編碼和解碼等,避免選用與國(guó)內(nèi)不通用的進(jìn)口元件。
圖1是本實(shí)用新型的系統(tǒng)結(jié)構(gòu)框圖;具體實(shí)施方式
以下結(jié)合附圖對(duì)本實(shí)用新型作進(jìn)一步的詳細(xì)描述 如圖1所示,一種綜合導(dǎo)航校驗(yàn)儀編碼解碼系統(tǒng),所述系統(tǒng)包括微控制器MCU、液 晶顯示器、鍵盤(pán)和多個(gè)編碼解碼裝置及其信號(hào)輸入輸出單元,其中編碼解碼裝置及其信號(hào) 輸入輸出單元、液晶顯示器和鍵盤(pán)與該微控制器MCU相連接,其中編碼解碼裝置包括 —時(shí)間給定裝置,所述時(shí)間給定裝置中CPLD對(duì)輸入的時(shí)鐘信號(hào)分頻處理、內(nèi)部通 過(guò)軟件設(shè)計(jì),形成不同重復(fù)頻率的信號(hào)、記錄脈沖、位置選通信號(hào)、小周期選通信號(hào)、燈顯示 器和代碼形成的允許信號(hào);及 —分配裝置和記錄裝置,所述分配裝置和記錄裝置中CPLD對(duì)輸入的時(shí)鐘信號(hào)分
頻處理、內(nèi)部通過(guò)軟件設(shè)計(jì),形成寄存器的記錄信號(hào)、自檢字和位置譯碼;及 —寄存器用,所述寄存器裝置中CPLD對(duì)輸入的時(shí)鐘信號(hào)分頻處理、內(nèi)部通過(guò)軟件
設(shè)計(jì),移位電路、起始和成堆電路代碼形成器、起始信號(hào)譯碼器、成堆信號(hào)譯碼器和控制器
中寄存數(shù)據(jù);及 —指示裝置,所述指示裝置中CPLD對(duì)輸入的時(shí)鐘信號(hào)分頻處理、內(nèi)部通過(guò)軟件設(shè) 計(jì),用以指示裝置,指示編碼解碼系統(tǒng)工作狀態(tài)及參數(shù); 所述系統(tǒng)通過(guò)插座與綜合導(dǎo)航校驗(yàn)儀載波收發(fā)通道系統(tǒng)相連,接收的信息信號(hào)通 過(guò)分配裝置進(jìn)行位置碼分配,微控制器MCU對(duì)上述產(chǎn)生的信號(hào)處理和控制、4X4鍵盤(pán)操作、 液晶顯示器顯示,信號(hào)輸出到綜合導(dǎo)航校驗(yàn)儀載波收發(fā)通道。 通過(guò)4X4鍵盤(pán)和液晶顯示器實(shí)現(xiàn)信號(hào)的切換。通過(guò)軟件設(shè)計(jì),實(shí)現(xiàn)波形脈寬、波 形間隔、波形誤差的精確控制。 由編碼器和解碼器構(gòu)成的系統(tǒng)編解碼器,完成對(duì)接收信號(hào)的處理;通過(guò)對(duì)輸入頻 率信號(hào)分頻以及軟件設(shè)計(jì),實(shí)現(xiàn)信號(hào)的精確編碼和解碼。[0025] 信號(hào)通過(guò)載波收發(fā)通道與機(jī)載設(shè)備實(shí)現(xiàn)通訊,方便實(shí)用。
權(quán)利要求一種綜合導(dǎo)航校驗(yàn)儀編碼解碼系統(tǒng),其特征在于所述系統(tǒng)包括微控制器MCU、液晶顯示器、鍵盤(pán)和多個(gè)編碼解碼裝置及其信號(hào)輸入輸出單元,其中編碼解碼裝置及其信號(hào)輸入輸出單元、液晶顯示器和鍵盤(pán)與該微控制器MCU相連接,其中編碼解碼裝置包括一時(shí)間給定裝置,所述時(shí)間給定裝置中CPLD對(duì)輸入的時(shí)鐘信號(hào)分頻處理、內(nèi)部通過(guò)軟件設(shè)計(jì),形成不同重復(fù)頻率的信號(hào)、記錄脈沖、位置選通信號(hào)、小周期選通信號(hào)、燈顯示器和代碼形成的允許信號(hào);及一分配裝置和記錄裝置,所述分配裝置和記錄裝置中CPLD對(duì)輸入的時(shí)鐘信號(hào)分頻處理、內(nèi)部通過(guò)軟件設(shè)計(jì),形成寄存器的記錄信號(hào)、自檢字和位置譯碼;及一寄存器用,所述寄存器裝置中CPLD對(duì)輸入的時(shí)鐘信號(hào)分頻處理、內(nèi)部通過(guò)軟件設(shè)計(jì),移位電路、起始和成堆電路代碼形成器、起始信號(hào)譯碼器、成堆信號(hào)譯碼器和控制器中寄存數(shù)據(jù);及一指示裝置,所述指示裝置中CPLD對(duì)輸入的時(shí)鐘信號(hào)分頻處理、內(nèi)部通過(guò)軟件設(shè)計(jì),用以指示裝置,指示編碼解碼系統(tǒng)工作狀態(tài)及參數(shù);所述系統(tǒng)通過(guò)插座與綜合導(dǎo)航校驗(yàn)儀載波收發(fā)通道系統(tǒng)相連,接收的信息信號(hào)通過(guò)分配裝置進(jìn)行位置碼分配,微控制器MCU對(duì)上述產(chǎn)生的信號(hào)處理和控制、4×4鍵盤(pán)操作、液晶顯示器顯示,信號(hào)輸出到綜合導(dǎo)航校驗(yàn)儀載波收發(fā)通道。
專利摘要本實(shí)用新型公開(kāi)了一種綜合導(dǎo)航校驗(yàn)儀編碼解碼系統(tǒng),所述系統(tǒng)包括微控制器MCU、鍵盤(pán)、液晶顯示器和各種編解碼裝置。微控制器MCU與液晶顯示器、鍵盤(pán)和各種編解碼裝置相連接,控制鍵盤(pán)操作、顯示器顯示及各種編解碼裝置信號(hào)的輸入輸出。編解碼裝置包括時(shí)間給定裝置、分配裝置、寄存器、記錄裝置和指示裝置。本實(shí)用新型結(jié)構(gòu)簡(jiǎn)單、操作簡(jiǎn)便,采用4×4鍵盤(pán)和液晶顯示器實(shí)現(xiàn)測(cè)試和控制操作,并能直觀顯示相關(guān)信息在液晶顯示器上面。維護(hù)方便,全部采用國(guó)內(nèi)常用的元器件,技術(shù)資料和技術(shù)文檔全面,并降低系統(tǒng)成本。本實(shí)用新型的系統(tǒng)中,采用FPGA和CPLD可編程邏輯器件,通過(guò)軟件模擬和實(shí)現(xiàn)信號(hào)的編碼和解碼等,避免選用與國(guó)內(nèi)不通用的進(jìn)口元件。
文檔編號(hào)H03K5/00GK201488739SQ200920083119
公開(kāi)日2010年5月26日 申請(qǐng)日期2009年8月5日 優(yōu)先權(quán)日2009年8月5日
發(fā)明者杜懷云 申請(qǐng)人:成都飛亞航空設(shè)備應(yīng)用研究所有限公司