專利名稱:展頻電路的制作方法
技術(shù)領域:
本發(fā)明是有關(guān)于一種展頻電路,且特別是有關(guān)于一種低復雜度的展頻電路。背景技術(shù):
隨著技術(shù)的演進,高分辨率(Full HD)的畫面及高畫面更新率(framerate)是液晶顯示器未來不可避免的趨勢。然而,隨著分辨率及畫面更新率的提高,數(shù)據(jù)傳輸量變得相當龐大,連帶使得傳輸信號的頻率也隨的變高。當資料利用高頻傳輸進行傳輸時,會產(chǎn)生相當高的電磁輻射能量,即為電磁輻射干擾(EMI)效應。如何降低電磁輻射干擾效應已成為液晶顯示器的電路設計中主要的問題之一。
發(fā)明內(nèi)容本發(fā)明有關(guān)于一種展頻電路,通過簡單的反相器,不需額外控制信號即可對輸入信號展頻而得以降低電磁輻射干擾效應,具有易于實現(xiàn)且低復雜度的優(yōu)點。根據(jù)本發(fā)明的第一方面,提出一種展頻電路,包括一反相器、一電流源、一控制單元以及一整形電路。反相器輸入端接收一原始時脈信號。電流源耦接至反相器的電流傳輸端??刂茊卧?,包括一控制電路,依據(jù)原始時脈信號改變電流源的電流大小以控制反相器的輸出端的充放電速度,使得輸出端輸出一電壓信號。整形電路對電壓信號進行整形而得到一展頻時脈信號。根據(jù)本發(fā)明的第二方面,提出一種展頻電路,包括一反相器、一第一電流源、一第二電流源、一負載、一控制單元以及一整形電路。反相器接收一原始時脈信號。第一電流源耦接至反相器的第一端。第二電流源耦接至反相器的第二端。負載耦接至反相器的輸出端??刂茊卧?,包括一控制電路,依據(jù)原始時脈信號改變第一電流源及第二電流源的電流大小以控制反相器對負載的充放電速度,使得輸出端輸出一電壓信號。整形電路對電壓信號進行整形而得到一展頻時脈信號。為讓本發(fā)明的上述內(nèi)容能更明顯易懂,下文特舉一較佳實施例,并配合所附圖式, 作詳細說明如下
圖1繪示依照本發(fā)明較佳實施例的展頻電路之一例的電路圖。圖2繪示依照本發(fā)明較佳實施例的展頻電路的波形圖。圖3繪示依照本發(fā)明較佳實施例的展頻電路的頻譜示意圖。圖4繪示依照本發(fā)明較佳實施例的展頻電路的另一例的電路圖。主要組件符號說明100、200:展頻電路110:CM0S 反相器120:第一電流源
130:第二電流源140J40:控制單元145:控制電路150:整形電路M2:第一電流限制器244:第二電流限制器沈0:可變負載C 電容
具體實施方式本發(fā)明提出一種展頻電路,通過簡單的反相器,不需額外控制信號即可對輸入信號展頻而得以降低電磁輻射干擾效應,具有易于實現(xiàn)且低復雜度的優(yōu)點。本發(fā)明提供一種展頻電路,包括一反相器、一電流源、一控制單元以及一整形電路。反相器輸入端接收一原始時脈信號。電流源耦接至反相器的電流傳輸端。控制單元, 包括一控制電路,依據(jù)原始時脈信號改變電流源的電流大小以控制反相器的輸出端的充放電速度,使得輸出端輸出一電壓信號。整形電路對電壓信號進行整形而得到一展頻時脈信號。接下來茲舉反相器為CMOS反相器為例做說明,然并不限于此。請參照圖1及圖2,圖1繪示依照本發(fā)明較佳實施例的展頻電路之一例的電路圖, 圖2繪示依照本發(fā)明較佳實施例的展頻電路的波形圖。于圖1中,展頻電路100包括一 CMOS 反相器110、一第一電流源120、一第二電流源130、一電容C、一控制單元140以及一整形電路150。CMOS反相器110接收一原始時脈信號CLK。第一電流源120耦接至CMOS反相器 110的第一端。第二電流源130耦接至CMOS反相器110的第二端。電容C耦接至CMOS反相器110的輸出端??刂茊卧?40包括一控制電路145,控制電路145依據(jù)原始時脈信號CLK改變第一電流源120及第二電流源130的電流大小以控制CMOS反相器110對電容C的充放電速度,使得輸出端輸出一電壓信號VS。其中,控制電路145例如為一計數(shù)器,第一電流源120 及第二電流源130的電流大小隨著計數(shù)器的數(shù)值而改變。此計數(shù)器可以為一 N位計數(shù)器、 一隨機數(shù)計數(shù)器(random counter)或一升降計數(shù)器(up down counter),并不做限制,只要能使得第一電流源120及第二電流源130的電流大小規(guī)則變化即可。于圖2中茲舉控制電路145為一 2位計數(shù)器為例做說明??刂齐娐?45對原始時脈信號CLK做計數(shù)的動作而輸出一控制信號CS,此控制信號CS會控制第一電流源120及第二電流源130而得到規(guī)則變化的電流,此規(guī)則變化的電流對電容C充放電而得到電壓信號 VS。因為控制信號CS改變第一電流源120及第二電流源130的電流大小,故電壓信號VS 會由原始時脈信號CLK的反相產(chǎn)生形變而得。之后,整形電路150對電壓信號VS進行整形而得到一展頻時脈信號CLK-SS。其中,整形電路150可由反相器、一般邏輯柵電路或運算放大器構(gòu)成,并不限制。請參照圖3, 其繪示依照本發(fā)明較佳實施例的展頻電路的頻譜示意圖。相較于原始時脈信號CLK的單一頻率展頻時脈信號CLK-SS的頻率在展頻后被分散于(f\+Af) (A-Af)之間。展頻時脈信號CLK-SS的信號峰值較原始時脈信號CLK的信號峰值低Δ P,故減少功率消耗,也降低電磁輻射干擾效應。此外,展頻的幅度需控制在一定范圍,以避免展頻時脈信號CLK-SS與原始時脈信號CLK的工作周期(duty cycle)相差太多而導致后級電路無法動作。是故,可通過控制第一電流源120及第二電流源130的電流大小的改變不超過一臨界值來達成控制展頻幅度的目的。其中,可利用控制電路145控制第一電流源120及第二電流源130的電流大小改變不超過臨界值。此外,也可如圖4所示,其繪示依照本發(fā)明較佳實施例的展頻電路的另一例的電路圖。相較于展頻電路100,圖4的展頻電路200的控制單元240更包括一第一電流限制器242及一第二電流限制器對4,第一電流限制器242耦接至第一電流源120,第二電流限制器244耦接至第二電流源130??刂茊卧?40可以透過第一電流限制器242及第二電流限制器244來分別控制第一電流源120及第二電流源130的電流大小改變不超過臨界值。 另外,也可于CMOS反相器110的輸出端耦接一固定負載來達成上述效果。此夕卜,也可以于CMOS反相器110的輸出端耦接一可變負載 (variableloading)260o如此一來,控制單元MO即可以控制可變負載沈0的大小以限制 CMOS反相器110對電容C的充放電速度,而使得展頻時脈信號CLK-SS與原始時脈信號CLK 的工作周期不會相差太多。上述的可控制電流源、電流限制器與固定/可變負載等作法,皆可單獨使用或混合使用,均可達到展頻的效果。本發(fā)明上述實施例所揭露的展頻電路,具有多項優(yōu)點,以下僅列舉部分優(yōu)點說明如下本發(fā)明的展頻電路,利用控制電流的方式以改變反相器對電容的充放電電流大小,故不需額外控制信號即可通過不同的充放電時間而得到具展頻效果的信號,減少功率消耗并降低電磁輻射干擾效應。此外,由于使用的電路組件少且易于實現(xiàn),故具有低復雜度的優(yōu)點。綜上所述,雖然本發(fā)明已以一較佳實施例揭露如上,然其并非用以限定本發(fā)明。本發(fā)明所屬技術(shù)領域中具有通常知識者,在不脫離本發(fā)明的精神和范圍內(nèi),當可作各種的更動與潤飾。因此,本發(fā)明的保護范圍當視后附的申請專利范圍所界定者為準。
權(quán)利要求
1.一種展頻電路,包括一反相器,該反相器的輸入端用以接收一原始時脈信號;一電流源,耦接至該反相器的電流傳輸端;一控制單元,包括一控制電路,用以依據(jù)該原始時脈信號改變該電流源的電流大小以控制該反相器的輸出端的充放電速度,使得該輸出端輸出一電壓信號;以及一整形電路,用以對該電壓信號進行整形而得到一展頻時脈信號。
2.根據(jù)權(quán)利要求1所述的展頻電路,其特征在于,該控制電路為一計數(shù)器,該電流源的電流大小隨著該計數(shù)器的數(shù)值而改變。
3.根據(jù)權(quán)利要求2所述的展頻電路,其特征在于,該計數(shù)器為一N位計數(shù)器、一隨機數(shù)計數(shù)器(random counter)或一升降計數(shù)器(up downcounter)。
4.根據(jù)權(quán)利要求1所述的展頻電路,其特征在于,該控制電路控制該電流源的電流大小改變不超過一臨界值。
5.根據(jù)權(quán)利要求1所述的展頻電路,更包括一可變負載,耦接至該反相器的輸出端,該可變負載的大小受控于該控制單元以限制該反相器的輸出端的充放電速度。
6.一種展頻電路,包括一反相器,用以接收一原始時脈信號;一第一電流源,耦接至該反相器的第一端;一第二電流源,耦接至該反相器的第二端;一負載,耦接至該反相器的輸出端;一控制單元,包括一控制電路,用以依據(jù)該原始時脈信號改變該第一電流源及該第二電流源的電流大小以控制該反相器對該負載的充放電速度,使得該輸出端輸出一電壓信號;以及一整形電路,用以對該電壓信號進行整形而得到一展頻時脈信號。
7.根據(jù)權(quán)利要求6所述的展頻電路,其特征在于,該負載為一電容,該控制電路為一計數(shù)器,該第一電流源及該第二電流源的電流大小隨著該計數(shù)器的數(shù)值面改變。
8.根據(jù)權(quán)利要求6所述的展頻電路,其特征在于,該控制單元更包括一第一電流限制器,耦接至該第一電流源;以及一第二電流限制器,耦接至該第二電流源;其中,該控制單元透過該第一電流限制器及該第二電流限制器以分別控制該第一電流源及該第二電流源的電流大小改變不超過一臨界值。
9.根據(jù)權(quán)利要求6所述的展頻電路,更包括一固定負載,耦接至該反相器的輸出端,以限制該反相器的充放電速度。
10.根據(jù)權(quán)利要求6所述的展頻電路,更包括一可變負載,耦接至該反相器的輸出端,該可變負載的大小受控于該控制單元以限制該反相器的充放電速度。
全文摘要
一種展頻電路,包括一反相器、一電流源、一控制單元以及一整形電路。反相器輸入端接收一原始時脈信號。電流源耦接至反相器的電流傳輸端??刂茊卧?,包括一控制電路,依據(jù)原始時脈信號改變電流源的電流大小以控制反相器的輸出端的充放電速度,使得輸出端輸出一電壓信號。整形電路對電壓信號進行整形而得到一展頻時脈信號。
文檔編號H03K5/1252GK102237860SQ20101016936
公開日2011年11月9日 申請日期2010年4月26日 優(yōu)先權(quán)日2010年4月26日
發(fā)明者曾柏瑜, 林永正, 洪敬和 申請人:聯(lián)詠科技股份有限公司