国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      一種用于直流斷路的脈寬調制電路的制作方法

      文檔序號:7524234閱讀:137來源:國知局
      專利名稱:一種用于直流斷路的脈寬調制電路的制作方法
      技術領域
      本實用新型涉及電力電子技術領域,尤其涉及一種用于直流斷路的脈寬調制電路。
      背景技術
      隨著科學技術的不斷發(fā)展,綠色能源不斷的進入到日常的生產生活之中。然而,光能、風能轉化為電能則成為當前研究熱點。而對于現(xiàn)有技術中通過光伏電池陣列、風力發(fā)電或其他各種方法獲取的直流電壓一般需要經逆變器變換為交流電才能給負載使用。通常低于電網(wǎng)峰值電壓,無法直接接入到電網(wǎng)之中,供用戶使用。因此,通常需要將直流電壓升壓到高于電網(wǎng)峰值電壓后方可實現(xiàn)電壓型并網(wǎng)發(fā)電。通常采用的方法有單級降壓型并網(wǎng)發(fā)電,將多組發(fā)電單元串聯(lián)后通過逆變器并入電網(wǎng),這種方法系統(tǒng)拓撲簡單,一級能量變換就可實現(xiàn)并網(wǎng)發(fā)電,但是當輸出直流電壓低于電網(wǎng)峰值電壓時,逆變器不能正常工作,降低系統(tǒng)發(fā)電效率;兩級變換并網(wǎng)發(fā)電,前級DC/DC變換器實現(xiàn)升壓功能,后級DC/AC逆變器實現(xiàn)并網(wǎng)發(fā)電,此方法雖然可以在較低的直流輸出電壓下正常發(fā)電;變壓器升壓型并網(wǎng)發(fā)電,將并網(wǎng)逆變器經過變壓器升壓后實現(xiàn)并網(wǎng)饋電。在實現(xiàn)本實用新型的過程中,發(fā)明人發(fā)現(xiàn)現(xiàn)有技術中至少存在如下問題現(xiàn)有技術中的光伏逆變器的直流高壓部分,在電路出現(xiàn)故障或者其他緊急情況需要關斷時,容易產生高壓拉弧現(xiàn)象,造成火災或危險從而無法及時實現(xiàn)直流斷路。

      實用新型內容本實用新型的實施例提供一種用于直流斷路的脈寬調制電路,配合硬件電路,實現(xiàn)高壓直流斷開時滅弧。為達到上述目的,本實用新型的實施例采用如下技術方案本實用新型提供的一種用于直流斷路的脈寬調制電路,包括第一脈沖發(fā)生電路、 第二脈沖發(fā)生電路、第一驅動發(fā)生電路、第二驅動發(fā)生電路和輸出電路;其中,所述第一脈沖發(fā)生電路,用于將直流輸入電壓轉化為脈沖寬度為Tl的脈沖電壓;所述第二脈沖發(fā)生電路,用于將脈沖寬度為Tl的脈沖電壓轉化為脈沖寬度為T2 的脈沖電壓;所述第一驅動發(fā)生電路,用于將所述脈寬為Tl的脈沖電壓進行分頻處理,并分頻后的脈沖電壓DRIVERl輸出給輸出電路;所述第二驅動發(fā)生電路,用于將所述脈寬為T2的脈沖電壓進行分頻處理,并分頻后的脈沖電壓DRIVER2輸出給輸出電路; 所述輸出電路,用于對所述第一驅動發(fā)生電路輸出的脈沖電壓DRIVER1和所述第二驅動發(fā)生電路輸出的脈沖電壓DRIVER2進行輸出處理,輸出總驅動脈沖電壓DRIVER。 本實用新型實施例提供的一種用于直流斷路的脈寬調制電路,通過第一脈沖發(fā)生電路、第二脈沖發(fā)生電路、第一驅動發(fā)生電路、第二驅動發(fā)生電路和輸出電路;其中,所述第一脈沖發(fā)生電路,用于將直流輸入電壓轉化為脈沖寬度為Tl的脈沖電壓;所述第二脈沖發(fā)生電路,用于將脈沖寬度為Tl的脈沖電壓轉化為脈沖寬度為T2的脈沖電壓;所述第一驅動發(fā)生電路,用于將所述脈寬為Tl的脈沖電壓進行分頻處理,并分頻后的脈沖電壓DRIVER1 輸出給輸出電路;所述第二驅動發(fā)生電路,用于將所述脈寬為T2的脈沖電壓進行分頻處理,并分頻后的脈沖電壓DRIVER2輸出給輸出電路;所述輸出電路,用于對所述第一驅動發(fā)生電路輸出的脈沖電壓DRIVER1和所述第二驅動發(fā)生電路輸出的脈沖電壓DRIVER2進行輸出處理,輸出總驅動脈沖電壓DRIVER,當輸入INPUT為高壓直流時,通過DRIVERK控制IGBT 開關管的導通與關斷,使輸出電壓OUTPUT高壓斬波,防止光伏逆變器的直流高壓部分在電路出現(xiàn)故障或者其他緊急情況需要關斷時產生高壓拉弧現(xiàn)象,實現(xiàn)及時直流斷路。

      圖1為本實用新型實施例提供的一種用于直流斷路的脈寬調制電路圖;圖2為本實用新型實施例提供的一種用于直流斷路的脈寬調制電路的電路圖;圖3為本實用新型實施例提供的一種用于直流斷路的脈寬調制電路時序圖。
      具體實施方式
      以下結合附圖對本實用新型實施例提供的一種用于直流斷路的脈寬調制電路進行詳細描述。如圖1所示,為本實用新型實施例提供的一種用于直流斷路的脈寬調制電路圖; 該電路包括第一脈沖發(fā)生電路101、第二脈沖發(fā)生電路102、第一驅動發(fā)生電路103、第二驅動發(fā)生電路104和輸出電路105 ;其中,所述第一脈沖發(fā)生電路101,用于將直流輸入電壓轉化為脈沖寬度為Tl的脈沖電壓;所述第二脈沖發(fā)生電路102,用于將脈沖寬度為Tl的脈沖電壓轉化為脈沖寬度為 T2的脈沖電壓;所述第一驅動發(fā)生電路103,用于將所述脈寬為Tl的脈沖電壓進行分頻處理,并分頻后的脈沖電壓DRIVERl輸出給輸出電路;所述第二驅動發(fā)生電路104,用于將所述脈寬為T2的脈沖電壓進行分頻處理,并分頻后的脈沖電壓DRIVER2輸出給輸出電路;所述輸出電路105,用于對所述第一驅動發(fā)生電路輸出的脈沖電壓DRIVER1和所述第二驅動發(fā)生電路輸出的脈沖電壓DRIVER2進行輸出處理,輸出總驅動脈沖電壓 DRIVER。如圖2所示,為本實用新型實施例提供的一種用于直流斷路的脈寬調制電路的電路圖;該電路包括第一脈沖發(fā)生電路101、第二脈沖發(fā)生電路102、第一驅動發(fā)生電路103、 第二驅動發(fā)生電路104和輸出電路105 ;其中,所述第一脈沖發(fā)生電路包括第三電阻R3,第六電阻R6,第十電阻R10,第十四電阻R14,第十五電阻R15,第十七電阻R17,第五十電阻R50,第三電容C3,第一運放附和第一二極管VlO ;所述第十四電阻R14 —端接直流輸入電壓Vl,另一端與所述第十五電阻R15相連;所述第十五電阻R15另一端接所述第一運放m的正輸入端;所述第五十電阻R50—端接直流輸入電壓,另一端與所述第十七電阻R17相連;所述第十七電阻R17另一端接所述第一運放m的負輸入端;所述第十電阻RlO —端與所述第十四電阻R14另一端相連,另一端接地;所述第三電容C3 —端與所述第五十電阻R50另一端相連,另一端接地;所述第三電阻R3 —端與第一二極管VlO正極相連,另一端接所述第一運放附的正輸入端;所述第一二極管Vio負極與所述第一運放m的輸出端相連;所述第六電阻R6并聯(lián)與所述第一運放m的正輸入端與輸出端之間;所述第一運放m的電源接入端與所述直流輸入電壓VI相接。其中,所述第二脈沖發(fā)生電路包括第十六電阻R16、第二三極管Q2、第八電阻R8、 第十二電阻R12、第一電容Cl、第一三極管Q1、第十九電阻R19、第二十電阻R20、第二 i^一電阻R21、第四電容C4、第五電容C5、第四穩(wěn)壓管V40、第二十三電阻R23、第二十二電阻R22、 第二十四電阻R24、第二十五電阻R25、第二運放N2 ;所述第十六電阻R16—端與所述第一運放附的輸出端相連,另一端與所述第二三極管Q2的基極相連;所述第二三極管Q2的發(fā)射極接地,集電極分別與所述第八電阻R8和所述第十二電阻R12的一端相連;所述第一電容Cl并聯(lián)與所述第二三極管Q2的發(fā)射極與集電極之間;所述第八電阻R8的另一端與所述第一三極管的發(fā)射極相連;所述第十二電阻R12的另一端與所述第一三極管的基極相連;所述第一三極管的集電極與所述第十九電阻的一端相連;所述第十九電阻的另一端分別與所述第二十一電阻R21,所述第四電容C4,所述第四穩(wěn)壓管V40的負極和所述第二十三電阻R23的一端相連;所述第二十一電阻R21的另一端分別與所述第五電容C5,所述第二十五電阻R25 的一端相連;所述第五電容C5的另一端接地;所述第二十五電阻R25的另一端接所述第二運放N2的負輸入端相連;所述第四電容C4另一端接地;所述第四穩(wěn)壓管V40的正極接地;所述第二十三電阻R23的另一端分別與所述第二十二電阻R22和所述第二十四電阻R24的一端相連;所述第二十二電阻R22的另一端接地;所述第二十四電阻R24的另一端與所述第二運放N2的正輸入端相連;所述第二十電阻R20并聯(lián)在所述第二運放N2的正輸入端與輸出端之間。其中,所述第一驅動發(fā)生電路包括第四電阻R4、第十一電阻R11、第一電阻R1、第五電阻R5、第二電阻R2、第九電阻R9、第四運放N4、第二電容C2、第二二極管V20、第十三電阻R13、第三二極管V30、第十八電阻R18和第七電阻R7 ;所述第四電阻R4的一端與第二電源V2相連,另一端分別與所述第十一電阻Rl 1、 所述第一電阻Rl、所述第二電容C2相連;所述第十一電阻Rll另一端接地;[0050]所述第一電阻Rl另一端分別與所述第二電阻R2、所述第五電阻R5相連;所述第五電阻R5另一端與所述第四運放N4的正輸入端相連;所述第二電阻R2另一端與所述第七電阻R7 —端相連;所述述第七電阻R7另一端與所述第四運放N4輸出端相連;所述第二電容C2另一端分別與所述第九電阻R9、所述第二二極管V20正極、所述第十八電阻R18相連;所述第九電阻R9的另一端與所述第四運放N4負輸入端相連;所述第二二極管V20負極與所述第十三電阻R13 —端相連;所述第十八電阻R18的另一端與所述第三二極管V30負極相連;所述第十三電阻R13的另一端與所述第三二極管V30正極、所述第七電阻R7的一端相連,并輸出分頻后的脈沖電壓DRIVER1。其中,所述第二驅動發(fā)生電路包括第三十二電阻R32、第三十六電阻R36、第三十電阻R30、第三十三電阻R33、第三i^一電阻R31、第三十五電阻R35、第三運放N3、第八電容 C8、第八二極管V80、第三十七電阻R37、第九二極管V90、第三十八電阻R38、和第三十四電阻 R34 ;所述第三十二電阻R32的一端與第二電源V2相連,另一端分別與所述第三十六電阻R36、所述第三十電阻R30、所述第八電容C8相連;所第三十六電阻R36另一端接地;所述第三十電阻R30另一端分別與所述第三i^一電阻R31、所述第三十三電阻R33 相連;所述第三十三電阻R33另一端與所述第三運放N3的正輸入端相連;所述第三十一電阻R31另一端與所述第三十四電阻R34 —端相連;所述述第三十四電阻R34另一端與所述第三運放N3輸出端相連;所述第八電容C8另一端分別與所述第三十五電阻R35、所述第八二極管V80正極、 所述第三十八電阻R38相連;所述第三十五電阻R 35的另一端與所述第三運放N3負輸入端相連;所述第八二極管V80負極與所述第三十七電阻R37 —端相連;所述第三十八電阻 R38的另一端與所述第九二極管V90負極相連;所述第三十七電阻R37的另一端與所述第九二極管V90正極、所述第三十四電阻R34的一端相連,并輸出分頻后的脈沖電壓DRIVER2。進一步的,所述第二驅動發(fā)生電路還包括第二十六電阻R26、第二十七電阻R27、 第二十八電阻R28、第二十九電阻R29、第三三極管Q3、第四三極管Q4、第六電容C6、第七電容C7和第七二極管V70 ;所述第二十八電阻R28電阻與所述第二運放N2的輸出端相連,另一端與所述第四三極管Q4基極相連;所述第四三極管Q4集電極分別與所述第二十六電阻R26、所述第二十七電阻R27 的一端相連;發(fā)射極接地;所述第二十六電阻R26另一端接電源VCC ;所述第二十七電阻R27另一端接所述第三三極管Q3基極;所述第三三極管Q3發(fā)射極接所述電源VCC,集電極與所述第二十九電阻R29的一端相連;所述第二十九電阻R29的另一端與所述第三運放N3電源接入端相連;所述第六電容C6、第七電容C7和第七二極管V70并聯(lián)后一端與所述第二十九電阻 R29的另一端相連;另一端接地。其中,所述輸出電路包括第五二極管V50和第六二極管V60 ;所述第五二極管V50正極輸入分頻后的脈沖電壓DRIVER1 ;[0066]所述第六二極管V60正極輸入分頻后的脈沖電壓DRIVER2 ;所述第五二極管V50負極與所述第六二極管V60負極并聯(lián)后,輸出總驅動脈沖電壓 DRIVER。
      以下結合附圖2對本實用新型的實現(xiàn)電路的具體實現(xiàn)原理進行詳細的闡述首先給電路提供一個外加正電壓Vl,所述正電壓Vl也就是以上所述的直流輸入電壓,Vl經過電阻R14,RlO分壓以及R15限流后進入運放附的正輸入端,Vl經過一個RC 充電電路進入附的負輸入端,電阻R15,R17,R6,R3,Vl及運放附組成了一個基本的比較電路,即當正相輸入電壓大于負相輸入電壓時,運放輸出高電平,反之則輸出低電平。當電路開始工作的時候,由于此時正輸入端高于負輸入端電壓,此時運放輸出高電平,接著Vl 經過R50,C3組成的RC充電電路充電,負相輸入電壓逐漸升高,當充電到負相電壓等于正相電壓時,運放輸出低電平,即電路的輸出為一個高電平持續(xù)時間為tl的脈沖波Tl。其中tl 可通過分壓電阻R14,RlO以及RC充電電路參數(shù)進行調節(jié);當Tl為高電平時,NPN管Q2的基極電壓大于發(fā)射極電壓,Q2導通,PNP管Ql的基極電壓小于發(fā)射極電壓,Ql導通,此時外部輸入電壓VCC經過分壓電阻R19產生V2,V2作為運放N2與N4的供電電壓。需要說明的是,此處所述的運放N2與N4可以集成在一個芯片上,這樣,所述運放N2與N4的供電端與接地端可以采用所述芯片上的同一個供電端與接地端。V2經過分壓電阻R22,R23分壓以及R24限流后,輸入到運放N2的正輸入端,V2經過R21,C5組成的充電電路進入N2的負輸入端,電阻R24,R25,R20以及運放N2組成一個典型的比較電路,與Tl產生的原理相同,此時運放N2產生一個高電平持續(xù)時間為t2的脈沖波 T2 ;V2 經過分壓電阻 R4,Rll 進入由 Rl, R5,,R2,R9,R7,C2,V2, R13,R18,V30, N4 組成的方波發(fā)生電路,即進入運放N4的的正輸入端。當運放N4輸出電壓大于經過R4、R11兩個電阻的分壓值時,V30導通而V20截止,反向充電時間常數(shù)為R18與C2的乘積,當輸出電壓小于V30經過R4、Rll兩個電阻的分壓值時,V20導通而V30截止,反向充電時間常數(shù)為 R13與C2的乘積。選取R13與R18的比值不同就可以改變驅動DRIVER1的占空比,通過改變電阻R13,R18和電容C2的值可以改變驅動DRIVERl的周期;另外當T2為高電平時,NPN 管Q4的基極電壓大于發(fā)射極電壓,Q4導通,PNP管Q3的基極電壓小于發(fā)射極電壓,Q3導通,此時外部輸入電壓VCC經過分壓電阻R29產生V3,V3作為運放N3的供電電壓,另外V3 經過分壓電阻R32, R36進入由R30, R35,R33,R31,R37,C8,V80, R38,V90, N3組成的方波發(fā)生電路,即進入到所述運放N3的正輸入端。當運放N3輸出電壓大于經過R32、R36兩個電阻的分壓值時,V90導通而V80截止,反向充電時間常數(shù)為R38與C8的乘積,當輸出電壓小于V3經過R324、R36兩個電阻的分壓值時,V80導通而V90截止,反向充電時間常數(shù)為R37 與C8的乘積選取R37與R 38的比值不同就可以改變驅動DRIVER2的占空比,通過改變電阻R37,R38和電容C8的值可以改變驅動DRIVER2的周期,DRIVER1和DRIVER2通過兩個二極管V50,V60產生驅動DRIVER,當DRIVERl為高電平時,二極管V50導通,當DRIVER2為高電平時,V60導通,即只要DRIVER1與DRIVER2中有一個為高電平,DRIVER即輸出高電平。當輸入直流電壓INPUT時,經過一個開關管Si,DRIVER作為此開關管的驅動控制信號,此時輸出電壓OUTPUT為INPUT經過斬波后的波形,如圖3所示,即實現(xiàn)了防止直流斷路時產生的拉弧現(xiàn)象,所以此電路用在光伏逆變器的直流斷路中具有非常大的實用性。本實用新型實施例提供的一種用于直流斷路的脈寬調制電路,通過第一脈沖發(fā)生電路、第二脈沖發(fā)生電路、第一驅動發(fā)生電路、第二驅動發(fā)生電路和輸出電路;其中,所述第一脈沖發(fā)生電路,用于將直流輸入電壓轉化為脈沖寬度為Tl的脈沖電壓;所述第二脈沖發(fā)生電路,用于將脈沖寬度為Tl的脈沖電壓轉化為脈沖寬度為T2的脈沖電壓;所述第一驅動發(fā)生電路,用于將所述脈寬為Tl的脈沖電壓進行分頻處理,并分頻后的脈沖電壓DRIVER1 輸出給輸出電路;所述第二驅動發(fā)生電路,用于將所述脈寬為T2的脈沖電壓進行分頻處理,并分頻后的脈沖電壓DRIVER2輸出給輸出電路;所述輸出電路,用于對所述第一驅動發(fā)生電路輸出的脈沖電壓DRIVER1和所述第二驅動發(fā)生電路輸出的脈沖電壓DRIVER2進行輸出處理,輸出總驅動脈沖電壓DRIVER,防止光伏逆變器的直流高壓部分在電路出現(xiàn)故障或者其他緊急情況需要關斷時產生高壓拉弧現(xiàn)象,實現(xiàn)及時直流斷路。 以上所述,僅為本實用新型的具體實施方式
      ,但本實用新型的保護范圍并不局限于此,任何熟悉本技術領域的技術人員在本實用新型揭露的技術范圍內,可輕易想到變化或替換,都應涵蓋在本實用新型的保護范圍之內。因此,本實用新型的保護范圍應所述以權利要求的保護范圍為準。
      權利要求1.一種用于直流斷路的脈寬調制電路,其特征在于,包括第一脈沖發(fā)生電路、第二脈沖發(fā)生電路、第一驅動發(fā)生電路、第二驅動發(fā)生電路和輸出電路;其中,所述第一脈沖發(fā)生電路,用于將直流輸入電壓轉化為脈沖寬度為Tl的脈沖電壓;所述第二脈沖發(fā)生電路,用于將脈沖寬度為Tl的脈沖電壓轉化為脈沖寬度為T2的脈沖電壓;所述第一驅動發(fā)生電路,用于將所述脈寬為Tl的脈沖電壓進行分頻處理,并分頻后的脈沖電壓DRIVERl輸出給輸出電路;所述第二驅動發(fā)生電路,用于將所述脈寬為T2的脈沖電壓進行分頻處理,并分頻后的脈沖電壓DRIVER2輸出給輸出電路;所述輸出電路,用于對所述第一驅動發(fā)生電路輸出的脈沖電壓DRIVER1和所述第二驅動發(fā)生電路輸出的脈沖電壓DRIVER2進行輸出處理,輸出總驅動脈沖電壓DRIVER。
      2.根據(jù)權利要求1所述的用于直流斷路的脈寬調制電路,其特征在于,所述第一脈沖發(fā)生電路包括第三電阻R3,第六電阻R6,第十電阻R10,第十四電阻R14,第十五電阻R15, 第十七電阻R17,第五十電阻R50,第三電容C3,第一運放附和第一二極管VlO ;所述第十四電阻R14 —端接直流輸入電壓VI,另一端與所述第十五電阻R15相連;所述第十五電阻R15另一端接所述第一運放附的正輸入端;所述第五十電阻R50—端接直流輸入電壓,另一端與所述第十七電阻R17相連;所述第十七電阻R17另一端接所述第一運放附的負輸入端;所述第十電阻RlO —端與所述第十四電阻R14另一端相連,另一端接地; 所述第三電容C3 —端與所述第五十電阻R50另一端相連,另一端接地; 所述第三電阻R3 —端與第一二極管VlO正極相連,另一端接所述第一運放m的正輸入端;所述第一二極管Vio負極與所述第一運放m的輸出端相連;所述第六電阻R6并聯(lián)與所述第一運放m的正輸入端與輸出端之間; 所述第一運放m的電源接入端與所述直流輸入電壓Vi相接。
      3.根據(jù)權利要求2所述的用于直流斷路的脈寬調制電路,其特征在于,所述第二脈沖發(fā)生電路包括第十六電阻R16、第二三極管Q2、第八電阻R8、第十二電阻R12、第一電容 Cl、第一三極管Q1、第十九電阻R19、第二十電阻R20、第二i^一電阻R21、第四電容C4、第五電容C5、第四穩(wěn)壓管V40、第二十三電阻R23、第二十二電阻R22、第二十四電阻R24、第二十五電阻R25、第二運放N2 ;所述第十六電阻R16—端與所述第一運放m的輸出端相連,另一端與所述第二三極管 Q2的基極相連;所述第二三極管Q2的發(fā)射極接地,集電極分別與所述第八電阻R8和所述第十二電阻 R12的一端相連;所述第一電容Cl并聯(lián)與所述第二三極管Q2的發(fā)射極與集電極之間; 所述第八電阻R8的另一端與所述第一三極管的發(fā)射極相連; 所述第十二電阻R12的另一端與所述第一三極管的基極相連; 所述第一三極管的集電極與所述第十九電阻的一端相連;所述第十九電阻的另一端分別與所述第二十一電阻R21,所述第四電容C4,所述第四穩(wěn)壓管V40的負極和所述第二十三電阻R23的一端相連;所述第二十一電阻R21的另一端分別與所述第五電容C5,所述第二十五電阻R25的一端相連;所述第五電容C5的另一端接地;所述第二十五電阻R25的另一端接所述第二運放 N2的負輸入端相連;所述第四電容C4另一端接地; 所述第四穩(wěn)壓管V40的正極接地;所述第二十三電阻R23的另一端分別與所述第二十二電阻R22和所述第二十四電阻 R24的一端相連;所述第二十二電阻R22的另一端接地;所述第二十四電阻R24的另一端與所述第二運放N2的正輸入端相連; 所述第二十電阻R20并聯(lián)在所述第二運放N2的正輸入端與輸出端之間。
      4.根據(jù)權利要求3所述的用于直流斷路的脈寬調制電路,其特征在于,所述第一驅動發(fā)生電路包括第四電阻R4、第i^一電阻R11、第一電阻R1、第五電阻R5、第二電阻R2、第九電阻R9、第四運放N4、第二電容C2、第二二極管V20、第十三電阻R13、第三二極管V30、第十八電阻R18和第七電阻R7 ;所述第四電阻R4的一端與第二電源V2相連,另一端分別與所述第十一電阻R11、所述第一電阻Rl、所述第二電容C2相連; 所述第十一電阻Rll另一端接地;所述第一電阻Rl另一端分別與所述第二電阻R2、所述第五電阻R5相連;所述第五電阻R5另一端與所述第四運放N4的正輸入端相連;所述第二電阻R2另一端與所述第七電阻 R7 —端相連;所述述第七電阻R7另一端與所述第四運放N4輸出端相連;所述第二電容C2另一端分別與所述第九電阻R9、所述第二二極管V20正極、所述第十八電阻R18相連;所述第九電阻R9的另一端與所述第四運放N4負輸入端相連;所述第二二極管V20負極與所述第十三電阻R13 —端相連;所述第十八電阻R18的另一端與所述第三二極管V30負極相連;所述第十三電阻R13的另一端與所述第三二極管V30正極、所述第七電阻R7的一端相連,并輸出分頻后的脈沖電壓DRIVER1。
      5.根據(jù)權利要求4所述的用于直流斷路的脈寬調制電路,其特征在于,所述第二驅動發(fā)生電路包括第三十二電阻R32、第三十六電阻R36、第三十電阻R30、第三十三電阻R33、 第三十一電阻R31、第三十五電阻R35、第三運放N3、第八電容C8、第八二極管V80、第三十七電阻R37、第九二極管V90、第三十八電阻R38、和第三十四電阻R34 ;所述第三十二電阻R32的一端與第二電源V2相連,另一端分別與所述第三十六電阻 R36、所述第三十電阻R30、所述第八電容C8相連; 所第三十六電阻R36另一端接地;所述第三十電阻R30另一端分別與所述第三十一電阻R31、所述第三十三電阻R33相連;所述第三十三電阻R33另一端與所述第三運放N3的正輸入端相連;所述第三十一電阻 R31另一端與所述第三十四電阻R34 —端相連;所述述第三十四電阻R34另一端與所述第三運放N3輸出端相連;所述第八電容C8另一端分別與所述第三十五電阻R35、所述第八二極管V80正極、所述第三十八電阻R38相連;所述第三十五電阻R35的另一端與所述第三運放N3負輸入端相連;所述第八二極管V80負極與所述第三十七電阻R37 —端相連;所述第三十八電阻R38的另一端與所述第九二極管V90負極相連;所述第三十七電阻R37的另一端與所述第九二極管V90正極、所述第三十四電阻R34的一端相連,并輸出分頻后的脈沖電壓DRIVER2。
      6.根據(jù)權利要求5所述的用于直流斷路的脈寬調制電路,其特征在于,所述第二驅動發(fā)生電路還包括第二十六電阻R26、第二十七電阻R27、第二十八電阻R28、第二十九電阻 R29、第三三極管Q3、第四三極管Q4、第六電容C6、第七電容C7和第七穩(wěn)壓管V70 ;所述第二十八電阻R28電阻與所述第二運放N2的輸出端相連,另一端與所述第四三極管Q4基極相連;所述第四三極管Q4集電極分別與所述第二十六電阻R26、所述第二十七電阻R27的一端相連;發(fā)射極接地;所述第二十六電阻R26另一端接電源VCC ;所述第二十七電阻R27另一端接所述第三三極管Q3基極;所述第三三極管Q3發(fā)射極接所述電源VCC,集電極與所述第二十九電阻R29的一端相連;所述第二十九電阻R29的另一端與所述第三運放N3電源接入端相連;所述第六電容C6、第七電容C7和第七穩(wěn)壓管V70并聯(lián)后一端與所述第二十九電阻R29 的另一端相連;另一端接地。
      7.根據(jù)權利要求1至6中任意一項所述的用于直流斷路的脈寬調制電路,其特征在于, 所述輸出電路包括第五二極管V50和第六二極管V60 ;所述第五二極管V50正極輸入分頻后的脈沖電壓DRIVER1 ;所述第六二極管V60正極輸入分頻后的脈沖電壓DRIVER2 ;所述第五二極管V50負極與所述第六二極管V60負極并聯(lián)后,輸出總驅動脈沖電壓 DRIVER。
      專利摘要本實用新型公開了一種用于直流斷路的脈寬調制電路,該電路包括第一脈沖發(fā)生電路、第二脈沖發(fā)生電路、第一驅動發(fā)生電路、第二驅動發(fā)生電路和輸出電路;第一脈沖發(fā)生電路,用于將直流輸入電壓轉化為脈沖寬度為T1的脈沖電壓;第二脈沖發(fā)生電路,用于將脈沖寬度為T1的脈沖電壓轉化為脈沖寬度為T2的脈沖電壓;第一驅動發(fā)生電路,用于將脈寬為T1的脈沖電壓進行分頻處理,并分頻后的脈沖電壓DRIVER1輸出給輸出電路;第二驅動發(fā)生電路,用于將脈寬為T2的脈沖電壓進行分頻處理,并分頻后的脈沖電壓DRIVER2輸出給輸出電路;輸出電路,用于對第一驅動發(fā)生電路輸出的脈沖電壓DRIVER1和第二驅動發(fā)生電路輸出的脈沖電壓DRIVER2進行輸出處理,輸出總驅動脈沖電壓DRIVER。
      文檔編號H03K7/08GK202261200SQ20112030490
      公開日2012年5月30日 申請日期2011年8月19日 優(yōu)先權日2011年8月19日
      發(fā)明者劉雅瓊, 康和花, 王三良 申請人:北京動力源科技股份有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1