專利名稱:有源器件集成化電路裝置的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型屬于有源器件集成化應(yīng)用技術(shù)領(lǐng)域,尤其涉及一種有源器件集成化電路裝置,可用做大學(xué)實(shí)驗(yàn)教學(xué)模塊的開發(fā)。
背景技術(shù):
大學(xué)實(shí)驗(yàn)教學(xué)對(duì)于工科學(xué)生的培養(yǎng)起著極其重要的作用。實(shí)驗(yàn)教學(xué)有利于學(xué)生更好的掌握理論知識(shí),培養(yǎng)將理論知識(shí)運(yùn)用于實(shí)際的能力,動(dòng)手實(shí)踐和創(chuàng)新能力。目前,高校開設(shè)的實(shí)驗(yàn)課程中一般僅僅針對(duì)某一實(shí)驗(yàn)原理設(shè)置實(shí)驗(yàn),很少有實(shí)驗(yàn)涉及到不同理論模塊的組合,尤其是大學(xué)電路原理實(shí)驗(yàn)課程。在現(xiàn)有電路實(shí)驗(yàn)器材中,有專門的信號(hào)發(fā)生器產(chǎn)生相應(yīng)的諧波分量,也有相應(yīng)的加法器。但是都沒有對(duì)其進(jìn)行集成化的組合,實(shí)現(xiàn)的功能也極其簡(jiǎn)單。而且對(duì)于信號(hào)發(fā)生器,學(xué)生往往只知道使用,卻不知道諧波產(chǎn)生的原理。對(duì)于濾波環(huán)節(jié),學(xué)生也缺乏對(duì)相關(guān)原理性知識(shí)的了解,不知道濾波的原理和結(jié)構(gòu),導(dǎo)致這一塊理論對(duì) 于許多學(xué)生而言,尤其是本科生,是一塊空白。濾波在現(xiàn)實(shí)生活中也存在廣泛的應(yīng)用,無論是強(qiáng)電,弱電,都有濾波電路實(shí)現(xiàn)信號(hào)的過濾,提高信號(hào)的質(zhì)量。在高壓遠(yuǎn)距離交流電力傳輸線路、高頻信號(hào)傳輸線路,必須采用分布參數(shù)電路進(jìn)行建模分析和計(jì)算。而在大學(xué)實(shí)驗(yàn)教學(xué)中,未涉及對(duì)傳輸線路的模擬,對(duì)信號(hào)無畸變傳輸?shù)奶骄繉?shí)驗(yàn)也幾乎是一個(gè)空白,學(xué)生往往只知道理論的分析,卻不能通過實(shí)驗(yàn)作更深層次的探究和理解。而對(duì)于信號(hào)的無畸變傳輸在弱電研究領(lǐng)域也有著極為重要的意義。例如手機(jī)等通信領(lǐng)域,微電子領(lǐng)域都涉及到信號(hào)的傳輸問題,而能改善信號(hào)傳輸?shù)馁|(zhì)量,實(shí)現(xiàn)信號(hào)的無畸變傳輸對(duì)于這些領(lǐng)域發(fā)展將會(huì)從產(chǎn)生積極的作用,將會(huì)進(jìn)一步推動(dòng)其發(fā)展。而綜合上述實(shí)驗(yàn)?zāi)K,進(jìn)行集成和系統(tǒng)化的設(shè)計(jì),使各個(gè)模塊環(huán)環(huán)相扣,形成組合化的實(shí)驗(yàn)?zāi)K在現(xiàn)有的大學(xué)實(shí)驗(yàn)器材中還未出現(xiàn),導(dǎo)致學(xué)生對(duì)上述幾塊知識(shí)不能形成整體的,綜合的認(rèn)識(shí),不能達(dá)到融會(huì)貫通的地步,也不能給學(xué)生提高很好的平臺(tái),提升其創(chuàng)新意識(shí),和動(dòng)手實(shí)踐的能力,而這些是目前大學(xué)實(shí)驗(yàn)的一個(gè)短板。
發(fā)明內(nèi)容本實(shí)用新型的目的是針對(duì)現(xiàn)有技術(shù)的不足,提供一種有源器件集成化電路裝置。本實(shí)用新型包括濾波電路模塊、加法器電路模塊、低通濾波電路模塊、鏈型集中參數(shù)電路模塊、電源VCC,電源VCC為濾波電路模塊、加法器電路模塊、低通濾波電路模塊、鏈型集中參數(shù)電路模塊供電,濾波電路模塊的輸入端接方波信號(hào),濾波電路模塊的輸出端接加法器電路模塊的輸入端,加法器電路模塊的輸出端接低通濾波電路模塊的輸入端,低通濾波電路模塊的輸出端接鏈型集中參數(shù)電路模塊的輸入端,鏈型集中參數(shù)電路模塊的輸出端輸出波形。濾波電路模塊包括一次諧波濾波器電路、三次諧波濾波器電路、五次諧波濾波器電路;一次諧波濾波器電路包括第一電阻R1、第二電阻R2、第三電阻R3、第四電阻R4、第五電阻R5、第六電阻R6、第七電阻R7、第一電容Cl、第二電容C2、第三電容C3、第七運(yùn)放U7、第八運(yùn)放U8 ;第一電阻Rl的一端接方波信號(hào),另一端接第一電容Cl、第二電容C2、第二電阻R2的一端;第一電容Cl的另一端接第三電阻R3、第五電阻R5的一端,第二電容C2的另一端接第三電阻R3的另一端、第八運(yùn)放U8的2腳,第二電阻R2的另一端、第四電阻R4的一端接地;第四電阻R4的另一端接第八運(yùn)放U8的3腳,第八運(yùn)放U8的6腳接第五電阻R5、第七電阻R7的一端;第五電阻R5的另一端接第六電阻R6的一端、第七運(yùn)放U7的2腳,第七電阻R7的另一端接第三電容C3的一端、第七運(yùn)放U7的3腳,第三電容C3的另一端接地,第七運(yùn)放U7的6腳接第六電阻R6的另一端,第八運(yùn)放U8的7腳、第七運(yùn)放U7的7腳接電源VCC正極,第八運(yùn)放U8的4腳、第七運(yùn)放U7的4腳接電源VCC負(fù)極,第八運(yùn)放U8和第七運(yùn)放U7的1、5、8腳均懸空;三次諧波濾波器電路包括第八電阻R8、第九電阻R9、第十電阻R10、第i^一電阻R11、第十二電阻R12、第十三電阻R13、第十四電阻R14、第四電容C4、第五電容C5、第六電容C6、第七電容C7、第八電容C8、第五運(yùn)放U5、第六運(yùn)放U6 ;第八電阻R8的一端接方波信號(hào),另一端接第四電容C4、第五電容C5、第九電阻R9的一端;第四電容C4的另一端接第十電阻 R10、第六電容C6的一端,第五電容C5的另一端接第十電阻RlO的另一端、第六運(yùn)放U6的2腳,第i 電阻Rll的一端接第六運(yùn)放U6的3腳,第六運(yùn)放U6的6腳接第六電容C6的一端,第六電容C6的另一端接第七電容C7、第八電容C8、第十二電阻R12的一端,第七電容C7的另一端接第十三電阻R13的一端、第五運(yùn)放U5的6腳,第八電容C8的另一端接第十三電阻R13的另一端、第五運(yùn)放U5的2腳,第十四電阻R14的一端接第五運(yùn)放U5的3腳;第九電阻R9、第i^一電阻R11、第十二電阻R12、第十四電阻R14的另一端接地,第五運(yùn)放U5的7腳、第六運(yùn)放U6的7腳接電源VCC正極,第五運(yùn)放U5的4腳、第六運(yùn)放U6的4腳接電源VCC負(fù)極,第六運(yùn)放U8和第五運(yùn)放U7的1、5、8腳均懸空;五次諧波濾波器電路包括第十五電阻R15、第十六電阻R16、第十七電阻R17、第十八電阻R18、第十九電阻R19、第二十電阻R20、第二i^一電阻R21、第二十二電阻R22、第二十三電阻R23、第九電容C9、第十電容C10、第^^一電容C11、第十二電容C12、第十三電容C13、第十四電容C14、第九運(yùn)放U9、第十運(yùn)放U10、第^ 運(yùn)放Ull ;第十五電阻R15的一端接方波信號(hào),另一端接第九電容C9、第十電容C10、第十六電阻R16的一端,第九電容C9的另一端接第十七電阻R17、第十八電阻R18的一端,第十電容ClO的另一端接第九運(yùn)放U9的2腳,第九運(yùn)放U9的6腳接第十八電阻R18的一端;第十八電阻R18的另一端接第i^一電容C11、第十二電容C12、第十九電阻R19的一端,第i^一電容Cll的另一端接第二十電阻R20、第二i^一電阻R21的一端,第二十電阻R20、第十二電容C12的另一端接第十運(yùn)放UlO的2腳,第十運(yùn)放UlO的6腳接第二十一電阻R21的一端;第二十一電阻R21的另一端接第十三電容C13、第十四電容C14、第二十三電阻R23的一端,第十三電容C13的另一端接第二十二電阻R22的一端、第十一運(yùn)放Ull的6腳,第二十二電阻R22、第十四電容C14的另一端接第十一運(yùn)放Ull的2腳;第十六電阻R16的另一端、第十七電阻R17的另一端、第九運(yùn)放U9的3腳、第十九電阻R19的另一端、第十運(yùn)放UlO的3腳、第二十三電阻R23的另一端、第十一運(yùn)放Ull的3腳均接地,第九運(yùn)放U9的7腳、第十運(yùn)放UlO的7腳、第i^一運(yùn)放Ull的7腳均接電源VCC正極,第九運(yùn)放U9的4腳、第十運(yùn)放UlO的4腳、第^^一運(yùn)放UlI的4腳均接電源VCC負(fù)極,第九運(yùn)放U9、第十運(yùn)放U10、第^^一運(yùn)放Ull的1、5、8腳均懸空;[0011]所述的第一電阻R1、第八電阻R8、第十五電阻R15接方波信號(hào)的一端作為濾波電路模塊的輸入端,第五運(yùn)放U5、第七運(yùn)放U7、第^^一運(yùn)放Ul I的6腳作為濾波電路模塊的輸出端。加法器電路模塊包括第二十四電阻R24、第二十五電阻R25、第二十六電阻R26、第二十七電阻R27、第四運(yùn)放U4,第二十四電阻R24的一端接第七運(yùn)放U7的6腳,第二十五電阻R25的一端接第五運(yùn)放U5的6腳,第二十六電阻R26的一端接第^ 運(yùn)放Ull的6腳,第二十四電阻R24、第二十五電阻R25、第二十六電阻R26的另一端接第二十七電阻R27的一端、第四運(yùn)放U4的2腳,第二十七電阻R27的另一端接第四運(yùn)放U4的6腳;第四運(yùn)放U4的3腳接地,第四運(yùn)放U4的7腳接電源VCC正極,第四運(yùn)放U4的4腳接電源VCC負(fù)極,第 四運(yùn)放U4的1、5、8腳均懸空;所述的第二十四電阻R24接第七運(yùn)放U7的6腳的該端、第二十五電阻R25接第五運(yùn)放U5的6腳的該端、第二十六電阻R26接第十一運(yùn)放Ull的6腳的該端作為加法器電路模塊的輸入端,第四運(yùn)放U4的6腳作為加法器電路模塊的輸出端。所述的低通濾波電路模塊包括第二十八電阻R28、第二十九電阻R29、第三十電阻R30、第三^^一電阻R31、第三十二電阻R32、第十五電容C15、第十六電容C16、第十七電容C17、第十八電容C18、第十九電容C19、第一運(yùn)放U1、第二運(yùn)放U2、第三運(yùn)放U3 ;第二十八電阻R28的一端接第四運(yùn)放U4的6腳,另一端接第十五電容C15的一端、第一運(yùn)放Ul的3腳,第一運(yùn)放Ul的2腳、6腳接第二十九電阻R29的一端;第二十九電阻R29的另一端接第十六電容C16、第三十電阻R30的一端,第十六電容C16的另一端、第二運(yùn)放U2的2腳和6腳均接第三^ 電阻R31的一端,第三十電阻R30的另一端接第十七電容C17的一端、第二運(yùn)放U2的3腳;第三i^一電阻R31的另一端接第十八電容C18、第三十二電阻R32的一端,第十八電容C18的另一端接第三運(yùn)放U3的2腳和6腳,第三十二電阻R32的另一端接第十九電容C19的一端、第三運(yùn)放U3的3腳;第十五電容C15、第十七電容C17、第十九電容C19的另一端均接地,第一運(yùn)放Ul的7腳、第二運(yùn)放U2的7腳、第三運(yùn)放U3的7腳均接電源VCC正極,第一運(yùn)放Ul的4腳、第二運(yùn)放U2的4腳、第三運(yùn)放U3的4腳均接電源VCC負(fù)極,第一運(yùn)放U1、第二運(yùn)放U2、第三運(yùn)放U3的1、5、8腳均懸空;所述的第二十八電阻R28第四運(yùn)放U4的6腳的該端作為低通濾波電路模塊的輸入端,第三運(yùn)放U3的6腳作為低通濾波電路模塊的輸出端。鏈型集中參數(shù)電路模塊包括第一電感LI、第二電感L2、第三電感L3、第四電感L4、第五電感L5、第六電感L6、第七電感L7、第八電感L8、第九電感L9、第十電感L10、第i^一電感L11、第十二電感L12、第二十電容C20、第二i^一電容C21、第二十二電容C22、第二十三電容C23、第二十四電容C24、第二十五電容C25、第二十六電容C26、第二十七電容C27、第二十八電容C28、第二十九電容C29、第三十電容C30、第三^^一電容C31、第三十三電阻R33。第一電感LI的一端接第三運(yùn)放U3的6腳,另一端接第二十電容C20、第二電感L2的一端,第二電感L2的另一端接第二^^一電容C21、第三電感L3的一端,第三電感L3的另一端接第二十二電容C22、第四電感L4的一端,第四電感L4的另一端接第二十三電容從23和第五電感L5的一端,第五電感L5的另一端接第二十四電容C24、第六電感L6的一端,第六電感L6的另一端接第二十五電容C25、第七電感L7的一端,第七電感L7的另一端接第二十六電容C26、第八電感L8的一端,第八電感L8的另一端接第二十七電容C27、第九電感L9的一端,第九電感L9的另一端接第二十八電容C28、第十電感LlO的一端,第十電感LlO的另一端接第二十九電容C29、第^ 電感LI I的一端,第^ 電感Lll另一端接第三i 電容C30、第十二電感L12的一端;第十二電感L12另一端接第三i^一電容C31、第三十三電阻R33的一端;第二十電容C20、第二i^一電容C21、第二十二電容C22、第二十三電容C23、第二十四電容C24、第二十五電容C25、第二十六電容C26、第二十七電容C27、第二十八電容C28、第二十九電容C29、第三十電容C30、第三i^一電容C31、第三十三電阻R33的另一端均接地。所述的第一電感LI接第三運(yùn)放U3的6腳的該端作為鏈型集中參數(shù)電路模塊的輸入端。本實(shí)用新型有益效果如下本實(shí)用新型裝置集成了濾波電路,加法電路,鏈型集中參數(shù)電路三個(gè)模塊,涉及了頻譜分析、濾波、信號(hào)的疊加、分布參數(shù)電路模擬以及信號(hào)無畸變傳輸,實(shí)現(xiàn)了從方波信號(hào)中濾的一次諧波,三次諧波,五次諧波,并通過加法電路得到一三五次諧波的疊加信號(hào),并 通過鏈型集中參數(shù)電路模擬的分布參數(shù)電路,來探索信號(hào)無畸變傳輸?shù)墓δ?。本裝置高度的集成化和組合化,各個(gè)模塊本身都很好的實(shí)現(xiàn)其相應(yīng)的功能,模塊之間也層層相扣,將各個(gè)單一的模塊加以組合,實(shí)現(xiàn)更復(fù)雜的功能,完成了對(duì)非正弦信號(hào)和信號(hào)無畸變傳輸?shù)奶剿?。此裝置可以作為大學(xué)電路實(shí)驗(yàn)裝置模塊,供學(xué)生實(shí)驗(yàn)研究所用,幫助學(xué)生探究理解電路原理中關(guān)于頻譜分析,濾波,信號(hào)疊加和信號(hào)無畸變傳輸?shù)榷鄠€(gè)難懂的電路理論,為他們提供動(dòng)手操作的平臺(tái),培養(yǎng)其創(chuàng)新能力和動(dòng)手實(shí)踐能力。目前大學(xué)實(shí)驗(yàn)裝置過于簡(jiǎn)單,多為單個(gè)實(shí)驗(yàn)裝置,實(shí)現(xiàn)的功能也極其簡(jiǎn)單,不利于學(xué)生對(duì)知識(shí)的綜合掌握和融會(huì)貫通。本裝置就體現(xiàn)了組合化的思想,將各個(gè)單獨(dú)的模塊集成形成復(fù)雜的組合實(shí)驗(yàn)?zāi)K,有利于學(xué)生將各個(gè)模塊的知識(shí)相互比較,融會(huì)貫通。同時(shí),實(shí)驗(yàn)裝置具有體積小,各個(gè)實(shí)驗(yàn)?zāi)K結(jié)果良好,實(shí)現(xiàn)的功能復(fù)雜的優(yōu)點(diǎn)。
圖I為本實(shí)用新型|旲塊關(guān)系不意圖;圖2為本實(shí)用新型濾波電路模塊中一次諧波濾波電路圖;圖3為本實(shí)用新型濾波電路模塊中三次諧波濾波電路圖;圖4為本實(shí)用新型濾波電路模塊中五次諧波濾波電路圖;圖5為本實(shí)用新型加法器電路模塊圖;圖6為本實(shí)用新型低通濾波電路模塊圖;圖7為本實(shí)用新型鏈型集中參數(shù)電路模塊圖。
具體實(shí)施方式
以下結(jié)合附圖對(duì)本實(shí)用新型作進(jìn)一步說明。如圖I所示,一種有源器件集成化電路裝置,包括濾波電路模塊、加法器電路模塊、低通濾波電路模塊、鏈型集中參數(shù)電路模塊、電源VCC,電源VCC為濾波電路模塊、加法器電路模塊、低通濾波電路模塊、鏈型集中參數(shù)電路模塊供電,濾波電路模塊的輸入端接方波信號(hào),濾波電路模塊的輸出端接加法器電路模塊的輸入端,加法器電路模塊的輸出端接低通濾波電路模塊的輸入端,低通濾波電路模塊的輸出端接鏈型集中參數(shù)電路模塊的輸入端,鏈型集中參數(shù)電路模塊的輸出端輸出波形。濾波電路模塊包括一次諧波濾波器電路、三次諧波濾波器電路、五次諧波濾波器電路;如圖2所示,一次諧波濾波器電路包括第一電阻R1、第二電阻R2、第三電阻R3、第四電阻R4、第五電阻R5、第六電阻R6、第七電阻R7、第一電容Cl、第二電容C2、第三電容C3、第七運(yùn)放U7、第八運(yùn)放U8 ;第一電阻Rl的一端接方波信號(hào),另一端接第一電容Cl、第二電容C2、第二電阻R2的一端;第一電容Cl的另一端接第三電阻R3、第五電阻R5的一端,第二電容C2的另一端接第三電阻R3的另一端、第八運(yùn)放U8的2腳,第二電阻R2的另一端、第四電阻R4的一端接地;第四電阻R4的另一端接第八運(yùn)放U8的3腳,第八運(yùn)放U8的6腳接第五電阻R5、第七電阻R7的一端;第五電阻R5的另一端接第六電阻R6的一端、第七運(yùn)放U7的2腳,第七電阻R7的另一端接第三電容C3的一端、第七運(yùn)放U7的3腳,第三電容C3的另一端接地,第七運(yùn)放U7的6腳接第六電阻R6的另一端,第八運(yùn)放U8的7腳、第七運(yùn)放U7的7腳接電源VCC正極,第八運(yùn)放U8的4腳、第七運(yùn)放U7的4腳接電源VCC負(fù)極,第八運(yùn)放U8和第七運(yùn)放U7的1、5、8腳均懸空;如圖3所示,三次諧波濾波器電路包括第八電阻R8、第九電阻R9、第十電阻R10、第i^一電阻R11、第十二電阻R12、第十三電阻R13、第十四電阻R14、第四電容C4、第五電容C5、第六電容C6、第七電容C7、第八電容C8、第五運(yùn)放U5、第六運(yùn)放U6 ;第八電阻R8的一端接方波信號(hào),另一端接第四電容C4、第五電容C5、第九電阻R9的一端;第四電容C4的另一端接第十電阻R10、第六電容C6的一端,第五電容C5的另一端接第十電阻RlO的另一端、第六運(yùn)放U6的2腳,第^^一電阻Rll的一端接第六運(yùn)放U6的3腳,第六運(yùn)放U6的6腳接第六電容C6的一端,第六電容C6的另一端接第七電容C7、第八電容C8、第十二電阻R12的一端,第七電容C7的另一端接第十三電阻R13的一端、第五運(yùn)放U5的6腳,第八電容C8的另一端接第十三電阻R13的另一端、第五運(yùn)放U5的2腳,第十四電阻R14的一端接第五運(yùn)放U5的3腳;第九電阻R9、第十一電阻R11、第十二電阻R12、第十四電阻R14的另一端接地,第五運(yùn)放U5的7腳、第六運(yùn)放U6的7腳接電源VCC正極,第五運(yùn)放U5的4腳、第六運(yùn)放U6的4腳接電源VCC負(fù)極,第六運(yùn)放U8和第五運(yùn)放U7的1、5、8腳均懸空;如圖4所示,五次諧波濾波器電路包括第十五電阻R15、第十六電阻R16、第十七電阻R17、第十八電阻R18、第十九電阻R19、第二十電阻R20、第二i^一電阻R21、第二十二電阻R22、第二十三電阻R23、第九電容C9、第十電容C10、第^^一電容C11、第十二電容C12、第十三電容C13、第十四電容C14、第九運(yùn)放U9、第十運(yùn)放U10、第^ 運(yùn)放Ull ;第十五電阻R15的一端接方波信號(hào),另一端接第九電容C9、第十電容C10、第十六電阻R16的一端,第九電容C9的另一端接第十七電阻R17、第十八電阻R18的一端,第十電容ClO的另一端接第九運(yùn)放U9的2腳,第九運(yùn)放U9的6腳接第十八電阻R18的一端;第十八電阻R18的另一端接第i 電容C11、第十二電容C12、第十九電阻R19的一端,第^ 電容Cll的另一端接第二十電阻R20、第二i^一電阻R21的一端,第二十電阻R20、第十二電容C12的另一端接第十運(yùn)放UlO的2腳,第十運(yùn)放UlO的6腳接第二十一電阻R21的一端;第二十一電阻R21的另一端接第十三電容C13、第十四電容C14、第二十三電阻R23的一端,第十三電容C13的另一端接第二十二電阻R22的一端、第十一運(yùn)放Ull的6腳,第二十二電阻R22、第十四電容C14的另一端接第十一運(yùn)放Ull的2腳;第十六電阻R16的另一端、第十七電阻R17的另一端、第九運(yùn)放U9的3腳、第十九電阻R19的另一端、第十運(yùn)放UlO的3腳、第二十三電阻R23的另一端、第i 運(yùn)放Ull的3腳均接地,第九運(yùn)放U9的7腳、第十運(yùn)放UlO的7腳、第^運(yùn)放Ull的7腳均接電源VCC正極,第九運(yùn)放U9的4腳、第十運(yùn)放UlO的4腳、第^^一運(yùn)放Ull的4腳均接電源VCC負(fù)極,第九運(yùn)放U9、第十運(yùn)放U10、第^^一運(yùn)放Ull的1、5、8腳均懸空;所述的第一電阻R1、第八電阻R8、第十五電阻R15接方波信號(hào)的一端作為濾波電路模塊的輸入端,第五運(yùn)放U5、第七運(yùn)放U7、第^^一運(yùn)放Ul I的6腳作為濾波電路模塊的輸出端。如圖5所示,加法器電路模塊包括第二十四電阻R24、第二十五電阻R25、第二十六電阻R26、第二十七電阻R27、第四運(yùn)放U4,第二十四電阻R24的一端接第七運(yùn)放U7的6腳,第二十五電阻R25的一端接第五運(yùn)放U5的6腳,第二十六電阻R26的一端接第^ 運(yùn)放Ull的6腳,第二十四電阻R24、第二十五電阻R25、第二十六電阻R26的另一端接第二十七 電阻R27的一端、第四運(yùn)放U4的2腳,第二十七電阻R27的另一端接第四運(yùn)放U4的6腳;第四運(yùn)放U4的3腳接地,第四運(yùn)放U4的7腳接電源VCC正極,第四運(yùn)放U4的4腳接電源VCC負(fù)極,第四運(yùn)放U4的1、5、8腳均懸空;所述的第二十四電阻R24接第七運(yùn)放U7的6腳的該端、第二十五電阻R25接第五運(yùn)放U5的6腳的該端、第二十六電阻R26接第十一運(yùn)放Ull的6腳的該端作為加法器電路模塊的輸入端,第四運(yùn)放U4的6腳作為加法器電路模塊的輸出端。如圖6所示,所述的低通濾波電路模塊包括第二十八電阻R28、第二十九電阻R29、第三十電阻R30、第三i^一電阻R31、第三十二電阻R32、第十五電容C15、第十六電容C16、第十七電容C17、第十八電容C18、第十九電容C19、第一運(yùn)放U1、第二運(yùn)放U2、第三運(yùn)放U3 ’第二十八電阻R28的一端接第四運(yùn)放U4的6腳,另一端接第十五電容C15的一端、第一運(yùn)放Ul的3腳,第一運(yùn)放Ul的2腳、6腳接第二十九電阻R29的一端;第二十九電阻R29的另一端接第十六電容C16、第三十電阻R30的一端,第十六電容C16的另一端、第二運(yùn)放U2的2腳和6腳均接第三i^一電阻R31的一端,第三十電阻R30的另一端接第十七電容C17的一端、第二運(yùn)放U2的3腳;第三i^一電阻R31的另一端接第十八電容C18、第三十二電阻R32的一端,第十八電容C18的另一端接第三運(yùn)放U3的2腳和6腳,第三十二電阻R32的另一端接第十九電容C19的一端、第三運(yùn)放U3的3腳;第十五電容C15、第十七電容C17、第十九電容C19的另一端均接地,第一運(yùn)放Ul的7腳、第二運(yùn)放U2的7腳、第三運(yùn)放U3的7腳均接電源VCC正極,第一運(yùn)放Ul的4腳、第二運(yùn)放U2的4腳、第三運(yùn)放U3的4腳均接電源VCC負(fù)極,第一運(yùn)放U1、第二運(yùn)放U2、第三運(yùn)放U3的1、5、8腳均懸空;所述的第二十八電阻R28第四運(yùn)放U4的6腳的該端作為低通濾波電路模塊的輸入端,第三運(yùn)放U3的6腳作為低通濾波電路模塊的輸出端。如圖7所示,鏈型集中參數(shù)電路模塊包括第一電感LI、第二電感L2、第三電感L3、第四電感L4、第五電感L5、第六電感L6、第七電感L7、第八電感L8、第九電感L9、第十電感L10、第i^一電感L11、第十二電感L12、第二十電容C20、第二i^一電容C21、第二十二電容C22、第二十三電容C23、第二十四電容C24、第二十五電容C25、第二十六電容C26、第二十七電容C27、第二十八電容C28、第二十九電容C29、第三十電容C30、第三^^一電容C31、第三十三電阻R33。第一電感LI的一端接第三運(yùn)放U3的6腳,另一端接第二十電容C20、第二電感L2的一端,第二電感L2的另一端接第二i^一電容C21、第三電感L3的一端,第三電感L3的另一端接第二十二電容C22、第四電感L4的一端,第四電感L4的另一端接第二十三電容從23和第五電感L5的一端,第五電感L5的另一端接第二十四電容C24、第六電感L6的一端,第六電感L6的另一端接第二十五電容C25、第七電感L7的一端,第七電感L7的另一端接第二十六電容C26、第八電感L8的一端,第八電感L8的另一端接第二十七電容C27、第九電感L9的一端,第九電感L9的另一端接第二十八電容C28、第十電感LlO的一端,第十電感LlO的另一端接第二十九電容C29、第^^一電感Lll的一端,第i^一電感Lll另一端接第三H 電容C30、第十二電感L12的一端;第十二電感L12另一端接第三i 電容C31、第 三十三電阻R33的一端;第二十電容C20、第二i^一電容C21、第二十二電容C22、第二十三電容C23、第二十四電容C24、第二十五電容C25、第二十六電容C26、第二十七電容C27、第二十八電容C28、第二十九電容C29、第三十電容C30、第三^^一電容C31、第三十三電阻R33的另一端均接地。所述的第一電感LI接第三運(yùn)放U3的6腳的該端作為鏈型集中參數(shù)電路模塊的輸入端。
權(quán)利要求1.有源器件集成化電路裝置,包括濾波電路模塊、加法器電路模塊、低通濾波電路模塊、鏈型集中參數(shù)電路模塊、電源VCC ;其特征在于 電源VCC為濾波電路模塊、加法器電路模塊、低通濾波電路模塊、鏈型集中參數(shù)電路模塊供電,濾波電路模塊的輸入端接方波信號(hào),濾波電路模塊的輸出端接加法器電路模塊的輸入端,加法器電路模塊的輸出端接低通濾波電路模塊的輸入端,低通濾波電路模塊的輸出端接鏈型集中參數(shù)電路模塊的輸入端,鏈型集中參數(shù)電路模塊的輸出端輸出波形; 濾波電路模塊包括一次諧波濾波器電路、三次諧波濾波器電路、五次諧波濾波器電路; 一次諧波濾波器電路包括第一電阻R1、第二電阻R2、第三電阻R3、第四電阻R4、第五電阻R5、第六電阻R6、第七電阻R7、第一電容Cl、第二電容C2、第三電容C3、第七運(yùn)放U7、第八運(yùn)放U8 ;第一電阻Rl的一端接方波信號(hào),另一端接第一電容Cl、第二電容C2、第二電阻R2的一端;第一電容Cl的另一端接第三電阻R3、第五電阻R5的一端,第二電容C2的另一端接第三電阻R3的另一端、第八運(yùn)放U8的2腳,第二電阻R2的另一端、第四電阻R4的一端接地;第四電阻R4的另一端接第八運(yùn)放U8的3腳,第八運(yùn)放U8的6腳接第五電阻R5、第七電阻R7的一端;第五電阻R5的另一端接第六電阻R6的一端、第七運(yùn)放U7的2腳,第七電阻R7的另一端接第三電容C3的一端、第七運(yùn)放U7的3腳,第三電容C3的另一端接地,第七運(yùn)放U7的6腳接第六電阻R6的另一端,第八運(yùn)放U8的7腳、第七運(yùn)放U7的7腳接電源VCC正極,第八運(yùn)放U8的4腳、第七運(yùn)放U7的4腳接電源VCC負(fù)極,第八運(yùn)放U8和第七運(yùn)放U7的1、5、8腳均懸空; 三次諧波濾波器電路包括第八電阻R8、第九電阻R9、第十電阻R10、第十一電阻R11、第十二電阻R12、第十三電阻R13、第十四電阻R14、第四電容C4、第五電容C5、第六電容C6、第七電容C7、第八電容C8、第五運(yùn)放U5、第六運(yùn)放U6 ;第八電阻R8的一端接方波信號(hào),另一端接第四電容C4、第五電容C5、第九電阻R9的一端;第四電容C4的另一端接第十電阻R10、第六電容C6的一端,第五電容C5的另一端接第十電阻RlO的另一端、第六運(yùn)放U6的2腳,第i 電阻Rll的一端接第六運(yùn)放U6的3腳,第六運(yùn)放U6的6腳接第六電容C6的一端,第六電容C6的另一端接第七電容C7、第八電容C8、第十二電阻R12的一端,第七電容C7的另一端接第十三電阻R13的一端、第五運(yùn)放U5的6腳,第八電容CS的另一端接第十三電阻R13的另一端、第五運(yùn)放U5的2腳,第十四電阻R14的一端接第五運(yùn)放U5的3腳;第九電阻R9、第十一電阻R11、第十二電阻R12、第十四電阻R14的另一端接地,第五運(yùn)放U5的7腳、第六運(yùn)放U6的7腳接電源VCC正極,第五運(yùn)放U5的4腳、第六運(yùn)放U6的4腳接電源VCC負(fù)極,第六運(yùn)放U8和第五運(yùn)放U7的1、5、8腳均懸空; 五次諧波濾波器電路包括第十五電阻R15、第十六電阻R16、第十七電阻R17、第十八電阻R18、第十九電阻R19、第二十電阻R20、第二i^一電阻R21、第二十二電阻R22、第二十三電阻R23、第九電容C9、第十電容C10、第^^一電容C11、第十二電容C12、第十三電容C13、第十四電容C14、第九運(yùn)放U9、第十運(yùn)放U10、第^ 運(yùn)放Ull ;第十五電阻R15的一端接方波信號(hào),另一端接第九電容C9、第十電容C10、第十六電阻R16的一端,第九電容C9的另一端接第十七電阻R17、第十八電阻R18的一端,第十電容ClO的另一端接第九運(yùn)放U9的2腳,第九運(yùn)放U9的6腳接第十八電阻R18的一端;第十八電阻R18的另一端接第i^一電容C11、第十二電容C12、第十九電阻R19的一端,第^ 電容Cll的另一端接第二十電阻R20、第二i 電阻R21的一端,第二十電阻R20、第十二電容C12的另一端接第十運(yùn)放UlO的2腳,第十運(yùn)放UlO的6腳接第二十一電阻R21的一端;第二十一電阻R21的另一端接第十三電容C13、第十四電容C14、第二十三電阻R23的一端,第十三電容C13的另一端接第二十二電阻R22的一端、第十一運(yùn)放Ull的6腳,第二十二電阻R22、第十四電容C14的另一端接第十一運(yùn)放Ull的2腳;第十六電阻R16的另一端、第十七電阻R17的另一端、第九運(yùn)放U9的3腳、第十九電阻R19的另一端、第十運(yùn)放UlO的3腳、第二十三電阻R23的另一端、第十一運(yùn)放Ull的3腳均接地,第九運(yùn)放U9的7腳、第十運(yùn)放UlO的7腳、第i^一運(yùn)放Ull的7腳均接電源VCC正極,第九運(yùn)放U9的4腳、第十運(yùn)放UlO的4腳、第^^一運(yùn)放UlI的4腳均接電源VCC負(fù)極,第九運(yùn)放U9、第十運(yùn)放U10、第^^一運(yùn)放Ull的1、5、8腳均懸空; 所述的第一電阻R1、第八電阻R8、第十五電阻R15接方波信號(hào)的一端作為濾波電路模 塊的輸入端,第五運(yùn)放U5、第七運(yùn)放U7、第^^一運(yùn)放Ull的6腳作為濾波電路模塊的輸出端; 加法器電路模塊包括第二十四電阻R24、第二十五電阻R25、第二十六電阻R26、第二十七電阻R27、第四運(yùn)放U4,第二十四電阻R24的一端接第七運(yùn)放U7的6腳,第二十五電阻R25的一端接第五運(yùn)放U5的6腳,第二十六電阻R26的一端接第^ 運(yùn)放Ull的6腳,第二十四電阻R24、第二十五電阻R25、第二十六電阻R26的另一端接第二十七電阻R27的一端、第四運(yùn)放U4的2腳,第二十七電阻R27的另一端接第四運(yùn)放U4的6腳;第四運(yùn)放U4的3腳接地,第四運(yùn)放U4的7腳接電源VCC正極,第四運(yùn)放U4的4腳接電源VCC負(fù)極,第四運(yùn)放U4的1、5、8腳均懸空; 所述的第二十四電阻R24接第七運(yùn)放U7的6腳的該端、第二十五電阻R25接第五運(yùn)放U5的6腳的該端、第二十六電阻R26接第十一運(yùn)放Ull的6腳的該端作為加法器電路模塊的輸入端,第四運(yùn)放U4的6腳作為加法器電路模塊的輸出端; 所述的低通濾波電路模塊包括第二十八電阻R28、第二十九電阻R29、第三十電阻R30、第三i^一電阻R31、第三十二電阻R32、第十五電容C15、第十六電容C16、第十七電容C17、第十八電容C18、第十九電容C19、第一運(yùn)放U1、第二運(yùn)放U2、第三運(yùn)放U3 ;第二十八電阻R28的一端接第四運(yùn)放U4的6腳,另一端接第十五電容C15的一端、第一運(yùn)放Ul的3腳,第一運(yùn)放Ul的2腳、6腳接第二十九電阻R29的一端;第二十九電阻R29的另一端接第十六電容C16、第三十電阻R30的一端,第十六電容C16的另一端、第二運(yùn)放U2的2腳和6腳均接第三i^一電阻R31的一端,第三十電阻R30的另一端接第十七電容C17的一端、第二運(yùn)放U2的3腳;第三i^一電阻R31的另一端接第十八電容C18、第三十二電阻R32的一端,第十八電容C18的另一端接第三運(yùn)放U3的2腳和6腳,第三十二電阻R32的另一端接第十九電容C19的一端、第三運(yùn)放U3的3腳;第十五電容C15、第十七電容C17、第十九電容C19的另一端均接地,第一運(yùn)放Ul的7腳、第二運(yùn)放U2的7腳、第三運(yùn)放U3的7腳均接電源VCC正極,第一運(yùn)放Ul的4腳、第二運(yùn)放U2的4腳、第三運(yùn)放U3的4腳均接電源VCC負(fù)極,第一運(yùn)放U1、第二運(yùn)放U2、第三運(yùn)放U3的1、5、8腳均懸空; 所述的第二十八電阻R28第四運(yùn)放U4的6腳的該端作為低通濾波電路模塊的輸入端,第三運(yùn)放U3的6腳作為低通濾波電路模塊的輸出端; 鏈型集中參數(shù)電路模塊包括第一電感LI、第二電感L2、第三電感L3、第四電感L4、第五電感L5、第六電感L6、第七電感L7、第八電感L8、第九電感L9、第十電感L10、第i^一電感L11、第十二電感L12、第二十電容C20、第二i^一電容C21、第二十二電容C22、第二十三電容C23、第二十四電容C24、第二十五電容C25、第二十六電容C26、第二十七電容C27、第二十八電容C28、第二十九電容C29、第三十電容C30、第三^^一電容C31、第三十三電阻R33 ;第一電感LI的一端接第三運(yùn)放U3的6腳,另一端接第二十電容C20、第二電感L2的一端,第二電感L2的另一端接第二i^一電容C21、第三電感L3的一端,第三電感L3的另一端接第二十二電容C22、第四電感L4的一端,第四電感L4的另一端接第二十三電容從23和第五電感L5的一端,第五電感L5的另一端接第二十四電容C24、第六電感L6的一端,第六電感L6的另一端接第二十五電容C25、第七電感L7的一端,第七電感L7的另一端接第二十六電容C26、第八電感L8的一端,第八電感L8的另一端接第二十七電容C27、第九電感L9的一端,第九電感L9的另一端接第二十八電容C28、第十電感LlO的一端,第十電感LlO的另一端接第二十九電容C29、第^ 電感LI I的一端,第^ 電感Lll另一端接第三i 電容C30、第十二電感L12的一端;第十二電感L12另一端接第三i^一電容C31、第三十三電阻R33的一端;第二十電容C20、第二i^一電容C21、第二十二電容C22、第二十三電容C23、第二十四 電容C24、第二十五電容C25、第二十六電容C26、第二十七電容C27、第二十八電容C28、第二十九電容C29、第三十電容C30、第三i^一電容C31、第三十三電阻R33的另一端均接地;所述的第一電感LI接第三運(yùn)放U3的6腳的該端作為鏈型集中參數(shù)電路模塊的輸入端。
專利摘要本實(shí)用新型公開了一種有源器件集成化電路裝置。現(xiàn)有電路裝置不能給學(xué)生提高很好的平臺(tái)、創(chuàng)新意識(shí)、動(dòng)手能力。本實(shí)用新型包括濾波電路模塊、加法器電路模塊、低通濾波電路模塊、鏈型集中參數(shù)電路模塊、電源VCC,電源VCC為濾波電路模塊、加法器電路模塊、低通濾波電路模塊、鏈型集中參數(shù)電路模塊供電,濾波電路模塊的輸入端接方波信號(hào),濾波電路模塊的輸出端接加法器電路模塊的輸入端,加法器電路模塊的輸出端接低通濾波電路模塊的輸入端,低通濾波電路模塊的輸出端接鏈型集中參數(shù)電路模塊的輸入端,鏈型集中參數(shù)電路模塊的輸出端輸出波形。本實(shí)用新型體積小、實(shí)驗(yàn)?zāi)K結(jié)果良好、功能復(fù)雜,且有利于學(xué)生將各個(gè)模塊的知識(shí)相互比較,融會(huì)貫通。
文檔編號(hào)H03H7/09GK202634372SQ20122024184
公開日2012年12月26日 申請(qǐng)日期2012年5月23日 優(yōu)先權(quán)日2012年5月23日
發(fā)明者嚴(yán)文凱, 孫盾 申請(qǐng)人:浙江大學(xué)