多值信號傳輸系統(tǒng)的制作方法
【專利摘要】多值信號發(fā)送裝置(100)按照每個單位期間來決定表示原數(shù)據(jù)信號的電壓電平,生成包含具有所決定的電壓電平的多個單位期間在內(nèi)的多值數(shù)據(jù)信號。多值信號發(fā)送裝置(100)按照每個單位期間來分配預先確定的個數(shù)的偶數(shù)個的電壓電平,在分配有最大個數(shù)的電壓電平的單位期間的下一單位期間內(nèi)分配比最大個數(shù)少的個數(shù)的電壓電平,按照每個單位期間將被分配的電壓電平當中的任一個決定為表示原數(shù)據(jù)信號的電壓電平。多值信號接收裝置按照每個單位期間來檢測多值數(shù)據(jù)信號的電壓電平,按照每個單位期間而基于被分配的電壓電平以及檢測出的電壓電平來恢復多值數(shù)據(jù)信號的原數(shù)據(jù)信號。
【專利說明】多值信號傳輸系統(tǒng)
【技術(shù)領(lǐng)域】
[0001]本公開涉及傳輸具有4個以上的多個電壓電平的多值數(shù)據(jù)信號的多值信號發(fā)送裝置、多值信號接收裝置、以及多值信號傳輸系統(tǒng)。本公開還涉及使用了這種多值信號發(fā)送裝置以及多值信號接收裝置的多值信號傳輸方法。
【背景技術(shù)】
[0002]近年來,伴隨著數(shù)字內(nèi)容的影像的畫質(zhì)提升,影像數(shù)據(jù)的比特率以及尺寸也增大,其結(jié)果在設備之間傳輸?shù)臄?shù)據(jù)量也增大。為了在經(jīng)由數(shù)字接口所連接的設備之間傳輸大量的數(shù)據(jù),使所傳輸?shù)男盘柕念l率增大的情況較多,但是若使頻率增大,則因在傳輸路徑中會產(chǎn)生衰減等,故信號的傳輸變得困難。為了避免該問題,已知不使所傳輸?shù)男盘柕念l率增大而傳輸具有3個以上的多個電壓電平的多值數(shù)據(jù)信號由此來復用數(shù)據(jù)的多值信號傳輸方式。
[0003]例如,作為使用了多值信號的傳輸系統(tǒng)的示例而已知專利文獻I以及2的發(fā)明。
[0004]在先技術(shù)文獻
[0005]專利文獻
[0006]專利文獻1:日本特開平3-109842號公報
[0007]專利文獻2:日本特開2004-080827號公報
【發(fā)明內(nèi)容】
[0008]發(fā)明要解決的課題
[0009]在使用具有多個電壓電平的多值數(shù)據(jù)信號的情況下,多值數(shù)據(jù)信號的歷經(jīng)時間上連續(xù)的兩個單位期間(即,多值數(shù)據(jù)信號具有給定的電壓電平的最小單位時間)的電壓電平的遷移量變大。例如,在專利文獻I的多值信號傳輸方式中,因為使用了具有4個電壓電平的多值數(shù)據(jù)信號,所以如果假定電壓電平間的電位差全部相同,則電壓電平的遷移量的最大值將變?yōu)殡妷弘娖降倪w移量的最小值(即,判定不同的電壓電平的分辨能力)的3倍。若發(fā)生了比判定不同的電壓電平的分辨能力要大的電壓電平的遷移,則會發(fā)生電壓電平的過沖或者下沖,由此信號波形發(fā)生劣化(例如,眼孔圖樣將不復存在)。因此,在現(xiàn)有的多值信號傳輸方式中,接收裝置具有無法正確地判定從發(fā)送裝置接收到的多值數(shù)據(jù)信號的多個電壓電平這一課題。
[0010]本公開的目的在于提供一種解決以上課題、且能夠正確地判定多值數(shù)據(jù)信號的多個電壓電平的多值信號發(fā)送裝置、多值信號接收裝置、多值信號傳輸系統(tǒng)、以及多值信號傳輸方法。
[0011]用于解決課題的手段
[0012]根據(jù)本公開的一個形態(tài)所涉及的多值信號發(fā)送裝置,為一種多值信號發(fā)送裝置,根據(jù)原數(shù)據(jù)信號來生成具有4個以上的偶數(shù)個的電壓電平的多值數(shù)據(jù)信號,
[0013]上述多值信號發(fā)送裝置具備:
[0014]數(shù)據(jù)處理電路,按照每個單位期間來決定表示上述原數(shù)據(jù)信號的電壓電平;和
[0015]驅(qū)動器電路,生成包含分別具有上述決定出的電壓電平的多個單位期間在內(nèi)的多值數(shù)據(jù)信號,
[0016]上述數(shù)據(jù)處理電路,
[0017]按照每個上述單位期間來分配預先確定的個數(shù)的偶數(shù)個的電壓電平,
[0018]在分配有最大個數(shù)的電壓電平的單位期間的下一單位期間內(nèi),分配比上述最大個數(shù)少的個數(shù)的電壓電平,
[0019]按照每個上述單位期間,將上述被分配的電壓電平當中的任一個決定為表示上述原數(shù)據(jù)信號的電壓電平,
[0020]上述驅(qū)動器電路生成上述多值數(shù)據(jù)信號,以使在分配有比上述最大個數(shù)的電壓電平少的個數(shù)的電壓電平的單位期間內(nèi)被分配的電壓電平的絕對值的最大值,小于在分配有上述最大個數(shù)的電壓電平的單位期間內(nèi)被分配的電壓電平的絕對值的最大值。
[0021]根據(jù)本公開的另一個形態(tài)所涉及的多值信號接收裝置,為一種多值信號接收裝置,接收具有4個以上的偶數(shù)個的電壓電平的多值數(shù)據(jù)信號,
[0022]對于上述多值數(shù)據(jù)信號,按照每個單位期間來分配預先確定的個數(shù)的偶數(shù)個的電壓電平,
[0023]在分配有最大個數(shù)的電壓電平的單位期間的下一單位期間內(nèi),被分配比上述最大個數(shù)少的個數(shù)的電壓電平,
[0024]上述多值數(shù)據(jù)信號按照每個上述單位期間具有上述被分配的電壓電平當中的任一個,
[0025]在分配有比上述最大個數(shù)的電壓電平少的個數(shù)的電壓電平的單位期間內(nèi)被分配的電壓電平的絕對值的最大值,小于在分配有上述最大個數(shù)的電壓電平的單位期間內(nèi)被分配的電壓電平的絕對值的最大值,
[0026]上述多值信號接收裝置具備:
[0027]接收器電路,按照每個上述單位期間來檢測上述多值數(shù)據(jù)信號的電壓電平;和
[0028]數(shù)據(jù)處理電路,按照每個上述單位期間,基于上述被分配的電壓電平以及上述檢測出的電壓電平來恢復上述多值數(shù)據(jù)信號的原數(shù)據(jù)信號。
[0029]此外,根據(jù)本公開的其他形態(tài),可提供具備了上述多值信號發(fā)送裝置以及上述多值信號接收裝置的多值信號傳輸系統(tǒng)以及多值信號傳輸方法。
[0030]這些概括且特定的形態(tài)也可以通過系統(tǒng)、方法、計算機程序、和系統(tǒng)、方法以及計算機程序的任意組合來實現(xiàn)。
[0031]發(fā)明效果
[0032]根據(jù)本公開的形態(tài)所涉及的多值信號發(fā)送裝置、多值信號接收裝置、多值信號傳輸系統(tǒng)、以及多值信號傳輸方法,能夠正確地判定多值數(shù)據(jù)信號的多個電壓電平。
【專利附圖】
【附圖說明】
[0033]圖1是表示第I實施方式所涉及的多值信號傳輸系統(tǒng)的構(gòu)成的框圖。
[0034]圖2是表示在圖1的多值信號發(fā)送裝置100的數(shù)據(jù)處理電路101中所使用的比特值的遷移規(guī)律的第I例的表。
[0035]圖3是表示由圖1的多值信號發(fā)送裝置100的多值驅(qū)動器電路102所生成的電壓電平的第I例的表。
[0036]圖4是表示在圖2以及圖3的條件下在圖1的多值信號傳輸系統(tǒng)中所傳輸?shù)亩嘀禂?shù)據(jù)信號的波形圖。
[0037]圖5是表示在圖2的條件下由圖1的多值信號發(fā)送裝置100的數(shù)據(jù)處理電路101所生成的比特串的示例的表。
[0038]圖6是表示在圖1的多值信號發(fā)送裝置100的數(shù)據(jù)處理電路101中所使用的比特值的遷移規(guī)律的第2例的表。
[0039]圖7是表示由圖1的多值信號發(fā)送裝置100的多值驅(qū)動器電路102所生成的電壓電平的第2例的表。
[0040]圖8是表不在圖6以及圖7的條件下在圖1的多值信號傳輸系統(tǒng)中所傳輸?shù)亩嘀禂?shù)據(jù)信號的波形圖。
[0041]圖9是表示在圖6的條件下由圖1的多值信號發(fā)送裝置100的數(shù)據(jù)處理電路101所生成的比特串的示例的表。
[0042]圖10是表示第2實施方式所涉及的多值信號傳輸系統(tǒng)的構(gòu)成的框圖。
[0043]圖11是表示第3實施方式所涉及的多值信號傳輸系統(tǒng)的構(gòu)成的框圖。
[0044]圖12是表示在圖11的多值信號發(fā)送裝置100的數(shù)據(jù)處理電路101中所使用的比特值的遷移規(guī)律的第I例的表。
[0045]圖13是表不在圖3以及圖12的條件下在圖11的多值信號傳輸系統(tǒng)中所傳輸?shù)亩嘀禂?shù)據(jù)信號的波形圖。
[0046]圖14是表示在圖12的條件下由圖11的多值信號發(fā)送裝置100的數(shù)據(jù)處理電路101所生成的比特串的示例的表。
[0047]圖15是表示在圖11的多值信號發(fā)送裝置100的數(shù)據(jù)處理電路101中所使用的比特值的遷移規(guī)律的第2例的表。
[0048]圖16是表不在圖7以及圖15的條件下在圖11的多值信號傳輸系統(tǒng)中所傳輸?shù)亩嘀禂?shù)據(jù)信號的波形圖。
[0049]圖17是表示在圖15的條件下由圖11的多值信號發(fā)送裝置100的數(shù)據(jù)處理電路101所生成的比特串的示例的表。
[0050]圖18是表示第4實施方式所涉及的多值信號傳輸系統(tǒng)的構(gòu)成的框圖。
[0051]圖19是由圖18的多值信號發(fā)送裝置100C的多值驅(qū)動器電路102C所生成的電壓電平的第I例,是表示在第I單位期間2t內(nèi)被分配的電壓電平的表。
[0052]圖20是由圖18的多值信號發(fā)送裝置100C的多值驅(qū)動器電路102C所生成的電壓電平的第I例,是表示在第2單位期間2t+l內(nèi)被分配的電壓電平的表。
[0053]圖21是表示在圖12、圖19以及圖20的條件下在圖18的多值信號傳輸系統(tǒng)中所傳輸?shù)亩嘀禂?shù)據(jù)信號的波形圖。
[0054]圖22是表示在圖12的條件下由圖18的多值信號發(fā)送裝置100C的數(shù)據(jù)處理電路1lC所生成的比特串的示例的表。
[0055]圖23是表示在圖18的多值信號發(fā)送裝置100C的數(shù)據(jù)處理電路1lC中所使用的比特值的遷移規(guī)律的第2例的表。
[0056]圖24是由圖18的多值信號發(fā)送裝置100C的多值驅(qū)動器電路102C所生成的電壓電平的第2例,是表示在第I以及第3單位期間4t、4t+2內(nèi)被分配的電壓電平的表。
[0057]圖25是表示由圖18的多值信號發(fā)送裝置100C的多值驅(qū)動器電路102C生成的電壓電平的第2例,是表示在第2單位期間4t+l內(nèi)被分配的電壓電平的表。
[0058]圖26是由圖18的多值信號發(fā)送裝置100C的多值驅(qū)動器電路102C所生成的電壓電平的第2例,是表示在第4單位期間4t+3內(nèi)被分配的電壓電平的表。
[0059]圖27是表不在圖23?圖26的條件下在圖18的多值信號傳輸系統(tǒng)中所傳輸?shù)亩嘀禂?shù)據(jù)信號的波形圖。
[0060]圖28是表示在圖23的條件下由圖18的多值信號發(fā)送裝置100C的數(shù)據(jù)處理電路1lC所生成的比特串的示例的表。
[0061]圖29是表示第5實施方式所涉及的多值信號傳輸系統(tǒng)的構(gòu)成的框圖。
[0062]圖30是表示由圖29的多值信號發(fā)送裝置100D的數(shù)據(jù)處理電路1lD所生成的比特串的第I例的表。
[0063]圖31是表示在圖3、圖12以及圖30的條件下在圖29的多值信號傳輸系統(tǒng)中所傳輸?shù)亩嘀禂?shù)據(jù)信號的波形圖。
[0064]圖32是表示由圖29的多值信號發(fā)送裝置100D的數(shù)據(jù)處理電路1lD所生成的比特串的第2例的表。
[0065]圖33是表示在圖7、圖15以及圖31的條件下在圖29的多值信號傳輸系統(tǒng)中所傳輸?shù)亩嘀禂?shù)據(jù)信號的波形圖。
[0066]圖34是表示第6實施方式所涉及的多值信號傳輸系統(tǒng)的構(gòu)成的框圖。
[0067]圖35是表示第7實施方式所涉及的多值信號傳輸系統(tǒng)的構(gòu)成的框圖。
【具體實施方式】
[0068]以下,參照附圖來說明本公開的實施方式。遍及各圖,同樣的構(gòu)成要素由相同的符號來表不。
[0069]第I實施方式.
[0070]圖1是表示第I實施方式所涉及的多值信號傳輸系統(tǒng)的構(gòu)成的框圖。圖1的多值信號傳輸系統(tǒng)具備多值信號發(fā)送裝置100以及多值信號接收裝置200,將具有4以上的偶數(shù)個的電壓電平的多值數(shù)據(jù)信號經(jīng)由傳輸路徑300從多值信號發(fā)送裝置100傳輸至多值信號接收裝置200。在以本說明書所說明的各實施方式中,假設多值數(shù)據(jù)信號按照每個單位期間而具有2的乘方的值(例如4值或者8值等),并用N比特來表征。
[0071]在多值信號發(fā)送裝置100中,從外部電路(未圖示)被輸入了輸入數(shù)據(jù)信號、和給定的頻率f [Hz]的時鐘信號。多值信號發(fā)送裝置100具備數(shù)據(jù)處理電路101以及多值驅(qū)動器電路102,并具有電源VDDl以及接地GND1。數(shù)據(jù)處理電路101基于時鐘信號來動作,按照每個單位期間來決定表示輸入數(shù)據(jù)信號的電壓電平,生成表示所決定的電壓電平的N比特的并行數(shù)據(jù),并送給多值驅(qū)動器電路102。多值驅(qū)動器電路102按照每個單位期間,根據(jù)表示輸入數(shù)據(jù)信號的N比特的并行數(shù)據(jù)來生成具有2N個電壓電平當中的任一個的多值數(shù)據(jù)信號。
[0072]多值數(shù)據(jù)信號的電壓電平詳細如以下那樣決定。數(shù)據(jù)處理電路101按照每個單位期間來分配預先確定的個數(shù)的2N個電壓電平。不過,此時數(shù)據(jù)處理電路101在分配有最大個數(shù)的電壓電平的單位期間的下一單位期間內(nèi)分配比最大個數(shù)少的個數(shù)的電壓電平。數(shù)據(jù)處理電路101按照每個單位期間,將被分配的電壓電平當中的任一個決定為表示輸入數(shù)據(jù)信號的電壓電平。多值驅(qū)動器電路102生成包含分別具有決定出的電壓電平的多個單位期間在內(nèi)的多值數(shù)據(jù)信號。此時,多值驅(qū)動器電路102生成多值數(shù)據(jù)信號,以使在分配有比最大個數(shù)的電壓電平少的個數(shù)的電壓電平的單位期間內(nèi)被分配的電壓電平的絕對值的最大值,小于在分配有最大個數(shù)的電壓電平的單位期間內(nèi)被分配的電壓電平的絕對值的最大值。
[0073]多值驅(qū)動器電路102將多值數(shù)據(jù)信號經(jīng)由傳輸路徑300而發(fā)送至多值信號接收裝置 200。
[0074]在多值信號接收裝置200中,從外部電路(未圖示)被輸入了頻率f [Hz]的時鐘信號。多值信號接收裝置200具備多值接收器電路201以及數(shù)據(jù)處理電路202,并具有電源VDD2以及接地GND2。從多值信號發(fā)送裝置100接收到的多值數(shù)據(jù)信號被輸入至多值接收器電路201,多值接收器電路201按照每個單位期間來檢測多值數(shù)據(jù)信號的電壓電平。多值接收器電路201保持了用于對多值數(shù)據(jù)信號的電壓電平進行判定的預先確定的多個閾值電壓。多值接收器電路201基于這些閾值電壓,按照每個單位期間來判定所接收到的多值數(shù)據(jù)信號表征2N個電壓電平的哪一個,根據(jù)多值數(shù)據(jù)信號來生成N比特的并行數(shù)據(jù)并送給數(shù)據(jù)處理電路204。數(shù)據(jù)處理電路204基于時鐘信號來動作,根據(jù)表示檢測出的電壓電平的N比特的并行數(shù)據(jù)來恢復與輸入數(shù)據(jù)信號對應的輸出數(shù)據(jù)信號并輸出。詳細而言,數(shù)據(jù)處理電路204預先具有關(guān)于多值信號發(fā)送裝置100的數(shù)據(jù)處理電路101按照每個單位期間如何分配多個電壓電平的知識,按照每個單位期間來判定檢測出的電壓電平(即,以N比特的并行數(shù)據(jù)所表征的電壓電平)為被分配的多個電壓電平的哪一個。
[0075]其次,參照圖2?圖5,作為圖1的多值信號傳輸系統(tǒng)的動作例,關(guān)于多值數(shù)據(jù)信號的電壓電平以N = 2比特來表征的情況進行說明。以下,為了說明,將基準電壓電平表示為O [V] ο其中,實際的基準電壓電平例如成為電源VDDl的電壓與接地GNDl的電壓之間的給定的電壓電平。
[0076]圖2是表示在圖1的多值信號發(fā)送裝置100的數(shù)據(jù)處理電路101中所使用的比特值的遷移規(guī)律的第I例的表。在圖2的示例中,將t設為整數(shù),由3t、3t+l、3t+2來表示與時間上連續(xù)的三個單位期間分別對應的時間。各時間(即每個單位期間)的比特bl以及b2的分配如圖2所示那樣周期性地變化。在時間3t,被分配比特bl以及b2雙方,在時間3t+l以及3t+2,通過將比特b2固定為0,從而只分配比特bl。
[0077]圖3是表示由圖1的多值信號發(fā)送裝置100的多值驅(qū)動器電路102所生成的電壓電平的第I例的表。根據(jù)比特bl以及b2的值,電壓電平取+1.5、+0.5、-0.5、-1.5[V]的任一個值。在圖2的時間3t,因為被分配有比特bl以及b2雙方,所以電壓電平取4個值的任一個。在圖2的時間3t+l以及3t+2,因為比特b2始終為0,所以電壓電平取+0.5,-0.5 [V]的任一個值。
[0078]圖4是表不在圖2以及圖3的條件下在圖1的多值信號傳輸系統(tǒng)中所傳輸?shù)亩嘀禂?shù)據(jù)信號的波形圖。數(shù)據(jù)處理電路101如圖2以及圖3所示那樣按照每個單位期間來分配預先確定的個數(shù)的21或者22個電壓電平。不過,此時數(shù)據(jù)處理電路101在分配有最大個數(shù)22的電壓電平的單位期間的下一單位期間內(nèi)分配比最大個數(shù)少的個數(shù)21的電壓電平。數(shù)據(jù)處理電路101按照每個單位期間,將被分配的電壓電平當中的任一個決定為表示輸入數(shù)據(jù)信號的電壓電平。此外,多值驅(qū)動器電路102生成多值數(shù)據(jù)信號,以使在分配有比最大個數(shù)22的電壓電平少的個數(shù)21的電壓電平的單位期間內(nèi)被分配的電壓電平的絕對值的最大值
0.5 [V],小于在分配有最大個數(shù)22的電壓電平的單位期間內(nèi)被分配的電壓電平的絕對值的最大值1.5 [V]。由此,多值數(shù)據(jù)信號生成為:使包含具有最大絕對值的電壓電平+1.5、-1.5在內(nèi)的單位期間不連續(xù)。
[0079]圖5是表示在圖2的條件下由圖1的多值信號發(fā)送裝置100的數(shù)據(jù)處理電路101所生成的比特串的示例的表。多值驅(qū)動器電路102按照圖5的比特串來生成多值數(shù)據(jù)信號之時,在多值數(shù)據(jù)信號中包含具有最大絕對值的電壓電平+1.5、-1.5在內(nèi)的單位期間不會連續(xù)。
[0080]在具有電壓電平+1.5、-1.5的單位期間連續(xù)的情況下,電壓電平的遷移量的最大值(3V)成為電壓電平的遷移量的最小值(IV)的3倍。另一方面,在圖2?圖5所示的示例中,因為具有電壓電平+1.5、-1.5的單位期間不連續(xù),所以電壓電平的遷移量的最大值成為1+1.5V-(-0.5V) I = 1-1.5V-(+0.5V) | = 2V。因此,在圖1的多值信號傳輸系統(tǒng)中,能夠?qū)㈦妷弘娖降倪w移量的最大值削減為2/3倍。
[0081 ] 其次,參照圖6?圖9,作為圖1的多值信號傳輸系統(tǒng)的另一動作例,關(guān)于多值數(shù)據(jù)信號的電壓電平以N = 3比特來表征的情況進行說明。
[0082]圖6是表示在圖1的多值信號發(fā)送裝置100的數(shù)據(jù)處理電路101中所使用的比特值的遷移規(guī)律的第2例的表。在圖6的示例中,將t設為整數(shù),由4t、4t+l、4t+2、4t+3來表示與時間上連續(xù)的4個單位期間分別對應的時間。各時間(即每個單位期間)的比特bl?b3的分配如圖6所示那樣周期性地變化。在時間4t,被分配比特bl?b3的全部,在時間4t+l?4t+3,通過將比特b3固定為0,從而只分配有比特bl以及b2。
[0083]圖7是表示由圖1的多值信號發(fā)送裝置100的多值驅(qū)動器電路102所生成的電壓電平的第2例的表。根據(jù)比特bl以及b2的值,電壓電平取+3.5、+2.5、+1.5、+0.5、-0.5、-1.5、-2.5、-3.5[V]的任一個值。在圖6的時間4t,因為被分配有比特bl?b3的全部,所以電壓電平取8個值的任一個。在圖6的時間4t+l?4t+3,因為比特b3始終為0,所以電壓電平取+1.5,+0.5,-0.5,-1.5[V]的任一個值。
[0084]圖8是表不在圖6以及圖7的條件下在圖1的多值信號傳輸系統(tǒng)中所傳輸?shù)亩嘀禂?shù)據(jù)信號的波形圖。數(shù)據(jù)處理電路101如圖6以及圖7所示那樣按照每個單位期間來分配預先確定的個數(shù)的22或者23個電壓電平。不過,此時數(shù)據(jù)處理電路101在分配有最大個數(shù)23的電壓電平的單位期間的下一單位期間內(nèi)分配比最大個數(shù)少的個數(shù)22的電壓電平。數(shù)據(jù)處理電路101按照每個單位期間,將被分配的電壓電平當中的任一個決定為表示輸入數(shù)據(jù)信號的電壓電平。此外,多值驅(qū)動器電路102生成多值數(shù)據(jù)信號,以使在分配有比最大個數(shù)23的電壓電平少的個數(shù)22的電壓電平的單位期間內(nèi)被分配的電壓電平的絕對值的最大值1.5[V],小于在分配有比最大個數(shù)23的電壓電平的單位期間內(nèi)被分配的電壓電平的絕對值的最大值3.5 [V]。由此,多值數(shù)據(jù)信號生成為:使包含具有最大絕對值的電壓電平+3.5,-3.5在內(nèi)的單位期間不連續(xù)。
[0085]圖9是表示在圖6的條件下由圖1的多值信號發(fā)送裝置100的數(shù)據(jù)處理電路101所生成的比特串的示例的表。多值驅(qū)動器電路102按照圖6的比特串來生成多值數(shù)據(jù)信號之時,在多值數(shù)據(jù)信號中包含具有最大絕對值的電壓電平+3.5、-3.5在內(nèi)的單位期間不會連續(xù)。
[0086]在具有電壓電平+3.5、-3.5的單位期間連續(xù)的情況下,電壓電平的遷移量的最大值(7V)成為電壓電平的遷移量的最小值(IV)的7倍。另一方面,在圖6?圖9所示的示例中,因為具有電壓電平+3.5、-3.5的單位期間不連續(xù),所以電壓電平的遷移量的最大值成為1+3.5V-(-l.5V) I = 1-3.5V-(+l.5V) | = 5V。因此,在圖1的多值信號傳輸系統(tǒng)中,能夠?qū)㈦妷弘娖降倪w移量的最大值削減為5/7倍。
[0087]如以上說明過的那樣,根據(jù)圖1的多值信號傳輸系統(tǒng),數(shù)據(jù)處理電路101在分配有最大個數(shù)的電壓電平的單位期間的下一單位期間內(nèi)分配比最大個數(shù)少的個數(shù)的電壓電平,多值驅(qū)動器電路102生成多值數(shù)據(jù)信號,以使在分配有比最大個數(shù)的電壓電平少的個數(shù)的電壓電平的單位期間內(nèi)被分配的電壓電平的絕對值的最大值,小于在分配有最大個數(shù)的電壓電平的單位期間內(nèi)被分配的電壓電平的絕對值的最大值。因此,根據(jù)圖1的多值信號傳輸系統(tǒng),通過減小電壓電平的遷移量,由此來抑制帶來信號失真的過沖或下沖的產(chǎn)生。圖1的多值信號傳輸系統(tǒng)能夠正確地判定多值數(shù)據(jù)信號的電壓電平,能夠可靠地傳輸多值數(shù)據(jù)信號。
[0088]此外,圖1的多值信號傳輸系統(tǒng)通過按照圖2或者圖6的遷移規(guī)律來分配比特,從而能夠以比特單位來處理輸入數(shù)據(jù)信號。
[0089]此外,根據(jù)圖1的多值信號傳輸系統(tǒng),尤其是在傳輸4值、8值等的多值數(shù)據(jù)信號的情況下,通過在電壓方向上復用數(shù)據(jù),從而能夠緩和電壓電平間的電位差相對性地縮小這樣的問題。
[0090]另外,在以上說明過的多值信號傳輸系統(tǒng)中,雖然假定了具有數(shù)據(jù)處理容易的2n個電壓電平的多值數(shù)據(jù)信號,但是并不限定于此,能夠?qū)嵤┦褂镁哂?以上的偶數(shù)個的電壓電平的多值數(shù)據(jù)信號的任意多值信號傳輸系統(tǒng)。
[0091]第2實施方式.
[0092]圖10是表示第2實施方式所涉及的多值信號傳輸系統(tǒng)的構(gòu)成的框圖。圖10的多值信號接收裝置200A除了圖1的構(gòu)成之外,還在多值接收器電路201的前級具備使所接收到的多值數(shù)據(jù)信號均衡的均衡器203。均衡器203為了補償多值數(shù)據(jù)信號的頻率所引起的衰減的差別,參照從多值信號發(fā)送裝置100發(fā)送的預先確定的訓練信號,并基于訓練信號的比特誤碼率等而使多值數(shù)據(jù)信號均衡。圖10的多值信號傳輸系統(tǒng)通過具備均衡器203,從而能夠高精度地判定多值數(shù)據(jù)信號的多個電壓電平。
[0093]第3實施方式.
[0094]圖11是表示第3實施方式所涉及的多值信號傳輸系統(tǒng)的構(gòu)成的框圖。圖11的多值信號接收裝置200B除了圖1的構(gòu)成之外,還具備時鐘再生電路204,根據(jù)所接收到的多值數(shù)據(jù)信號來再生時鐘信號。
[0095]多值信號發(fā)送裝置100的數(shù)據(jù)處理電路101在時間上連續(xù)的任意兩個單位期間內(nèi),分配不同個數(shù)的偶數(shù)個的電壓電平。多值信號接收裝置200B的時鐘再生電路204基于多值數(shù)據(jù)信號的歷經(jīng)多個單位期間的電壓電平的變動來再生時鐘信號。根據(jù)圖11的多值信號傳輸系統(tǒng),通過使所分配的電壓電平的個數(shù)按照每個單位期間來變化,從而多值數(shù)據(jù)信號的電壓電平按照每個單位期間而變動的可能性變高,時鐘信號的再生變得容易。
[0096]其次,參照圖12?圖14,作為圖11的多值信號傳輸系統(tǒng)的動作例,關(guān)于多值數(shù)據(jù)信號的電壓電平以N = 2比特來表征的情況進行說明。
[0097]圖12是表示在圖11的多值信號發(fā)送裝置100的數(shù)據(jù)處理電路101中所使用的比特值的遷移規(guī)律的第I例的表。設由圖11的多值信號發(fā)送裝置100的多值驅(qū)動器電路102所生成的電壓電平與圖3所示的相同。圖13是表示在圖3以及圖12的條件下在圖11的多值信號傳輸系統(tǒng)中所傳輸?shù)亩嘀禂?shù)據(jù)信號的波形圖。如圖13所示,按照每個單位期間交替地分配2個電壓電平和4個電壓電平,從而多值數(shù)據(jù)信號的電壓電平按照每個單位期間而變動的可能性變高,時鐘信號的再生變得容易。
[0098]圖14是表示在圖12的條件下由圖11的多值信號發(fā)送裝置100的數(shù)據(jù)處理電路101所生成的比特串的示例的表。多值驅(qū)動器電路102按照圖14的比特串來生成多值數(shù)據(jù)信號之時,在多值數(shù)據(jù)信號中,包含具有最大絕對值的電壓電平+1.5、-1.5在內(nèi)的單位期間不連續(xù),且時鐘信號的再生變得容易。
[0099]在具有電壓電平+1.5、-1.5的單位期間連續(xù)的情況下,電壓電平的遷移量的最大值(3V)成為電壓電平的遷移量的最小值(IV)的3倍。另一方面,在圖12?圖14所示的示例中,電壓電平的遷移量的最大值成為2V。因此,在圖11的多值信號傳輸系統(tǒng)中,能夠?qū)㈦妷弘娖降倪w移量的最大值削減為2/3倍。
[0100]其次,參照圖15?圖17,作為圖11的多值信號傳輸系統(tǒng)的另一動作例,關(guān)于多值數(shù)據(jù)信號的電壓電平以N = 3比特來表征的情況進行說明。
[0101]圖15是表示在圖11的多值信號發(fā)送裝置100的數(shù)據(jù)處理電路101中所使用的比特值的遷移規(guī)律的第2例的表。設由圖11的多值信號發(fā)送裝置100的多值驅(qū)動器電路102所生成的電壓電平與圖7所示的相同。圖16是表示在圖7以及圖15的條件下在圖11的多值信號傳輸系統(tǒng)中所傳輸?shù)亩嘀禂?shù)據(jù)信號的波形圖。如圖16所示,按照每個單位期間交替地分配4個電壓電平與8個電壓電平,從而多值數(shù)據(jù)信號的電壓電平按照每個單位期間而變動的可能性變高,時鐘信號的再生變得容易。
[0102]圖17是表示在圖15的條件下由圖11的多值信號發(fā)送裝置100的數(shù)據(jù)處理電路101所生成的比特串的示例的表。多值驅(qū)動器電路102按照圖17的比特串來生成多值數(shù)據(jù)信號之時,在多值數(shù)據(jù)信號中,包含具有最大絕對值的電壓電平+3.5、-3.5在內(nèi)的單位期間不連續(xù),且時鐘信號的再生變得容易。
[0103]在具有電壓電平+3.5、-3.5的單位期間連續(xù)的情況下,電壓電平的遷移量的最大值(7V)成為電壓電平的遷移量的最小值(IV)的7倍。另一方面,在圖15?圖17所示的例子中,電壓電平的遷移量的最大值成為5V。因此,在圖11的多值信號傳輸系統(tǒng)中,能夠?qū)㈦妷弘娖降倪w移量的最大值削減為5/7倍。
[0104]在以多個信道來傳輸多個多值數(shù)據(jù)信號的情況下、即存在經(jīng)由單個的傳輸路徑而分別連接的多個多值信號發(fā)送裝置以及多個多值信號接收裝置的情況下,只有一個多值信號接收裝置具備時鐘再生電路,多個多值信號接收裝置也可以共用由該時鐘再生電路所再生的時鐘信號。
[0105]如以上說明過的那樣,根據(jù)圖11的多值信號傳輸系統(tǒng),既能容易且可靠地進行時鐘信號的再生,又能通過減小電壓電平的遷移量由此來抑制帶來信號失真的過沖或下沖的產(chǎn)生。圖11的多值信號傳輸系統(tǒng)能夠正確地判定多值數(shù)據(jù)信號的電壓電平,能夠可靠地傳輸多值數(shù)據(jù)信號。
[0106]第4實施方式.
[0107]圖18是表示第4實施方式所涉及的多值信號傳輸系統(tǒng)的構(gòu)成的框圖。圖18的多值信號傳輸系統(tǒng)利用多值數(shù)據(jù)信號自身將用于對所傳輸?shù)亩嘀禂?shù)據(jù)信號的電壓電平進行判定的多個閾值電壓,從多值信號發(fā)送裝置100C發(fā)送至多值信號接收裝置200C。
[0108]多值信號發(fā)送裝置100C還具備:電壓控制電路103,控制由多值驅(qū)動器電路102C所生成的多值數(shù)據(jù)信號的電壓電平,以使:在時間上連續(xù)的任意兩個單位期間內(nèi),在一個單位期間內(nèi)被分配的電壓電平當中的任一個電壓電平位于在另一個單位期間內(nèi)被分配的電壓電平當中彼此相鄰的至少一對電壓電平之間。數(shù)據(jù)處理電路1lC與圖11的數(shù)據(jù)處理電路101同樣地決定表示輸入數(shù)據(jù)信號的電壓電平,并且按照每個單位期間而將所分配的電壓電平通知給電壓控制電路103。多值驅(qū)動器電路102C按照電壓控制電路103的控制而使電壓電平變化,并且與圖11的多值驅(qū)動器電路102同樣地生成多值數(shù)據(jù)信號。
[0109]多值信號接收裝置200C還具備:閾值電壓檢測電路205,在多值數(shù)據(jù)信號的時間上連續(xù)的任意兩個單位期間內(nèi),將在一個單位期間內(nèi)被分配的電壓電平作為用于對在另一個單位期間內(nèi)被分配的電壓電平進行判定的閾值電壓來檢測并保持。閾值電壓檢測電路205還將整個給定時間的多值時鐘信號的電壓電平的平均值(中心電平)作為閾值電壓來檢測并保持。多值接收器電路201C基于由閾值電壓檢測電路205檢測出的閾值電壓,來判定所接收到的多值數(shù)據(jù)信號具有被分配的電壓電平的哪一個。
[0110]其次,參照圖19?圖22,作為圖18的多值信號傳輸系統(tǒng)的動作例,關(guān)于多值數(shù)據(jù)信號的電壓電平以N = 2比特來表征的情況進行說明。
[0111]在此,設圖18的多值信號發(fā)送裝置100C的數(shù)據(jù)處理電路1lC中所使用的比特值的遷移規(guī)律與圖12所示的相同。圖19是由圖18的多值信號發(fā)送裝置100C的多值驅(qū)動器電路102C所生成的電壓電平的第I例,是表示在第I單位期間2t內(nèi)被分配的電壓電平的表。圖20是由圖18的多值信號發(fā)送裝置100C的多值驅(qū)動器電路102C所生成的電壓電平的第I例,是表示在第2單位期間2t+l內(nèi)被分配的電壓電平的表。圖21是表示在圖12、圖19以及圖20的條件下在圖18的多值信號傳輸系統(tǒng)中所傳輸?shù)亩嘀禂?shù)據(jù)信號的波形圖。在單位期間2t+l內(nèi)被分配的電壓電平是在單位期間2t內(nèi)被分配的電壓電平的閾值電壓,相反地,在單位期間2t內(nèi)被分配的電壓電平是在單位期間2t+l內(nèi)被分配的電壓電平的閾值電壓。因此,按照每個單位時間來生成具有圖19的電壓電平的任一個或者圖20的電壓電平的任一個的多值數(shù)據(jù)信號,從而能夠利用多值數(shù)據(jù)信號自身而將閾值電壓從多值信號發(fā)送裝置100C發(fā)送至多值信號接收裝置200C。多值信號接收裝置200C的多值接收器電路201C所用的閾值電壓除了圖19以及圖20所示的電壓電平之外還包含0V,而OV的閾值電壓是通過檢測由多值信號接收裝置200C接收到的多值數(shù)據(jù)信號的電壓電平的平均值而獲得的。閾值電壓檢測電路205直至獲取到全部的電壓電平為止,歷經(jīng)給定時間持續(xù)接收多值數(shù)據(jù)信號。閾值電壓檢測電路205將獲取到的電壓電平保持在內(nèi)部的存儲器(未圖示)中。
[0112]圖22是表示在圖12的條件下由圖18的多值信號發(fā)送裝置100C的數(shù)據(jù)處理電路1lC所生成的比特串的示例的表。多值驅(qū)動器電路102C按照圖22的比特串來生成多值數(shù)據(jù)信號之時,在多值數(shù)據(jù)信號中包含具有最大絕對值的電壓電平+1.5、-1.5在內(nèi)的單位期間不連續(xù),且能夠利用多值數(shù)據(jù)信號自身而將閾值電壓從多值信號發(fā)送裝置10C發(fā)送至多值信號接收裝置200C。
[0113]其次,參照圖23?圖28,作為圖18的多值信號傳輸系統(tǒng)的另一動作例,關(guān)于多值數(shù)據(jù)信號的電壓電平以N = 3比特來表征的情況進行說明。
[0114]圖23是表示在圖18的多值信號發(fā)送裝置100C的數(shù)據(jù)處理電路1lC中所使用的比特值的遷移規(guī)律的第2例的表。圖24是由圖18的多值信號發(fā)送裝置100C的多值驅(qū)動器電路102C所生成的電壓電平的第2例,是表示在第I以及第3單位期間4t、4t+2內(nèi)被分配的電壓電平的表。圖25是由圖18的多值信號發(fā)送裝置100C的多值驅(qū)動器電路102C所生成的電壓電平的第2例,是表示在第2單位期間4t+l內(nèi)被分配的電壓電平的表。圖26是由圖18的多值信號發(fā)送裝置100C的多值驅(qū)動器電路102C所生成的電壓電平的第2例,是表示在第4單位期間4t+3內(nèi)被分配的電壓電平的表。圖27是表示在圖23?圖26的條件下在圖18的多值信號傳輸系統(tǒng)中所傳輸?shù)亩嘀禂?shù)據(jù)信號的波形圖。在單位期間4t+l、4t+3內(nèi)被分配的電壓電平是在單位期間4t、4t+2內(nèi)被分配的電壓電平的閾值電壓,相反地,在單位期間4t、4t+2內(nèi)被分配的電壓電平是在單位期間4t+l、4t+3內(nèi)被分配的電壓電平的閾值電壓。因此,按照每個單位時間來生成具有圖24的電壓電平的任一個、圖25的電壓電平的任一個、或者圖26的電壓電平的任一個的多值數(shù)據(jù)信號,從而能夠利用多值數(shù)據(jù)信號自身而將閾值電壓從多值信號發(fā)送裝置100C發(fā)送至多值信號接收裝置200C。OV的閾值電壓是通過檢測由多值信號接收裝置200C接收到的多值數(shù)據(jù)信號的電壓電平的平均值而獲得的。
[0115]圖28是表示在圖23的條件下由圖18的多值信號發(fā)送裝置100C的數(shù)據(jù)處理電路1lC所生成的比特串的示例的表。多值驅(qū)動器電路102C按照圖28的比特串來生成多值數(shù)據(jù)信號之時,在多值數(shù)據(jù)信號中包含具有最大絕對值的電壓電平+3.5、-3.5在內(nèi)的單位期間不連續(xù),且能夠利用多值數(shù)據(jù)信號自身而將閾值電壓從多值信號發(fā)送裝置100C發(fā)送至多值信號接收裝置200C。
[0116]根據(jù)圖18的多值信號傳輸系統(tǒng),通過減小電壓電平的遷移量,由此來抑制帶來信號失真的過沖或下沖的產(chǎn)生。進而,根據(jù)圖18的多值信號傳輸系統(tǒng),通過使用多值數(shù)據(jù)信號自身而將閾值電壓從多值信號發(fā)送裝置100C發(fā)送至多值信號接收裝置200C,從而無需如圖10的多值信號接收裝置200A那樣設置均衡器。根據(jù)圖18的多值信號傳輸系統(tǒng),不會受到在發(fā)送裝置和接收裝置中分別使用的閾值電壓的差異、發(fā)送裝置的接地電壓與接收裝置的接地電壓之差的影響,進而相對于因溫度變化、器件的個體偏差、傳輸路徑的衰減等所起因的電壓電平的變動而能夠準確地追隨。因此,可以高精度地判定多值數(shù)據(jù)信號的多個電壓電平,可靠地傳輸多值數(shù)據(jù)信號。
[0117]另外,圖18的時鐘再生電路204也可以省略。
[0118]第5實施方式.
[0119]圖29是表示第5實施方式所涉及的多值信號傳輸系統(tǒng)的構(gòu)成的框圖。圖29的多值信號傳輸系統(tǒng)使用的是保證DC平衡的編碼方式、例如8B/10B編碼。
[0120]圖29的多值信號發(fā)送裝置100D取代圖11的數(shù)據(jù)處理電路101而具備數(shù)據(jù)前處理電路105、編碼電路106、以及數(shù)據(jù)處理電路101D。編碼電路106包含N個編碼器106-1?106-N。多值信號發(fā)送裝置10D還具備使時鐘信號倍增為10倍的倍增器104。數(shù)據(jù)前處理電路105基于時鐘信號來動作,在多值數(shù)據(jù)信號的電壓電平的個數(shù)的最大值為2N個時,將輸入數(shù)據(jù)信號分割為N個比特串。編碼器106-1?106-N分別基于時鐘信號來動作,通過8B/10B編碼來編碼各比特串。詳細而言,編碼器106-1?106-N分別通過預先確定的變換表而將各比特串所含的連續(xù)的8比特變換為10比特。數(shù)據(jù)處理電路1lD基于經(jīng)倍增后的時鐘信號來動作,使被編碼的比特串當中至少一個比特串的速率低于其他比特串的速率,按照每個單位期間,基于由各比特串所含的比特構(gòu)成的組而將2N個電壓電平當中的任一個決定為表示輸入數(shù)據(jù)信號的電壓電平。在數(shù)據(jù)處理電路1lD中,因為使至少一個比特串的速率低于其他比特串的速率,所以與圖1的多值信號傳輸系統(tǒng)同樣地,在分配有最大個數(shù)的電壓電平的單位期間的下一單位期間內(nèi)被分配比最大個數(shù)少的個數(shù)的電壓電平。
[0121]圖29的多值信號接收裝置200D取代圖11的數(shù)據(jù)處理電路202而具備數(shù)據(jù)處理電路202D、解碼電路207、以及數(shù)據(jù)后處理電路208。解碼電路207包含N個解碼器207-1?207-N。多值信號接收裝置200D具備:分頻器206,將由時鐘再生電路所再生的時鐘信號(即,由倍增器104進行了倍增后的時鐘信號)分頻為十分之一。數(shù)據(jù)處理電路202D基于被倍增的時鐘信號(即,由分頻器206分頻之前的時鐘信號)來動作,按照每個單位期間將多值數(shù)據(jù)信號分割為N個比特,生成分別包含分割出的比特在內(nèi)的N個比特串。解碼器207-1?207-N的每一個基于被分頻的時鐘信號來動作,通過8B/10B編碼來解碼各比特串。詳細而言,解碼器207-1?207-N分別通過預先確定的變換表而將各比特串所含的連續(xù)的10比特變換為8比特。數(shù)據(jù)后處理電路208基于被分頻的時鐘信號來動作,合成各解碼出的比特串來恢復與輸入數(shù)據(jù)信號對應的輸出數(shù)據(jù)信號。
[0122]其次,參照圖30以及圖31,作為圖29的多值信號傳輸系統(tǒng)的動作例,關(guān)于多值數(shù)據(jù)信號的電壓電平以N = 2比特來表征的情況進行說明。
[0123]在此,設圖29的多值信號發(fā)送裝置100D的數(shù)據(jù)處理電路1lD中所使用的比特值的遷移規(guī)律與圖12所示的相同。此外,設由圖29的多值信號發(fā)送裝置100D的多值驅(qū)動器電路102C所生成的電壓電平與圖3所示的相同。圖30是表示由圖29的多值信號發(fā)送裝置100D的數(shù)據(jù)處理電路1lD所生成的比特串的第I例的表。圖31是表示在圖3、圖12以及圖30的條件下在圖29的多值信號傳輸系統(tǒng)中所傳輸?shù)亩嘀禂?shù)據(jù)信號的波形圖。將被數(shù)據(jù)前處理電路105分割后的各比特串的數(shù)據(jù)表征為D1、D2。數(shù)據(jù)D1、D2的各比特串(分別包含比特bl、b2)通過保證DC平衡的8B/10B編碼而被編碼。數(shù)據(jù)處理電路1lD如圖30所示那樣,使數(shù)據(jù)D2的比特串的速率相對于數(shù)據(jù)Dl的比特串的速率而下降為一半。
[0124]其次,參照圖32以及圖33,作為圖29的多值信號傳輸系統(tǒng)的另一動作例,關(guān)于多值數(shù)據(jù)信號的電壓電平以N = 3比特來表征的情況進行說明。
[0125]在此,設圖29的多值信號發(fā)送裝置100D的數(shù)據(jù)處理電路1lD中所使用的比特值的遷移規(guī)律與圖15所示的相同。此外,設由圖29的多值信號發(fā)送裝置100D的多值驅(qū)動器電路102C所生成的電壓電平與圖7所示的相同。圖32是表示由圖29的多值信號發(fā)送裝置100D的數(shù)據(jù)處理電路1lD所生成的比特串的第2例的表。圖33是表示在圖7、圖15以及圖31的條件下在圖29的多值信號傳輸系統(tǒng)中所傳輸?shù)亩嘀禂?shù)據(jù)信號的波形圖。將被數(shù)據(jù)前處理電路105分割后的各比特串的數(shù)據(jù)表征為D1、D2、D3。數(shù)據(jù)D1、D2、D3的各比特串(分別包含比特bl、b2、b3)通過保證DC平衡的8B/10B編碼而被編碼。數(shù)據(jù)處理電路1lD如圖32所示那樣使數(shù)據(jù)D3的比特串的速率相對于數(shù)據(jù)D1、D2的比特串的速率而下降為一半。
[0126]根據(jù)圖29的多值信號傳輸系統(tǒng),通過減小電壓電平的遷移量,由此來抑制帶來信號失真的過沖或下沖的產(chǎn)生。進而,根據(jù)圖29的多值信號傳輸系統(tǒng),通過使用保證DC平衡的編碼方式,從而不會受到在發(fā)送裝置和接收裝置中分別使用的閾值電壓的差異、發(fā)送裝置的接地電壓與接收裝置的接地電壓之差的影響,進而相對于因溫度變化、器件的個體偏差、傳輸路徑的衰減等所引起的電壓電平的變動而能夠準確地追隨。因此,可以高精度地判定多值數(shù)據(jù)信號的多個電壓電平,可靠地傳輸多值數(shù)據(jù)信號。
[0127]第6實施方式.
[0128]圖34是表示第6實施方式所涉及的多值信號傳輸系統(tǒng)的構(gòu)成的框圖。圖34的多值信號發(fā)送裝置100E除了圖29的構(gòu)成之外,還具備使多值驅(qū)動器電路102C的輸出端子與傳輸路徑300連接的電容器Cl,圖34的多值信號接收裝置200E除了圖29的構(gòu)成之外,還具備使多值接收器電路20IC的輸入端子與傳輸路徑300連接的電容器C2。通過電容器Cl、C2,使多值驅(qū)動器電路102C以及多值接收器電路201C相對于傳輸路徑300而發(fā)生AC耦合。在圖34的多值信號傳輸系統(tǒng)中,閾值電壓檢測電路205E能夠取代所接收到的多值時鐘信號的電壓電平的平均值而原樣使用多值信號接收裝置200E的接地GND2的電壓電平。
[0129]另外,電容器C1、C2只要位于多值信號發(fā)送裝置100E以及多值信號接收裝置200E的至少一方即可。此外,電容器Cl、C2并不限于圖29的多值信號傳輸系統(tǒng),也可以設置于圖1、圖10、圖11、或者圖18的多值信號傳輸系統(tǒng)。
[0130]由此,在圖34的多值信號傳輸系統(tǒng)中,能夠使中心電平變?yōu)楦】?floating)狀態(tài),能夠?qū)⒁逊€(wěn)定的接地GND1、GND2的電壓電平作為中心電平來使用,所以可以高精度且容易地進行中心電平(OV)的判別。
[0131]第7實施方式.
[0132]圖35是表示第7實施方式所涉及的多值信號傳輸系統(tǒng)的構(gòu)成的框圖。圖35的多值信號發(fā)送裝置100F取代圖29的單端的多值驅(qū)動器電路102C而具備作為差動驅(qū)動器電路的多值驅(qū)動器電路102F,圖35的多值信號接收裝置200F取代圖29的單端的多值接收器電路201C而具備作為差動接收器電路的多值接收器電路201F。進而,取代圖29的傳輸路徑300而具備作為差動傳輸路徑的傳輸路徑300F。多值信號發(fā)送裝置100F使作為差動信號的多值數(shù)據(jù)信號分別經(jīng)由傳輸路徑300F而發(fā)送至多值信號接收裝置200F。閾值電壓檢測電路205F根據(jù)作為接收到的差動信號的多值數(shù)據(jù)信號來生成閾值電壓。在圖35的多值信號傳輸系統(tǒng)中,閾值電壓檢測電路205F能夠取代對所接收到的多值時鐘信號的電壓電平的平均值的檢測,而通過差分法的原理根據(jù)作為所接收到的差動信號的多值時鐘信號來生成基準電壓電平。
[0133]作為差動驅(qū)動器電路的多值驅(qū)動器電路102F以及作為差動接收器電路的多值接收器電路201F并不限于圖29的多值信號傳輸系統(tǒng),也可以設置于圖1、圖10、圖11、圖18、或者圖34的多值信號傳輸系統(tǒng)。
[0134]由此,在圖35的多值信號傳輸系統(tǒng)中,能夠?qū)崿F(xiàn)接收靈敏度的提升、高速化、低噪聲化、高噪聲耐性,且因為基準電壓電平與接地GND1、GND2的電壓電平相等,所以能夠高精度且容易地進行中心電平(OV)的判別。
[0135]如以上說明過的那樣,本公開的形態(tài)所涉及的多值信號發(fā)送裝置、多值信號接收裝置、多值信號傳輸系統(tǒng)、以及多值信號傳輸方法具備以下的構(gòu)成。
[0136]根據(jù)第I形態(tài)所涉及的多值信號發(fā)送裝置,為一種多值信號發(fā)送裝置,根據(jù)原數(shù)據(jù)信號來生成具有4個以上的偶數(shù)個的電壓電平的多值數(shù)據(jù)信號,
[0137]上述多值信號發(fā)送裝置具備:
[0138]數(shù)據(jù)處理電路,按照每個單位期間來決定表示上述原數(shù)據(jù)信號的電壓電平;和
[0139]驅(qū)動器電路,生成包含分別具有上述決定出的電壓電平的多個單位期間在內(nèi)的多值數(shù)據(jù)信號,
[0140]上述數(shù)據(jù)處理電路,
[0141]按照每個上述單位期間來分配預先確定的個數(shù)的偶數(shù)個的電壓電平,
[0142]在分配有最大個數(shù)的電壓電平的單位期間的下一單位期間內(nèi),分配比上述最大個數(shù)少的個數(shù)的電壓電平,
[0143]按照每個上述單位期間,將上述被分配的電壓電平當中的任一個決定為表示上述原數(shù)據(jù)信號的電壓電平,
[0144]上述驅(qū)動器電路,生成上述多值數(shù)據(jù)信號,以使在分配有比上述最大個數(shù)的電壓電平少的個數(shù)的電壓電平的單位期間內(nèi)被分配的電壓電平的絕對值的最大值,小于在分配有上述最大個數(shù)的電壓電平的單位期間內(nèi)被分配的電壓電平的絕對值的最大值。
[0145]根據(jù)第2形態(tài)所涉及的多值信號發(fā)送裝置,在第I形態(tài)所涉及的多值信號發(fā)送裝置中,上述數(shù)據(jù)處理電路在時間上連續(xù)的任意兩個單位期間內(nèi),分配不同個數(shù)的偶數(shù)個的電壓電平。
[0146]根據(jù)第3形態(tài)所涉及的多值信號發(fā)送裝置,第I或者第2形態(tài)所涉及的多值信號發(fā)送裝置還具備:電壓控制電路,控制由上述驅(qū)動器電路生成的上述多值數(shù)據(jù)信號的電壓電平,以使:在時間上連續(xù)的任意兩個單位期間內(nèi),在一個單位期間內(nèi)被分配的電壓電平當中的任一個電壓電平位于在另一個單位期間內(nèi)被分配的電壓電平當中彼此相鄰的至少一對電壓電平之間。
[0147]根據(jù)第4形態(tài)所涉及的多值信號發(fā)送裝置,在第I?第3任一個形態(tài)所涉及的多值信號發(fā)送裝置中,上述數(shù)據(jù)處理電路按照每個上述單位期間來分配預先確定的2的乘方的個數(shù)的電壓電平。
[0148]根據(jù)第5形態(tài)所涉及的多值信號發(fā)送裝置,在第4形態(tài)所涉及的多值信號發(fā)送裝置中,
[0149]上述數(shù)據(jù)處理電路,
[0150]在上述電壓電平的個數(shù)的最大值為2Nmax個時,將上述原數(shù)據(jù)信號分割為Nmax個比特串,
[0151]通過保證DC平衡的編碼方式來編碼上述各比特串,
[0152]使上述編碼后的比特串當中至少一個比特串的速率低于其他比特串的速率,
[0153]按照每個上述單位期間,基于由上述各比特串所含的比特構(gòu)成的組,,將上述2Nmax個電壓電平當中的任一個決定為表示上述原數(shù)據(jù)信號的電壓電平。
[0154]根據(jù)第6形態(tài)所涉及的多值信號發(fā)送裝置,在第5形態(tài)所涉及的多值信號發(fā)送裝置中上述編碼方式為8B/10B編碼。
[0155]根據(jù)第7形態(tài)所涉及的多值信號發(fā)送裝置,在第I?第6任一個形態(tài)所涉及的多值信號發(fā)送裝置中,上述驅(qū)動器電路的輸出端子通過AC耦合而與傳輸路徑連接。
[0156]根據(jù)第8形態(tài)所涉及的多值信號發(fā)送裝置,在第I?第7任一個形態(tài)所涉及的多值信號發(fā)送裝置中,上述驅(qū)動器電路為差動驅(qū)動器電路。
[0157]根據(jù)第9形態(tài)所涉及的多值信號接收裝置,為一種多值信號接收裝置,接收具有4個以上的偶數(shù)個的電壓電平的多值數(shù)據(jù)信號,
[0158]對于上述多值數(shù)據(jù)信號,按照每個單位期間來分配預先確定的個數(shù)的偶數(shù)個的電壓電平,
[0159]在分配有最大個數(shù)的電壓電平的單位期間的下一單位期間內(nèi),被分配比上述最大個數(shù)少的個數(shù)的電壓電平,
[0160]上述多值數(shù)據(jù)信號按照每個上述單位期間具有上述被分配的電壓電平當中的任一個,
[0161]在分配有比上述最大個數(shù)的電壓電平少的個數(shù)的電壓電平的單位期間內(nèi)被分配的電壓電平的絕對值的最大值,小于在分配有上述最大個數(shù)的電壓電平的單位期間內(nèi)被分配的電壓電平的絕對值的最大值,
[0162]上述多值信號接收裝置具備:
[0163]接收器電路,按照每個上述單位期間來檢測上述多值數(shù)據(jù)信號的電壓電平;和
[0164]數(shù)據(jù)處理電路,按照每個上述單位期間,基于上述被分配的電壓電平以及上述檢測出的電壓電平來恢復上述多值數(shù)據(jù)信號的原數(shù)據(jù)信號。
[0165]根據(jù)第10形態(tài)所涉及的多值信號接收裝置,在第9形態(tài)所涉及的多值信號接收裝置中,
[0166]在上述多值數(shù)據(jù)信號的時間上連續(xù)的任意兩個單位期間內(nèi),被分配不同個數(shù)的偶數(shù)個的電壓電平,
[0167]上述多值信號接收裝置還具備:時鐘再生電路,基于上述多值數(shù)據(jù)信號的歷經(jīng)多個單位期間的上述電壓電平的變動來再生時鐘信號。
[0168]根據(jù)第11形態(tài)所涉及的多值信號接收裝置,在第9或者第10形態(tài)所涉及的多值信號接收裝置中,
[0169]在上述多值數(shù)據(jù)信號的時間上連續(xù)的任意兩個單位期間內(nèi),在一個單位期間內(nèi)被分配的電壓電平當中的任一個電壓電平位于在另一個單位期間內(nèi)被分配的電壓電平當中彼此相鄰的至少一對電壓電平之間,
[0170]上述多值信號接收裝置還具備:閾值電壓檢測電路,在上述多值數(shù)據(jù)信號的時間上連續(xù)的任意兩個單位期間內(nèi),將在一個單位期間內(nèi)被分配的電壓電平作為用于判定在另一個單位期間內(nèi)被分配的電壓電平的閾值電壓來檢測并進行保持,
[0171]上述接收器電路基于上述閾值電壓來判定上述多值數(shù)據(jù)信號具有上述被分配的電壓電平的哪一個。
[0172]根據(jù)第12形態(tài)所涉及的多值信號接收裝置,在第9?第11任一個形態(tài)所涉及的多值信號接收裝置中,對于上述多值數(shù)據(jù)信號,按照每個上述單位期間來分配有預先確定的2的乘方的個數(shù)的電壓電平。
[0173]根據(jù)第13形態(tài)所涉及的多值信號接收裝置,在第12形態(tài)所涉及的多值信號接收裝置中,
[0174]上述數(shù)據(jù)處理電路,
[0175]在上述電壓電平的個數(shù)的最大值為2Nmax個時,按照每個上述單位期間將上述多值數(shù)據(jù)信號分割為Nmax個比特,生成分別包含上述分割出的比特在內(nèi)的Nmax個比特串,上述各比特串通過保證DC平衡的編碼方式來編碼,上述各比特串當中至少一個比特串的速率低于其他比特串的速率,
[0176]通過上述編碼方式的逆方式來解碼上述各比特串,
[0177]合成上述各解碼出的比特串來恢復上述原數(shù)據(jù)信號。
[0178]根據(jù)第14形態(tài)所涉及的多值信號接收裝置,在第13形態(tài)所涉及的多值信號接收裝置中,上述編碼方式為8B/10B編碼。
[0179]根據(jù)第15形態(tài)所涉及的多值信號接收裝置,在第9?第14任一個形態(tài)所涉及的多值信號接收裝置中,上述接收器電路的輸入端子通過AC耦合而與傳輸路徑連接。
[0180]根據(jù)第16形態(tài)所涉及的多值信號接收裝置,在第9?第15任一個形態(tài)所涉及的多值信號接收裝置中,上述接收器電路為差動接收器電路。
[0181]根據(jù)第17形態(tài)所涉及的多值信號傳輸系統(tǒng),具備第I形態(tài)所涉及的多值信號發(fā)送裝置、和第9形態(tài)所涉及的多值信號發(fā)送裝置,通過傳輸多值數(shù)據(jù)信號的傳輸路徑而連接了上述多值信號發(fā)送裝置以及上述多值信號發(fā)送裝置。
[0182]根據(jù)第18形態(tài)所涉及的多值信號傳輸系統(tǒng),在第17形態(tài)所涉及的多值信號傳輸系統(tǒng)中,
[0183]上述多值信號發(fā)送裝置的數(shù)據(jù)處理電路在時間上連續(xù)的任意兩個單位期間內(nèi)分配不同個數(shù)的偶數(shù)個的電壓電平,
[0184]上述多值信號接收裝置還具備:時鐘再生電路,基于上述多值數(shù)據(jù)信號的歷經(jīng)多個單位期間的上述電壓電平的變動來再生時鐘信號。
[0185]根據(jù)第19形態(tài)所涉及的多值信號傳輸系統(tǒng),在第17或者第18形態(tài)所涉及的多值信號傳輸系統(tǒng)中,
[0186]上述多值信號發(fā)送裝置還具備:電壓控制電路,控制由上述驅(qū)動器電路生成的上述多值數(shù)據(jù)信號的電壓電平,以使:在時間上連續(xù)的任意兩個單位期間內(nèi),在一個單位期間內(nèi)被分配的電壓電平當中的任一個電壓電平位于在另一個單位期間內(nèi)被分配的電壓電平當中彼此相鄰的至少一對電壓電平之間,
[0187]上述多值信號接收裝置還具備:閾值電壓檢測電路,在上述多值數(shù)據(jù)信號的時間上連續(xù)的任意兩個單位期間內(nèi),將在一個單位期間內(nèi)被分配的電壓電平作為用于判定在另一個單位期間內(nèi)被分配的電壓電平的閾值電壓來檢測并進行保持,
[0188]上述接收器電路基于上述閾值電壓來判定上述多值數(shù)據(jù)信號具有上述被分配的電壓電平的哪一個。
[0189]根據(jù)第20形態(tài)所涉及的多值信號傳輸系統(tǒng),在第17?第19任一個形態(tài)所涉及的多值信號傳輸系統(tǒng)中,上述多值信號發(fā)送裝置的數(shù)據(jù)處理電路按照每個上述單位期間來分配預先確定的2的乘方的個數(shù)的電壓電平。
[0190]根據(jù)第21形態(tài)所涉及的多值信號傳輸系統(tǒng),在第20形態(tài)所涉及的多值信號傳輸系統(tǒng)中,
[0191]上述多值信號發(fā)送裝置的數(shù)據(jù)處理電路,
[0192]在上述電壓電平的個數(shù)的最大值為2Nmax個時,將上述原數(shù)據(jù)信號分割為Nmax個比特串,
[0193]通過保證DC平衡的編碼方式來編碼上述各比特串,
[0194]使上述被編碼的比特串當中至少一個比特串的速率低于其他比特串的速率,
[0195]按照每個上述單位期間,基于由上述各比特串所含的比特構(gòu)成的組,將上述2Nmax個電壓電平當中的任一個決定為表示上述原數(shù)據(jù)信號的電壓電平,
[0196]上述多值信號接收裝置的數(shù)據(jù)處理電路,
[0197]按照每個上述單位期間將上述多值數(shù)據(jù)信號分割為Nmax個比特,生成分別包含上述分割出的比特在內(nèi)的Nmax個比特串,
[0198]通過上述編碼方式的逆方式來解碼上述各比特串,
[0199]合成上述各解碼出的比特串來恢復上述原數(shù)據(jù)信號。
[0200]根據(jù)第22形態(tài)所涉及的多值信號傳輸系統(tǒng),在第21形態(tài)所涉及的多值信號傳輸系統(tǒng)中,上述編碼方式為8B/10B編碼。
[0201]根據(jù)第23形態(tài)所涉及的多值信號傳輸系統(tǒng),在第17?第22任一個形態(tài)所涉及的多值信號傳輸系統(tǒng)中,
[0202]上述驅(qū)動器電路的輸出端子通過AC耦合而與上述傳輸路徑連接,
[0203]上述接收器電路的輸入端子通過AC耦合而與上述傳輸路徑連接。
[0204]根據(jù)第24形態(tài)所涉及的多值信號傳輸系統(tǒng),在第17?第23任一個形態(tài)所涉及的多值信號傳輸系統(tǒng)中,
[0205]上述驅(qū)動器電路為差動驅(qū)動器電路,
[0206]上述接收器電路為差動接收器電路。
[0207]根據(jù)第25形態(tài)所涉及的多值信號傳輸方法,為一種多值信號傳輸方法,從多值信號發(fā)送裝置向多值信號接收裝置傳輸具有4個以上的偶數(shù)個的電壓電平的多值數(shù)據(jù)信號,
[0208]上述多值信號傳輸方法在上述多值信號發(fā)送裝置中包含:
[0209]按照每個單位期間,根據(jù)原數(shù)據(jù)信號來決定表示上述原數(shù)據(jù)信號的電壓電平的步驟;和
[0210]生成包含分別具有上述決定出的電壓電平的多個單位期間在內(nèi)的多值數(shù)據(jù)信號的步驟,
[0211]上述決定的步驟包含:
[0212]按照每個上述單位期間來分配預先確定的個數(shù)的偶數(shù)個的電壓電平的步驟;
[0213]在分配有最大個數(shù)的電壓電平的單位期間的下一單位期間內(nèi),分配比上述最大個數(shù)少的個數(shù)的電壓電平的步驟;和
[0214]按照每個上述單位期間,將上述被分配的電壓電平當中的任一個決定為表示上述原數(shù)據(jù)信號的電壓電平的步驟,
[0215]上述生成的步驟包含:生成上述多值數(shù)據(jù)信號,以使在分配有比上述最大個數(shù)的電壓電平少的個數(shù)的電壓電平的單位期間內(nèi)被分配的電壓電平的絕對值的最大值,小于在分配有上述最大個數(shù)的電壓電平的單位期間內(nèi)被分配的電壓電平的絕對值的最大值的步驟,
[0216]在上述多值信號接收裝置中包含:
[0217]按照每個上述單位期間來檢測上述多值數(shù)據(jù)信號的電壓電平的步驟;和
[0218]按照每個上述單位期間,基于上述被分配的電壓電平以及上述檢測出的電壓電平來恢復上述多值數(shù)據(jù)信號的原數(shù)據(jù)信號的步驟。
[0219]根據(jù)本公開的實施方式所涉及的多值信號發(fā)送裝置、多值信號接收裝置、多值信號傳輸系統(tǒng)、以及多值信號傳輸方法,通過減小電壓電平的遷移量,由此來抑制帶來信號失真的過沖或下沖的產(chǎn)生。本公開的實施方式所涉及的多值信號發(fā)送裝置、多值信號接收裝置、多值信號傳輸系統(tǒng)、以及多值信號傳輸方法能夠正確地判定多值數(shù)據(jù)信號的電壓電平,能夠可靠地傳輸多值數(shù)據(jù)信號。
[0220]根據(jù)本公開的實施方式所涉及的多值信號發(fā)送裝置、多值信號接收裝置、多值信號傳輸系統(tǒng)、以及多值信號傳輸方法,進而通過使所分配的電壓電平的個數(shù)按照每個單位期間而變化,從而能夠容易且可靠地進行時鐘信號的再生。
[0221]根據(jù)本公開的實施方式所涉及的多值信號發(fā)送裝置、多值信號接收裝置、多值信號傳輸系統(tǒng)、以及多值信號傳輸方法,進而通過利用多值數(shù)據(jù)信號自身而將閾值電壓從多值信號發(fā)送裝置發(fā)送至多值信號接收裝置,從而不會受到在發(fā)送裝置和接收裝置中分別使用的閾值電壓的差異、發(fā)送裝置的接地電壓與接收裝置的接地電壓之差的影響,進而相對于因溫度變化、器件的個體偏差、傳輸路徑的衰減等所引起的電壓電平的變動而能夠準確地追隨。
[0222]根據(jù)本公開的實施方式所涉及的多值信號發(fā)送裝置、多值信號接收裝置、多值信號傳輸系統(tǒng)、以及多值信號傳輸方法,進而通過按照每個單位期間來分配預先確定的2的乘方的個數(shù)的電壓電平,從而可以按照給定的遷移規(guī)律,以比特為單位來處理原數(shù)據(jù)信號。
[0223]根據(jù)本公開的實施方式所涉及的多值信號發(fā)送裝置、多值信號接收裝置、多值信號傳輸系統(tǒng)、以及多值信號傳輸方法,進而通過能夠利用保證DC平衡的編碼方式來傳輸。
[0224]根據(jù)本公開的實施方式所涉及的多值信號發(fā)送裝置、多值信號接收裝置、多值信號傳輸系統(tǒng)、以及多值信號傳輸方法,進而通過利用AC耦合,從而能夠使多個電壓電平的中心電平變?yōu)楦】諣顟B(tài),能夠?qū)⒁逊€(wěn)定的接地的電壓電平作為中心電平來使用,所以可以高精度且容易地進行中心電平(OV)的判別。
[0225]根據(jù)本公開的實施方式所涉及的多值信號發(fā)送裝置、多值信號接收裝置、多值信號傳輸系統(tǒng)、以及多值信號傳輸方法,進而通過傳輸差動信號,從而能夠?qū)崿F(xiàn)接收靈敏度的提升、高速化、低噪聲化、高噪聲耐性,且因為中心電平變?yōu)榻拥氐碾妷弘娖?,所以能夠高精度且容易地進行電壓電平的判定。
[0226]工業(yè)實用性
[0227]本公開的實施方式所涉及的多值信號發(fā)送裝置、多值信號接收裝置、多值信號傳輸系統(tǒng)、以及多值信號傳輸方法,通過減小電壓電平的遷移量,從而能夠抑制帶來信號失真的過沖或下沖的產(chǎn)生。因此,能夠應用于高速數(shù)據(jù)傳輸、松弛振蕩等所引起的過沖大的高速光通信等。
[0228]符號說明
[0229]100、100C?100F…多值信號發(fā)送裝置,
[0230]101、101C、101D、1lE …數(shù)據(jù)處理電路,
[0231]102、102C、102F…多值驅(qū)動器電路,
[0232]103…電壓控制電路,
[0233]104…倍增器,
[0234]105…數(shù)據(jù)前處理電路,
[0235]106…編碼電路,
[0236]106-1 ?106-N …編碼器,
[0237]200.200A?200F…多值信號接收裝置,
[0238]201、201C、201F…多值接收器電路,
[0239]202、202D…數(shù)據(jù)處理電路,
[0240]203…均衡器,
[0241]204、204F...時鐘再生電路,
[0242]205、205E、205F…閾值電壓檢測電路,
[0243]206…分頻器,
[0244]207…解碼電路,
[0245]207-1 ?207-N…解碼器,
[0246]208…數(shù)據(jù)后處理電路,
[0247]300、300F…傳輸路徑,
[0248]C1、C2…電容器。
【權(quán)利要求】
1.一種多值信號發(fā)送裝置,根據(jù)原數(shù)據(jù)信號來生成具有4個以上的偶數(shù)個的電壓電平的多值數(shù)據(jù)信號, 上述多值信號發(fā)送裝置具備: 數(shù)據(jù)處理電路,按照每個單位期間來決定表示上述原數(shù)據(jù)信號的電壓電平;和驅(qū)動器電路,生成包含分別具有上述決定出的電壓電平的多個單位期間在內(nèi)的多值數(shù)據(jù)信號, 上述數(shù)據(jù)處理電路按照每個上述單位期間來分配預先確定的個數(shù)的偶數(shù)個的電壓電平, 上述數(shù)據(jù)處理電路在分配有最大個數(shù)的電壓電平的單位期間的下一單位期間內(nèi),分配比上述最大個數(shù)少的個數(shù)的電壓電平, 上述數(shù)據(jù)處理電路按照每個上述單位期間,將上述被分配的電壓電平當中的任一個決定為表示上述原數(shù)據(jù)信號的電壓電平, 上述驅(qū)動器電路生成上述多值數(shù)據(jù)信號,以使在分配有比上述最大個數(shù)的電壓電平少的個數(shù)的電壓電平的單位期間內(nèi)被分配的電壓電平的絕對值的最大值,小于在分配有上述最大個數(shù)的電壓電平的單位期間內(nèi)被分配的電壓電平的絕對值的最大值。
2.根據(jù)權(quán)利要求1所述的多值信號發(fā)送裝置,其中, 上述數(shù)據(jù)處理電路在時間上連續(xù)的任意兩個單位期間內(nèi),分配不同個數(shù)的偶數(shù)個的電壓電平。
3.根據(jù)權(quán)利要求1或2所述的多值信號發(fā)送裝置,其中, 上述多值信號發(fā)送裝置還具備:電壓控制電路,控制由上述驅(qū)動器電路生成的上述多值數(shù)據(jù)信號的電壓電平,以使:在時間上連續(xù)的任意兩個單位期間內(nèi),在一個單位期間內(nèi)被分配的電壓電平當中的任一個電壓電平位于在另一個單位期間內(nèi)被分配的電壓電平當中彼此相鄰的至少一對電壓電平之間。
4.根據(jù)權(quán)利要求1?3中任一項所述的多值信號發(fā)送裝置,其中, 上述數(shù)據(jù)處理電路按照每個上述單位期間來分配預先確定的2的乘方的個數(shù)的電壓電平。
5.根據(jù)權(quán)利要求4所述的多值信號發(fā)送裝置,其中, 在上述電壓電平的個數(shù)的最大值為2Nmax個時,上述數(shù)據(jù)處理電路將上述原數(shù)據(jù)信號分割為Nmax個比特串, 上述數(shù)據(jù)處理電路通過保證DC平衡的編碼方式來編碼上述各比特串, 上述數(shù)據(jù)處理電路使上述編碼后的比特串當中至少一個比特串的速率低于其他比特串的速率, 上述數(shù)據(jù)處理電路按照每個上述單位期間,基于由上述各比特串所含的比特構(gòu)成的組,將上述2Nmax個電壓電平當中的任一個決定為表示上述原數(shù)據(jù)信號的電壓電平。
6.根據(jù)權(quán)利要求5所述的多值信號發(fā)送裝置,其中, 上述編碼方式為8B/10B編碼。
7.根據(jù)權(quán)利要求1?6中任一項所述的多值信號發(fā)送裝置,其中, 上述驅(qū)動器電路的輸出端子通過AC耦合而與傳輸路徑連接。
8.根據(jù)權(quán)利要求1?7中任一項所述的多值信號發(fā)送裝置,其中, 上述驅(qū)動器電路為差動驅(qū)動器電路。
9.一種多值信號接收裝置,接收具有4個以上的偶數(shù)個的電壓電平的多值數(shù)據(jù)信號, 對于上述多值數(shù)據(jù)信號,按照每個單位期間來分配預先確定的個數(shù)的偶數(shù)個的電壓電平, 在分配有最大個數(shù)的電壓電平的單位期間的下一單位期間內(nèi),被分配比上述最大個數(shù)少的個數(shù)的電壓電平, 上述多值數(shù)據(jù)信號按照每個上述單位期間具有上述被分配的電壓電平當中的任一個,在分配有比上述最大個數(shù)的電壓電平少的個數(shù)的電壓電平的單位期間內(nèi)被分配的電壓電平的絕對值的最大值,小于在分配有上述最大個數(shù)的電壓電平的單位期間內(nèi)被分配的電壓電平的絕對值的最大值, 上述多值信號接收裝置具備: 接收器電路,按照每個上述單位期間來檢測上述多值數(shù)據(jù)信號的電壓電平;和數(shù)據(jù)處理電路,按照每個上述單位期間,基于上述被分配的電壓電平以及上述檢測出的電壓電平來恢復上述多值數(shù)據(jù)信號的原數(shù)據(jù)信號。
10.根據(jù)權(quán)利要求9所述的多值信號接收裝置,其中, 在上述多值數(shù)據(jù)信號的時間上連續(xù)的任意兩個單位期間內(nèi),被分配不同個數(shù)的偶數(shù)個的電壓電平, 上述多值信號接收裝置還具備:時鐘再生電路,基于上述多值數(shù)據(jù)信號的歷經(jīng)多個單位期間的上述電壓電平的變動來再生時鐘信號。
11.根據(jù)權(quán)利要求9或10所述的多值信號接收裝置,其中, 在上述多值數(shù)據(jù)信號的時間上連續(xù)的任意兩個單位期間內(nèi),在一個單位期間內(nèi)被分配的電壓電平當中的任一個電壓電平位于在另一個單位期間內(nèi)被分配的電壓電平當中彼此相鄰的至少一對電壓電平之間, 上述多值信號接收裝置還具備:閾值電壓檢測電路,在上述多值數(shù)據(jù)信號的時間上連續(xù)的任意兩個單位期間內(nèi),將在一個單位期間內(nèi)被分配的電壓電平作為用于判定在另一個單位期間內(nèi)被分配的電壓電平的閾值電壓來檢測并進行保持, 上述接收器電路基于上述閾值電壓來判定上述多值數(shù)據(jù)信號具有上述被分配的電壓電平的哪一個。
12.根據(jù)權(quán)利要求9?11中任一項所述的多值信號接收裝置,其中, 對于上述多值數(shù)據(jù)信號,按照每個上述單位期間來分配有預先確定的2的乘方的個數(shù)的電壓電平。
13.根據(jù)權(quán)利要求12所述的多值信號接收裝置,其中, 在上述電壓電平的個數(shù)的最大值為2Nmax個時,上述數(shù)據(jù)處理電路按照每個上述單位期間將上述多值數(shù)據(jù)信號分割為Nmax個比特,生成分別包含上述分割出的比特在內(nèi)的Nmax個比特串,上述各比特串通過保證DC平衡的編碼方式來編碼,上述各比特串當中至少一個比特串的速率低于其他比特串的速率, 上述數(shù)據(jù)處理電路通過上述編碼方式的逆方式來解碼上述各比特串, 上述數(shù)據(jù)處理電路合成上述各解碼出的比特串來恢復上述原數(shù)據(jù)信號。
14.根據(jù)權(quán)利要求13所述的多值信號接收裝置,其中, 上述編碼方式為8B/10B編碼。
15.根據(jù)權(quán)利要求9?14中任一項所述的多值信號接收裝置,其中, 上述接收器電路的輸入端子通過AC耦合而與傳輸路徑連接。
16.根據(jù)權(quán)利要求9?15中任一項所述的多值信號接收裝置,其中, 上述接收器電路為差動接收器電路。
17.一種多值信號傳輸系統(tǒng),具備權(quán)利要求1所述的多值信號發(fā)送裝置以及權(quán)利要求9所述的多值信號接收裝置,通過傳輸多值數(shù)據(jù)信號的傳輸路徑而連接了上述多值信號發(fā)送裝置以及上述多值信號發(fā)送裝置。
18.根據(jù)權(quán)利要求17所述的多值信號傳輸系統(tǒng),其中, 上述多值信號發(fā)送裝置的數(shù)據(jù)處理電路在時間上連續(xù)的任意兩個單位期間內(nèi)分配不同個數(shù)的偶數(shù)個的電壓電平, 上述多值信號接收裝置還具備:時鐘再生電路,基于上述多值數(shù)據(jù)信號的歷經(jīng)多個單位期間的上述電壓電平的變動來再生時鐘信號。
19.根據(jù)權(quán)利要求17或者18所述的多值信號傳輸系統(tǒng),其中, 上述多值信號發(fā)送裝置還具備:電壓控制電路,控制由上述驅(qū)動器電路生成的上述多值數(shù)據(jù)信號的電壓電平,以使:在時間上連續(xù)的任意兩個單位期間內(nèi),在一個單位期間內(nèi)被分配的電壓電平當中的任一個電壓電平位于在另一個單位期間內(nèi)被分配的電壓電平當中彼此相鄰的至少一對電壓電平之間, 上述多值信號接收裝置還具備:閾值電壓檢測電路,在上述多值數(shù)據(jù)信號的時間上連續(xù)的任意兩個單位期間內(nèi),將在一個單位期間內(nèi)被分配的電壓電平作為用于判定在另一個單位期間內(nèi)被分配的電壓電平的閾值電壓來檢測并進行保持, 上述接收器電路基于上述閾值電壓來判定上述多值數(shù)據(jù)信號具有上述被分配的電壓電平的哪一個。
20.根據(jù)權(quán)利要求17?19中任一項所述的多值信號傳輸系統(tǒng),其中, 上述多值信號發(fā)送裝置的數(shù)據(jù)處理電路按照每個上述單位期間來分配預先確定的2的乘方的個數(shù)的電壓電平。
21.根據(jù)權(quán)利要求20所述的多值信號傳輸系統(tǒng),其中, 在上述電壓電平的個數(shù)的最大值為2Nnax個時,上述多值信號發(fā)送裝置的數(shù)據(jù)處理電路將上述原數(shù)據(jù)信號分割為Nmax個比特串, 上述多值信號發(fā)送裝置的數(shù)據(jù)處理電路通過保證DC平衡的編碼方式來編碼上述各比特串, 上述多值信號發(fā)送裝置的數(shù)據(jù)處理電路使上述被編碼的比特串當中至少一個比特串的速率低于其他比特串的速率, 上述多值信號發(fā)送裝置的數(shù)據(jù)處理電路按照每個上述單位期間,基于由上述各比特串所含的比特構(gòu)成的組,將上述2Nnax個電壓電平當中的任一個決定為表示上述原數(shù)據(jù)信號的電壓電平, 上述多值信號接收裝置的數(shù)據(jù)處理電路按照每個上述單位期間將上述多值數(shù)據(jù)信號分割為Nmax個比特,生成分別包含上述分割出的比特在內(nèi)的Nmax個比特串, 上述多值信號接收裝置的數(shù)據(jù)處理電路通過上述編碼方式的逆方式來解碼上述各比特串, 上述多值信號接收裝置的數(shù)據(jù)處理電路合成上述各解碼出的比特串來恢復上述原數(shù)據(jù)信號。
22.根據(jù)權(quán)利要求21所述的多值信號傳輸系統(tǒng),其中, 上述編碼方式為8B/10B編碼。
23.根據(jù)權(quán)利要求17?22中任一項所述的多值信號傳輸系統(tǒng),其中, 上述驅(qū)動器電路的輸出端子通過AC耦合而與上述傳輸路徑連接, 上述接收器電路的輸入端子通過AC耦合而與上述傳輸路徑連接。
24.根據(jù)權(quán)利要求17?23中任一項所述的多值信號傳輸系統(tǒng),其中, 上述驅(qū)動器電路為差動驅(qū)動器電路, 上述接收器電路為差動接收器電路。
25.一種多值信號傳輸方法,從多值信號發(fā)送裝置向多值信號接收裝置傳輸具有4個以上的偶數(shù)個的電壓電平的多值數(shù)據(jù)信號, 上述多值信號傳輸方法在上述多值信號發(fā)送裝置中包含: 按照每個單位期間,根據(jù)原數(shù)據(jù)信號來決定表示上述原數(shù)據(jù)信號的電壓電平的步驟;和 生成包含分別具有上述決定出的電壓電平的多個單位期間在內(nèi)的多值數(shù)據(jù)信號的步驟, 上述決定的步驟包含: 按照每個上述單位期間來分配預先確定的個數(shù)的偶數(shù)個的電壓電平的步驟; 在分配有最大個數(shù)的電壓電平的單位期間的下一單位期間內(nèi),分配比上述最大個數(shù)少的個數(shù)的電壓電平的步驟;和 按照每個上述單位期間,將上述被分配的電壓電平當中的任一個決定為表示上述原數(shù)據(jù)信號的電壓電平的步驟, 上述生成的步驟包含:生成上述多值數(shù)據(jù)信號,以使在分配有比上述最大個數(shù)的電壓電平少的個數(shù)的電壓電平的單位期間內(nèi)被分配的電壓電平的絕對值的最大值,小于在分配有上述最大個數(shù)的電壓電平的單位期間內(nèi)被分配的電壓電平的絕對值的最大值的步驟,在上述多值信號接收裝置中包含: 按照每個上述單位期間來檢測上述多值數(shù)據(jù)信號的電壓電平的步驟;和按照每個上述單位期間,基于上述被分配的電壓電平以及上述檢測出的電壓電平來恢復上述多值數(shù)據(jù)信號的原數(shù)據(jù)信號的步驟。
【文檔編號】H03M5/20GK104247357SQ201380018046
【公開日】2014年12月24日 申請日期:2013年3月14日 優(yōu)先權(quán)日:2012年4月19日
【發(fā)明者】柴田修 申請人:松下知識產(chǎn)權(quán)經(jīng)營株式會社