国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      數(shù)模轉(zhuǎn)換電路的制作方法

      文檔序號:7544888閱讀:160來源:國知局
      數(shù)模轉(zhuǎn)換電路的制作方法
      【專利摘要】本發(fā)明公開了一種數(shù)模轉(zhuǎn)換電路,包括第一時(shí)鐘產(chǎn)生子電路、共模電壓產(chǎn)生子電路及轉(zhuǎn)換主電路,其中,還包括第二時(shí)鐘產(chǎn)生子電路與翻轉(zhuǎn)子電路,第二時(shí)鐘產(chǎn)生子電路與翻轉(zhuǎn)子電路連接,且第二時(shí)鐘產(chǎn)生子電路具有第三輸出端與第四輸出端,第三輸出端與第四輸出端輸出互補(bǔ)的時(shí)鐘脈沖,且當(dāng)采樣子電路處于采樣狀態(tài)時(shí),第二時(shí)鐘產(chǎn)生子電路輸出的時(shí)鐘脈沖進(jìn)行翻轉(zhuǎn),翻轉(zhuǎn)子電路分別與運(yùn)算放大器的輸出端及輸入端連接,當(dāng)?shù)诙r(shí)鐘產(chǎn)生子電路輸出的時(shí)鐘脈沖翻轉(zhuǎn)時(shí),翻轉(zhuǎn)子電路將運(yùn)算放大器產(chǎn)生的失調(diào)電壓及低頻噪聲的方向翻轉(zhuǎn)。本發(fā)明的數(shù)模轉(zhuǎn)換電路減小了運(yùn)算放大器的功率,消除了運(yùn)算放大器的直流失調(diào)及低頻1/f噪聲,提高了數(shù)模轉(zhuǎn)換電路的信噪比。
      【專利說明】數(shù)模轉(zhuǎn)換電路
      【技術(shù)領(lǐng)域】
      [0001]本發(fā)明涉及集成電路領(lǐng)域,更具體地涉及一種數(shù)模轉(zhuǎn)換電路。
      【背景技術(shù)】
      [0002]隨著多媒體技術(shù)的發(fā)展,對音頻數(shù)模轉(zhuǎn)換器(DAC)的需求越來越大,決定音質(zhì)的關(guān)鍵是主控解碼芯片里面的數(shù)模轉(zhuǎn)換電路(DAC)及功率放大器電路。DAC主要負(fù)責(zé)把便于數(shù)據(jù)存儲(chǔ)的數(shù)據(jù)流轉(zhuǎn)換成模擬信號,而功率放大器電路主要是把DAC轉(zhuǎn)換后的模擬信號放大到可推動(dòng)耳機(jī)或喇叭的功率,因此,DAC電路作為音頻主控解碼芯片中重要組成部分,其功耗,性能是現(xiàn)階段音頻數(shù)模轉(zhuǎn)換器著重關(guān)注的部分。
      [0003]傳統(tǒng)的數(shù)模轉(zhuǎn)換電路中,在積分過程中,采樣電容與積分電容在電荷轉(zhuǎn)移過程中需要的充放電電流全部由放大器提供,大大增加了放大器的功耗;同時(shí)對放大器的擺率、速度等都有較高的要求。
      [0004]因此,有必要提供一種改進(jìn)的數(shù)模轉(zhuǎn)換電路來克服上述缺陷。

      【發(fā)明內(nèi)容】

      [0005]本發(fā)明的目的是提供一種數(shù)模轉(zhuǎn)換電路,該數(shù)模轉(zhuǎn)換電路減小了運(yùn)算放大器的功率,消除了運(yùn)算放大器的直流失調(diào)電壓及低頻Ι/f噪聲,提高了數(shù)模轉(zhuǎn)換電路的信噪比。
      [0006]為實(shí)現(xiàn)上述目的,本發(fā)明提供一種數(shù)模轉(zhuǎn)換電路,包括第一時(shí)鐘產(chǎn)生子電路、共模電壓產(chǎn)生子電路及轉(zhuǎn)換主電路,所述第一時(shí)鐘產(chǎn)生子電路與所述轉(zhuǎn)換主電路連接,以產(chǎn)生時(shí)鐘脈沖控制所述轉(zhuǎn)換主電路的工作,且所述第一時(shí)鐘產(chǎn)生子電路具有第一輸出端與第二輸出端,所述第一輸出端與第二輸出端輸出互補(bǔ)的時(shí)鐘脈沖,所述共模電壓產(chǎn)生子電路與所述轉(zhuǎn)換主電路連接,以產(chǎn)生所述轉(zhuǎn)換主電路正常工作所需的共模電壓,所述轉(zhuǎn)換主電路將外部輸入的數(shù)字差分信號轉(zhuǎn)換成模擬差分信號輸出,所述轉(zhuǎn)換主電路還包括采樣子電路及積分子電路,所述積分子電路由積分電容與運(yùn)算放大器構(gòu)成,所述采樣子電路的輸入端與外部數(shù)字差分信號輸出端連接,其輸出端分別與所述運(yùn)算放大器的輸入端及積分電容的一端連接,所述積分電容的另一端與所述模擬信號輸出端連接并輸出轉(zhuǎn)換后的模擬差分信號,且所述轉(zhuǎn)換主電路關(guān)于所述運(yùn)算放大器對稱設(shè)置,其中,還包括第二時(shí)鐘產(chǎn)生子電路與翻轉(zhuǎn)子電路,所述第二時(shí)鐘產(chǎn)生子電路與所述翻轉(zhuǎn)子電路連接,以產(chǎn)生時(shí)鐘脈沖控制所述翻轉(zhuǎn)子電路的工作,且所述第二時(shí)鐘產(chǎn)生子電路具有第三輸出端與第四輸出端,所述第三輸出端與第四輸出端輸出互補(bǔ)的時(shí)鐘脈沖,且當(dāng)所述采樣子電路處于采樣狀態(tài)時(shí),所述第二時(shí)鐘產(chǎn)生子電路的第三輸出端與第四輸出端輸出的時(shí)鐘脈沖進(jìn)行翻轉(zhuǎn),所述翻轉(zhuǎn)子電路分別與所述運(yùn)算放大器的輸出端及輸入端連接,當(dāng)所述第二時(shí)鐘產(chǎn)生子電路輸出的時(shí)鐘脈沖翻轉(zhuǎn)時(shí),所述翻轉(zhuǎn)子電路將所述運(yùn)算放大器產(chǎn)生的失調(diào)電壓及低頻噪聲的方向翻轉(zhuǎn)。
      [0007]較佳地,所述翻轉(zhuǎn)子電路包括第一開關(guān)、第二開關(guān)、第三開關(guān)、第四開關(guān)、第五開關(guān)、第六開關(guān)、第七開關(guān)及第八開關(guān),所述第一開關(guān)及第四開關(guān)的一端共同與所述采樣子電路的一個(gè)輸出端連接,所述第二開關(guān)及第三開關(guān)的一端共同與所述采樣子電路的另一輸出端連接,所述第一開關(guān)及第三開關(guān)的另一端共同與所述運(yùn)算放大器的正相輸入端連接,所述第二開關(guān)及第四開關(guān)的另一端共同與所述運(yùn)算放大器的反相輸入端連接;所述第五開關(guān)及所述第七開關(guān)的一端共同與所述運(yùn)算放大器的反相輸出端連接,所述第六開關(guān)及第八開關(guān)的一端共同與所述運(yùn)算放大器的正相輸出端連接,所述第五開關(guān)及第八開關(guān)的另一端共同與所述數(shù)模轉(zhuǎn)換電路的一個(gè)輸出端連接,所述第六開關(guān)及第七開關(guān)的另一端共同與所述數(shù)模轉(zhuǎn)換電路的另一個(gè)輸出端連接。
      [0008]較佳地,所述第一開關(guān)、第二開關(guān)、第五開關(guān)及第六開關(guān)的控制端還分別與所述第二時(shí)鐘產(chǎn)生子電路的第三輸出端連接;所述第三開關(guān)、第四開關(guān)、第七開關(guān)及第八開關(guān)的控制端還分別與所述第二時(shí)鐘產(chǎn)生子電路的第四輸出端連接;且各個(gè)所述開關(guān)均在其控制端的時(shí)鐘脈沖為高電平時(shí)閉合。
      [0009]與現(xiàn)有技術(shù)相比,本發(fā)明的數(shù)模轉(zhuǎn)換電路由于還包括所述第二時(shí)鐘產(chǎn)生子電路與翻轉(zhuǎn)子電路,且所述翻轉(zhuǎn)子電路分別與所述運(yùn)算放大器的輸出端及輸入端連接,當(dāng)所述第二時(shí)鐘產(chǎn)生子電路輸出的時(shí)鐘脈沖翻轉(zhuǎn)時(shí),所述翻轉(zhuǎn)子電路將所述運(yùn)算放大器產(chǎn)生的失調(diào)電壓及低頻噪聲的方向翻轉(zhuǎn);從而使得在一個(gè)時(shí)鐘周期內(nèi)將所述運(yùn)算放大器輸入端的直流失調(diào)及其低頻Ι/f噪聲抵消,也即在一個(gè)時(shí)鐘周期內(nèi)消除了運(yùn)算放大器輸入端的直流失調(diào)及其低頻Ι/f噪聲,進(jìn)一步提高了數(shù)模轉(zhuǎn)換電路的信噪比。
      [0010]通過以下的描述并結(jié)合附圖,本發(fā)明將變得更加清晰,這些附圖用于解釋本發(fā)明?!緦@綀D】

      【附圖說明】
      [0011]圖1為本發(fā)明數(shù)模轉(zhuǎn)換電路的結(jié)構(gòu)框圖。
      [0012]圖2為本發(fā)明數(shù)模轉(zhuǎn)換電路的電路結(jié)構(gòu)圖。
      [0013]圖3為第二時(shí)鐘產(chǎn)生子電路輸出的時(shí)鐘脈沖翻轉(zhuǎn)前運(yùn)算放大器的等效工作狀態(tài)。
      [0014]圖4為第二時(shí)鐘產(chǎn)生子電路輸出的時(shí)鐘脈沖翻轉(zhuǎn)后運(yùn)算放大器的等效工作狀態(tài)。
      【具體實(shí)施方式】
      [0015]現(xiàn)在參考附圖描述本發(fā)明的實(shí)施例,附圖中類似的元件標(biāo)號代表類似的元件。如上所述,本發(fā)明提供了一種數(shù)模轉(zhuǎn)換電路,該數(shù)模轉(zhuǎn)換電路減小了運(yùn)算放大器的功率,消除了運(yùn)算放大器的直流失調(diào)及低頻Ι/f噪聲,提高了數(shù)模轉(zhuǎn)換電路的信噪比。
      [0016]請參考圖1,圖1為本發(fā)明數(shù)模轉(zhuǎn)換電路的結(jié)構(gòu)框圖。如圖所示,本發(fā)明的數(shù)模轉(zhuǎn)換電路包括轉(zhuǎn)換主電路、第一時(shí)鐘產(chǎn)生子電路、第二時(shí)鐘產(chǎn)生子電路、共模電壓產(chǎn)生子電路及翻轉(zhuǎn)子電路;所述轉(zhuǎn)換主電路包括采樣子電路與積分子電路,所述采樣子電路分別與所述積分子電路及外部數(shù)字差分信號輸出端連接,對外部數(shù)字差分信號輸出端輸出的數(shù)字差分信號進(jìn)行采樣,并將采樣后的信號輸出至所述積分子電路;所述積分子電路還與模擬信號輸出端連接,所述積分子電路對采樣后的信號進(jìn)行積分,并通過所述模擬信號輸出端輸出轉(zhuǎn)換后的模擬差分信號;所述第一時(shí)鐘產(chǎn)生子電路與所述轉(zhuǎn)換主電路的采樣子電路連接,從而所述第一時(shí)鐘產(chǎn)生子電路輸出的時(shí)鐘脈沖控制所述采樣子電路的工作;所述共模電壓產(chǎn)生子電路與所述轉(zhuǎn)換主電路的采樣子電路連接,以輸出共模電壓以保證所述采樣子電路正常工作;所述第二時(shí)鐘產(chǎn)生子電路與所述翻轉(zhuǎn)子電路連接,以產(chǎn)生時(shí)鐘脈沖控制所述翻轉(zhuǎn)子電路的工作;所述翻轉(zhuǎn)子電路與所述轉(zhuǎn)換主電路的積分子電路連接,在所述第二時(shí)鐘產(chǎn)生子電路的控制下,在一個(gè)時(shí)鐘周期內(nèi),所述翻轉(zhuǎn)子電路將所述積分子電路的失調(diào)電壓及低頻噪聲的方向進(jìn)行翻轉(zhuǎn),使得在一個(gè)時(shí)鐘周期內(nèi),所述積分子電路的失調(diào)電壓及低頻噪聲可被抵消。
      [0017]具體地,請?jiān)俳Y(jié)合參考圖2。CLK為所述第一時(shí)鐘產(chǎn)生子電路的輸入時(shí)鐘,且所述第一時(shí)鐘產(chǎn)生子電路具有第一輸出端Φ I與第二輸出端Φ2,所述第一輸出端Φ I與第二輸出端Φ2輸出互補(bǔ)的時(shí)鐘脈沖,S卩,當(dāng)所述第一輸出端Φ1輸出為高電平時(shí),所述第二輸出端Φ2輸出為低電平,反之亦然。CH0P_CLK為所述第二時(shí)鐘產(chǎn)生子電路的輸入時(shí)鐘,且所述第二時(shí)鐘產(chǎn)生子電路具有第三輸出端Φ3與第四輸出端Φ4,所述第三輸出端Φ3與第四輸出端Φ4輸出互補(bǔ)的時(shí)鐘脈沖,S卩,當(dāng)所述第三輸出端Φ3輸出為高電平時(shí),所述第四輸出端Φ4輸出為低電平,反之亦然;在本發(fā)明中,所述第二時(shí)鐘產(chǎn)生子電路輸出時(shí)鐘脈沖的翻轉(zhuǎn)發(fā)生在所述采樣子電路對外部數(shù)字差分信號進(jìn)行采樣的時(shí)候。所述共模電壓產(chǎn)生子電路與外部電源連接,并輸出共模電壓VCM。所述積分子電路包括積分電容Cintp與運(yùn)算放大器OP ;在本發(fā)明的優(yōu)選實(shí)施例中,所述運(yùn)算放大器OP為全差分運(yùn)算放大器。所述采樣子電路包括第九開關(guān)S9、第十開關(guān)S10、第十一開關(guān)S11、第十二開關(guān)S12及采樣電容Csp ;所述第九開關(guān)S9的一端(即所述采樣子電路的輸入端)與外部數(shù)字差分信號輸出端連接,另一端與采樣電容Csp及第十二開關(guān)S12的一端連接,外部數(shù)字差分信號輸出端輸出數(shù)字差分信號VINP至所述采樣子電路,且當(dāng)所述第一開關(guān)SI閉合時(shí),所述采樣電容Csp對數(shù)字差分信號VINP進(jìn)行采樣,并將采樣后的信號保持;所述采樣電容Csp的另一端與所述第十開關(guān)SlO及第十一開關(guān)Sll的一端連接,所述第十開關(guān)SlO的另一端與所述共模電壓產(chǎn)生子電路的輸出端連接,所述共模電壓產(chǎn)生電路通過所述第十開關(guān)SlO輸出共模電壓VCM至所述采樣子電路;所述第十一開關(guān)Sll的另一端(即所述采樣子電路的輸出端)與所述積分電容Cintp的一端及運(yùn)算放大器OP的正相輸入端連接,從而當(dāng)所述第十一開關(guān)Sll閉合時(shí),所述積分電容Cintp與運(yùn)算放大器OP可對采樣后的數(shù)字差分信號進(jìn)行積分轉(zhuǎn)換;所述積分電容Cintp的另一端與所述模擬信號輸出端連接,從而通過該輸出端將積分轉(zhuǎn)換后的模擬差分信號VOUTN輸出。在本發(fā)明中,所述轉(zhuǎn)換主電路關(guān)于所述運(yùn)算放大器OP對稱設(shè)置,即所述轉(zhuǎn)換主電路包括兩組采樣子電路與積分電容,且分別設(shè)置于所述運(yùn)算放大器OP的兩側(cè);另組的采樣子電路包括第十三開關(guān)S13、第十四開關(guān)S14、第十五開關(guān)S15及采樣電容Csn,另組的積分電容為Cintn;該兩組結(jié)構(gòu)相同,連接關(guān)系相同,不同僅在于,外部數(shù)字差分信號輸出端輸出數(shù)字差分信號VINN至所述采樣子電路,所述第十五開關(guān)S15的另一端及所述積分電容Cintn的一端與所述運(yùn)算放大器OP的反相輸入端連接,所述積分電容Cintn的另一端與所述模擬信號輸出端的另一輸出端口連接,并輸出轉(zhuǎn)換后的模擬差分信號V0UTP。其中,所述第九開關(guān)S9、第十開關(guān)S10、第十三開關(guān)S13及第十四開關(guān)S14的控制端均與所述第一時(shí)鐘產(chǎn)生子電路的第一輸出端Φ I連接,從而所述第一輸出端Φ1輸出的時(shí)鐘脈沖控制各個(gè)所述開關(guān)的閉合與斷開;所述第十一開關(guān)S11、第十二開關(guān)S12、第十五開關(guān)S15及第十六開關(guān)S16的控制端均與所述第一時(shí)鐘產(chǎn)生子電路的第二輸出端Φ2連接,從而所述第二輸出端Φ2輸出的時(shí)鐘脈沖控制各個(gè)所述開關(guān)的閉合與斷開;且各個(gè)所述開關(guān)均在其控制端的時(shí)鐘脈沖為高電平時(shí)閉合,低電平時(shí)斷開。所述翻轉(zhuǎn)子電路包括第一開關(guān)S1、第二開關(guān)S2、第三開關(guān)S3、第四開關(guān)S4、第五開關(guān)S5、第六開關(guān)S6、第七開關(guān)S7及第八開關(guān)S8 ;所述第一開關(guān)SI及第四開關(guān)S4的一端共同與所述第十一開關(guān)Sll的另一端(即采樣子電路的一個(gè)輸出端)連接,所述第二開關(guān)S2及第三開關(guān)S3的一端共同與所述第十五開關(guān)S15的另一端(即采樣子電路的另一輸出端)連接,所述第一開關(guān)SI及第三開關(guān)S3的另一端共同與所述運(yùn)算放大器OP的正相輸入端連接,所述第二開關(guān)S2及第四開關(guān)S4的另一端共同與所述運(yùn)算放大器OP的反相輸入端連接;所述第五開關(guān)S5及所述第七開關(guān)S7的一端共同與所述運(yùn)算放大器OP的反相輸出端連接,所述第六開關(guān)S6及第八開關(guān)S8的一端共同與所述運(yùn)算放大器OP的正相輸出端連接,所述第五開關(guān)S5及第八開關(guān)S8的另一端共同與所述數(shù)模轉(zhuǎn)換電路的一個(gè)輸出端連接,所述第六開關(guān)SI及第七開關(guān)SI的另一端共同與所述模擬信號輸出端的另一個(gè)輸出端口連接。另外,所述第一開關(guān)S1、第二開關(guān)S2、第五開關(guān)S5及第六開關(guān)S6的控制端還分別與所述第二時(shí)鐘產(chǎn)生子電路的第三輸出端03連接;所述第三開關(guān)S3、第四開關(guān)S4、第七開關(guān)S7及第八開關(guān)S8的控制端還分別與所述第二時(shí)鐘產(chǎn)生子電路的第四輸出端04連接;且各個(gè)所述開關(guān)均在其控制端的時(shí)鐘脈沖為高電平時(shí)閉合,低電平時(shí)斷開。
      [0018]下面,結(jié)合圖2-4介紹本發(fā)明數(shù)模轉(zhuǎn)換電路的工作過程。因?yàn)樗鲛D(zhuǎn)換主電路關(guān)于所述運(yùn)算放大器OP對稱設(shè)置,使得采樣子電路及積分子電路的結(jié)構(gòu)為上下對稱結(jié)構(gòu),工作過程介紹時(shí)只對上半部分描述,下半部分相同。采樣時(shí)刻,第一輸出端輸出的時(shí)鐘脈沖為高電平時(shí),第二輸出端02輸出的時(shí)鐘脈沖為低電平,第九開關(guān)S9與第十開關(guān)SlO導(dǎo)通,第十一開關(guān)Sll與第十二開關(guān)S12斷開,此時(shí)所述采樣電容Csp對輸入的數(shù)字差分信號VINP進(jìn)行米樣,并把米樣后獲得的電壓轉(zhuǎn)換成電荷保存在米樣電容Csp中。積分時(shí)刻,第一輸出端Ol輸出的時(shí)鐘脈沖為低電平時(shí),第二輸出端02輸出的時(shí)鐘脈沖為高電平,第九開關(guān)S9與第十開關(guān)SlO斷開,第十一開關(guān)Sll與第十二開關(guān)S12閉合,此時(shí)采樣電容Csp與積分電容Cintp并聯(lián),采樣電容Csp轉(zhuǎn)移部分采樣電荷至積分電容Cintp,同時(shí)運(yùn)算放大器OP對積分電容Cintp的右極板充電;在本發(fā)明中,所述采樣電容Csp也提供了部分電荷給積分電容Cintp,從而使得對所述積分電容Cintp的充電并不僅依靠所述運(yùn)算放大器0P,因此節(jié)省了運(yùn)算放大器OP的驅(qū)動(dòng)功耗。
      [0019]當(dāng)所述第二時(shí)鐘產(chǎn)生子電路的第三輸出端03輸出的時(shí)鐘脈沖為高電平時(shí),第四輸出端04輸出的時(shí)鐘脈沖為低電平,所述第一開關(guān)S1、第二開關(guān)S2、第五開關(guān)S5及第六開關(guān)S6閉合,所述第三開關(guān)S3、第四開關(guān)S4、第七開關(guān)S7及第八開關(guān)S8斷開;此時(shí)所述運(yùn)算放大器OP的工作狀態(tài)如圖3所示,其中Veql為第三輸出端03輸出的時(shí)鐘脈沖為高電平,第四輸出端04輸出的時(shí)鐘脈沖為為低電平時(shí)的運(yùn)算放大器OP等效輸入噪聲,vnl為運(yùn)算放大器OP的失調(diào)電壓及低頻1/f噪聲,vn2為本發(fā)明數(shù)模轉(zhuǎn)換電路后面連接的功率放大器的等效輸入噪聲,若所述運(yùn)算放大器OP的增益為A,那么此時(shí)的等效輸入噪聲為
      [0020]veql=vn1+vn2/a[0021]當(dāng)所述采樣子電路處于采樣狀態(tài)時(shí),即所述第一時(shí)鐘產(chǎn)生子電路的第一輸出端Ol輸出的時(shí)鐘脈沖為高電平,第二輸出端(62輸出的時(shí)鐘脈沖為低電平,所述第二時(shí)鐘產(chǎn)生子電路輸出的時(shí)鐘脈沖進(jìn)行翻轉(zhuǎn),也即使得所述第二時(shí)鐘產(chǎn)生子電路的第三輸出端03輸出的時(shí)鐘脈沖為低電平,第四輸出端04輸出的時(shí)鐘脈沖為高電平;且,所述第一開關(guān)S1、第二開關(guān)S2、第五開關(guān)S5及第六開關(guān)S6斷開,所述第三開關(guān)S3、第四開關(guān)S4、第七開關(guān)S7及第八開關(guān)S8閉合,此時(shí),所述運(yùn)算放大器OP的工作狀態(tài)如圖4所示,其中Veq2為此時(shí)所述運(yùn)算放大器OP的等效輸入噪聲,則此時(shí)運(yùn)算放大器OP的等效輸入噪聲為
      【權(quán)利要求】
      1.一種數(shù)模轉(zhuǎn)換電路,包括第一時(shí)鐘產(chǎn)生子電路、共模電壓產(chǎn)生子電路及轉(zhuǎn)換主電路,所述第一時(shí)鐘產(chǎn)生子電路與所述轉(zhuǎn)換主電路連接,以產(chǎn)生時(shí)鐘脈沖控制所述轉(zhuǎn)換主電路的工作,且所述第一時(shí)鐘產(chǎn)生子電路具有第一輸出端與第二輸出端,所述第一輸出端與第二輸出端輸出互補(bǔ)的時(shí)鐘脈沖,所述共模電壓產(chǎn)生子電路與所述轉(zhuǎn)換主電路連接,以產(chǎn)生所述轉(zhuǎn)換主電路正常工作所需的共模電壓,所述轉(zhuǎn)換主電路將外部輸入的數(shù)字差分信號轉(zhuǎn)換成模擬差分信號輸出,且包括采樣子電路及積分子電路,所述積分子電路由積分電容與運(yùn)算放大器構(gòu)成,所述采樣子電路的輸入端與外部數(shù)字差分信號輸出端連接,其輸出端分別與所述運(yùn)算放大器的輸入端及積分電容的一端連接,所述積分電容的另一端與所述模擬信號輸出端連接并輸出轉(zhuǎn)換后的模擬差分信號,且所述轉(zhuǎn)換主電路關(guān)于所述運(yùn)算放大器對稱設(shè)置,其特征在于,還包括第二時(shí)鐘產(chǎn)生子電路與翻轉(zhuǎn)子電路,所述第二時(shí)鐘產(chǎn)生子電路與所述翻轉(zhuǎn)子電路連接,以產(chǎn)生時(shí)鐘脈沖控制所述翻轉(zhuǎn)子電路的工作,且所述第二時(shí)鐘產(chǎn)生子電路具有第三輸出端與第四輸出端,所述第三輸出端與第四輸出端輸出互補(bǔ)的時(shí)鐘脈沖,且當(dāng)所述采樣子電路處于采樣狀態(tài)時(shí),所述第二時(shí)鐘產(chǎn)生子電路的第三輸出端與第四輸出端輸出的時(shí)鐘脈沖進(jìn)行翻轉(zhuǎn),所述翻轉(zhuǎn)子電路分別與所述運(yùn)算放大器的輸出端及輸入端連接,當(dāng)所述第二時(shí)鐘產(chǎn)生子電路輸出的時(shí)鐘脈沖翻轉(zhuǎn)時(shí),所述翻轉(zhuǎn)子電路將所述運(yùn)算放大器產(chǎn)生的失調(diào)電壓及低頻噪聲的方向翻轉(zhuǎn)。
      2.如權(quán)利要求1所述的數(shù)模轉(zhuǎn)換電路,其特征在于,所述翻轉(zhuǎn)子電路包括第一開關(guān)、第二開關(guān)、第三開關(guān)、第四開關(guān)、第五開關(guān)、第六開關(guān)、第七開關(guān)及第八開關(guān),所述第一開關(guān)及第四開關(guān)的一端共同與所述采樣子電路的一個(gè)輸出端連接,所述第二開關(guān)及第三開關(guān)的一端共同與所述采樣子電路的另一輸出端連接,所述第一開關(guān)及第三開關(guān)的另一端共同與所述運(yùn)算放大器的正相輸入端連接,所述第二開關(guān)及第四開關(guān)的另一端共同與所述運(yùn)算放大器的反相輸入端連接;所述第五開關(guān)及所述第七開關(guān)的一端共同與所述運(yùn)算放大器的反相輸出端連接,所述第六開關(guān)及第八開關(guān)的一端共同與所述運(yùn)算放大器的正相輸出端連接,所述第五開關(guān)及第八開關(guān)的另一端共同與所述數(shù)模轉(zhuǎn)換電路的一個(gè)輸出端連接,所述第六開關(guān)及第七開關(guān)的另一端共同與所述數(shù)模轉(zhuǎn)換電路的另一個(gè)輸出端連接。
      3.如權(quán)利要求2所述的數(shù)模轉(zhuǎn)換電路,其特征在于,所述第一開關(guān)、第二開關(guān)、第五開關(guān)及第六開關(guān)的控制端還分別與所述第二時(shí)鐘產(chǎn)生子電路的第三輸出端連接;所述第三開關(guān)、第四開關(guān)、第七開關(guān)及第八開關(guān)的控制端還分別與所述第二時(shí)鐘產(chǎn)生子電路的第四輸出端連接;且各個(gè)所述開關(guān)均在其控制端的時(shí)鐘脈沖為高電平時(shí)閉合。
      【文檔編號】H03M1/66GK103762989SQ201410019282
      【公開日】2014年4月30日 申請日期:2014年1月16日 優(yōu)先權(quán)日:2014年1月16日
      【發(fā)明者】楊保頂, 鄒錚賢 申請人:四川和芯微電子股份有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會(huì)獲得點(diǎn)贊!
      1