国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      輸出緩沖器電路和包括該輸出緩沖器電路的源極驅(qū)動(dòng)電路的制作方法

      文檔序號(hào):7545126閱讀:229來(lái)源:國(guó)知局
      輸出緩沖器電路和包括該輸出緩沖器電路的源極驅(qū)動(dòng)電路的制作方法
      【專利摘要】一種源極驅(qū)動(dòng)電路包括輸出緩沖器電路,用以補(bǔ)償用來(lái)驅(qū)動(dòng)顯示設(shè)備的信號(hào)的回轉(zhuǎn)速率。輸出緩沖器電路包括偏置電流控制信號(hào)生成電路和通道放大電路。所述偏置電流控制信號(hào)生成電路對(duì)參考運(yùn)算放大器的輸入信號(hào)和輸出信號(hào)執(zhí)行異或運(yùn)算以生成偏置電流控制信號(hào)。所述通道放大電路響應(yīng)于偏置電流控制信號(hào)來(lái)調(diào)整多個(gè)輸出電壓信號(hào)的回轉(zhuǎn)速率。然后所述輸出信號(hào)被用來(lái)控制顯示設(shè)備。
      【專利說(shuō)明】輸出緩沖器電路和包括該輸出緩沖器電路的源極驅(qū)動(dòng)電路
      【技術(shù)領(lǐng)域】
      [0001]這里描述的一個(gè)或多個(gè)實(shí)施例涉及顯示設(shè)備。
      【背景技術(shù)】
      [0002]平板設(shè)備被廣泛地用作顯示設(shè)備。每個(gè)平板設(shè)備一般包括顯示面板、控制單元、柵極驅(qū)動(dòng)器、以及源極驅(qū)動(dòng)器。源極驅(qū)動(dòng)器使用對(duì)應(yīng)于從控制單元接收的數(shù)據(jù)信號(hào)的電壓來(lái)驅(qū)動(dòng)顯示面板的數(shù)據(jù)線。在一種類型的設(shè)備中,源極驅(qū)動(dòng)器接收從灰度電壓生成單元輸出的多個(gè)灰度電壓,并且選擇多個(gè)灰度電壓之一來(lái)驅(qū)動(dòng)數(shù)據(jù)線。

      【發(fā)明內(nèi)容】

      [0003]根據(jù)一個(gè)實(shí)施例,輸出緩沖器電路包括:偏置電流控制信號(hào)生成電路,其包括參考運(yùn)算放大器,該偏置電流控制信號(hào)生成電路被配置為對(duì)參考運(yùn)算放大器的輸入信號(hào)和輸出信號(hào)執(zhí)行異或運(yùn)算以生成偏置電流控制信號(hào);以及通道放大電路,其被配置為響應(yīng)于偏置電流控制信號(hào)調(diào)整多個(gè)輸出電壓信號(hào)的回轉(zhuǎn)速率,通道放大電路被配置為對(duì)多個(gè)輸入電壓信號(hào)執(zhí)行緩沖以生成多個(gè)輸出電壓信號(hào)。
      [0004]輸出緩沖器電路可以被配置為進(jìn)一步響應(yīng)于顯示設(shè)備的源極驅(qū)動(dòng)電路的灰度碼來(lái)調(diào)整多個(gè)輸出電壓信號(hào)的回轉(zhuǎn)速率。多個(gè)輸出電壓信號(hào)的尾電流的幅值可以被配置為根據(jù)灰度碼的位的組合來(lái)調(diào)整?;剞D(zhuǎn)速率可以隨著尾電流的增加而增加。
      [0005]偏置電流控制信號(hào)生成電路可以包括異或(XOR)電路,其對(duì)參考運(yùn)算放大器的輸入信號(hào)和輸出信號(hào)執(zhí)行異或運(yùn)算以生成偏置電流控制信號(hào)。偏置電流控制信號(hào)可以被配置為在跳變時(shí)段期間被激活,在跳變時(shí)段中,參考運(yùn)算放大器的輸出信號(hào)從最小值改變?yōu)樽畲笾档囊话搿6遥秒娏骺刂菩盘?hào)可以被配置為在跳變時(shí)段期間被激活,在跳變時(shí)段中,參考運(yùn)算放大器的輸出信號(hào)從地電壓改變?yōu)殡娫措妷旱囊话搿?br> [0006]偏置電流控制信號(hào)生成電路可以包括:第一參考運(yùn)算放大器,其被配置為緩沖第一參考輸入信號(hào)以生成第一參考輸出信號(hào);第一異或電路,其被配置為對(duì)第一參考輸入信號(hào)和第一參考輸出信號(hào)執(zhí)行異或運(yùn)算;反相器,其被配置為反轉(zhuǎn)第一參考輸入信號(hào)的相位;第二參考運(yùn)算放大器,其被配置為緩沖反相器的輸出信號(hào)以生成第二參考輸出信號(hào);第二異或電路,其被配置為對(duì)反相器的輸出信號(hào)和第二參考輸出信號(hào)執(zhí)行異或運(yùn)算;以及或電路,其被配置為對(duì)第一異或電路的輸出信號(hào)和第二異或電路的輸出信號(hào)執(zhí)行或運(yùn)算以生成偏置電流控制信號(hào)。
      [0007]第一參考運(yùn)算放大器和第二參考運(yùn)算放大器可以被配置為具有基本上相同的一個(gè)或多個(gè)電特性。另外地,或者替換地,偏置電流控制信號(hào)可以被配置為在第一異或電路的輸出信號(hào)和第二異或電路的輸出信號(hào)中具有更寬脈沖寬度的信號(hào)的脈沖持續(xù)時(shí)間期間被激活。
      [0008]偏置電流控制信號(hào)可以被配置為在以下時(shí)段中的更長(zhǎng)時(shí)段期間被激活:第一跳變時(shí)段,其中第一參考運(yùn)算放大器的輸出信號(hào)從最小值改變?yōu)樽畲笾档囊话?;或第二跳變時(shí)段,其中第二參考運(yùn)算放大器的輸出信號(hào)從最大值改變?yōu)樽畲笾档囊话搿?br> [0009]偏置電流控制信號(hào)可以被配置為在以下時(shí)段中的更長(zhǎng)時(shí)段期間被激活:第一跳變時(shí)段,其中第一參考運(yùn)算放大器的輸出信號(hào)從地電壓增加到電源電壓的一半;或第二跳變時(shí)段,其中第二參考運(yùn)算放大器的輸出信號(hào)從電源電壓下降到電源電壓的一半。
      [0010]通道放大電路可以包括被配置為生成多個(gè)輸出電壓信號(hào)的多個(gè)通道放大器,其中,每個(gè)通道放大器可以包括:差分輸入單元,其被配置為包括P型差分輸入單元和N型差分輸入單元,并且以差分模式接收輸入電壓信號(hào)和輸出電壓信號(hào);上偏置單元,電連接到P型差分輸入單元,并且被配置為將P型差分輸入單元連接到電源電壓,并且響應(yīng)于偏置電流控制信號(hào)調(diào)整供應(yīng)給P型差分輸入單元的偏置電流的幅值;下偏置單元,其電連接到N型差分輸入單元,并且被配置為將N型差分輸入單元連接到地電壓,并且響應(yīng)于偏置電流控制信號(hào)調(diào)整供應(yīng)給N型差分輸入單元的偏置電流的幅值;負(fù)載級(jí),其電連接到差分輸入單元,并且被配置為作為差分輸入單元的負(fù)載來(lái)操作;以及輸出級(jí),其電連接到負(fù)載級(jí),并且被配置為將負(fù)載級(jí)的輸出端連接到電源電壓或地。
      [0011 ] 參考運(yùn)算放大器和通道放大器可以被配置為具有基本上相同的一個(gè)或多個(gè)電特性。上偏置單元可以包括:第一PMOS晶體管,其被配置為具有連接到電源電壓的源極、被施加了第一偏置電壓的柵極、以及連接到P型差分輸入單元的漏極;第二PMOS晶體管,其被配置為具有連接到電源電壓的源極、以及被施加了第一偏置電壓的柵極;以及開關(guān),其被配置為耦接在第二 PMOS晶體管的漏極和P型差分輸入單元之間,并且響應(yīng)于偏置電流控制信號(hào)而接通或關(guān)斷。
      [0012]下偏置單元可以包括:第一 NMOS晶體管,其被配置為具有連接到地電壓的源極、被施加了第二偏置電壓的柵極、以及連接到N型差分輸入單元的漏極;第二NMOS晶體管,其被配置為具有連接到地電壓的源極、以及被施加了第二偏置電壓的柵極;以及開關(guān),其被配置為耦接在第二 NMOS晶體管的漏極和N型差分輸入單元之間,并且響應(yīng)于偏置電流控制信號(hào)接通或關(guān)斷。第二 NMOS晶體管的大小基本上是第一 NMOS晶體管的一半。
      [0013]上偏置單元可以包括:第一 PMOS晶體管,其被配置為具有連接到電源電壓的源極、被施加了第一偏置電壓的柵極、以及連接到P型差分輸入單元的漏極;第二 PMOS晶體管,其被配置為具有連接到電源電壓的源極、以及被施加了第一偏置電壓的柵極;第三PMOS晶體管,其被配置為具有連接到電源電壓的源極、以及被施加了第一偏置電壓的柵極;第四PMOS晶體管,其被配置為具有連接到電源電壓的源極、以及被施加了第一偏置電壓的柵極;第一開關(guān),被配置為耦接在第二 PMOS晶體管的漏極和P型差分輸入單元之間,并且響應(yīng)于偏置電流控制信號(hào)接通或關(guān)斷;第二開關(guān),其被配置為耦接在第三PMOS晶體管的漏極和P型差分輸入單元之間,并且響應(yīng)于灰度碼的第一位接通或關(guān)斷;以及第三開關(guān),其被配置為耦接在第四PMOS晶體管的漏極和P型差分輸入單元之間,并且響應(yīng)于灰度碼的第二位接通或關(guān)斷。
      [0014]第二 PMOS晶體管的大小可以大約是第一 PMOS晶體管的一半,第三PMOS晶體管的大小可以大約是第一 PMOS晶體管的四分之一,以及第四PMOS晶體管的大小可以大約是第一 PMOS晶體管的八分之一。
      [0015]下偏置單元可以包括:第一 NMOS晶體管,其被配置為具有連接到地電壓的源極、被施加了第二偏置電壓的柵極、以及連接到N型差分輸入單元的漏極;第二 NMOS晶體管,其被配置為具有連接到地電壓的源極、以及被施加了第二偏置電壓的柵極;第三NMOS晶體管,其被配置為具有連接到地電壓的源極、以及被施加了第二偏置電壓的柵極;第四NMOS晶體管,其被配置為具有連接到地電壓的源極、以及被施加了第二偏置電壓的柵極;第一開關(guān),被配置為耦接在第二 NMOS晶體管的漏極和N型差分輸入單元之間,并且響應(yīng)于偏置電流控制信號(hào)接通或關(guān)斷;第二開關(guān),其被配置為耦接在第三NMOS晶體管的漏極和N型差分輸入單元之間,并且響應(yīng)于灰度碼的第一位接通或關(guān)斷;以及第三開關(guān),其被配置為耦接在第四NMOS晶體管的漏極和N型差分輸入單元之間,并且響應(yīng)于灰度碼的第二位接通或關(guān)斷。
      [0016]第二 NMOS晶體管的大小可以大約是第一 NMOS晶體管的一半,第三NMOS晶體管的大小可以大約是第一 NMOS晶體管的四分之一,以及第四NMOS晶體管的大小可以大約是第
      一NMOS晶體管的八分之一。
      [0017]根據(jù)另一個(gè)實(shí)施例,顯示設(shè)備的源極驅(qū)動(dòng)電路包括:移位寄存器,其被配置為基于時(shí)鐘信號(hào)和輸入/輸出控制信號(hào)生成脈沖信號(hào);數(shù)據(jù)鎖存電路,其被配置為根據(jù)移位寄存器的移位順序來(lái)鎖存數(shù)據(jù),并響應(yīng)于負(fù)載信號(hào)輸出數(shù)據(jù)作為數(shù)字輸入信號(hào);以及數(shù)模轉(zhuǎn)換電路,其被配置為使用灰度電壓生成對(duì)應(yīng)于數(shù)字輸入信號(hào)的輸入電壓信號(hào);輸出緩沖器電路,其被配置為緩沖輸入電壓信號(hào)以生成源極信號(hào),該輸出緩沖器電路包括:偏置電流控制信號(hào)生成電路,其被配置為包括參考運(yùn)算放大器,偏置電流控制信號(hào)生成電路被配置為對(duì)參考運(yùn)算放大器的輸入信號(hào)和輸出信號(hào)執(zhí)行異或運(yùn)算以生成偏置電流控制信號(hào);以及通道放大電路,其被配置為響應(yīng)于偏置電流控制信號(hào)調(diào)整多個(gè)輸出電壓信號(hào)的回轉(zhuǎn)速率,通道放大電路被配置為對(duì)多個(gè)輸入電壓信號(hào)執(zhí)行緩沖以生成多個(gè)輸出電壓信號(hào)。
      [0018]根據(jù)另一個(gè)實(shí)施例,操作顯示設(shè)備的源極驅(qū)動(dòng)電路的方法包括:基于時(shí)鐘信號(hào)和輸入/輸出控制信號(hào)使用移位寄存器生成脈沖信號(hào);根據(jù)移位寄存器的移位順序來(lái)鎖存數(shù)據(jù),并響應(yīng)于負(fù)載信號(hào)輸出數(shù)據(jù)作為數(shù)字輸入信號(hào);使用灰度電壓生成對(duì)應(yīng)于數(shù)字輸入信號(hào)的輸入電壓信號(hào);對(duì)參考運(yùn)算放大器的輸入信號(hào)和輸出信號(hào)執(zhí)行異或運(yùn)算以生成偏置電流控制信號(hào);以及響應(yīng)于偏置電流控制信號(hào)調(diào)整多個(gè)源極信號(hào)的回轉(zhuǎn)速率,并且對(duì)輸入電壓信號(hào)執(zhí)行緩沖以生成多個(gè)源極信號(hào)。而且,該方法可以包括基于源極驅(qū)動(dòng)電路的灰度碼調(diào)整多個(gè)源極信號(hào)的回轉(zhuǎn)速率。
      [0019]根據(jù)另一個(gè)實(shí)施例,一種電路包括:控制器,基于第一參考信號(hào)和第二參考信號(hào)生成控制信號(hào);以及信號(hào)生成器,基于來(lái)自控制器的控制信號(hào)生成至少一個(gè)輸出信號(hào),其中,信號(hào)生成器響應(yīng)于控制信號(hào)調(diào)整輸入信號(hào)的電流以改變輸出信號(hào)的回轉(zhuǎn)速率,其中,輸出信號(hào)包括用于控制顯示設(shè)備的信息。輸入信號(hào)可以包括伽馬電壓。
      [0020]所述控制器可以比較第一參考信號(hào)和第二參考信號(hào),并基于比較生成控制信號(hào)。信號(hào)生成器可以基于經(jīng)調(diào)整的電流和顯示設(shè)備的灰度碼來(lái)改變回轉(zhuǎn)速率。附加地或者可替換地,信號(hào)生成器可以通過(guò)將偏置電流添加到輸入信號(hào)來(lái)調(diào)整輸入信號(hào)的電流。
      【專利附圖】

      【附圖說(shuō)明】
      [0021]通過(guò)參考附圖詳細(xì)描述示范性實(shí)施例,特征對(duì)于本領(lǐng)域技術(shù)人員將變得清晰,其中:
      [0022]圖1示出了源極驅(qū)動(dòng)電路的實(shí)施例;[0023]圖2示出了圖1的源極驅(qū)動(dòng)電路中的數(shù)模轉(zhuǎn)換器的實(shí)施例;
      [0024]圖3示出了圖1的源極驅(qū)動(dòng)電路中的輸出緩沖器電路的實(shí)施例;
      [0025]圖4示出了圖3的輸出緩沖器電路的通道放大電路的通道放大器的實(shí)施例;
      [0026]圖5示出了圖3的輸出緩沖器電路的偏置電流控制信號(hào)生成電路中的參考運(yùn)算放大器的實(shí)施例;
      [0027]圖6示出了用于圖3的輸出緩沖器電路的偏置電流控制信號(hào)生成電路的操作的定時(shí)圖的示例;
      [0028]圖7示出了用于圖3的輸出緩沖器電路的通道放大器的操作的定時(shí)圖的示例;
      [0029]圖8示出了圖3的輸出緩沖器電路的偏置電流控制信號(hào)生成電路的結(jié)構(gòu)的實(shí)施例;
      [0030]圖9示出了用于圖8的偏置電流控制信號(hào)生成電路的操作的定時(shí)圖的示例;
      [0031]圖10示出了圖1的源極驅(qū)動(dòng)電路中的輸出緩沖器電路的另一個(gè)實(shí)施例;
      [0032]圖11示出了圖10的輸出緩沖器電路的通道放大電路中的通道放大器的實(shí)施例;
      [0033]圖12示出了圖11的通道放大器中的相對(duì)于灰度碼的位值的尾電流以及相對(duì)于尾電流的幅值的輸出電壓的回轉(zhuǎn)速率;
      [0034]圖13和圖14示出了包括源極驅(qū)動(dòng)電路的布局的實(shí)施例;
      [0035]圖15示出了包括任意前述的源極驅(qū)動(dòng)電路的實(shí)施例的IXD設(shè)備;
      [0036]圖16示出了操作顯示設(shè)備的源極驅(qū)動(dòng)電路的方法的實(shí)施例;和
      [0037]圖17示出了操作顯示設(shè)備的源極驅(qū)動(dòng)電路的方法的另一個(gè)實(shí)施例。
      【具體實(shí)施方式】
      [0038]以下參考附圖更全面地描述示例實(shí)施例;然而,它們可以以不同的形式來(lái)具體體現(xiàn),并且不應(yīng)當(dāng)被解釋為限制在這里所闡述的實(shí)施例。更確切地說(shuō),提供這些實(shí)施例,從而本公開將徹底和完整并且將示范性實(shí)施方式完全地傳達(dá)給本領(lǐng)域技術(shù)人員。相似的參考標(biāo)號(hào)始終指代相似的元素。
      [0039]圖1示出了源極驅(qū)動(dòng)電路100的實(shí)施例,源極驅(qū)動(dòng)電路100包括:移位寄存器110、數(shù)據(jù)鎖存電路120、數(shù)模轉(zhuǎn)換器130、以及輸出緩沖器電路140。
      [0040]移位寄存器110可以基于時(shí)鐘信號(hào)CLK和輸入/輸出控制信號(hào)D1生成脈沖信號(hào)。數(shù)據(jù)鎖存電路120可以接收數(shù)據(jù)DATA和負(fù)載信號(hào)(load signal)TP0數(shù)據(jù)鎖存電路120可以根據(jù)移位寄存器110的移位順序鎖存數(shù)據(jù)DATA,并在施加負(fù)載信號(hào)TP時(shí)輸出數(shù)據(jù)DATA。
      [0041]數(shù)模轉(zhuǎn)換器130可以使用灰度電壓GMA,生成與數(shù)據(jù)鎖存電路120的輸出信號(hào)Dl到Dn相對(duì)應(yīng)的作為模擬信號(hào)的輸入電壓信號(hào)VINl到VINn。
      [0042]輸出緩沖器電路140可以補(bǔ)償回轉(zhuǎn)速率(slew rate)并緩沖輸入電壓信號(hào)VINl到VINn以生成源極信號(hào)Yl到Y(jié)n。源極信號(hào)Yl到Y(jié)n可以根據(jù)應(yīng)用到數(shù)據(jù)鎖存電路120的數(shù)據(jù)DATA的順序而被輸出到每個(gè)源極線。根據(jù)一個(gè)實(shí)施例,源極驅(qū)動(dòng)電路100可以具有如下所述的輸出緩沖器電路的結(jié)構(gòu)。
      [0043]包括在源極驅(qū)動(dòng)電路100中的輸出緩沖器電路140可以包括偏置電流控制信號(hào)生成電路和通道放大電路。偏置電流控制信號(hào)生成電路可以包括參考運(yùn)算放大器,并且對(duì)參考運(yùn)算放大器的輸入信號(hào)和輸出信號(hào)執(zhí)行異或運(yùn)算以生成偏置電流控制信號(hào)。通道放大電路可以響應(yīng)于偏置電流控制信號(hào)而補(bǔ)償回轉(zhuǎn)速率,并且對(duì)多個(gè)輸入電壓信號(hào)執(zhí)行緩沖以生成多個(gè)輸出電壓信號(hào)。輸出緩沖器電路還可以響應(yīng)于顯示設(shè)備的源極驅(qū)動(dòng)電路的灰度碼(gray code)來(lái)補(bǔ)償回轉(zhuǎn)速率。多個(gè)輸出信號(hào)的尾電流的幅值可以根據(jù)灰度碼的位的組合來(lái)調(diào)整?;剞D(zhuǎn)速率可以根據(jù)尾電流的增加來(lái)增加。也就是說(shuō),隨著輸出信號(hào)的尾電流的幅值增加,輸出電壓信號(hào)的跳變(transit1n)時(shí)間變得更短。
      [0044]圖2示出了圖1的源極驅(qū)動(dòng)電路中的數(shù)模轉(zhuǎn)換器130的實(shí)施例。參考圖2,數(shù)模轉(zhuǎn)換器130可以包括電阻串132和開關(guān)電路134。
      [0045]電阻串132可以耦接在第一參考電壓VREF_H和第二參考電壓VREF_L之間,并且可以包括彼此串聯(lián)連接的多個(gè)電阻器Rl到R18。耦接到電阻器的節(jié)點(diǎn)可以輸出伽馬電壓VGMAl到VGMA18。當(dāng)數(shù)字輸入信號(hào)D1、D2、……、和Dn是18位數(shù)據(jù),電阻串132可以包括18個(gè)電阻器,并且可以輸出18個(gè)伽馬電壓VGMAl到VGMA18。
      [0046]開關(guān)電路134可以輸出與數(shù)字輸入信號(hào)D1、D2、……、和Dn對(duì)應(yīng)的伽馬電壓VGMAl到VGMA18,作為輸入電壓信號(hào)VINl到VINn。雖然示出了 18個(gè)電阻器,但是在其它實(shí)施例中,可以使用不同數(shù)目的電阻器和/或可以生成不同數(shù)目的伽馬電壓。
      [0047]圖3示出了圖1的源極驅(qū)動(dòng)電路中的輸出緩沖器電路140的實(shí)施例。參考圖3,輸出緩沖器電路140可以包括偏置電流控制信號(hào)生成電路150和通道放大電路141。
      [0048]偏置電流控 制信號(hào)生成電路150可以包括參考運(yùn)算放大器0P_REF_1,并且可以對(duì)參考運(yùn)算放大器0P_REF_1的輸入信號(hào)VI_REF和輸出信號(hào)V0_REF執(zhí)行異或運(yùn)算。異或運(yùn)算生成偏置電流控制信號(hào)VC0N_IB。通道放大電路141可以響應(yīng)于偏置電流控制信號(hào)VC0N_IB而補(bǔ)償回轉(zhuǎn)速率,并且對(duì)輸入電壓信號(hào)VINl到VINn執(zhí)行緩沖以生成輸出電壓信號(hào)Yl到Y(jié)n。通道放大電路141可以包括通道放大器0P_CH1、0P_CH2和0P_CH3。
      [0049]更具體地,偏置電流控制信號(hào)生成電路150可以包括參考運(yùn)算放大器0P_REF_1和異或(XOR)電路XORl。異或電路XORl可以對(duì)參考運(yùn)算放大器0P_REF_1的輸入信號(hào)VI_REF和輸出信號(hào)V0_REF執(zhí)行異或運(yùn)算以生成偏置電流控制信號(hào)VC0N_IB。
      [0050]偏置電流控制信號(hào)VC0N_IB可以在跳變時(shí)段期間被激活,在跳變時(shí)段中,參考運(yùn)算放大器0P_REF_1的輸出信號(hào)從最小值改變?yōu)樽畲笾档囊话搿T谝粋€(gè)實(shí)施例中,偏置電流控制信號(hào)VC0N_IB可以在跳變時(shí)段期間被激活,在跳變時(shí)段中,參考運(yùn)算放大器0P_REF_1的輸出信號(hào)從地電壓改變?yōu)殡娫措妷旱囊话搿?br> [0051]圖4示出了圖3的輸出緩沖器電路的通道放大電路141中的通道放大器0P_CH1的實(shí)施例。參考圖4,通道放大器0P_CH1可以包括差分輸入單元146、上偏置(upper bias)單元142、下偏置(lower bias)單元144、負(fù)載級(jí)(load stage) 147、以及輸出級(jí)(outputstage) 148。
      [0052]差分輸入單元146可以包括P型差分輸入單元和N型差分輸入單元,并且可以以差分模式接收輸入電壓信號(hào)VIN和輸出電壓信號(hào)V0UT。P型差分輸入單元可以包括PMOS晶體管MPl和MP2,而N型差分輸入單元可以包括NMOS晶體管麗I和麗2。
      [0053]上偏置單元142可以電連接到P型差分輸入單元,將P型差分輸入單元連接到電源電壓VDD,并且響應(yīng)于偏置電流控制信號(hào)VC0N_IB調(diào)整供應(yīng)給P型差分輸入單元的偏置電流的幅值。
      [0054]下偏置單元144可以電連接到N型差分輸入單元,將N型差分輸入單元連接到地電壓,并且響應(yīng)于偏置電流控制信號(hào)VCON_IB調(diào)整供應(yīng)給N型差分輸入單元的偏置電流的幅值。
      [0055]負(fù)載級(jí)147可以電連接到差分輸入單元146,并且作為差分輸入單元146的負(fù)載來(lái)操作。輸出級(jí)148可以電連接到負(fù)載級(jí)147,并且將負(fù)載級(jí)147的輸出端連接到電源電壓VDD或地。在一個(gè)實(shí)施例中,參考運(yùn)算放大器0P_REF_1和通道放大器0P_CH1、0P_CH2和0P_CH3可以具有相同的電特性。
      [0056]上偏置單元142可以包括第一 PMOS晶體管MP3、第二 PMOS晶體管MP4、以及開關(guān)Sfflo第一 PMOS晶體管MP3可以具有連接到電源電壓VDD的源極、被施加了第一偏置電壓VBl的柵極、以及連接到P型差分輸入單元的漏極。第二 PMOS晶體管MP4可以具有連接到電源電壓VDD的源極、以及被施加了第一偏置電壓VBl的柵極。開關(guān)SWl可以耦接在第二PMOS晶體管MP4的漏極和P型差分輸入單元之間,并且響應(yīng)于偏置電流控制信號(hào)VC0N_IB而接通或關(guān)斷(turned on or off)。第二 PMOS晶體管的大小可以是第一 PMOS晶體管的一半。
      [0057]下偏置單元144可以包括第一 NMOS晶體管麗3、第二 NMOS晶體管MN4、以及開關(guān)SW2。第一 NMOS晶體管麗3可以具有連接到地電壓的源極、被施加了第二偏置電壓VB2的柵極、以及連接到N型差分輸入單元的漏極。第二 NMOS晶體管MN4可以具有連接到地電壓的源極、以及被施加了第二偏置電壓VB2的柵極。開關(guān)SW2可以耦接在第二 NMOS晶體管MN4的漏極和N型差分輸入單元之間,并且響應(yīng)于偏置電流控制信號(hào)VC0N_IB而接通或關(guān)斷。第
      二NMOS晶體管的大小可以是第一 NMOS晶體管的一半。
      [0058]通道放大器0P_CH1可以通過(guò)響應(yīng)于偏置電流控制信號(hào)VC0N_IB來(lái)調(diào)整供應(yīng)給差分輸入單元146的偏置電流,來(lái)補(bǔ)償輸出電壓的回轉(zhuǎn)速率。這可以使用包括在上偏置單元142中的偏置電流調(diào)整單元143和包括在下偏置單元144中的偏置電流調(diào)整單元145來(lái)實(shí)現(xiàn)。
      [0059]偏置電流調(diào)整單元143可以包括第二 PMOS晶體管MP4和開關(guān)SWl。偏置電流調(diào)整單元145可以包括第二 NMOS晶體管MN4和開關(guān)SW2。通道放大器0P_CH1可以在輸出信號(hào)的跳變時(shí)段期間,響應(yīng)于偏置電流控制信號(hào)VC0N_IB,將附加的偏置電流供應(yīng)給差分輸入單元 146。
      [0060]圖5示出了圖3的輸出緩沖器電路的偏置電流控制信號(hào)生成電路150中的參考運(yùn)算放大器0P_REF的實(shí)施例。參考圖5,參考運(yùn)算放大器0P_REF可以包括差分輸入單元156、上偏置單元152、下偏置單元154、負(fù)載級(jí)157、以及輸出級(jí)158。除了偏置電流調(diào)整單元143和145以外,圖5的參考運(yùn)算放大器0P_REF的結(jié)構(gòu)可以與通道放大器0P_CH1的結(jié)構(gòu)相同。因此,參考運(yùn)算放大器0P_REF的電特性可以類似于通道放大器0P_CH1的電特性。
      [0061]圖6示出了用于圖3的輸出緩沖器電路的偏置電流控制信號(hào)生成電路的操作的定時(shí)圖的示例,而圖7示出了圖示圖3的輸出緩沖器電路的通道放大器的操作的定時(shí)圖的示例。
      [0062]參考圖6,當(dāng)參考運(yùn)算放大器0P_REF的輸入信號(hào)(即,參考輸入信號(hào)VI_REF)從“O”電平改變?yōu)閂DD電平時(shí),參考運(yùn)算放大器0P_REF的輸出信號(hào)(即,參考輸出信號(hào)V0_REF)可以以一定的回轉(zhuǎn)速率從“O”電平改變?yōu)閂DD電平。在輸出緩沖器電路中,由圖3的偏置電流控制信號(hào)生成電路150生成的偏置電流控制信號(hào)VC0N_IB可以在跳變時(shí)段期間被激活。跳變時(shí)段可以包括其中參考運(yùn)算放大器OP_REF的輸出信號(hào)從最小值(例如,OV)改變?yōu)樽畲笾?例如,VDD)的一半的時(shí)段。也就是說(shuō),偏置電流控制信號(hào)VCON_IB可以具有脈沖寬度PW1,并且在脈沖寬度PWl的時(shí)段期間將附加的偏置電流提供給通道放大電路141的通道放大器。
      [0063]參考圖7,當(dāng)通道放大器的輸入信號(hào)VIN從最小伽馬值VGMAl改變?yōu)樽畲筚ゑR值VGMA18時(shí),通道放大器的輸出信號(hào)VOUT可以以一定的回轉(zhuǎn)速率從最小伽馬值VGMAl跳變(transit)到最大伽馬值VGMA18。
      [0064]根據(jù)輸出緩沖器電路的一個(gè)實(shí)施例,在通道放大器的輸出電壓信號(hào)VOUT的跳變時(shí)段期間,由偏置電流控制信號(hào)生成電路150生成的偏置電流控制信號(hào)VC0N_IB可以將附加的偏置電流提供給通道放大器。結(jié)果,回轉(zhuǎn)速率可以被補(bǔ)償。
      [0065]由于輸出緩沖器電路補(bǔ)償回轉(zhuǎn)速率,所以輸出緩沖器電路可以具有增加的回轉(zhuǎn)速率,并且與沒(méi)有回轉(zhuǎn)速率補(bǔ)償?shù)妮敵鼍彌_器電路相比,可以在較短的時(shí)間內(nèi)實(shí)現(xiàn)電壓電平的跳變。偏置電流控制信號(hào)VC0N_IB可以在跳變時(shí)段期間被激活,在跳變時(shí)段中,參考運(yùn)算放大器0P_REF的輸出信號(hào)從最小值(例如,0V)改變?yōu)樽畲笾?例如,VDD)的一半。
      [0066]圖8示出了圖3的輸出緩沖器電路的偏置電流控制信號(hào)生成電路的實(shí)施例。參考圖8,偏置電流控制信號(hào)生成電路150a可以包括第一參考運(yùn)算放大器0P_REF_1、第一異或電路XORl、反相器INVl、第二參考運(yùn)算放大器0P_REF_2、第二異或電路X0R2、以及或電路ORl。
      [0067]第一參考運(yùn)算放大器0P_REF_1可以緩沖第一參考輸入信號(hào)VI_REF以生成第一參考輸出信號(hào)V0_REF_1。第一異或電路XORl可以對(duì)第一參考輸入信號(hào)VI_REF和第一參考輸出信號(hào)V0_REF_1執(zhí)行異或運(yùn)算。反相器INVl可以反轉(zhuǎn)第一參考輸入信號(hào)VI_REF的相位。第二參考運(yùn)算放大器0P_REF_2可以緩沖反相器INVl的輸出信號(hào)以生成第二參考輸出信號(hào)V0_REF_2。第二異或電路X0R2可以對(duì)反相器INVl的輸出信號(hào)和第二參考輸出信號(hào)V0_REF_2執(zhí)行異或運(yùn)算?;螂娐稯Rl可以對(duì)第一異或電路XORl的輸出信號(hào)和第二異或電路X0R2的輸出信號(hào)執(zhí)行或運(yùn)算(OR operat1n)以生成偏置電流控制信號(hào)VC0N_IB。
      [0068]圖9示出了用于偏置電流控制信號(hào)生成電路150a的操作的定時(shí)圖的示例。參考圖8和圖9,偏置電流控制信號(hào)生成電路150a可以對(duì)第一異或電路XORl的輸出信號(hào)VOEXl和第二異或電路X0R2的輸出信號(hào)V0EX2執(zhí)行或運(yùn)算以生成偏置電流控制信號(hào)VC0N_IB。因此,偏置電流控制信號(hào)VC0N_IB的脈沖寬度可以由具有脈沖寬度PWl的VOEXl和具有脈沖寬度PW2的V0EX2中具有更寬脈沖寬度的信號(hào)來(lái)確定。圖8的偏置電流控制信號(hào)生成電路150a可以供應(yīng)足夠的附加偏置電流,即使在參考輸出信號(hào)V0_REF_1和V0_REF_2的上升跳變時(shí)間和下降跳變時(shí)間彼此不同時(shí)也是如此,然后執(zhí)行回轉(zhuǎn)速率補(bǔ)償。
      [0069]圖10示出了圖1的源極驅(qū)動(dòng)電路中的輸出緩沖器電路的另一個(gè)實(shí)施例。參考圖10,輸出緩沖器電路140a可以包括偏置電流控制信號(hào)生成電路150a和通道放大電路141a。
      [0070]偏置電流控制信號(hào)生成電路150a可以具有與圖3的偏置電流控制信號(hào)生成電路150相同的結(jié)構(gòu)。通道放大電路141a可以響應(yīng)于偏置電流控制信號(hào)VC0N_IB和灰度碼而補(bǔ)償回轉(zhuǎn)速率,并且對(duì)輸入電壓信號(hào)VINl到VINn執(zhí)行緩沖以生成輸出電壓信號(hào)Yl到Y(jié)n。通道放大電路141a可以包括通道放大器0P_CHl_a、0P_CH2_a和0P_CH3_a。
      [0071]圖10的偏置電流控制信號(hào)生成電路150a可以響應(yīng)于灰度碼的位D6和D7來(lái)調(diào)整偏置電流,以及偏置電流控制信號(hào)VCON_IB。因此,回轉(zhuǎn)速率可以被更準(zhǔn)確地補(bǔ)償?;叶却a的位D6和D7可以是從圖1的數(shù)據(jù)鎖存電路120的輸出信號(hào)Dl到Dn中選擇的碼。
      [0072]圖11示出了圖10的輸出緩沖器電路的通道放大電路中的通道放大器的實(shí)施例。參考圖11,通道放大器0P_CHl_a可以包括差分輸入單元146、上偏置單元142a、下偏置單元144a、負(fù)載級(jí)147、以及輸出級(jí)148。
      [0073]差分輸入單元146可以包括P型差分輸入單元和N型差分輸入單元,并且可以以差分模式接收輸入電壓信號(hào)VIN和輸出電壓信號(hào)V0UT。P型差分輸入單元可以包括PMOS晶體管MPl和MP2,而N型差分輸入單元可以包括NMOS晶體管麗I和麗2。
      [0074]上偏置單元142a可以電連接到P型差分輸入單元,將P型差分輸入單元連接到電源電壓VDD,并且響應(yīng)于偏置電流控制信號(hào)VC0N_IB和灰度碼的位D6和D7來(lái)調(diào)整供應(yīng)給P型差分輸入單元的偏置電流的幅值。
      [0075]下偏置單元144a可以電連接到N型差分輸入單元,將N型差分輸入單元連接到地電壓,并且響應(yīng)于偏置電流控制信號(hào)VC0N_IB和灰度碼的位D6和D7來(lái)調(diào)整供應(yīng)給N型差分輸入單元的偏置電流的幅值。
      [0076]負(fù)載級(jí)147可以電連接到差分輸入單元146,并且作為差分輸入單元146的負(fù)載來(lái)操作。輸出級(jí)148可以電連接到負(fù)載級(jí)147,并且將負(fù)載級(jí)147的輸出端連接到電源電壓VDD或地。
      [0077]上偏置單元142a可以包括第一 PMOS晶體管MP3、第二 PMOS晶體管MP4、第三PMOS晶體管MP5、第四PMOS晶體管MP6、第一開關(guān)SW1、第二開關(guān)SW3、以及第三開關(guān)SW5。
      [0078]第一 PMOS晶體管MP3可以具有連接到電源電壓VDD的源極、被施加了第一偏置電壓VBl的柵極、以及連接到P型差分輸入單元的漏極。第二 PMOS晶體管MP4可以具有連接到電源電壓VDD的源極、以及被施加了第一偏置電壓VBl的柵極。第三PMOS晶體管MP5可以具有連接到電源電壓VDD的源極、以及被施加了第一偏置電壓VBl的柵極。第四PMOS晶體管MP6可以具有連接到電源電壓VDD的源極、以及被施加了第一偏置電壓VBl的柵極。
      [0079]第一開關(guān)SWl可以耦接在第二 PMOS晶體管MP4的漏極和P型差分輸入單元之間,并且響應(yīng)于偏置電流控制信號(hào)VC0N_IB而接通或關(guān)斷。第二開關(guān)可以耦接在第三PMOS晶體管MP5的漏極和P型差分輸入單元之間,并且響應(yīng)于灰度碼的第一位D6而接通或關(guān)斷。第三開關(guān)SW5可以耦接在第四PMOS晶體管MP6的漏極和P型差分輸入單元之間,并且響應(yīng)于灰度碼的第二位D7而接通或關(guān)斷。
      [0080]第二 PMOS晶體管MP4的大小可以小于第一 PMOS晶體管MP3的大小(例如,可以是第一 PMOS晶體管MP3的大小的一半),第三PMOS晶體管MP5的大小可以小于第一 PMOS晶體管MP3的大小(例如,可以是第一 PMOS晶體管MP3的大小的四分之一),而第四PMOS晶體管MP6的大小可以小于第一 PMOS晶體管MP3的大小(例如,可以是第一 PMOS晶體管MP3的大小的八分之一)。
      [0081]下偏置單元144a可以包括第一 NMOS晶體管MN3、第二 NMOS晶體管MN4、第三NMOS晶體管MN5、第四NMOS晶體管MN6、第一開關(guān)SW2、第二開關(guān)SW4、以及第三開關(guān)SW6。
      [0082]第一 NMOS晶體管麗3可以具有連接到地電壓的源極、被施加了第二偏置電壓VB2的柵極、以及連接到N型差分輸入單元的漏極。第二 NMOS晶體管MN4可以具有連接到地電壓的源極、以及被施加了第二偏置電壓VB2的柵極。第三NMOS晶體管麗5可以具有連接到地電壓的源極、以及被施加了第二偏置電壓VB2的柵極。第四NMOS晶體管MN6可以具有連接到地電壓的源極、以及被施加了第二偏置電壓VB2的柵極。
      [0083]第一開關(guān)SW2可以耦接在第二 NMOS晶體管MN4的漏極和N型差分輸入單元之間,并且響應(yīng)于偏置電流控制信號(hào)VC0N_IB而接通或關(guān)斷。第二開關(guān)SW4可以耦接在第三NMOS晶體管MN5的漏極和N型差分輸入單元之間,并且響應(yīng)于灰度碼的第一位D6接通或關(guān)斷。第三開關(guān)SW6可以耦接在第四NMOS晶體管MN6的漏極和N型差分輸入單元之間,并且響應(yīng)于灰度碼的第二位D7而接通或關(guān)斷。
      [0084]第二 NMOS晶體管MN4的大小可以小于第一 NMOS晶體管麗3的大小(例如,可以是第一 PMOS晶體管MP3的大小的一半),第四NMOS晶體管麗5的大小可以小于第一 NMOS晶體管麗3的大小(例如,可以是第一 PMOS晶體管MP3的大小的四分之一),而第四NMOS晶體管MN6的大小可以小于第一 NMOS晶體管MN3的大小(例如,可以是第一 PMOS晶體管MP3的大小的八分之一)。
      [0085]圖12示出了圖解圖11的通道放大器中的相對(duì)于灰度碼的位值的尾電流以及相對(duì)于尾電流的幅值的輸出電壓的回轉(zhuǎn)速率。
      [0086]參考圖12,輸出信號(hào)的尾電流的幅值可以被配置為根據(jù)灰度碼的位的組合來(lái)調(diào)整。例如,當(dāng)D6=0和D7=0時(shí),具有最低電平的附加電流可以被供應(yīng)給通道放大器。例如,當(dāng)D6=l和D7=l時(shí),具有最高電平的附加電流可以被供應(yīng)給通道放大器。隨著尾電流Itaill、Itail2和Itail3的幅值增加,通道放大器的輸出電壓的電平跳變(level transit1n)可以更快。也就是說(shuō),隨著尾電流Itaill、Itail2和Itail3的幅值增加,回轉(zhuǎn)速率可以增加。
      [0087]圖13和圖14示出了源極驅(qū)動(dòng)電路的布局的實(shí)施例。參考圖13,偏置電流控制信號(hào)生成電路230可以位于源極驅(qū)動(dòng)電路200中的通道放大電路210和220之間。參考圖14,偏置電流控制信號(hào)生成電路330_1和330_2可以位于在源極驅(qū)動(dòng)電路300中的通道放大電路310和320的外側(cè)。也就是說(shuō),偏置電流控制信號(hào)生成電路330_1和330_2可以位于源極驅(qū)動(dòng)電路300的兩端。
      [0088]圖15示出了可以包括這里描述的源極驅(qū)動(dòng)電路的任意實(shí)施例的液晶顯示器(IXD)設(shè)備1000的實(shí)施例。參考圖13,IXD設(shè)備1000可以包括控制器1100、柵極驅(qū)動(dòng)電路1200、源極驅(qū)動(dòng)電路1300、液晶面板1400、以及灰度電壓生成器1500。
      [0089]液晶面板1400可以包括位于矩陣的每個(gè)交叉處的TFT (薄膜晶體管)。TFT可以具有接收源極信號(hào)(也稱為“數(shù)據(jù)信號(hào)”)的源極和接收柵極信號(hào)(也稱為“掃描信號(hào)”)的柵極。存儲(chǔ)電容器CST和液晶電容器CLC可以連接在TFT的漏極和公共電壓VCOM之間。液晶面板1400可以分別通過(guò)柵極線Gl到Gn接收柵極信號(hào)和通過(guò)源極線Dl到Dm接收源極信號(hào)。柵極驅(qū)動(dòng)電路1200可以通過(guò)組合導(dǎo)通電壓Von和截止電壓Voff產(chǎn)生柵極信號(hào),并且將柵極信號(hào)施加到柵極線Gl到Gn。
      [0090]灰度電壓生成器1500可以生成與IXD設(shè)備1000的亮度相關(guān)聯(lián)的正的和負(fù)的灰度級(jí)電壓(gray scale voltages) GMA。
      [0091 ] 源極驅(qū)動(dòng)電路1300可以通過(guò)使用從灰度電壓生成器1500輸出的灰度級(jí)電壓GMA,對(duì)從控制器1100接收的數(shù)據(jù)DATA執(zhí)行數(shù)模(D/A)轉(zhuǎn)換,并將轉(zhuǎn)換的數(shù)據(jù)施加到源極線Dl到Dm。
      [0092]控制器1100可以接收RGB視頻信號(hào)R、G和B以及控制信號(hào)??刂菩盘?hào)可以包括,例如,垂直同步信號(hào)Vsync、水平同步信號(hào)Hsync、主時(shí)鐘信號(hào)MCLK、數(shù)據(jù)使能信號(hào)(dataenable signal)DE、等等??刂破?100可以基于控制信號(hào)生成源極控制信號(hào)CONTl和柵極控制信號(hào)C0NT2??刂破?100還可以適當(dāng)?shù)靥幚鞷GB視頻信號(hào)R、G和B,以便滿足液晶面板1400的操作條件。然后,控制器1100可以將柵極控制信號(hào)C0NT2傳送給柵極驅(qū)動(dòng)電路1200,并且將源極控制信號(hào)CONTl和視頻信號(hào)DATA (R、G、B)傳送給源極驅(qū)動(dòng)電路1300。
      [0093]柵極驅(qū)動(dòng)電路1200和源極驅(qū)動(dòng)電路1300可以分別包括多個(gè)柵極驅(qū)動(dòng)集成電路(IC)和多個(gè)源極驅(qū)動(dòng)1C。數(shù)據(jù)DATA可以對(duì)于每一個(gè)像素確定灰度級(jí)(gray level)。源極驅(qū)動(dòng)電路1300可以將源極信號(hào)施加到布置在液晶面板1400上的源極線,而柵極驅(qū)動(dòng)電路1200可以將柵極信號(hào)施加到布置在液晶面板1400上的柵極線。
      [0094]包括在圖15的IXD設(shè)備1000中的源極驅(qū)動(dòng)電路1300可以具有與圖1的源極驅(qū)動(dòng)電路100相同的結(jié)構(gòu)。因此,LCD設(shè)備1000可以包括根據(jù)這里描述的任意實(shí)施例的輸出緩沖器電路。
      [0095]包括在IXD設(shè)備1000中的輸出緩沖器電路可以包括偏置電流控制信號(hào)生成電路和通道放大電路。偏置電流控制信號(hào)生成電路可以包括參考運(yùn)算放大器,并且對(duì)參考運(yùn)算放大器的輸入信號(hào)和輸出信號(hào)執(zhí)行異或運(yùn)算以生成偏置電流控制信號(hào)。通道放大電路可以響應(yīng)于偏置電流控制信號(hào)而補(bǔ)償回轉(zhuǎn)速率,并且對(duì)多個(gè)輸入電壓信號(hào)執(zhí)行緩沖以生成多個(gè)輸出電壓信號(hào)。
      [0096]輸出緩沖器電路還可以響應(yīng)于顯示設(shè)備的源極驅(qū)動(dòng)電路的灰度碼來(lái)補(bǔ)償回轉(zhuǎn)速率。多個(gè)輸出信號(hào)的尾電流的幅值可以根據(jù)灰度碼的位的組合來(lái)調(diào)整?;剞D(zhuǎn)速率可以根據(jù)尾電流的增加來(lái)增加。也就是說(shuō),隨著輸出電壓信號(hào)的尾電流的幅值增加,輸出電壓信號(hào)的跳變時(shí)間可以變得更短。
      [0097]圖16示出了操作顯示設(shè)備的源極驅(qū)動(dòng)電路的方法的實(shí)施例。參考圖16,操作顯示設(shè)備的源極驅(qū)動(dòng)電路的方法可以包括以下操作:
      [0098](I)基于時(shí)鐘信號(hào)和輸入/輸出控制信號(hào)使用移位寄存器來(lái)生成脈沖信號(hào)(SI);
      [0099](2)根據(jù)移位寄存器的移位順序鎖存數(shù)據(jù),并響應(yīng)于負(fù)載信號(hào)輸出數(shù)據(jù)作為數(shù)字輸入信號(hào)(S2);
      [0100](3)使用灰度電壓生成對(duì)應(yīng)于數(shù)字輸入信號(hào)的輸入電壓信號(hào)(S3);
      [0101](4)對(duì)參考運(yùn)算放大器的輸入信號(hào)和輸出信號(hào)執(zhí)行異或運(yùn)算以生成偏置電流控制信號(hào)(S4);
      [0102](5)響應(yīng)于偏置電流控制信號(hào)來(lái)補(bǔ)償回轉(zhuǎn)速率(S5);
      [0103](6)對(duì)輸入電壓信號(hào)執(zhí)行緩沖以生成源極信號(hào)(S6)。
      [0104]圖17示出了操作顯示設(shè)備的源極驅(qū)動(dòng)電路的方法的另一個(gè)實(shí)施例。參考圖17,操作顯示設(shè)備的源極驅(qū)動(dòng)電路的方法可以包括以下操作:
      [0105](I)基于時(shí)鐘信號(hào)和輸入/輸出控制信號(hào)使用移位寄存器來(lái)生成脈沖信號(hào)(SI);
      [0106](2)根據(jù)移位寄存器的移位順序來(lái)鎖存數(shù)據(jù),并響應(yīng)于負(fù)載信號(hào)來(lái)輸出數(shù)據(jù)作為數(shù)字輸入信號(hào)(S2);
      [0107](3)使用灰度電壓生成對(duì)應(yīng)于數(shù)字輸入信號(hào)的輸入電壓信號(hào)(S3);
      [0108](4)對(duì)參考運(yùn)算放大器的輸入信號(hào)和輸出信號(hào)執(zhí)行異或運(yùn)算以生成偏置電流控制信號(hào)(S4);[0109](5)響應(yīng)于偏置電流控制信號(hào)來(lái)補(bǔ)償回轉(zhuǎn)速率(S5);
      [0110](6)響應(yīng)于灰度碼來(lái)補(bǔ)償回轉(zhuǎn)速率(S7);
      [0111](7)對(duì)輸入電壓信號(hào)執(zhí)行緩沖以生成源極信號(hào)(S6)。
      [0112]以上,描述了輸出緩沖器電路、包括輸出緩沖器電路的源極驅(qū)動(dòng)電路、以及具有該源極驅(qū)動(dòng)電路的LCD設(shè)備。在其它實(shí)施例中,輸出緩沖器電路和包括該輸出緩沖器的源極驅(qū)動(dòng)電路可以實(shí)施在其它類型的顯示設(shè)備中,所述其它類型的顯示設(shè)備包括但是不限于等離子體顯示板(PDP)和有機(jī)發(fā)光二極管(OLED)。
      [0113]作為總結(jié)和評(píng)述,一個(gè)或多個(gè)實(shí)施例是為了提供源極驅(qū)動(dòng)電路以改變輸出信號(hào)的回轉(zhuǎn)速率,從而所述輸出緩沖器電路可以用于高分辨率和大尺寸面板,并且具有較低的功耗。
      [0114]示例實(shí)施例已經(jīng)在這里公開,雖然采用了特定的術(shù)語(yǔ),但是它們只是在一般的和描述性的意義上被使用并且被解釋,并且并不是為了限定的目的。在一些實(shí)例中,如在提交本申請(qǐng)時(shí)本領(lǐng)域普通技術(shù)人員將清楚的,結(jié)合特定實(shí)施例描述的特征、特性、和/或元素可以單獨(dú)使用,或者與結(jié)合其它實(shí)施例描述的特征、特性、和/或元素組合使用,除非另外具體地指出。因此,本領(lǐng)域技術(shù)人員將理解,可以進(jìn)行形式和細(xì)節(jié)上的各種改變,而不脫離如所附權(quán)利要求中闡述的本發(fā)明的精神和范圍。
      【權(quán)利要求】
      1.一種輸出緩沖器電路,包括: 偏置電流控制信號(hào)生成電路,其包括參考運(yùn)算放大器,所述偏置電流控制信號(hào)生成電路被配置為對(duì)所述參考運(yùn)算放大器的輸入信號(hào)和輸出信號(hào)執(zhí)行異或運(yùn)算以生成偏置電流控制信號(hào);以及 通道放大電路,其被配置為響應(yīng)于所述偏置電流控制信號(hào)來(lái)調(diào)整多個(gè)輸出電壓信號(hào)的回轉(zhuǎn)速率,所述通道放大電路被配置為對(duì)多個(gè)輸入電壓信號(hào)執(zhí)行緩沖以生成所述多個(gè)輸出電壓信號(hào)。
      2.如權(quán)利要求1所述的電路,其中,所述輸出緩沖器電路被配置為進(jìn)一步響應(yīng)于顯示設(shè)備的源極驅(qū)動(dòng)電路的灰度碼來(lái)調(diào)整所述多個(gè)輸出電壓信號(hào)的回轉(zhuǎn)速率。
      3.如權(quán)利要求2所述的電路,其中,所述多個(gè)輸出電壓信號(hào)的尾電流的幅值被配置為根據(jù)所述灰度碼的位的組合來(lái)調(diào)整。
      4.如權(quán)利要求2所述的電路,其中,所述回轉(zhuǎn)速率隨著所述尾電流的增加而增加。
      5.如權(quán)利要求1所述的電路,其中,所述偏置電流控制信號(hào)生成電路包括: 異或電路,其對(duì)所述參考運(yùn)算放大器的輸入信號(hào)和輸出信號(hào)執(zhí)行異或運(yùn)算以生成偏置電流控制信號(hào)。
      6.如權(quán)利要 求5所述的電路,其中,所述偏置電流控制信號(hào)被配置為在跳變時(shí)段期間被激活,在所述跳變時(shí)段中,所述參考運(yùn)算放大器的輸出信號(hào)從最小值改變?yōu)樽畲笾档囊话搿?br> 7.如權(quán)利要求5所述的電路,其中,所述偏置電流控制信號(hào)被配置為在跳變時(shí)段期間被激活,在所述跳變時(shí)段中,所述參考運(yùn)算放大器的輸出信號(hào)從地電壓改變?yōu)殡娫措妷旱囊话搿?br> 8.如權(quán)利要求1所述的電路,其中,所述偏置電流控制信號(hào)生成電路包括: 第一參考運(yùn)算放大器,其被配置為緩沖第一參考輸入信號(hào)以生成第一參考輸出信號(hào); 第一異或電路,其被配置為對(duì)第一參考輸入信號(hào)和第一參考輸出信號(hào)執(zhí)行異或運(yùn)算; 反相器,其被配置為反轉(zhuǎn)第一參考輸入信號(hào)的相位; 第二參考運(yùn)算放大器,其被配置為緩沖所述反相器的輸出信號(hào)以生成第二參考輸出信號(hào); 第二異或電路,其被配置為對(duì)所述反相器的輸出信號(hào)和第二參考輸出信號(hào)執(zhí)行異或運(yùn)算;以及 或電路,其被配置為對(duì)第一異或電路的輸出信號(hào)和第二異或電路的輸出信號(hào)執(zhí)行或運(yùn)算以生成偏置電流控制信號(hào)。
      9.如權(quán)利要求8所述的電路,其中,第一參考運(yùn)算放大器和第二參考運(yùn)算放大器被配置為具有基本上相同的一個(gè)或多個(gè)電特性。
      10.如權(quán)利要求8所述的電路,其中,所述偏置電流控制信號(hào)被配置為在第一異或電路的輸出信號(hào)和第二異或電路的輸出信號(hào)當(dāng)中具有更寬脈沖寬度的信號(hào)的脈沖持續(xù)時(shí)間期間被激活。
      11.如權(quán)利要求8所述的電路,其中,所述偏置電流控制信號(hào)被配置為在以下時(shí)段中的更長(zhǎng)時(shí)段期間被激活: 第一跳變時(shí)段,其中第一參考運(yùn)算放大器的輸出信號(hào)從最小值改變?yōu)樽畲笾档囊话?;? 第二跳變時(shí)段,其中第二參考運(yùn)算放大器的輸出信號(hào)從最大值改變?yōu)樽畲笾档囊话搿?br> 12.如權(quán)利要求8所述的電路,其中,所述偏置電流控制信號(hào)被配置為在以下時(shí)段中的更長(zhǎng)時(shí)段期間被激活: 第一跳變時(shí)段,其中第一參考運(yùn)算放大器的輸出信號(hào)從地電壓增加到電源電壓的一半;或 第二跳變時(shí)段,其中第二參考運(yùn)算放大器的輸出信號(hào)從電源電壓下降到電源電壓的一半。
      13.如權(quán)利要求1所述的電路,其中,所述通道放大電路包括被配置為生成所述多個(gè)輸出電壓信號(hào)的多個(gè)通道放大器,其中,每個(gè)通道放大器包括: 差分輸入單元,其被配置為包括P型差分輸入單元和N型差分輸入單元,并且以差分模式接收輸入電壓信號(hào)和輸出電壓信號(hào); 上偏置單元,其電連 接到P型差分輸入單元,并且被配置為將P型差分輸入單元連接到電源電壓,并且響應(yīng)于所述偏置電流控制信號(hào)來(lái)調(diào)整供應(yīng)給P型差分輸入單元的偏置電流的幅值; 下偏置單元,其電連接到N型差分輸入單元,并且被配置為將N型差分輸入單元連接到地電壓,并且響應(yīng)于所述偏置電流控制信號(hào)來(lái)調(diào)整供應(yīng)給N型差分輸入單元的偏置電流的幅值; 負(fù)載級(jí),其電連接到所述差分輸入單元,并且被配置為作為所述差分輸入單元的負(fù)載來(lái)操作;以及 輸出級(jí),其電連接到所述負(fù)載級(jí),并且被配置為將所述負(fù)載級(jí)的輸出端連接到電源電壓或地。
      14.如權(quán)利要求13所述的電路,其中,所述參考運(yùn)算放大器和通道放大器被配置為具有基本上相同的一個(gè)或多個(gè)電特性。
      15.如權(quán)利要求13所述的電路,其中,所述上偏置單元包括: 第一 PMOS晶體管,其被配置為具有連接到電源電壓的源極、被施加了第一偏置電壓的柵極、以及連接到P型差分輸入單元的漏極; 第二 PMOS晶體管,其被配置為具有連接到電源電壓的源極、以及被施加了第一偏置電壓的柵極;以及 開關(guān),其被配置為耦接在第二 PMOS晶體管的漏極和P型差分輸入單元之間,并且響應(yīng)于所述偏置電流控制信號(hào)而接通或關(guān)斷。
      16.如權(quán)利要求15所述的電路,其中,第二PMOS晶體管的大小基本上是第一 PMOS晶體管的一半。
      17.如權(quán)利要求13所述的電路,其中,所述下偏置單元包括: 第一 NMOS晶體管,其被配置為具有連接到地電壓的源極、被施加了第二偏置電壓的柵極、以及連接到N型差分輸入單元的漏極; 第二 NMOS晶體管,其被配置為具有連接到地電壓的源極、以及被施加了第二偏置電壓的柵極;以及 開關(guān),其被配置為耦接在第二 NMOS晶體管的漏極和N型差分輸入單元之間,并且響應(yīng)于所述偏置電流控制信號(hào)而接通或關(guān)斷。
      18.如權(quán)利要求17所述的電路,其中,第二NMOS晶體管的大小基本上是第一 NMOS晶體管的一半。
      19.如權(quán)利要求13所述的電路,其中,所述上偏置單元包括: 第一 PMOS晶體管,其被配置為具有連接到電源電壓的源極、被施加了第一偏置電壓的柵極、以及連接到P型差分輸入單元的漏極; 第二 PMOS晶體管,其被配置為具有連接到電源電壓的源極、以及被施加了第一偏置電壓的柵極; 第三PMOS晶體管,其被配置為具有連接到電源電壓的源極、以及被施加了第一偏置電壓的柵極; 第四PMOS晶體管,其被配置為具有連接到電源電壓的源極、以及被施加了第一偏置電壓的柵極; 第一開關(guān),被配置為耦接在第二 PMOS晶體管的漏極和P型差分輸入單元之間,并且響應(yīng)于所述偏置電流控制信號(hào)而接通或關(guān)斷; 第二開關(guān),其被配置為耦接在第三PMOS晶體管的漏極和P型差分輸入單元之間,并且響應(yīng)于灰度碼的第一 位而接通或關(guān)斷;以及 第三開關(guān),其被配置為耦接在第四PMOS晶體管的漏極和P型差分輸入單元之間,并且響應(yīng)于灰度碼的第二位而接通或關(guān)斷。
      20.如權(quán)利要求19所述的電路,其中,第二PMOS晶體管的大小大約是第一 PMOS晶體管的大小的一半,第三PMOS晶體管的大小大約是第一PMOS晶體管的大小的四分之一,以及第四PMOS晶體管的大小大約是第一 PMOS晶體管的大小的八分之一。
      21.如權(quán)利要求13所述的電路,其中,所述下偏置單元包括: 第一 NMOS晶體管,其被配置為具有連接到地電壓的源極、被施加了第二偏置電壓的柵極、以及連接到N型差分輸入單元的漏極; 第二 NMOS晶體管,其被配置為具有連接到地電壓的源極、以及被施加了第二偏置電壓的柵極; 第三NMOS晶體管,其被配置為具有連接到地電壓的源極、以及被施加了第二偏置電壓的柵極; 第四NMOS晶體管,其被配置為具有連接到地電壓的源極、以及被施加了第二偏置電壓的柵極; 第一開關(guān),被配置為耦接在第二 NMOS晶體管的漏極和N型差分輸入單元之間,并且響應(yīng)于所述偏置電流控制信號(hào)而接通或關(guān)斷; 第二開關(guān),其被配置為耦接在第三NMOS晶體管的漏極和N型差分輸入單元之間,并且響應(yīng)于灰度碼的第一位而接通或關(guān)斷;以及 第三開關(guān),其被配置為耦接在第四NMOS晶體管的漏極和N型差分輸入單元之間,并且響應(yīng)于灰度碼的第二位而接通或關(guān)斷。
      22.如權(quán)利要求21所述的電路,其中,第二NMOS晶體管的大小大約是第一 NMOS晶體管的大小的一半,第三NMOS晶體管的大小大約是第一NMOS晶體管的大小的四分之一,以及第四NMOS晶體管的大小大約是第一 NMOS晶體管的大小的八分之一。
      23.—種顯示設(shè)備的源極驅(qū)動(dòng)電路,包括: 移位寄存器,其被配置為基于時(shí)鐘信號(hào)和輸入/輸出控制信號(hào)來(lái)生成脈沖信號(hào);數(shù)據(jù)鎖存電路,其被配置為根據(jù)所述移位寄存器的移位順序來(lái)鎖存數(shù)據(jù),并響應(yīng)于負(fù)載信號(hào)來(lái)輸出所述數(shù)據(jù)作為數(shù)字輸入信號(hào);以及 數(shù)模轉(zhuǎn)換電路,其被配置為使用灰度電壓來(lái)生成對(duì)應(yīng)于所述數(shù)字輸入信號(hào)的輸入電壓信號(hào); 輸出緩沖器電路,其被配置為緩沖所述輸入電壓信號(hào)以生成源極信號(hào),該輸出緩沖器電路包括: 偏置電流控制信號(hào)生成電路,其被配置為包括參考運(yùn)算放大器,所述偏置電流控制信號(hào)生成電路被配置為對(duì)所述參考運(yùn)算放大器的輸入信號(hào)和輸出信號(hào)執(zhí)行異或運(yùn)算以生成偏置電流控制信號(hào);以及 通道放大電路,其被配置為響應(yīng)于所述偏置電流控制信號(hào)來(lái)調(diào)整多個(gè)輸出電壓信號(hào)的回轉(zhuǎn)速率,所述通道放大電路被配置為對(duì)多個(gè)輸入電壓信號(hào)執(zhí)行緩沖以生成所述多個(gè)輸出電壓信號(hào)。
      24.一種操作顯示設(shè)備的源極驅(qū)動(dòng)電路的方法,該方法包括: 基于時(shí)鐘信號(hào) 和輸入/輸出控制信號(hào)使用移位寄存器來(lái)生成脈沖信號(hào); 根據(jù)所述移位寄存器的移位順序來(lái)鎖存數(shù)據(jù),并響應(yīng)于負(fù)載信號(hào)來(lái)輸出所述數(shù)據(jù)作為數(shù)字輸入信號(hào); 使用灰度電壓生成對(duì)應(yīng)于所述數(shù)字輸入信號(hào)的輸入電壓信號(hào); 對(duì)參考運(yùn)算放大器的輸入信號(hào)和輸出信號(hào)執(zhí)行異或運(yùn)算以生成偏置電流控制信號(hào);以及 響應(yīng)于所述偏置電流控制信號(hào)來(lái)調(diào)整多個(gè)源極信號(hào)的回轉(zhuǎn)速率,并且對(duì)所述輸入電壓信號(hào)執(zhí)行緩沖以生成所述多個(gè)源極信號(hào)。
      25.如權(quán)利要求24所述的方法,還包括: 基于所述源極驅(qū)動(dòng)電路的灰度碼來(lái)調(diào)整所述多個(gè)源極信號(hào)的回轉(zhuǎn)速率。
      26.—種電路,包括: 控制器,基于第一參考信號(hào)和第二參考信號(hào)來(lái)生成控制信號(hào);以及信號(hào)生成器,基于來(lái)自所述控制器的控制信號(hào)來(lái)生成至少一個(gè)輸出信號(hào),其中,所述信號(hào)生成器響應(yīng)于所述控制信號(hào)來(lái)調(diào)整輸入信號(hào)的電流以改變所述輸出信號(hào)的回轉(zhuǎn)速率,其中,所述輸出信號(hào)包括用于控制顯示設(shè)備的信息。
      27.如權(quán)利要求26所述的電路,其中,所述輸入信號(hào)包括伽馬電壓。
      28.如權(quán)利要求26所述的電路,其中,所述控制器: 比較第一參考信號(hào)和第二參考信號(hào),并且 基于所述比較生成所述控制信號(hào)。
      29.如權(quán)利要求26所述的電路,其中,所述信號(hào)生成器基于經(jīng)調(diào)整的電流和所述顯示設(shè)備的灰度碼來(lái)改變所述回轉(zhuǎn)速率。
      30.如權(quán)利要求26所述的電路,其中,所述信號(hào)生成器通過(guò)將偏置電流添加到所述輸入信號(hào)來(lái)調(diào)整所述輸入信號(hào)的電流。
      【文檔編號(hào)】H03F3/45GK104038206SQ201410077937
      【公開日】2014年9月10日 申請(qǐng)日期:2014年3月5日 優(yōu)先權(quán)日:2013年3月5日
      【發(fā)明者】金珍漢, 權(quán)宰郁, 劉圣鐘, 李河俊 申請(qǐng)人:三星電子株式會(huì)社
      網(wǎng)友詢問(wèn)留言 已有0條留言
      • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1