一種功率放大器控制電路的制作方法
【專利摘要】本發(fā)明實(shí)施例公開了一種功率放大器控制電路,通過使用邏輯選擇電路輸出不同的使能信號(hào),便實(shí)現(xiàn)了對頻帶及每個(gè)頻帶下所需的功率模式的整體控制,解決了控制芯片的集成面積問題,進(jìn)一步降低了多頻帶/模式的功率放大器的高功耗的技術(shù)問題。
【專利說明】—種功率放大器控制電路【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及通信【技術(shù)領(lǐng)域】,尤其涉及一種功率放大器控制電路。
【背景技術(shù)】
[0002]隨著移動(dòng)通信技術(shù)的迅猛發(fā)展,當(dāng)前主流的3G通信技術(shù)已經(jīng)成熟并且逐漸步入4G時(shí)代,功率放大器由于其將輸出功率放大的特點(diǎn),使得使用功率放大器進(jìn)行數(shù)字調(diào)制的技術(shù)深入本領(lǐng)域中,同時(shí),由于功率放大器自身缺陷一高功耗,尤其將功率放大器應(yīng)用在手持移動(dòng)設(shè)備中進(jìn)行多頻帶/模式轉(zhuǎn)換時(shí),功率放大器的功耗更大,因此,如何降低多頻帶/模式功率放大器的高功耗已經(jīng)成為了本領(lǐng)域技術(shù)人員亟待解決的技術(shù)問題了。
[0003]目前的移動(dòng)設(shè)備集成多頻帶/模式的功率放大器針對于高功耗的問題,通常是擴(kuò)大控制芯片的集成面積,通過物理方式降低功率放大器的功耗。
[0004]然而,這樣的擴(kuò)大控制芯片的集成面積往往由于移動(dòng)設(shè)備自身的體積限制,無法真正達(dá)到解決多頻帶/模式的功率放大器的高功耗的技術(shù)問題。
【發(fā)明內(nèi)容】
[0005]本發(fā)明實(shí)施例提供了一種功率放大器控制電路,通過使用邏輯選擇電路輸出不同的使能信號(hào),便實(shí)現(xiàn)了對頻帶及每個(gè)頻帶下所需的功率模式的整體控制,解決了控制芯片的集成面積問題,進(jìn)一步降低了多頻帶/模式的功率放大器的高功耗的技術(shù)問題。
[0006]本發(fā)明實(shí)施例提 供的一種功率放大器控制電路,包括:
[0007]邏輯選擇電路和穩(wěn)壓電路,所述邏輯選擇電路和所述穩(wěn)壓電路連接;
[0008]所述邏輯選擇電路包括頻帶選擇單元和功率選擇單元;
[0009]所述穩(wěn)壓電路包括多個(gè)頻帶輸出電路,每個(gè)所述頻帶輸出電路與具備不同的頻段的頻帶模式相對應(yīng);
[0010]其中,所述頻帶選擇單元輸出第一使能信號(hào)選擇與所述第一使能信號(hào)相對應(yīng)的頻帶,所述功率選擇單元輸出第二使能信號(hào)觸發(fā)所述穩(wěn)壓電路的所述頻帶輸出電路選擇與所述第二使能信號(hào)相對應(yīng)的電壓值,使得在與所述第一使能信號(hào)對應(yīng)的所述頻帶下通過所述穩(wěn)壓電路輸出相對應(yīng)的功率模式給功率放大器。
[0011]可選地,所述的功率放大器控制電路,還包括補(bǔ)償電容,與所述穩(wěn)壓電路連接。
[0012]可選地,所述穩(wěn)壓電路為閉環(huán)穩(wěn)壓電路,還包括誤差運(yùn)算放大器;
[0013]所述誤差運(yùn)算放大器通過開關(guān)和多個(gè)所述頻帶輸出電路連接。
[0014]可選地,所述誤差運(yùn)算放大器通過外部帶隙基準(zhǔn)電路獲取基準(zhǔn)電壓。
[0015]可選地,所述頻帶輸出電路包括場效應(yīng)管和功率模式選擇電路組成;
[0016]所述場效應(yīng)管和所述功率模式選擇電路連接。
[0017]可選地,所述功率模式選擇電路通過其內(nèi)部的MOS管選擇相應(yīng)的電阻進(jìn)行導(dǎo)通/短路,使得輸出的電壓值與所述第二使能信號(hào)相對應(yīng)。
[0018]可選地,所述頻帶選擇單元為反相器/譯碼器;[0019]所述功率選擇單元為24譯碼器;
[0020]所述反相器/譯碼器和所述24譯碼器構(gòu)成邏輯門選擇電路。
[0021]可選地,所述的功率放大器控制電路,還包括:
[0022]若干個(gè)開關(guān),分別與所述誤差運(yùn)算放大器,所述頻帶輸出電路,所述補(bǔ)償電容連接。
[0023]可選地,所述開關(guān)至少有4個(gè)。
[0024]可選地,所述邏輯選擇電路通過接收到外部控制信號(hào)進(jìn)行翻譯輸出與所述外部控制信號(hào)相對應(yīng)的所述第一使能信號(hào)和所述第二使能信號(hào)。
[0025]從以上技術(shù)方案可以看出,本發(fā)明實(shí)施例具有以下優(yōu)點(diǎn):
[0026](I)通過使用邏輯選擇電路輸出不同的使能信號(hào),便實(shí)現(xiàn)了對頻帶及每個(gè)頻帶下所需的功率模式的整體控制,解決了控制芯片的集成面積問題,進(jìn)一步降低了多頻帶/模式的功率放大器的高功耗的技術(shù)問題;
[0027](2)通過補(bǔ)償電容與穩(wěn)壓電路的連接,不僅進(jìn)一步保持系統(tǒng)穩(wěn)定性,而且提高了電路的利用率的同時(shí),減小了電路面積;
[0028](3)通過誤差運(yùn)算放大器與多個(gè)頻帶輸出電路連接,實(shí)現(xiàn)了一個(gè)誤差運(yùn)算放大器輸出不同控制電壓給頻帶輸出電路,滿足不同頻帶模式下的不同功率模式。
【專利附圖】
【附圖說明】
[0029]為了更清楚地說明本發(fā)明實(shí)施例或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對實(shí)施例或現(xiàn)有技術(shù)描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本發(fā)明的一些實(shí)施例,對于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動(dòng)性的前提下,還可以根據(jù)這些附圖獲得其它的附圖。
[0030]圖1為本發(fā)明實(shí)施例提供的一種功率放大器控制電路的結(jié)構(gòu)示意圖;
[0031]圖2為本發(fā)明實(shí)施例提供的一種功率放大器控制電路的電路示意圖;
[0032]圖3為本發(fā)明實(shí)施例提供的一種功率放大器控制電路的功率模式選擇電路的電路不意圖;
[0033]圖4為本發(fā)明實(shí)施例提供的一種功率放大器控制電路的邏輯選擇電路圖的電路示意圖。
【具體實(shí)施方式】
[0034]本發(fā)明實(shí)施例提供了一種功率放大器控制電路,通過使用邏輯選擇電路輸出不同的使能信號(hào),便實(shí)現(xiàn)了對頻帶及每個(gè)頻帶下所需的功率模式的整體控制,解決了控制芯片的集成面積問題,進(jìn)一步降低了多頻帶/模式的功率放大器的高功耗的技術(shù)問題。
[0035]為使得本發(fā)明的發(fā)明目的、特征、優(yōu)點(diǎn)能夠更加的明顯和易懂,下面將結(jié)合本發(fā)明實(shí)施例中的附圖,對本發(fā)明實(shí)施例中的技術(shù)方案進(jìn)行清楚、完整地描述,顯然,下面所描述的實(shí)施例僅僅是本發(fā)明一部分實(shí)施例,而非全部的實(shí)施例。基于本發(fā)明中的實(shí)施例,本領(lǐng)域普通技術(shù)人員在沒有做出創(chuàng)造性勞動(dòng)前提下所獲得的所有其它實(shí)施例,都屬于本發(fā)明保護(hù)的范圍。
[0036]圖1為本發(fā)明實(shí)施例提供的一種功率放大器控制電路的結(jié)構(gòu)示意圖,實(shí)施例1包括:
[0037]如圖1所示,本發(fā)明實(shí)施例提供的一種功率放大器控制電路包括:邏輯選擇電路11和穩(wěn)壓電路12,邏輯選擇電路11和穩(wěn)壓電路12連接;
[0038]邏輯選擇電路11包括頻帶選擇單元111和功率選擇單元112 ;
[0039]穩(wěn)壓電路12包括多個(gè)頻帶輸出電路121,每個(gè)頻帶輸出電路121與具備不同的頻段的頻帶模式相對應(yīng);
[0040]其中,頻帶選擇單元111輸出第一使能信號(hào)選擇與第一使能信號(hào)相對應(yīng)的頻帶,功率選擇單元112輸出第二使能信號(hào)觸發(fā)穩(wěn)壓電路12的頻帶輸出電路121選擇與第二使能信號(hào)相對應(yīng)的電壓值,使得在與第一使能信號(hào)對應(yīng)的頻帶下通過穩(wěn)壓電路12輸出相對應(yīng)的功率模式給功率放大器,需要說明的是,前述的邏輯選擇電路11還可以是通過接收到外部控制信號(hào)進(jìn)行翻譯輸出與外部控制信號(hào)相對應(yīng)的第一使能信號(hào)和第二使能信號(hào)。
[0041]補(bǔ)償電容13,與穩(wěn)壓電路12連接;
[0042]圖2為本發(fā)明實(shí)施例提供的一種功率放大器控制電路的電路示意圖,如圖2所示,實(shí)施例2包括:前述的穩(wěn)壓電路12為閉環(huán)穩(wěn)壓電路,還包括誤差運(yùn)算放大器122,該誤差運(yùn)算放大器122通過開關(guān)和多個(gè)頻帶輸出電路121連接,前述的誤差運(yùn)算放大器122通過外部帶隙基準(zhǔn)電路獲取基準(zhǔn)電壓,可以理解的是該基準(zhǔn)電壓通過圖2所示的誤差運(yùn)算放大器122的INP腳接入的一個(gè)具備相對應(yīng)溫度系數(shù)的參考電壓值,需要說明的是,閉環(huán)穩(wěn)壓電路由一個(gè)誤差運(yùn)算放大器122和多個(gè)頻帶輸出電路121和多個(gè)場效應(yīng)管21構(gòu)成。
[0043]如圖2所示,前述的頻帶輸出電路121包括場效應(yīng)管21和功率模式選擇電路22組成,前述的場效應(yīng)管21和功率模式選擇電路22連接,前述的場效應(yīng)管21有兩個(gè),分別為MPl和MP2,此處具體不做限定。
[0044]如圖2所示,本發(fā)明實(shí)施例提供的一種功率放大器控制電路還包括若干個(gè)開關(guān),分別與誤差運(yùn)算放大器122,頻帶輸出電路121,補(bǔ)償電容13連接,前述的開關(guān)至少有4個(gè),分別是S1、S2、S3及S4。
[0045]圖3為本發(fā)明實(shí)施例提供的一種功率放大器控制電路的功率模式選擇電路的電路示意圖,如圖3所示,實(shí)施例3包括:功率模式選擇電路22通過其內(nèi)部的MOS管31選擇相應(yīng)的電阻32進(jìn)行導(dǎo)通/短路,使得輸出的電壓值與第二使能信號(hào)相對應(yīng),例如如圖3所示,默認(rèn)情況下所有MOS管31打開,每個(gè)MOS管31對應(yīng)的電阻被短路,這樣整個(gè)功率模式選擇電路22的電阻值等于Red=R2+R4,此時(shí),當(dāng)需要選擇低功率模式LPM時(shí),圖3所示的功率模式選擇電路22的LPM_EN腳有效,則對應(yīng)的MOS管關(guān)閉功率模式選擇電路的電阻值等于
Red=R2+R4+R5。
[0046]圖4為本發(fā)明實(shí)施例提供的一種功率放大器控制電路的邏輯選擇電路圖的電路示意圖,如圖4所示,實(shí)施例4包括:頻帶選擇單元111為反相器/譯碼器,需要說明的是,該頻帶選擇單元111可以是根據(jù)Band頻帶數(shù)量選擇反相器或者是譯碼器,例如Band頻帶為兩個(gè)Band時(shí),可以是選擇反相器,當(dāng)Band頻帶大于兩個(gè)時(shí),可以是選擇譯碼器,功率選擇單元112為24譯碼器,反相器/譯碼器和24譯碼器構(gòu)成邏輯門選擇電路,如圖4所示,當(dāng)需要切換頻帶和功率模式時(shí),邏輯選擇電路11的Band_sel經(jīng)過一個(gè)作buffer功能的反相器/譯碼器產(chǎn)生0/1兩種狀態(tài)的Bandl_en/Band2_en的第一使能信號(hào),觸發(fā)外部的開關(guān)根據(jù)第一使能信號(hào)進(jìn)行相應(yīng)的開關(guān)/閉合,VMO, VMl腳經(jīng)過24譯碼器產(chǎn)生三個(gè)高中低功率模式的第二使能信號(hào),觸發(fā)穩(wěn)壓電路12輸出與第二使能信號(hào)相對應(yīng)的電壓值,需要理解的是,如圖4所示,HPM為高功率模式,穩(wěn)壓電路12輸出高功率電壓,例如為2.9V,MPM為中功率模式,穩(wěn)壓電路12輸出中功率電壓,例如為2.75V,LPM為低功率模式,穩(wěn)壓電路12輸出低功率電壓,例如為2.6V,此處具體不做限定。
[0047]為便于理解,下面以一具體應(yīng)用場景對圖1至圖4所示的本發(fā)明實(shí)施例中提供的功勞放大器控制器電路的各個(gè)部件在切換頻帶和功率模式的過程進(jìn)行詳細(xì)的描述,應(yīng)用例包括:
[0048]本實(shí)施例中,當(dāng)移動(dòng)設(shè)備距離基站較遠(yuǎn)的時(shí)候功率放大器需要高功率模式實(shí)現(xiàn)RF信號(hào)的正常發(fā)送,離基站較近時(shí)需要將功率放大器從高功率模式轉(zhuǎn)換成低功率模式,同時(shí)需要將處于Bandl頻帶轉(zhuǎn)換成Band2頻帶,例如Bandl頻帶的頻率范圍為1920MHz?1980MHz,轉(zhuǎn)換成Band2頻帶時(shí)功率放大器放大的RF信號(hào)頻率范圍824MHz?849MHz時(shí),首先,在Bandl頻帶下的高功率模式為邏輯選擇電路11接收到外部控制信號(hào)為Bandl頻帶下的HPM高功率模式時(shí),邏輯選擇電路11的BancLsel腳接收外部控制信號(hào),將該控制信號(hào)通過具備緩沖功能的反相器產(chǎn)生O狀態(tài)的與Bandl相應(yīng)的第一使能信號(hào)通過頻帶選擇單元111的Bandl_en/Band2_en腳輸出,控制開關(guān)S3閉合,S4打開,開關(guān)S2連接BI端,補(bǔ)償電容13之后的開關(guān)SI連接BI端的VREF_Bandl,此時(shí)便進(jìn)入Bandl頻帶狀態(tài)了,同時(shí),邏輯選擇電路11的VMO,VMl經(jīng)過24譯碼器產(chǎn)生高功率模式的第二使能信號(hào)至穩(wěn)壓電路12,使得Bandl頻帶的功率模式選擇電路22將在HPM_EN的第二使能信號(hào)作用下進(jìn)入HPM的高功率模式,此時(shí)VREF_Bandl端輸出的是高功率模式下的固定電壓值,例如2.9V,此處不做具體限定,然后,當(dāng)邏輯選擇電路11接收到外部控制信號(hào)為選擇Band2頻帶下的LPM低功率模式時(shí),邏輯選擇電路11的BancLsel腳接收外部控制信號(hào),將該控制信號(hào)通過具備緩沖功能的反相器產(chǎn)生I狀態(tài)的與Band2相應(yīng)的第一使能信號(hào)通過頻帶選擇單元111的Bandl_en/Band2_en腳輸出,控制開關(guān)S3打開,S4閉合S2連接B2端,補(bǔ)償電容13的支路連接的開關(guān)SI連接到B2端的Band2頻帶的VREF_Band2,此時(shí)便進(jìn)入Band2頻帶狀態(tài)了,同時(shí),邏輯選擇電路11的VM0,VM1經(jīng)過24譯碼器產(chǎn)生低功率模式的第二使能信號(hào)至穩(wěn)壓電路12,使得Band2頻帶的功率模式選擇電路22將在LPM_EN的第二使能信號(hào)作用下進(jìn)入LPM低功率模式,此時(shí)VREF_Bandl2端輸出的是低功率模式下的固定電壓值,例如2.6V,此處不做具體限定。
[0049]從以上技術(shù)方案可以看出,本發(fā)明實(shí)施例具有以下優(yōu)點(diǎn):
[0050](I)通過使用邏輯選擇電路輸出不同的使能信號(hào),便實(shí)現(xiàn)了對頻帶及每個(gè)頻帶下所需的功率模式的整體控制,解決了控制芯片的集成面積問題,進(jìn)一步降低了多頻帶/模式的功率放大器的高功耗的技術(shù)問題;
[0051](2)通過補(bǔ)償電容與穩(wěn)壓電路的連接,不僅進(jìn)一步保持系統(tǒng)穩(wěn)定性,而且提高了電路的利用率的同時(shí),減小了電路面積;
[0052](3)通過誤差運(yùn)算放大器與多個(gè)頻帶輸出電路連接,實(shí)現(xiàn)了一個(gè)誤差運(yùn)算放大器輸出不同控制電壓給頻帶輸出電路,滿足不同頻帶模式下的不同功率模式。
[0053]所屬領(lǐng)域的技術(shù)人員可以清楚地了解到,為描述的方便和簡潔,上述描述的系統(tǒng),裝置和單元的具體工作過程,可以參考前述方法實(shí)施例中的對應(yīng)過程,在此不再贅述。
[0054]在本申請所提供的幾個(gè)實(shí)施例中,應(yīng)該理解到,所揭露的系統(tǒng),裝置和方法,可以通過其它的方式實(shí)現(xiàn)。例如,以上所描述的裝置實(shí)施例僅僅是示意性的,例如,所述單元的劃分,僅僅為一種邏輯功能劃分,實(shí)際實(shí)現(xiàn)時(shí)可以有另外的劃分方式,例如多個(gè)單元或組件可以結(jié)合或者可以集成到另一個(gè)系統(tǒng),或一些特征可以忽略,或不執(zhí)行。另一點(diǎn),所顯示或討論的相互之間的耦合或直接耦合或通信連接可以是通過一些接口,裝置或單元的間接耦合或通信連接,可以是電性,機(jī)械或其它的形式。
[0055]所述作為分離部件說明的單元可以是或者也可以不是物理上分開的,作為單元顯示的部件可以是或者也可以不是物理單元,即可以位于一個(gè)地方,或者也可以分布到多個(gè)網(wǎng)絡(luò)單元上??梢愿鶕?jù)實(shí)際的需要選擇其中的部分或者全部單元來實(shí)現(xiàn)本實(shí)施例方案的目的。
[0056]另外,在本發(fā)明各個(gè)實(shí)施例中的各功能單元可以集成在一個(gè)處理單元中,也可以是各個(gè)單元單獨(dú)物理存在,也可以兩個(gè)或兩個(gè)以上單元集成在一個(gè)單元中。上述集成的單元既可以采用硬件的形式實(shí)現(xiàn),也可以采用軟件功能單元的形式實(shí)現(xiàn)。
[0057]所述集成的單元如果以軟件功能單元的形式實(shí)現(xiàn)并作為獨(dú)立的產(chǎn)品銷售或使用時(shí),可以存儲(chǔ)在一個(gè)計(jì)算機(jī)可讀取存儲(chǔ)介質(zhì)中?;谶@樣的理解,本發(fā)明的技術(shù)方案本質(zhì)上或者說對現(xiàn)有技術(shù)做出貢獻(xiàn)的部分或者該技術(shù)方案的全部或部分可以以軟件產(chǎn)品的形式體現(xiàn)出來,該計(jì)算機(jī)軟件產(chǎn)品存儲(chǔ)在一個(gè)存儲(chǔ)介質(zhì)中,包括若干指令用以使得一臺(tái)計(jì)算機(jī)設(shè)備(可以是個(gè)人計(jì)算機(jī),服務(wù)器,或者網(wǎng)絡(luò)設(shè)備等)執(zhí)行本發(fā)明各個(gè)實(shí)施例所述方法的全部或部分步驟。而前述的存儲(chǔ)介質(zhì)包括:U盤、移動(dòng)硬盤、只讀存儲(chǔ)器(ROM,Read-OnlyMemory)、隨機(jī)存取存儲(chǔ)器(RAM, Random Access Memory)、磁碟或者光盤等各種可以存儲(chǔ)程序代碼的介質(zhì)。
[0058]以上所述,以上實(shí)施例僅用以說明本發(fā)明的技術(shù)方案,而非對其限制;盡管參照前述實(shí)施例對本發(fā)明進(jìn)行了詳細(xì)的說明,本領(lǐng)域的普通技術(shù)人員應(yīng)當(dāng)理解:其依然可以對前述各實(shí)施例所記載的技術(shù)方案進(jìn)行修改,或者對其中部分技術(shù)特征進(jìn)行等同替換;而這些修改或者替換,并不使相應(yīng)技術(shù)方案的本質(zhì)脫離本發(fā)明各實(shí)施例技術(shù)方案的精神和范圍。
【權(quán)利要求】
1.一種功率放大器控制電路,其特征在于,包括: 邏輯選擇電路和穩(wěn)壓電路,所述邏輯選擇電路和所述穩(wěn)壓電路連接; 所述邏輯選擇電路包括頻帶選擇單元和功率選擇單元; 所述穩(wěn)壓電路包括多個(gè)頻帶輸出電路,每個(gè)所述頻帶輸出電路與具備不同的頻段的頻帶模式相對應(yīng); 其中,所述頻帶選擇單元輸出第一使能信號(hào)選擇與所述第一使能信號(hào)相對應(yīng)的頻帶,所述功率選擇單元輸出第二使能信號(hào)觸發(fā)所述穩(wěn)壓電路的所述頻帶輸出電路選擇與所述第二使能信號(hào)相對應(yīng)的電壓值,使得在與所述第一使能信號(hào)對應(yīng)的所述頻帶下通過所述穩(wěn)壓電路輸出相對應(yīng)的功率模式給功率放大器。
2.根據(jù)權(quán)利要求1所述的功率放大器控制電路,其特征在于,還包括補(bǔ)償電容,與所述穩(wěn)壓電路連接。
3.根據(jù)權(quán)利要求1所述的功率放大器控制電路,其特征在于, 所述穩(wěn)壓電路為閉環(huán)穩(wěn)壓電路,還包括誤差運(yùn)算放大器; 所述誤差運(yùn)算放大器通過開關(guān)和多個(gè)所述頻帶輸出電路連接。
4.根據(jù)權(quán)利要求3所述的功率放大器控制電路,其特征在于, 所述誤差運(yùn)算放大器通過外部帶隙基準(zhǔn)電路獲取基準(zhǔn)電壓。
5.根據(jù)權(quán)利要求1所述的功率放大器控制電路,其特征在于, 所述頻帶輸出電路包括場效應(yīng)管和功率模式選擇電路組成; 所述場效應(yīng)管和所述功率模式選擇電路連接。
6.根據(jù)權(quán)利要求5所述的功率放大器控制電路,其特征在于, 所述功率模式選擇電路通過其內(nèi)部的MOS管選擇相應(yīng)的電阻進(jìn)行導(dǎo)通/短路,使得輸出的電壓值與所述第二使能信號(hào)相對應(yīng)。
7.根據(jù)權(quán)利要求1所述的功率放大器控制電路,其特征在于, 所述頻帶選擇單元為反相器/譯碼器; 所述功率選擇單元為24譯碼器; 所述反相器/譯碼器和所述24譯碼器構(gòu)成邏輯門選擇電路。
8.根據(jù)權(quán)利要求1至6中任意一項(xiàng)所述的功率放大器控制電路,其特征在于,還包括: 若干個(gè)開關(guān),分別與所述誤差運(yùn)算放大器,所述頻帶輸出電路,所述補(bǔ)償電容連接。
9.根據(jù)權(quán)利要求7所述的功率放大器控制電路,其特征在于,所述開關(guān)至少有4個(gè)。
10.根據(jù)權(quán)利要求1所述的功率放大器控制電路,其特征在于,所述邏輯選擇電路通過接收到外部控制信號(hào)進(jìn)行翻譯輸出與所述外部控制信號(hào)相對應(yīng)的所述第一使能信號(hào)和所述第二使能信號(hào)。
【文檔編號(hào)】H03F1/02GK103929133SQ201410153332
【公開日】2014年7月16日 申請日期:2014年4月16日 優(yōu)先權(quán)日:2014年4月16日
【發(fā)明者】劉威 申請人:廣州鈞衡微電子科技有限公司