一種用于雙電源順序上電的低成本延時電路的制作方法
【專利摘要】本實用新型涉及一種用于雙電源順序上電的低成本延時電路,其結(jié)構(gòu)特點在于:由電阻R1、三極管Q1、極性電容EC1和電容C1連接而成;三極管Q1的集電極外接電源V1,三極管Q1的發(fā)射極構(gòu)成延時電源V2輸出端,三極管Q1的基極通過極性電容EC1接地;電阻R1的一端與電源V1相連、另一端連接極性電容EC1正極與三極管Q1基極的連接處,極性電容EC1的負(fù)極接地GND,構(gòu)成延時導(dǎo)通回路;三極管Q1的發(fā)射極與延時電源V2的連接處通過電容C1接地GND,構(gòu)成延時電壓輸出回路;通過延時導(dǎo)通回路和延時電壓輸出回路,形成延時電源V2輸出控制。本實用新型采用分立元件電阻R1、三極管Q1、極性電容EC1和電容C1連接而成,具有電路結(jié)構(gòu)簡單,低成本和提高產(chǎn)品性價比的有益效果。
【專利說明】—種用于雙電源順序上電的低成本延時電路
【技術(shù)領(lǐng)域】
[0001]本實用新型涉及一種延時電路,特別是一種用于雙電源順序上電的低成本延時電路。屬于電子電路【技術(shù)領(lǐng)域】。
【背景技術(shù)】
[0002]目前,許多電子電路系統(tǒng)中,需要用到多路電源進(jìn)行供電,特別是要求兩個電源在同時接通時,一個電源的上電時間比另一個電源要滯后一定時間,以確保在先驅(qū)設(shè)備穩(wěn)定工作后,后續(xù)設(shè)備才順序投入工作,保證設(shè)備的安全運(yùn)行。而在現(xiàn)在技術(shù)中,一般是采用電源芯片來實現(xiàn)上電順序,這種采用IC芯片方法存在增加硬件成本和占用系統(tǒng)的資源的缺陷。
實用新型內(nèi)容
[0003]本實用新型的目的,是為了解決現(xiàn)有技術(shù)采用IC芯片延時存在增加硬件成本和占用系統(tǒng)的資源的問題,提供一種用于雙電源順序上電的低成本延時電路,具有電路結(jié)構(gòu)簡單、成本低和節(jié)省系統(tǒng)資源的特點。
[0004]本實用新型的目的可以通過采取以下技術(shù)方案達(dá)到:
[0005]一種用于雙電源順序上電的低成本延時電路,其結(jié)構(gòu)特點在于:由電阻R1、三極管Ql、極性電容ECl和電容Cl連接而成;三極管Ql的集電極外接電源VI,三極管Ql的發(fā)射極構(gòu)成延時電源V2輸出端,三極管Ql的基極通過極性電容ECl接地;電阻Rl的一端與電源Vl相連、另一端連接極性電容ECl正極與三極管Ql基極的連接處,極性電容ECl的負(fù)極接地GND,構(gòu)成延時導(dǎo)通回路;三極管Ql的發(fā)射極與延時電源V2的連接處通過電容Cl接地GND,構(gòu)成延時電壓輸出回路;通過延時導(dǎo)通回路和延時電壓輸出回路,形成延時電源V2輸出控制。
[0006]本實用新型的一種實施方式是:所述三極管Ql可以為NPN型三極管。
[0007]本實用新型的有益效果是:
[0008]1、本實用新型采用分立元件電阻R1、三極管Ql、極性電容ECl和電容Cl連接而成,具有電路結(jié)構(gòu)簡單,低成本和提高產(chǎn)品性價比的有益效果。
[0009]2、本實用新型由電阻與極性電容連接構(gòu)成充電回路,在電源上電時使三極管延時導(dǎo)通,通過改變電阻和電容的參數(shù),調(diào)節(jié)延時時間;通過三極管的導(dǎo)通延時輸出電壓,并由電容濾波,電壓輸出更平穩(wěn),用最低的成本實現(xiàn)多電源不同延時供電的目的。
【專利附圖】
【附圖說明】
[0010]圖1是本實用新型具體實施例1的電路原理圖。
【具體實施方式】
[0011]以下結(jié)合附圖及實施例對本實用新型作進(jìn)一步的詳細(xì)描述:[0012]具體實施例1:
[0013]參照圖1,本實施例由電阻R1、三極管Q1、極性電容ECl和電容Cl連接而成;三極管Ql的集電極外接電源VI,三極管Ql的發(fā)射極構(gòu)成延時電源V2輸出端,三極管Ql的基極通過極性電容ECl接地;電阻Rl的一端與電源Vl相連、另一端連接極性電容ECl正極與三極管Ql基極的連接處,極性電容ECl的負(fù)極接地GND,構(gòu)成延時導(dǎo)通回路;三極管Ql的發(fā)射極與延時電源V2的連接處通過電容Cl接地GND,構(gòu)成延時電壓輸出回路;通過延時導(dǎo)通回路和延時電壓輸出回路,形成延時電源V2輸出控制。
[0014]本實施例中,
[0015]電阻R1、三極管Q1、極性電容ECl和電容Cl ;三極管Ql的基極與電阻Rl的一端、極性電容ECl的正極相連,電阻Rl的另一端連接電源VI,極性電容ECl的負(fù)極接地GND,形成充電延時導(dǎo)通回路;三極管Ql的集電極連接電源VI,Ql的發(fā)射極與電容Cl 一端相連作為輸出端,電容Cl的另一端接地GND,形成輸出回路。
[0016]所述三極管Ql為NPN型三極管。
[0017]本實施例的工作原理如下:
[0018]參照圖1,電阻Rl的一端與三極管Ql的集電極相連作為電源輸入端接電源VI,三極管Ql的基極與極性電容ECl的正極、電阻Rl的另一端相連;Q1的發(fā)射極作為電源輸出端,其工作過程如下:
[0019]1、接通電源Vl (上電),電源Vl給優(yōu)先設(shè)備供電,此時電源輸入端Vl —上電,通過電阻Rl對電解電容ECl進(jìn)行充電,三極管Ql基極電壓低于導(dǎo)通值,三極管Ql處于截止?fàn)顟B(tài),Ql的發(fā)射極無電壓輸出,即輸出端V2無電壓輸出;
[0020]2、隨著充電時間延長,極性電容ECl兩端的電壓不斷的升高,在極性電容(電解電容)ECl兩端的電壓上升到一定程度時,導(dǎo)通三極管Ql導(dǎo)通,電壓Vl通過集電極和發(fā)射極輸出,此時延時電源V2輸出端有電壓輸出,從而實現(xiàn)給其他設(shè)備(后續(xù)設(shè)備)延時供電的目的,即實現(xiàn)雙電源順序上電的目的。
[0021]該電路的延時時間受電阻Rl和極性電容ECl的參數(shù)所決定,通過調(diào)節(jié)兩者的大小,可以改變延時時間,其延時的時間約為:
[0022]T=I/(2* n *R*C)
[0023]其中R為電阻Rl的阻值,C為極性電容ECl的電容大小。
[0024]以上所述,僅為本實用新型較佳的具體實施例,但本實用新型的保護(hù)范圍并不局限于此,任何熟悉本【技術(shù)領(lǐng)域】的技術(shù)人員在本實用新型揭露的范圍內(nèi),根據(jù)本實用新型的技術(shù)方案及其實用新型構(gòu)思加以等同替換或改變,都屬于本實用新型的保護(hù)范圍。
【權(quán)利要求】
1.一種用于雙電源順序上電的低成本延時電路,其特征在于:由電阻R1、三極管Ql、極性電容ECl和電容Cl連接而成;三極管Ql的集電極外接電源VI,三極管Ql的發(fā)射極構(gòu)成延時電源V2輸出端,三極管Ql的基極通過極性電容ECl接地;電阻Rl的一端與電源Vl相連、另一端連接極性電容ECl正極與三極管Ql基極的連接處,極性電容ECl的負(fù)極接地GND,構(gòu)成延時導(dǎo)通回路;三極管Ql的發(fā)射極與延時電源V2的連接處通過電容Cl接地GND,構(gòu)成延時電壓輸出回路;通過延時導(dǎo)通回路和延時電壓輸出回路,形成延時電源V2輸出控制。
2.根據(jù)權(quán)利要求1所述的一種用于雙電源順序上電的低成本延時電路,其特征在于:所述三極管Ql為NPN型三極管。
【文檔編號】H03K17/28GK203813750SQ201420117191
【公開日】2014年9月3日 申請日期:2014年3月13日 優(yōu)先權(quán)日:2014年3月13日
【發(fā)明者】周治國, 伍建輝 申請人:廣東瑞德智能科技股份有限公司