一種脈沖觸發(fā)式快速啟動零功耗待機電路的制作方法
【專利摘要】本實用新型公開了一種脈沖觸發(fā)式快速啟動零功耗待機電路,包括PNP管Q1和NPN管Q2,所述的PNP管其發(fā)射極和集電極分別連接電源;PNP管Q1的基極分別設(shè)有負載輸入電路和負載輸出電路;所述的負載輸入電路串聯(lián)有觸發(fā)開關(guān)SW和電阻R1,電路末端連接到負載的輸入端;負載輸出電路包括NPN管Q2,NPN管Q2的集電極連接到PNP管Q1的基極,NPN管Q2的基極連接負載的輸出信號,NPN管Q2的發(fā)射極接地。本實用新型通過觸發(fā)脈沖控制三極管的導通和截止來實現(xiàn)電子產(chǎn)品的啟動和待機,觸發(fā)開關(guān)按鍵可一鍵實現(xiàn)多功能控制,節(jié)約成本,方便操作;而且對MCU要求極低,只需能夠?qū)崿F(xiàn)檢測電平并發(fā)出相應(yīng)的電平即可,市面上最常見的高性價比單機均可以實現(xiàn)該電路,從而降低產(chǎn)品研發(fā)成本。
【專利說明】一種脈沖觸發(fā)式快速啟動零功耗待機電路
[0001]【【技術(shù)領(lǐng)域】】
[0002]本實用新型涉及一種電子產(chǎn)品的待機電路。
[0003]【【背景技術(shù)】】
[0004]在便攜式移動設(shè)備和應(yīng)急產(chǎn)品中,需要對電池功耗進行合理的管理,以避免電池在長時間處于小電流放電狀態(tài)導致電池電量耗盡,使電池的電量得到有效的利用。目前,許多電器在工作程序結(jié)束后都處于待機狀態(tài),電器在待機狀態(tài)下不可避免的會存在一定的待機消耗,從而導致電池電量的損耗。另外,在帶有MCU設(shè)計的待機電路中,為了讓MCU在休眠和喚醒之間快速切換,會增加程序開發(fā)的難度,而且程序量的加大也會占用一定的存儲空間,對MCU的存儲容量有一定要求,從而導致在產(chǎn)品中所用到的MCU成本上升。
[0005]【
【發(fā)明內(nèi)容】
】
[0006]本實用新型針對上述技術(shù)問題,提供一種更實用的電路框架,可實現(xiàn)零功耗待機,而且對MCU要求極低,市面上最常見的高性價比單機均可以實現(xiàn)該電路,從而降低產(chǎn)品研發(fā)成本。
[0007]為了為實現(xiàn)以上技術(shù)目的,本實用新型是通過以下技術(shù)方案實現(xiàn)的:
[0008]一種脈沖觸發(fā)式快速啟動零功耗待機電路,包括PNP管Ql和NPN管Q2,所述的PNP管Ql采用共基連接方 式,其發(fā)射極和集電極分別連接電源,發(fā)射極和基極之間連接有電阻,集電極與其所接電源之間連接電阻;PNP管Ql的基極分別設(shè)有負載輸入電路和負載輸出電路;所述的負載輸入電路串聯(lián)有觸發(fā)開關(guān)SW和電阻R1,電路末端連接到負載的輸入端,并且通過一電阻R2連接到接地端;負載輸出電路包括NPN管Q2,NPN管Q2的集電極通過電阻R3連接到PNP管Ql的基極,NPN管Q2的基極通過電阻R4連接負載的輸出信號,NPN管Q2的發(fā)射極接地。
[0009]本設(shè)計通過觸發(fā)開關(guān)來觸發(fā)電路的開關(guān)狀態(tài),按下觸發(fā)開關(guān)時Ql導通,負載輸入端電平由低變高,負載檢測到高電平之后輸出高電平使Q2導通,此時松開觸發(fā)開關(guān),Q2導通狀態(tài),負載繼續(xù)工作;再次按下觸發(fā)開關(guān),負載輸入端檢測到電平變化后輸出低電平使Q2截止,負載停止工作。由此可知,負載是具有接收電平信號,并輸出相應(yīng)電平信號的元器件。
[0010]進一步的,所述PNP管Ql的集電極所連接的電源為穩(wěn)壓電源。所述的穩(wěn)壓電源是安裝有穩(wěn)壓電路的電源,所述的穩(wěn)壓電路包括有穩(wěn)壓芯片。
[0011]進一步的,所述的電阻R2并連有電容Cl,電容Cl具有去抖動,防止誤操作功能。
[0012]進一步的,所述集電極與其所接電源之間連接的電阻為兩個并聯(lián)電阻R5,R6 ;R5,R6可降低Ql導通后電解充電的沖擊電流,而且R5,R6可承受一部分穩(wěn)壓芯片的剩余電壓,避免因為發(fā)射極輸入電壓波動時損壞穩(wěn)壓芯片。
[0013]進一步的,所述的負載為MCU。
[0014]本實用新型通過觸發(fā)脈沖控制三極管的導通和截止來實現(xiàn)電子產(chǎn)品的啟動和待機,觸發(fā)開關(guān)按鍵可一鍵實現(xiàn)多功能控制,節(jié)約成本,方便操作;而且對MCU要求極低,只需能夠?qū)崿F(xiàn)檢測電平并發(fā)出相應(yīng)的電平即可,市面上最常見的高性價比單機均可以實現(xiàn)該電路,從而降低產(chǎn)品研發(fā)成本。
[0015]【【專利附圖】
【附圖說明】】
[0016]圖1為本實用新型的電路圖。
[0017]【【具體實施方式】】
[0018]下面結(jié)合【具體實施方式】對實用新型作進一步詳細的說明。
[0019]如圖1所示的脈沖觸發(fā)式快速啟動零功耗待機電路,包括S8550型PNP管Ql和S8050型NPN管Q2,所述的PNP管Ql采用共基連接方式,其發(fā)射極和集電極分別連接電源Vin和5V0,Vin大于Ql的導通電壓,發(fā)射極和基極之間連接有IK電阻R7,集電極與5V0之間連接并聯(lián)電阻R5,R6 ;PNP管Ql的基極分別設(shè)有負載輸入電路和負載輸出電路;所述的負載輸入電路串聯(lián)有觸發(fā)開關(guān)SW和5.6K電阻R1,電路末端連接到MCU的輸入端,并且通過3k電阻R2連接到接地端,Sff為微動開關(guān);負載輸出電路包括NPN管Q2,NPN管Q2的集電極通過IOk電阻R3連接到PNP管Ql的基極,NPN管Q2的基極通過22k電阻R4連接MCU的輸出信號,NPN管Q2的發(fā)射極接地。
[0020]所述PNP管Ql的集電極所連接的電源5V0為穩(wěn)壓電源。所述的穩(wěn)壓電源是安裝有穩(wěn)壓電路的電源,所述的穩(wěn)壓電路包括有HT7550穩(wěn)壓芯片Ul,穩(wěn)壓芯片Ul的Vin 口連接有電容C2、C3,穩(wěn)壓芯片Ul 的Vout 口連接有電容C4,C5 ;電容C2、C4為電解電容,C3、C5為普通電容。
[0021]電阻R2并連有電容Cl,電容Cl具有去抖動,防止誤操作功能。
[0022]以上所述實施例僅表達了本實用新型的幾種實施方式,其描述較為具體和詳細,但并不能因此而理解為對本實用新型專利范圍的限制。應(yīng)當指出的是,對于本領(lǐng)域的普通技術(shù)人員來說,在不脫離本實用新型構(gòu)思的前提下,還可以做出若干變形和改進,這些都屬于本實用新型的保護范圍。因此,本實用新型專利的保護范圍應(yīng)以所附權(quán)利要求為準。
【權(quán)利要求】
1.一種脈沖觸發(fā)式快速啟動零功耗待機電路,其特征在于,包括PNP管Ql和NPN管Q2,所述的PNP管Ql采用共基連接方式,其發(fā)射極和集電極分別連接電源,發(fā)射極和基極之間連接有電阻,集電極與其所接電源之間連接電阻;PNP管Ql的基極分別設(shè)有負載輸入電路和負載輸出電路;所述的負載輸入電路串聯(lián)有觸發(fā)開關(guān)SW和電阻R1,電路末端連接到負載的輸入端,并且通過一電阻R2連接到接地端;負載輸出電路包括NPN管Q2,NPN管Q2的集電極通過電阻R3連接到PNP管Ql的基極,NPN管Q2的基極通過電阻R4連接負載的輸出信號,NPN管Q2的發(fā)射極接地。
2.根據(jù)權(quán)利要求1所述的脈沖觸發(fā)式快速啟動零功耗待機電路,其特征在于,所述PNP管Ql的集電極所連接的電源為穩(wěn)壓電源。
3.根據(jù)權(quán)利要求1所述的脈沖觸發(fā)式快速啟動零功耗待機電路,其特征在于,所述的穩(wěn)壓電源是安裝有穩(wěn)壓電路的電源,所述的穩(wěn)壓電路包括有穩(wěn)壓芯片。
4.根據(jù)權(quán)利要求1所述的脈沖觸發(fā)式快速啟動零功耗待機電路,其特征在于,所述的電阻R2并連有電容Cl,電容Cl具有去抖動,防止誤操作功能。
5.根據(jù)權(quán)利要求1所述的脈沖觸發(fā)式快速啟動零功耗待機電路,其特征在于,所述集電極與其所接電源之間連接的電阻為兩個并聯(lián)電阻R5,R6。
6.根據(jù)權(quán)利要求1所述的脈沖觸發(fā)式快速啟動零功耗待機電路,其特征在于,所述的負載為MCU。
【文檔編號】H03K17/56GK203813751SQ201420189310
【公開日】2014年9月3日 申請日期:2014年4月18日 優(yōu)先權(quán)日:2014年4月18日
【發(fā)明者】田疇, 林鐵英 申請人:廣東金萊特電器股份有限公司