一種用于高精度模數(shù)轉(zhuǎn)換器中的抖動(dòng)電路的制作方法
【專利摘要】本發(fā)明公開一種用于高精度模數(shù)轉(zhuǎn)換器中的抖動(dòng)電路,包括可置位的偽隨機(jī)序列產(chǎn)生器,產(chǎn)生與模擬輸入信號(hào)Vi不相關(guān)且可置位的偽隨機(jī)序列信號(hào),取其中的n位信號(hào)作為數(shù)字抖動(dòng)信號(hào);修調(diào)模塊,準(zhǔn)確定位控制可修調(diào)的DAC電路的修調(diào)信號(hào),以對(duì)可修調(diào)的DAC電路進(jìn)行校準(zhǔn);可修調(diào)的DAC電路,受到修調(diào)信號(hào)的控制,將接收的數(shù)字抖動(dòng)信號(hào)轉(zhuǎn)化為模擬抖動(dòng)信號(hào);抖動(dòng)信號(hào)引入電路,接收模擬抖動(dòng)信號(hào)和模擬輸入信號(hào)Vi,處理后輸出模擬信號(hào)并引入模數(shù)轉(zhuǎn)換器輸入;抖動(dòng)信號(hào)去除電路,接收數(shù)字抖動(dòng)信號(hào),并將抖動(dòng)信號(hào)在模數(shù)轉(zhuǎn)換器的輸出中去除,得到最終數(shù)據(jù)輸出結(jié)果DOUT。本發(fā)明能夠有效降低高精度ADC轉(zhuǎn)換器系統(tǒng)的復(fù)雜度,并適用于高精度ADC轉(zhuǎn)換器中改善其動(dòng)態(tài)非線性。
【專利說明】一種用于高精度模數(shù)轉(zhuǎn)換器中的抖動(dòng)電路
【技術(shù)領(lǐng)域】
[0001] 本發(fā)明屬于模數(shù)轉(zhuǎn)換器領(lǐng)域,具體涉及一種用于高精度模數(shù)轉(zhuǎn)換器中的抖動(dòng)電 路。
【背景技術(shù)】
[0002] 在通信系統(tǒng)中,無論是寬帶還是窄帶接收機(jī),都需要經(jīng)常處理遠(yuǎn)低于滿幅度 的小信號(hào),且要求模數(shù)轉(zhuǎn)換器具有良好的無雜散動(dòng)態(tài)范圍(SpuriousFreeDynamic Range,SFDR)。
[0003] 在高速高精度模數(shù)轉(zhuǎn)換器(AnalogtoDigitalConverter,ADC)中,SFDR性能主 要受兩個(gè)因素限制:一是前端放大器和采樣保持電路產(chǎn)生的失真;另外一個(gè)是ADC傳遞函 數(shù)的非線性引起的失真,即微分非線性誤差(^Differentialnonlinearity,DNL)。當(dāng)輸入 信號(hào)幅度較小時(shí),前端放大器和采樣保持電路可以達(dá)到的很好的線性度,由前端放大器和 采樣保持電路產(chǎn)生的失真可以忽略。而ADC傳遞函數(shù)即使很小的非線性也會(huì)導(dǎo)致諧波的增 加,特別地,當(dāng)輸入信號(hào)幅度與量化步長在相同數(shù)量級(jí)時(shí),失真會(huì)非常嚴(yán)重,從而降低SFDR。 因此,小幅度輸入信號(hào)時(shí),要提高ADC的SFDR性能,就必須減小DNL誤差。
[0004] 目前,一種已經(jīng)開發(fā)的噪聲抖動(dòng)技術(shù)可以降低ADC的DNL誤差并提高SFDR性能, 具體請(qǐng)參圖1所示:在圖1中,將ADC轉(zhuǎn)換器系統(tǒng)作為一個(gè)"黑匣子",偽隨機(jī)序列信號(hào)作為 抖動(dòng)信號(hào)經(jīng)過數(shù)模轉(zhuǎn)換器(^DigitaltoAnalogConverter,DAC)輸出模擬抖動(dòng)信號(hào),該信 號(hào)與模擬輸入信號(hào)相加,然后一起送到ADC轉(zhuǎn)換器系統(tǒng)被量化,在最終輸出數(shù)字碼之前,還 需將抖動(dòng)信號(hào)在數(shù)字域中通過數(shù)字減法器去除。
[0005] 但是,本發(fā)明的發(fā)明人經(jīng)過研宄發(fā)現(xiàn),在實(shí)際電路中,抖動(dòng)信號(hào)的有效去除是非常 困難的,要求被送入模擬前端的抖動(dòng)信號(hào),即經(jīng)過DAC轉(zhuǎn)換后的模擬量,與數(shù)字域去除的抖 動(dòng)信號(hào)相當(dāng);否則,輸出結(jié)果就會(huì)含有大量關(guān)于抖動(dòng)信號(hào)的信息,會(huì)增加ADC的噪底。這無 疑提高了對(duì)DAC精度的要求,需要DAC轉(zhuǎn)換器具有與ADC轉(zhuǎn)換器相同的量化位數(shù),相當(dāng)于在 ADC轉(zhuǎn)換器內(nèi)集成一個(gè)與ADC轉(zhuǎn)換器相同分辨率的DAC轉(zhuǎn)換器,當(dāng)ADC轉(zhuǎn)換器具有很高的量 化位數(shù)時(shí),會(huì)大大增加ADC轉(zhuǎn)換器系統(tǒng)的復(fù)雜度,因此該技術(shù)在高精度模數(shù)轉(zhuǎn)換器中應(yīng)用 中受到限制。
【發(fā)明內(nèi)容】
[0006] 針對(duì)現(xiàn)有技術(shù)存在的技術(shù)問題,本發(fā)明提供一種用于高精度模數(shù)轉(zhuǎn)換器中的抖動(dòng) 電路,該抖動(dòng)電路能改善高精度模數(shù)轉(zhuǎn)換器的動(dòng)態(tài)非線性,解決常規(guī)噪聲抖動(dòng)技術(shù)在高精 度模數(shù)轉(zhuǎn)換器應(yīng)用中的瓶頸,并降低了ADC轉(zhuǎn)換器系統(tǒng)的復(fù)雜度。
[0007] 為了實(shí)現(xiàn)上述目的,本發(fā)明采用如下技術(shù)方案:
[0008] 一種用于高精度模數(shù)轉(zhuǎn)換器中的抖動(dòng)電路,包括可置位的偽隨機(jī)序列產(chǎn)生器、修 調(diào)模塊、可修調(diào)的DAC電路、抖動(dòng)彳目號(hào)引入電路和抖動(dòng)彳目號(hào)去除電路;其中,
[0009] 所述可置位的偽隨機(jī)序列產(chǎn)生器,用于產(chǎn)生與模擬輸入信號(hào)Vi不相關(guān)且可置位的 偽隨機(jī)序列信號(hào),取其中的n位信號(hào)作為數(shù)字抖動(dòng)信號(hào)Dd,且位數(shù)n小于等于模數(shù)轉(zhuǎn)換器的 量化位數(shù)N,并將所述數(shù)字抖動(dòng)信號(hào)Dd分別輸出至所述可修調(diào)的DAC電路和抖動(dòng)信號(hào)去除 電路;
[0010] 所述修調(diào)模塊,用于準(zhǔn)確定位控制所述可修調(diào)的DAC電路的修調(diào)信號(hào)&、X2、…、 Xm,以對(duì)所述可修調(diào)的DAC電路進(jìn)行校準(zhǔn);
[0011] 所述可修調(diào)的DAC電路,受到所述修調(diào)信號(hào)&、X2、…、Xm的控制,將接收的所述數(shù) 字抖動(dòng)信號(hào)Dd轉(zhuǎn)化為模擬抖動(dòng)信號(hào)Ad并輸出至所述抖動(dòng)信號(hào)引入電路;
[0012] 所述抖動(dòng)信號(hào)引入電路,用于接收所述模擬抖動(dòng)信號(hào)Ad和模擬輸入信號(hào)¥1,處理 后輸出模擬信號(hào)并引入模數(shù)轉(zhuǎn)換器輸入;
[0013] 所述抖動(dòng)信號(hào)去除電路,用于接收所述數(shù)字抖動(dòng)信號(hào)Dd,并將抖動(dòng)信號(hào)在模數(shù)轉(zhuǎn) 換器的輸出中去除,得到最終數(shù)據(jù)輸出結(jié)果Dott。
[0014] 本發(fā)明提供的用于高精度模數(shù)轉(zhuǎn)換器中的抖動(dòng)電路中,包括可置位的偽隨機(jī)序列 產(chǎn)生器,可以產(chǎn)生n位數(shù)字抖動(dòng)信號(hào)Dd,且位數(shù)n小于等于模數(shù)轉(zhuǎn)換器的量化位數(shù)N(即 n<N),因而可以采用低分辨率DAC轉(zhuǎn)換器代替?zhèn)鹘y(tǒng)結(jié)構(gòu)中具有與ADC轉(zhuǎn)換器相同量化位 數(shù)的DAC轉(zhuǎn)換器,能夠有效降低ADC轉(zhuǎn)換器系統(tǒng)的復(fù)雜度;同時(shí)還包括修調(diào)模塊和可調(diào)修的 DAC電路,通過所述修調(diào)模塊,可以對(duì)可調(diào)修D(zhuǎn)AC電路的修調(diào)信號(hào)U、…、Xm進(jìn)行準(zhǔn)確定 位,以對(duì)所述可修調(diào)的DAC電路進(jìn)行校準(zhǔn),從而保證模擬域中添加的抖動(dòng)電壓信號(hào)與數(shù)字 域中的抖動(dòng)數(shù)字信號(hào)相匹配,且抖動(dòng)信號(hào)在模數(shù)轉(zhuǎn)換器的輸出中能夠被準(zhǔn)確地去除,而這 些模塊額外功能的實(shí)現(xiàn)不會(huì)提升電路的復(fù)雜度,但能夠提高模數(shù)轉(zhuǎn)換器的SFDR性能達(dá)到 10dB,因而本發(fā)明提供的抖動(dòng)電路能夠適用于高精度的模數(shù)轉(zhuǎn)換器中改善其動(dòng)態(tài)非線性。
[0015] 進(jìn)一步,所述可置位的偽隨機(jī)序列產(chǎn)生器包括對(duì)產(chǎn)生的偽隨機(jī)序列信號(hào)進(jìn)行置位 的信號(hào)產(chǎn)生控制模塊。
[0016] 進(jìn)一步,所述信號(hào)產(chǎn)生控制模塊包括n個(gè)控制單元,每個(gè)控制單元包括一個(gè)與非 門和一個(gè)2選1選擇器,每個(gè)所述與非門的一端均連接控制信號(hào)Z1,另一端連接偽隨機(jī)序列 產(chǎn)生器的一位輸出,與非門的輸出連接到對(duì)應(yīng)所述選擇器的一個(gè)輸入端,所述選擇器的另 一個(gè)輸入端連接低電平"〇 ",所述選擇器的控制信號(hào)為Z2,選擇器的輸出作為所述可置 位的偽隨機(jī)序列產(chǎn)生器的最終輸出。
[0017] 進(jìn)一步,所述可修調(diào)的DAC電路包括第一輸入端、第二輸入端、第三輸入端和輸出 端,所述第一輸入端接收所述數(shù)字抖動(dòng)信號(hào)Dd,所述第二輸入端接收外部輸入的修調(diào)信號(hào) &、X2、…、Xm,所述第三輸入端接收模數(shù)轉(zhuǎn)換器的基準(zhǔn)電壓VMf,所述輸出端輸出轉(zhuǎn)化后的模 擬抖動(dòng)信號(hào)Ad,且Ad=VrefXDdXf(Tx);
[0018] 其中,Tx表示修調(diào)信號(hào)X^X2、…、Xm的值;f(Tx)為一次線性函數(shù),且會(huì)隨著修調(diào) 信號(hào)的值Tx線性地增加或減小。
[0019] 進(jìn)一步,所述可修調(diào)的DAC電路包括基準(zhǔn)電流產(chǎn)生模塊、基準(zhǔn)電壓修調(diào)模塊和DAC 模塊,所述基準(zhǔn)電流產(chǎn)生模塊用于產(chǎn)生與模數(shù)轉(zhuǎn)換器基準(zhǔn)電壓相關(guān)的基準(zhǔn)電流IMf,所 述基準(zhǔn)電壓修調(diào)模塊用于根據(jù)所述基準(zhǔn)電流IMf和修調(diào)信號(hào)Xi、X2、…、Xm產(chǎn)生DAC電路的 基準(zhǔn)電壓VF,所述DAC模塊用于根據(jù)所述DAC電路的基準(zhǔn)電壓%和數(shù)字抖動(dòng)信號(hào)Dd產(chǎn)生模 擬抖動(dòng)信號(hào)Ad。
[0020] 進(jìn)一步,所述基準(zhǔn)電流產(chǎn)生模塊包括第一分壓電阻和第二分壓電阻、負(fù)載電阻、運(yùn) 算放大器和NMOS晶體管,所述運(yùn)算放大器的正向輸入端連接于串聯(lián)的第一分壓電阻和第 二分壓電阻之間,所述運(yùn)算放大器的輸出端連接NM0S晶體管的柵極,所述NM0S晶體管的漏 極連接基準(zhǔn)電壓修調(diào)模塊,所述NM0S晶體管的源極和運(yùn)算放大器的負(fù)向輸入端連接于負(fù) 載電阻的一端,所述負(fù)載電阻的另一端接地。
[0021] 進(jìn)一步,所述基準(zhǔn)電壓修調(diào)模塊包括電流基準(zhǔn)源、電流鏡模塊和第四電阻,所述電 流鏡模塊包括第一PM0S晶體管以及多組并聯(lián)的電流鏡子電路,每組電流鏡子電路包括若 干組并聯(lián)的電流鏡子單元,所述每組并聯(lián)的電流鏡子單元包括一個(gè)第二PM0S晶體管和第 三PM0S晶體管;所述電流基準(zhǔn)源與第一PM0S晶體管的柵極和漏極連接,所述第二PM0S晶 體管的柵極與第一PM0S晶體管的柵極連接,所述第二PM0S晶體管的源極與第一PM0S晶體 管的源極連接,所述第二PM0S晶體管的漏極與第三PM0S晶體管的源極連接,所述第三PM0S 晶體管的柵極連接對(duì)應(yīng)的修調(diào)信號(hào)&、X2、…、Xm,所述第三PM0S晶體管的漏極連接第四電 阻的一端,第四電阻的另一端接地。
[0022] 進(jìn)一步,所述電流鏡模塊包括m組并聯(lián)的電流鏡子電路,其第1組電流鏡子電路包 括1組并聯(lián)的電流鏡子單元,并受到修調(diào)信號(hào)&控制;第2組電流鏡子電路包括2組并聯(lián) 的電流鏡子單元,并受到修調(diào)信號(hào)X2控制;第3組電流鏡子電路包括4組并聯(lián)的電流鏡子 單元,并受到修調(diào)信號(hào)X3控制;依次類推,第m組電流鏡子電路包括2 -1組并聯(lián)的電流鏡子 單元,并受到修調(diào)信號(hào)Xm控制。
[0023] 進(jìn)一步,所述抖動(dòng)彳目號(hào)引入電路為加法電路,所述抖動(dòng)彳目號(hào)去除電路為減法電路; 或者,所述抖動(dòng)彳目號(hào)引入電路為減法電路,所述抖動(dòng)彳目號(hào)去除電路為加法電路。
[0024] 進(jìn)一步,所述修調(diào)模塊包括以下修調(diào)步驟:
[0025] S21、將N位模數(shù)轉(zhuǎn)換器的模擬輸入信號(hào)\置固定電平或斷開模擬輸入;
[0026] S22、將所述可置位的偽隨機(jī)序列產(chǎn)生器的輸出置全0,統(tǒng)計(jì)多次最終數(shù)據(jù)輸出結(jié) 果DOTT并進(jìn)行平均值計(jì)算,得到數(shù)字量化結(jié)果D^
[0027] S23、將所述可置位的偽隨機(jī)序列產(chǎn)生器的輸出置固定輸出Dt;
[0028] S24、設(shè)置修調(diào)信號(hào)的值Tx=Ti,統(tǒng)計(jì)多次最終數(shù)據(jù)輸出結(jié)果DOTT并進(jìn)行平均值計(jì) 算,得到數(shù)字量化結(jié)果D1;
[0029] S25、設(shè)置修調(diào)信號(hào)的值Tx=T2,T2#Ti,統(tǒng)計(jì)多次最終數(shù)據(jù)輸出結(jié)果DQUT并進(jìn)行 平均值計(jì)算,得到數(shù)字量化結(jié)果D2;
[0030] S26、根據(jù)比例關(guān)系,通過D。、DpD2、、和T2確定修調(diào)碼Tc的值,其中所述比例關(guān)
【權(quán)利要求】
1. 一種用于高精度模數(shù)轉(zhuǎn)換器中的抖動(dòng)電路,其特征在于,包括可置位的偽隨機(jī)序列 產(chǎn)生器、修調(diào)模塊、可修調(diào)的DAC電路、抖動(dòng)信號(hào)引入電路和抖動(dòng)信號(hào)去除電路;其中, 所述可置位的偽隨機(jī)序列產(chǎn)生器,用于產(chǎn)生與模擬輸入信號(hào)\不相關(guān)且可置位的偽隨 機(jī)序列信號(hào),取其中的η位信號(hào)作為數(shù)字抖動(dòng)信號(hào)Dd,且位數(shù)η小于等于模數(shù)轉(zhuǎn)換器的量化 位數(shù)Ν,并將所述數(shù)字抖動(dòng)信號(hào)0 (1分別輸出至所述可修調(diào)的DAC電路和抖動(dòng)信號(hào)去除電路; 所述修調(diào)模塊,用于準(zhǔn)確定位控制所述可修調(diào)的DAC電路的修調(diào)信號(hào)XpX2、…、Xm,以 對(duì)所述可修調(diào)的DAC電路進(jìn)行校準(zhǔn); 所述可修調(diào)的DAC電路,受到所述修調(diào)信號(hào)XnX2、…、Xm的控制,將接收的所述數(shù)字抖 動(dòng)信號(hào)Dd轉(zhuǎn)化為模擬抖動(dòng)信號(hào)A d并輸出至所述抖動(dòng)信號(hào)引入電路; 所述抖動(dòng)信號(hào)引入電路,用于接收所述模擬抖動(dòng)信號(hào)Ad和模擬輸入信號(hào)V i,處理后輸 出模擬信號(hào)并引入模數(shù)轉(zhuǎn)換器輸入; 所述抖動(dòng)信號(hào)去除電路,用于接收所述數(shù)字抖動(dòng)信號(hào)Dd,并將抖動(dòng)信號(hào)在模數(shù)轉(zhuǎn)換器 的輸出中去除,得到最終數(shù)據(jù)輸出結(jié)果Dott。
2. 根據(jù)權(quán)利要求1所述的用于高精度模數(shù)轉(zhuǎn)換器中的抖動(dòng)電路,其特征在于,所述可 置位的偽隨機(jī)序列產(chǎn)生器包括對(duì)產(chǎn)生的偽隨機(jī)序列信號(hào)進(jìn)行置位的信號(hào)產(chǎn)生控制模塊。
3. 根據(jù)權(quán)利要求2所述的用于高精度模數(shù)轉(zhuǎn)換器中的抖動(dòng)電路,其特征在于,所述信 號(hào)產(chǎn)生控制模塊包括η個(gè)控制單元,每個(gè)控制單元包括一個(gè)與非門和一個(gè)2選1選擇器,每 個(gè)所述與非門的一端均連接控制信號(hào)Ζ1,另一端連接偽隨機(jī)序列產(chǎn)生器的一位輸出,與非 門的輸出連接到對(duì)應(yīng)所述選擇器的一個(gè)輸入端,所述選擇器的另一個(gè)輸入端連接低電平" 〇 ",所述選擇器的控制信號(hào)為Ζ2,選擇器的輸出作為所述可置位的偽隨機(jī)序列產(chǎn)生器的 最終輸出。
4. 根據(jù)權(quán)利要求1所述的用于高精度模數(shù)轉(zhuǎn)換器中的抖動(dòng)電路,其特征在于,所述可 修調(diào)的DAC電路包括第一輸入端、第二輸入端、第三輸入端和輸出端,所述第一輸入端接收 所述數(shù)字抖動(dòng)信號(hào)D d,所述第二輸入端接收外部輸入的修調(diào)信號(hào)XnX2、…、Xm,所述第三輸 入端接收模數(shù)轉(zhuǎn)換器的基準(zhǔn)電壓V Mf,所述輸出端輸出轉(zhuǎn)化后的模擬抖動(dòng)信號(hào)Ad,且Ad= VrefXDdXf(Tx); 其中,Tx表示修調(diào)信號(hào)X i、X2、…、Xm的值;f(T x)為一次線性函數(shù),且會(huì)隨著修調(diào)信號(hào) 的值Tx線性地增加或減小。
5. 根據(jù)權(quán)利要求4所述的用于高精度模數(shù)轉(zhuǎn)換器中的抖動(dòng)電路,其特征在于,所述可 修調(diào)的DAC電路包括基準(zhǔn)電流產(chǎn)生模塊、基準(zhǔn)電壓修調(diào)模塊和DAC模塊,所述基準(zhǔn)電流產(chǎn)生 模塊用于產(chǎn)生與模數(shù)轉(zhuǎn)換器基準(zhǔn)電壓相關(guān)的基準(zhǔn)電流I Mf,所述基準(zhǔn)電壓修調(diào)模塊用于 根據(jù)所述基準(zhǔn)電流IMf和修調(diào)信號(hào)X η X2、…、Xm產(chǎn)生DAC電路的基準(zhǔn)電壓V F,所述DAC模 塊用于根據(jù)所述DAC電路的基準(zhǔn)電壓Vf和數(shù)字抖動(dòng)信號(hào)D d產(chǎn)生模擬抖動(dòng)信號(hào)A d。
6. 根據(jù)權(quán)利要求5所述的用于高精度模數(shù)轉(zhuǎn)換器中的抖動(dòng)電路,其特征在于,所述基 準(zhǔn)電流產(chǎn)生模塊包括第一分壓電阻和第二分壓電阻、負(fù)載電阻、運(yùn)算放大器和NMOS晶體 管,所述運(yùn)算放大器的正向輸入端連接于串聯(lián)的第一分壓電阻和第二分壓電阻之間,所述 運(yùn)算放大器的輸出端連接NMOS晶體管的柵極,所述NMOS晶體管的漏極連接基準(zhǔn)電壓修調(diào) 模塊,所述NMOS晶體管的源極和運(yùn)算放大器的負(fù)向輸入端連接于負(fù)載電阻的一端,所述負(fù) 載電阻的另一端接地。
7. 根據(jù)權(quán)利要求5所述的用于高精度模數(shù)轉(zhuǎn)換器中的抖動(dòng)電路,其特征在于,所述基 準(zhǔn)電壓修調(diào)模塊包括電流基準(zhǔn)源、電流鏡模塊和第四電阻,所述電流鏡模塊包括第一 PMOS 晶體管以及多組并聯(lián)的電流鏡子電路,每組電流鏡子電路包括若干組并聯(lián)的電流鏡子單 元,所述每組并聯(lián)的電流鏡子單元包括一個(gè)第二PMOS晶體管和第三PMOS晶體管;所述電 流基準(zhǔn)源與第一 PMOS晶體管的柵極和漏極連接,所述第二PMOS晶體管的柵極與第一 PMOS 晶體管的柵極連接,所述第二PMOS晶體管的源極與第一 PMOS晶體管的源極連接,所述第二 PMOS晶體管的漏極與第三PMOS晶體管的源極連接,所述第三PMOS晶體管的柵極連接對(duì)應(yīng) 的修調(diào)信號(hào)Xp X2、…、Xm,所述第三PMOS晶體管的漏極連接第四電阻的一端,第四電阻的 另一端接地。
8. 根據(jù)權(quán)利要求7所述的用于高精度模數(shù)轉(zhuǎn)換器中的抖動(dòng)電路,其特征在于,所述電 流鏡模塊包括m組并聯(lián)的電流鏡子電路,其第1組電流鏡子電路包括1組并聯(lián)的電流鏡子 單元,并受到修調(diào)信號(hào)X 1控制;第2組電流鏡子電路包括2組并聯(lián)的電流鏡子單元,并受到 修調(diào)信號(hào)X2控制;第3組電流鏡子電路包括4組并聯(lián)的電流鏡子單元,并受到修調(diào)信號(hào)X 3 控制;依次類推,第m組電流鏡子電路包括2-1組并聯(lián)的電流鏡子單元,并受到修調(diào)信號(hào)X m 控制。
9. 根據(jù)權(quán)利要求1所述的用于高精度模數(shù)轉(zhuǎn)換器中的抖動(dòng)電路,其特征在于,所述抖 動(dòng)信號(hào)引入電路為加法電路,所述抖動(dòng)信號(hào)去除電路為減法電路;或者,所述抖動(dòng)信號(hào)引入 電路為減法電路,所述抖動(dòng)?目號(hào)去除電路為加法電路。
10. 根據(jù)權(quán)利要求1所述的用于高精度模數(shù)轉(zhuǎn)換器中的抖動(dòng)電路,其特征在于,所述修 調(diào)模塊包括以下修調(diào)步驟: 521、 將N位模數(shù)轉(zhuǎn)換器的模擬輸入信號(hào)\置固定電平或斷開模擬輸入; 522、 將所述可置位的偽隨機(jī)序列產(chǎn)生器的輸出置全0,統(tǒng)計(jì)多次最終數(shù)據(jù)輸出結(jié)果Dqut 并進(jìn)行平均值計(jì)算,得到數(shù)字量化結(jié)果Dci; 523、 將所述可置位的偽隨機(jī)序列產(chǎn)生器的輸出置固定輸出Dt; 524、 設(shè)置修調(diào)信號(hào)的值Tx= T1,統(tǒng)計(jì)多次最終數(shù)據(jù)輸出結(jié)果Dtot并進(jìn)行平均值計(jì)算,得 到數(shù)字量化結(jié)果D 1; 525、 設(shè)置修調(diào)信號(hào)的值Tx= T 2, T2# T i,統(tǒng)計(jì)多次最終數(shù)據(jù)輸出結(jié)果Dott并進(jìn)行平均 值計(jì)算,得到數(shù)字量化結(jié)果D2; 526、 枏據(jù)比例關(guān)系,通過Dtl、D1、D2、T1、和T 2確定修調(diào)碼T c的值,其中所述比例關(guān)系為:
【文檔編號(hào)】H03M1/10GK104518797SQ201510038151
【公開日】2015年4月15日 申請(qǐng)日期:2015年1月26日 優(yōu)先權(quán)日:2015年1月26日
【發(fā)明者】王妍, 胡剛毅, 劉濤, 王育新, 王健安, 付東兵, 李婷, 陳光炳 申請(qǐng)人:中國電子科技集團(tuán)公司第二十四研究所