專利名稱:用于電信用途的,與數(shù)據(jù)無關(guān)的自動增益控制電路的制作方法
背景技術(shù):
1.發(fā)明領(lǐng)域本發(fā)明涉及自動增益控制(AGC)電路。更具體地,本發(fā)明涉及用于電信用途的在集成電路中實現(xiàn)的低顫動AGC電路。
2.背景技術(shù)電信電路的一個要求是提供一種AGC電路,它能恢復通過有損媒質(zhì),例如同軸線,絞合線對或光纖等傳送的脈沖的幅度。通過這些線路傳送的數(shù)據(jù)通常具有編碼的比特流的形式,這些比特流包含有限個數(shù)的零,以便為從輸入數(shù)據(jù)譜提取時鐘提供能量。
圖1中示出帶有差分輸入端和輸出端的先有技術(shù)的AGC控制環(huán)路。AGC電路10包括兩個差分放大器12,14,一個峰值檢波器15,一個電流源16,和一個電容18。第一差分放大器12接收差分輸入信號INP,INN,并根據(jù)反饋控制信號Vctrl放大信號。放大器12的差分輸出送到固定增益差分放大器14,它進一步提升信號,并給出差分輸出信號OUTP,OUTN。差分輸出信號反饋到峰值檢波器15,它把信號電平與基準電壓進行比較,并產(chǎn)生校正脈沖。由峰值檢波器15產(chǎn)生的校正脈沖然后送到電容器18,該電容連接在地電位和差分放大器12的控制輸入端之間,藉此使反饋環(huán)路成為閉環(huán)。電容18存儲電荷,由于存儲電荷在電容上建立的電壓控制了放大器12的放大。為了允許AGC環(huán)能響應于輸入信號電平的變化,在電容器18的極板間設(shè)置有以電流源16形式的放電機制。
對于如圖1所示的先有技術(shù)AGC電路10,在電容器輸出端上出現(xiàn)的任何非直流信號(即Vctrl)將對輸出信號(OUTP,OUTN)進行調(diào)幅,這將使恢復的數(shù)據(jù)信號造成顫動。另外,對于先有技術(shù)AGC電路10,出現(xiàn)在控制電壓上的信號的頻譜含量將直接與數(shù)據(jù)流中的零的個數(shù)有關(guān)??刂齐妷旱牟ㄐ螌⒊尸F(xiàn)鋸齒波,其周期T近似按照下式來確定
T=(1+零的個數(shù))R其中R是數(shù)據(jù)重復率。換句話說,在輸入數(shù)據(jù)信號包括許多個零的情況下,電容18上的電荷將放電,并將使Vcrtl降低。因此,AGC放大器12的增益將大大提高,這又在電容18上逐漸增加電荷,并使信號的增益回到想要的電平。然而,在這期間,輸出信號OUTP和OUTN的電壓將出現(xiàn)不想要的大擺動。
本領(lǐng)域的技術(shù)人員將會看到,控制電壓是理想的直流信號,因為所出現(xiàn)的任何交流(AC)信號將造成輸出信號的幅度調(diào)制。為了簡化電荷存儲元件的集成,出現(xiàn)在控制電壓上的AC信號的頻率比起數(shù)據(jù)速率應盡可能地高。然而,對于現(xiàn)有技術(shù)的AGC電路,AC信號的最小周期將總是小于數(shù)據(jù)速率,因為數(shù)據(jù)流中總會有若干零。雖然有可能用附加的低通濾波器濾除這些脈沖,但濾波器(它典型地需要大電容)的時間常數(shù)將使電路的集成很困難和/或在集成電路芯片方面很昂貴。
發(fā)明概要因此本發(fā)明的一個目的是提供一種其增益控制與輸入到AGC電路的數(shù)據(jù)流中出現(xiàn)的零的個數(shù)無關(guān)的AGC電路。
本發(fā)明的另一個目的是提供用于電信信號用途的低顫動的AGC電路。
本發(fā)明的還有一個目的是提供很容易以集成電路來組成的低顫動AGC電路。
本發(fā)明的附加的目的是提供其增益控制實際上是直流(DC)信號的AGC電路。
按照本發(fā)明的目的,提供了一種用于電信應用的與數(shù)據(jù)無關(guān)的AGC控制電路,通常它包括AGC放大器,電荷存貯裝置,和第一,第二與第三控制電路。AGC放大器有至少一個數(shù)據(jù)輸入端,至少一個控制輸入端和至少一個數(shù)據(jù)輸出端。電荷存儲裝置典型地是電容器,它連接到AGC放大器的控制輸入端,該電容器上的電荷實際上控制AGC放大器的增益。第一控制電路被連接到AGC放大器的數(shù)據(jù)輸出端和電容器上,它在數(shù)據(jù)輸出超過所希望的峰值電壓電平時增加在電容上的存儲電荷。第二控制電路類似地連接在AGC放大器的數(shù)據(jù)輸出端和電容器之間,它在數(shù)據(jù)輸出超過大于地電平的門限電壓、但又低于所希望的峰值電壓電平時減少在電容上的存儲電荷。第三控制電路優(yōu)選地連接到第二控制電路和連到電容器上,它在輸出數(shù)據(jù)跌到低于門限電壓一段預定的時間長度以后將減少電容器上的電荷。
按照本發(fā)明的優(yōu)選方面,AGC電路還包括固定增益放大器,它連到AGC放大器的輸出端。第一控制電路包括第一比較器,連接到電容的第一晶體管;和第一電流源,連接到第一晶體管。第一控制電路的比較器的輸入是從固定增益放大器的數(shù)據(jù)輸出端和從設(shè)置為電路的預期的峰值電壓輸出的電壓源接收到的,第一比較器在數(shù)據(jù)輸出超過預期峰值電壓時導通第一晶體管及增加電容上的電荷。加到電容上的電荷量取決于輸出電壓超過預期峰值電壓的時間長度。第二控制電路也包括一個(第二)比較器,連到電容的(第二)晶體管,和連到第二晶體管的(第二)電流源,并且還包括一單觸發(fā)電路。第二控制電路的第二比較器的輸入是從固定增益放大器的數(shù)據(jù)輸出端和從一個優(yōu)選地設(shè)定為電路的預期峰值電壓輸出的一半的門限值的電壓源接收到的。第二比較器的輸出送到單觸發(fā)電路,當數(shù)據(jù)輸出超過門限值時,它則使第二晶體管在預定的時間長度內(nèi)導通及減少電容器上的電荷。從電容器放掉的電荷量是由單觸發(fā)電路來固定的,并優(yōu)選地近似等于當輸出電壓剛超過預期的峰值輸出電壓時由第一控制電路所加給的電荷量。換句話說,在平衡時,因為對AGC放大器的控制信號幾乎是恒定的,因此實際的輸出電壓將非常接近地圍繞預期的輸出電壓脈動。應當看到,有了所提供的第一和第二控制電路,丟失的脈沖將不會造成對AGC的改變,而且第一或第二控制電路也將不會被觸發(fā)。
第三控制電路實際上是一個復位電路,如果輸出電壓跌到低于觸發(fā)第二控制電路的門限一段預定的時間長度,則該復位電路就被觸發(fā)。第三控制電路優(yōu)選地包括第三和第四晶體管,第二電容器,和第三電流源。第二電容連接在第三電流源和地之間。第三晶體管與第二電容并聯(lián)連接,并由第二控制電路的第二比較器的輸出控制。換言之,當?shù)诙刂齐娐返谋容^器提供正輸出時,第三控制電路的第二電容器被放電。然而,如果第二控制電路的比較器不提供正輸出(這表示AGC電路的輸出電壓低于預期峰值電壓的一半),則第二電容器上的電壓增加。如果非預期條件持續(xù)到超出通常的時間總量(即數(shù)據(jù)流中預期的零的最大長度串),則第二電容器上的電壓將達到使第四晶體管導通的數(shù)值。第四晶體管連接在第一電容和第二電流源之間,當它導通時,就使第一電容器放電;藉此,使AGC放大器提升其輸出。
在參照結(jié)合附圖所作的詳細說明之后,本發(fā)明的附加目的和優(yōu)點對于本領(lǐng)域技術(shù)人員來說將變得很明顯。
附圖簡介圖1是先有技術(shù)AGC控制電路的示意圖;圖2是本發(fā)明的與數(shù)據(jù)無關(guān)的AGC控制電路的示意圖。
圖3是用來實現(xiàn)圖2的示意圖的優(yōu)選電路的方框圖。
優(yōu)選實施例的詳細描述從圖2可以看到本發(fā)明的優(yōu)選的與數(shù)據(jù)無關(guān)的AGC控制電路100。優(yōu)選的電路100實際上包括兩個差分放大器112,114,兩個比較器120,130,一個單觸發(fā)器132,四個MOSFET晶體管124,134,143,144,三個電流源126,136,146,和兩個電容器148,150。AGC控制電路100的饋通電路包括差分放大器112和114。AGC控制電路100的反饋電路包括三個控制電路和電容器150。第一控制電路包括比較器120、晶體管124和電流源126。第二控制電路包括比較器130、單觸發(fā)器132、晶體管134和電流源136。第三控制電路包括晶體管143和144、電流源146和電容器148。
如圖所示,AGC控制電路100是適合于差分輸入數(shù)據(jù)信號INP,INN,并提供輸出數(shù)據(jù)信號OUTP,OUTN。差分輸入信號由AGC差分放大器112接收,AGC差分放大器112具有控制放大器增益的差分控制ctrlp,ctrln。正如下所述的那樣,控制ctrln被用作為對電路100的反饋控制。AGC差分放大器112放大輸入信號,優(yōu)選地把放大的信號提供到具有固定增益的第二差分放大器。將第二差分放大器的輸出作為輸出數(shù)據(jù)信號OUTP,OUTN。
在本發(fā)明的優(yōu)選實施例中,差分輸出數(shù)據(jù)信號OUTP和OUTN分別由第一和第二控制電路所使用。這樣,將輸出信號OUTP提供到比較器120的正輸入端,而預期的峰值輸出電壓電平作為基準電壓提供到比較器120的負輸入端。當數(shù)據(jù)信號電壓OUTP超過基準電壓(即,數(shù)據(jù)信號電壓電平高于所預期的)時,比較器120導通。由于比較器120的輸出被連到晶體管120的柵極,當比較器接通時,晶體管124導通。當晶體管124導通時,它使得由電流源126提供的到晶體管124源極的電流流到連接在晶體管124漏極的電容器150的一個極板。這就使電容器150上的電壓增加,藉此增加了對AGC放大器112的ctrln控制電壓。當ctrln控制電壓增加時,AGC放大器112的增益減小。結(jié)果,如所希望的那樣,結(jié)合了第一控制電路的反饋環(huán)減小了輸出數(shù)據(jù)信號電壓電平。本領(lǐng)域的技術(shù)人員將會看到,數(shù)據(jù)信號OUTP超過基準電壓越多,則比較器120接通時間越長,電容器150上的電壓也上升得越快。因而,電壓電平的校正可以很快發(fā)生。
如上所述,OUTN數(shù)據(jù)信號提供到第二控制電路。具體地講,OUTN數(shù)據(jù)信號提供到比較器130的正輸入端,同時將門限電壓信號,(優(yōu)選地選為預期峰值輸出電壓的一半(PkRef/2)),提供到比較器130的負輸入端。這樣,當數(shù)據(jù)輸出信號電壓超過預期峰值電壓值的一半時,比較器130導通。每當比較器130接通時,單觸發(fā)電路132便造成一短脈沖提供到晶體管134的柵極。在短脈沖期間,晶體管134導通。由于把電流源136提供在晶體管134的漏極處,當晶體管134導通時,電流就從連到晶體管134的源極的電容器150流出,通過晶體管134到地。這就使電容器150上的電壓降低,藉此減小了對AGC放大器112的ctrln控制電壓。當ctrln控制電壓減小時,AGC放大器112的增益增大。結(jié)果,如所預期的那樣,結(jié)合第二控制電路的反饋環(huán)增加了輸出數(shù)據(jù)信號電壓電平。本領(lǐng)域的技術(shù)人員將會看到,由于單觸發(fā)電路132,數(shù)據(jù)信號OUTN超過門限電壓PkRef/2的時間長度并不影響電容器150的放電速率。事實上,單觸發(fā)器提供一高輸出的時間長度應進行優(yōu)化選擇,使從電容器放電的電量優(yōu)選地近似等于當輸出電壓剛超過預期的峰值輸出電壓時由第一控制電路所加的電量。因而,在平衡時,基于來自比較器120和130的脈沖,電容器150交替地充電和放電。如果輸出信號OUTP,OUTN的幅度增加,則第一控制電路將降低AGC的增益。另一方面,如果該幅度在PkRef和PkRef/2之間,則第一控制電路將不對電容器150充電,而第二控制電路將使電容器150放電,并使AGC增益增加。丟失的脈沖將如所希望的那樣不改變AGC控制電壓,因為沒有一個比較器導通。另一方面,低于門限電壓(PkRef/2)的脈沖也不使增益提高,因為沒有一個比較器120或130導通。
為了確保當輸出脈沖的幅度低于比較器130的門限值時提高AGC電路的增益,優(yōu)選地提供了第三“復位”控制電路。如上所述,第三控制電路包括兩個晶體管143和144、電流源146和電容器148。晶體管143的柵極連接到比較器130的輸出端,其漏極和源極與接在電流源146和地之間的電容148相并聯(lián)。晶體管143的源極也連接到晶體管144的柵極,晶體管144的源極和漏極與第二控制電路的晶體管134的源極和漏極相并聯(lián)。在這種安排下,第三控制電路實質(zhì)上提供了一個復位電路,如果輸出電壓在一段預定的時間長度內(nèi)低于觸發(fā)第二控制電路的門限值,那么該復位電路就被觸發(fā)。具體地講,當?shù)诙刂齐娐返谋容^器提供正輸出時(即,輸出電壓大于門限值),晶體管143導通,并使電容器148放電。結(jié)果,晶體管144保持關(guān)斷,第三控制電路也不影響AGC電路100的增益。另一方面,如果第二控制電路的比較器130不提供正輸出,則晶體管143被關(guān)斷,而電流源146增加電容器148上的電荷。電容器148的參量被這樣選擇,使得如果比較器130在超出通常時間長度(即,數(shù)據(jù)流中預期的零的最大長度串)的情況下保持為關(guān)斷,則電容器148上的電壓將達到接通晶體管144的值。由于晶體管144以和晶體管134同樣的方式起作用,當晶體管144導通時,其電流使電容器150放電,藉此使AGC放大器提升其輸出。應當看到,藉助于提供具有在正常工作期間使充電放慢的容量的電容器148,復位控制電路將不影響系統(tǒng)的增益。事實上,接近所預期的峰值幅度的單個脈沖足以保持晶體管143導通足夠長的時間,因而電容器148上的全部電荷可被放掉。
對于本發(fā)明的所提供的與數(shù)據(jù)無關(guān)的AGC電路,可以將反饋電容器150進行充電和放電的脈沖寬度設(shè)定為短于數(shù)據(jù)脈沖寬度的大小的量級。這就允許采用小的容易集成的電容器而不會導致過量的數(shù)據(jù)脈沖幅度調(diào)制。如果要想進一步濾波,則可在電容器輸出端通過提供在電容器150和AGC112的輸入端之間的一個電阻(未示出)、以及在電阻和地之間的另一個電容(未示出)來給出附加的低通濾波器(未示出)。
轉(zhuǎn)到圖3,可看到本發(fā)明在實現(xiàn)時的優(yōu)選的與數(shù)據(jù)無關(guān)的AGC電路的方框圖。所實現(xiàn)的AGC電路基本上包括一個自動增益控制塊(agcjy)212,放大器(amp20db)214,自動增益控制峰值塊(agcpeak)225,自動增益控制(agcctrl)塊235,偏置電路(cmopamp)255,以及偏移控制塊(osctrl)265。正如本領(lǐng)域技術(shù)人員將會看到的那樣,圖3的自動增益控制塊212相應于圖2的AGC放大器,而圖3的放大器214相應于圖2的放大器114。圖3的agcpeak塊225相應于圖2的比較器120和130以及圖2的單觸發(fā)器132。agcpeak塊225的電路細節(jié)附于附錄A的第1頁,并顯示了兩個比較器(datacomp)以及一單觸發(fā)器塊(oneshot),它們都是標準電路。應當看到,agcpeak塊225中的電阻性元件都以晶體管來實現(xiàn),正如附錄A-1中所看到的那樣。
agcctrl塊235包括圖2的至少第二和第三控制電路的各元件,還包括任何的電容性元件。agcctrl塊235的電路細節(jié)附于附錄A的第2頁,在該處可看到電容器和電阻器最好都以晶體管來實現(xiàn)。
圖2上未特別示出的圖3的AGC電路200的兩個元件是偏置電路255和偏移控制塊265。偏置電路255被提供來設(shè)定電路中的電流,其電路細節(jié)在附錄A的第3頁給出。偏移控制塊265被提供來限制在其它各塊中元件失配的影響,其電路細節(jié)在附錄A的第4頁給出。在第A-4頁上見到的偏移控制塊的元件ugb在附錄A的第5頁上作了進一步的詳細闡述。
在此已描述和說明了在電信應用中特別有用的與數(shù)據(jù)無關(guān)的AGC控制電路。雖然已在此描述了具體的實施例,但并不是指本發(fā)明正好限于此例,而是指本發(fā)明具有該技術(shù)所允許的寬廣范圍。因而,盡管提供的電路是對于差分的雙極信號的,但是應當看到,簡單地把比較器的正輸入端連接在一起的類似電路也可以用于單端信號。另外,盡管描述的是對于第二控制電路的優(yōu)選的門限電壓,但將會看到,在峰值基準電壓和地之間的任何門限電壓都可以采用。事實上,藉助于選擇剛好高到足以區(qū)分出一個零值的極低的門限電壓,便有可能取消復位電路。而且將會看到,盡管描述了某些電路作為控制電路的優(yōu)選電路;但也可以采用其它電路。例如,不用MOSFET晶體管,而可以采用其它的晶體管,例如雙極型晶體管,及其相關(guān)電路,或雙極型和MOSFET晶體管的組合(如在附錄A中所看到的)。同樣地,比較器、單觸發(fā)器、電流源等可以用實現(xiàn)同樣功能的其它電路來替代;在附錄A中所提供的詳細電路也可用其它適當?shù)碾娐穪硖娲?。而且,將會看到,盡管描述的是個別的控制電路以及個別的塊和電路,但這些控制電路以及塊和電路通常作為一塊集成電路來實現(xiàn),然而它們也可以作為分立元件來實現(xiàn)。因此,對于本領(lǐng)域的技術(shù)人員來說,十分明顯,可以對上述說明中所描述的本發(fā)明作出各種附加的變更和修改,而不會背離本發(fā)明的精神和范圍。
權(quán)利要求
1.一種與數(shù)據(jù)無關(guān)的自動增益控制設(shè)備,它放大進入的數(shù)據(jù)信號及提供放大的輸出信號,該設(shè)備包括a)帶有可調(diào)增益的第一放大器裝置,它具有能接收所述進入的數(shù)據(jù)信號的數(shù)據(jù)輸入端;能控制所述第一放大器裝置的所述可調(diào)增益的控制輸入端;以及數(shù)據(jù)輸出端;b)連接到所述第一放大器裝置的所述控制輸入端的電荷存儲裝置,用來提供控制電壓給所述控制輸入端;c)連接到所述第一放大器裝置的所述數(shù)據(jù)輸出端和所述電荷存儲裝置的第一控制電路裝置,所述第一控制電路裝置用于當所述放大的輸出信號電壓超過一預期的峰值電壓電平時,以第一方向改變在所述電荷存儲裝置上的電荷;以及d)連接到所述第一放大器裝置的所述數(shù)據(jù)輸出端和所述電荷存儲裝置的第二控制電路裝置,所述第二控制電路裝置用于當所述放大的輸出信號的所述電壓超過一預定門限電壓電平時,以第二方向改變在所述電荷存儲裝置上的電荷,所述預定門限電壓電平被設(shè)置為低于所述預期的峰值電壓電平和高于地電位,其中所述自動增益控制設(shè)備提供基本上與所述進入的數(shù)據(jù)信號的值無關(guān)的輸出電壓。
2.按照權(quán)利要求1的設(shè)備,其特征在于,進一步包括e)連接到所述第二控制電路裝置和所述電荷存儲裝置的第三控制電路裝置,所述第三控制電路裝置用于當所述放大的輸出信號的所述電壓跌到低于所述門限電壓電平一段預定的時間長度時,以所述第二方向改變在所述電荷存儲裝置上的電荷。
3.按照權(quán)利要求1的設(shè)備,其特征在于,進一步包括具有固定增益的第二放大器裝置,所述第二放大器裝置具有接收所述第一放大器裝置的所述數(shù)據(jù)輸出的數(shù)據(jù)輸入端和有關(guān)所述放大輸出信號的輸出端,其中所述第一控制電路裝置和所述第二控制電路裝置通過所述第二放大器裝置連接到所述第一放大器裝置的所述數(shù)據(jù)輸出端。
4.按照權(quán)利要求2的設(shè)備,其特征在于,進一步包括具有固定增益的第二放大器裝置,所述第二放大器裝置具有接收所述第一放大器裝置的所述數(shù)據(jù)輸出的數(shù)據(jù)輸入端和有關(guān)所述放大輸出信號的輸出端,其中所述第一控制電路裝置和所述第二控制電路裝置通過所述第二放大器裝置連接到所述第一放大器裝置的所述數(shù)據(jù)輸出端。
5.按照權(quán)利要求1的設(shè)備,其特征在于,其中所述電荷存儲裝置包括一個電容器裝置。
6.按照權(quán)利要求1的設(shè)備,其特征在于,其中,所述第一控制電路裝置包括把所述放大的輸出信號和所述預期的峰值電壓電平進行比較的第一比較器裝置,連接到所述第一比較器裝置和所述電荷存儲裝置的第一晶體管,以及連接到所述第一晶體管的第一電流源裝置;其中所述第一晶體管和所述第一電流源裝置當所述第一比較器裝置確定所述放大的輸出信號超過所述預期的峰值電壓電平時,使在所述電荷存儲裝置上的電荷以所述第一方向改變。
7.按照權(quán)利要求1的設(shè)備,其特征在于,其中所述第二控制電路裝置包括把所述放大的輸出信號和所述門限電壓電平進行比較的比較器裝置,連接到所述比較器和所述電荷存儲裝置的晶體管,以及連接到所述晶體管的電流源裝置,其中所述晶體管和電流源裝置當所述比較器裝置確定所述放大的輸出信號超過所述的門限電壓電平時,使在所述電荷存儲裝置上的電荷以所述第二方向改變。
8.按照權(quán)利要求6的設(shè)備,其特征在于,其中所述第二控制電路裝置包括把所述放大的輸出信號和所述門限電壓電平進行比較的第二比較器裝置,連接到所述第二比較器和所述電荷存儲裝置的第二晶體管,以及連接到所述第二晶體管的第二電流源裝置,其中所述第二晶體管和第二電流源裝置當所述第二比較器裝置確定所述放大的輸出信號超過所述門限電壓電平時,使在所述電荷存儲裝置上的電荷以所述第二方向改變。
9.按照權(quán)利要求8的設(shè)備,其特征在于,其中所述第二控制電路裝置還包括連接在所述第二比較器裝置和所述第二晶體管之間的單觸發(fā)電路裝置,所述單觸發(fā)電路用來當所述第二比較器裝置表示出所述放大的輸出信號超過所述門限電壓電平時給出一個短脈沖。
10.按照權(quán)利要求7的設(shè)備,其特征在于,其中所述第二控制電路裝置還包括連接在所述比較器裝置和所述晶體管之間的單觸發(fā)電路裝置,所述單觸發(fā)電路用來當所述比較器裝置表示出所述放大的輸出信號超過所述門限電壓電平時給出一個短脈沖給所述晶體管。
11.按照權(quán)利要求4的設(shè)備,其特征在于,其中所述第一控制電路裝置包括把所述放大的輸出信號和所述預期的峰值電壓電平進行比較的第一比較器裝置,連接到所述第一比較器裝置和所述電荷存儲裝置的第一晶體管,以及連接到所述第一晶體管的第一電流源裝置,其中所述第一晶體管和所述第一電流源裝置當所述第一比較器裝置確定所述放大的輸出信號超過所述預期的峰值電壓電平時,使在所述電荷存儲裝置上的電荷以所述第一方向改變,以及所述第二控制電路裝置包括把所述放大的輸出信號和所述門限電壓電平進行比較的第二比較器裝置,連接到所述第二比較器和所述電荷存儲裝置的第二晶體管,以及連接到所述第二晶體管的第二電流源裝置,其中所述第二晶體管和第二電流源裝置當所述第二比較器裝置確定所述放大的輸出信號超過所述門限電壓電平時,使在所述電荷存儲裝置上的電荷以所述第二方向改變。
12.按照權(quán)利要求11的設(shè)備,其特征在于,其中所述第二控制電路裝置還包括連接在所述第二比較器裝置和所述第二晶體管之間的單觸發(fā)電路裝置,所述單觸發(fā)電路用來當所述第二比較器裝置表示出所述放大的輸出信號超過所述門限電壓電平時給出一個短脈沖給所述第二晶體管,所述電荷存儲裝置包括電容器裝置,所述第一晶體管和第一電流源當所述第一比較器裝置確定所述放大的輸出信號超過所述預期的峰值電壓電平時,使在所述電荷存儲裝置上的電荷減少,以及所述第二存儲裝置和所述第二電流源裝置當所述第二比較器裝置確定所述放大的輸出信號超過所述門限電壓電平時,使在所述電荷存儲裝置上的電荷增加。
13.按照權(quán)利要求1的設(shè)備,其特征在于,其中所述門限電壓電平近似為所述預期的峰值電壓電平的一半。
14.按照權(quán)利要求10的設(shè)備,其特征在于,其中所述門限電壓電平近似為所述預期的峰值電壓電平的一半。
15.按照權(quán)利要求2的設(shè)備,其特征在于,其中所述第三控制電路裝置包括第一和第二晶體管,電流源裝置,以及第二電荷存儲裝置,所述第一晶體管連接到所述第二控制電路裝置,所述電流源裝置,所述第二電荷存儲裝置以及所述第二晶體管,而所述第二晶體管連接到所述第一電荷存儲裝置。
16.按照權(quán)利要求15的設(shè)備,其特征在于,其中所述第三控制電路裝置被安排為使得所述第一晶體管當所述第二控制電路裝置被觸發(fā)時能使所述第二電荷存儲裝置放電,以及如果所述第二控制電路裝置沒有被觸發(fā)和未使所述第一晶體管對所述第二電荷存儲裝置進行放電,則在所述預定時間長度后,所述電流源裝置使所述第二電荷存儲裝置以預定速率被充電,以便使所述第二晶體管導通。
17.按照權(quán)利要求8的設(shè)備,其特征在于,其中所述第三控制電路裝置包括第三和第四晶體管,第三電流源裝置,以及第二電荷存儲裝置,所述第三晶體管連接到所述第二控制電路裝置的所述第二比較器裝置的輸出端,以及連接到所述第三電流源裝置,所述第二電荷存儲裝置,和所述第四晶體管;而所述第四晶體管連接到所述第一電荷存儲裝置和所述第二電流源裝置。
18.按照權(quán)利要求17的設(shè)備,其特征在于,其中所述第三控制電路裝置被安排為使得所述第三晶體管當所述第二控制電路裝置被觸發(fā)時能使所述第二電荷存儲裝置放電,以及如果所述第二控制電路裝置沒有被觸發(fā)和未使所述第三晶體管對所述第二電荷存儲裝置進行放電,則在所述預定時間長度后,所述電流源裝置使所述第二電荷存儲裝置以預定速率充電,以便使所述第四晶體管導通。
19.按照權(quán)利要求12的設(shè)備,其特征在于,其中所述第三控制電路裝置包括第三和第四晶體管,第三電流源裝置,以及第二電荷存儲裝置,所述第三晶體管連接到所述第二控制電路裝置的所述第二比較器裝置的輸出端,并連接到所述第三電流源裝置,所述第二電荷存儲裝置以及所述第四晶體管,而所述第四晶體管連接到所述第一電荷存儲裝置和所述第二電流源裝置。所述第三控制電路裝置被安排為使得所述第三晶體管當所述第二控制電路裝置被觸發(fā)時能使所述第二電荷存儲裝置放電,以及如果所述第二控制電路裝置沒有被觸發(fā)和未使所述第三晶體管對所述第二電荷存儲裝置進行放電,則在所述預定時間長度后,所述電流源裝置使所述第二電荷存儲裝置以預定速率充電,以便使所述第四晶體管導通。
20.按照權(quán)利要求19的設(shè)備,其特征在于,其中所述進入的數(shù)據(jù)信號是差分信號,所述放大的輸出信號是差分放大的輸出信號,所述第一控制電路裝置連接到所述放大的輸出信號的第一條線,及所述第二控制電路裝置連接到所述放大的輸出信號的第二條線。
21.按照權(quán)利要求1的設(shè)備,其特征在于,其中所述進入的數(shù)據(jù)信號是差分信號,所述放大的輸出信號是差分放大的輸出信號,所述第一控制電路裝置連接到所述放大的輸出信號的第一條線,及所述第二控制電路裝置連接到所述放大的輸出信號的第二條線。
全文摘要
用于電信用途的與數(shù)據(jù)無關(guān)的AGC控制電路(100),它包括AGC放大器(112),固定增益放大器(114),電容器(150),以及第一、第二和第三控制電路。第一控制電路(120)連接到固定增益放大器(114)的數(shù)據(jù)輸出端和電容器(150),且當數(shù)據(jù)輸出超過預期的峰值電壓電平時,它增加電容器(150)上存儲的電荷。第二控制電路同樣地連接到固定增益放大器(114)的數(shù)據(jù)輸出端和電容器(150),且當數(shù)據(jù)輸出超過門限電壓(典型地是預期峰值電壓電平的1/2)時,它減少電容器(150)上存儲的電荷。第三控制電路(143,146和148)連接到第二控制電路(130)和電容器(150),且數(shù)據(jù)輸出跌落到低于門限電壓一預定時間長度以后,它減少電容器(150)上存儲的電荷。
文檔編號H03G3/30GK1156523SQ95194458
公開日1997年8月6日 申請日期1995年6月2日 優(yōu)先權(quán)日1994年6月3日
發(fā)明者J·A·陶森德 申請人:美商傳威股份有限公司