第二時鐘信號輸入端,第六反相器F6的電路結(jié)構(gòu)和第四反相器F4的電路結(jié)構(gòu)相同;第一反 相器F1的輸入端為雙時鐘控制觸發(fā)器的時鐘信號輸入端,時鐘控制觸發(fā)器的時鐘信號輸入 端接入時鐘信號CLK1,第一反相器F1的輸出端、第二反相器F2的輸入端、第二FinFET管M2的 前柵、第四反相器F4的第一時鐘信號輸入端、第三FinFET管M3的背柵和第六反相器的第二 時鐘信號輸入端連接,第二反相器F2的輸出端、第一 FinFET管Ml的前柵、第四反相器F4的第 二時鐘信號輸入端、第四FinFET管M4的背柵和第六反相器的第一時鐘信號輸入端連接,第 一 FinFET管Ml的源極和第三FinFET管M3的源極均接入電源,第一 FinFET管Ml的背柵和第二 FinFET管M2的背柵連接且其連接端為雙時鐘控制觸發(fā)器的信號輸入端,雙時鐘控制觸發(fā)器 的信號輸入端接入輸入信號D,第一 FinFET管Ml的漏極、第二FinFET管M2的漏極、第三反相 器F3的輸入端和第四反相器F4的輸出端連接,第二FinFET管M2的源極接地,第三反相器F3 的輸出端、第四反相器F4的輸入端、第三FinFET管M3的前柵和第四FinFET管M4的前柵連接, 第三FinFET管M3的漏極、第四FinFET管M4的漏極、第五反相器F5的輸入端和第六反相器F6 的輸出端連接且其連接端為雙時鐘控制觸發(fā)器的反相信號輸出端,第四FinFET管M4的源極 接地,第五反相器F5的輸出端和第六反相器F6的輸入端連接且其連接端為雙時鐘控制觸發(fā) 器的正相信號輸出端,雙時鐘控制觸發(fā)器的正相信號輸出端輸出信號D;第一 FinFET管Ml和 第三FinFET管M3的鰭的數(shù)量為2,第二FinFET管M2和第四FinFET管M4的鰭的數(shù)量為1。 [0023] 本實施例中,將第二反相器F2的輸出端、第一 FinFET管Ml的前柵、第四FinFET管M4 的背柵、第四反相器F4的第二時鐘信號輸入端和第六反相器F6的第一時鐘信號輸入端的連 接端的信號記為CLK,第一反相器F1的輸出端、第二反相器F2的輸入端、第二FinFET管M2的 前柵、第三FinFET管M3的背柵、第四反相器F4的第一時鐘信號輸入端和第六反相器F6的第 二時鐘信號輸入端的連接端的信號記為CLKb。
[0024]實施例二:如圖2所示,一種基于FinFET器件的雙時鐘控制觸發(fā)器,包括第一 FinFET管Ml、第二FinFET管M2、第三FinFET管M3、第四FinFET管M4、第一反相器F1、第二反相 器F2、第三反相器F3、第四反相器F4、第五反相器F5和第六反相器F6,第一 FinFET管Ml和第 三FinFET管管,第二FinFET管M2和第四FinFET管M4為N型FinFET管,第一反 相器F1具有輸入端和輸出端,第二反相器F2、第三反相器F3和第五反相器F5的電路結(jié)構(gòu)與 第一反相器F1的電路結(jié)構(gòu)相同,第四反相器F4具有輸入端、輸出端、第一時鐘信號輸入端和 第二時鐘信號輸入端,第六反相器F6的電路結(jié)構(gòu)和第四反相器F4的電路結(jié)構(gòu)相同;第一反 相器F1的輸入端為雙時鐘控制觸發(fā)器的時鐘信號輸入端,時鐘控制觸發(fā)器的時鐘信號輸入 端接入時鐘信號CLK1,第一反相器F1的輸出端、第二反相器F2的輸入端、第二FinFET管M2的 前柵、第四反相器F4的第一時鐘信號輸入端、第三FinFET管M3的背柵和第六反相器的第二 時鐘信號輸入端連接,第二反相器F2的輸出端、第一 FinFET管Ml的前柵、第四反相器F4的第 二時鐘信號輸入端、第四FinFET管M4的背柵和第六反相器的第一時鐘信號輸入端連接,第 一 FinFET管Ml的源極和第三FinFET管M3的源極均接入電源,第一 FinFET管Ml的背柵和第二 FinFET管M2的背柵連接且其連接端為雙時鐘控制觸發(fā)器的信號輸入端,雙時鐘控制觸發(fā)器 的信號輸入端接入輸入信號D,第一 FinFET管Ml的漏極、第二FinFET管M2的漏極、第三反相 器F3的輸入端和第四反相器F4的輸出端連接,第二FinFET管M2的源極接地,第三反相器F3 的輸出端、第四反相器F4的輸入端、第三FinFET管M3的前柵和第四FinFET管M4的前柵連接, 第三FinFET管M3的漏極、第四FinFET管M4的漏極、第五反相器F5的輸入端和第六反相器F6 的輸出端連接且其連接端為雙時鐘控制觸發(fā)器的反相信號輸出端,第四FinFET管M4的源極 接地,第五反相器F5的輸出端和第六反相器F6的輸入端連接且其連接端為雙時鐘控制觸發(fā) 器的正相信號輸出端,雙時鐘控制觸發(fā)器的正相信號輸出端輸出信號D;第一 FinFET管Ml和 第三FinFET管M3的鰭的數(shù)量為2,第二FinFET管M2和第四FinFET管M4的鰭的數(shù)量為1。
[0025] 本實施例中,第一FinFET管Ml、第二FinFET管M2、第三FinFET管M3和第四FinFET管 M4為高閾值FinFET管。
[0026] 本實施例中,將第二反相器F2的輸出端、第一 FinFET管Ml的前柵、第四FinFET管M4 的背柵、第四反相器F4的第二時鐘信號輸入端和第六反相器F6的第一時鐘信號輸入端的連 接端的信號記為CLK,第一反相器F1的輸出端、第二反相器F2的輸入端、第二FinFET管M2的 前柵、第三FinFET管M3的背柵、第四反相器F4的第一時鐘信號輸入端和第六反相器F6的第 二時鐘信號輸入端的連接端的信號記為CLKb。
[0027] 實施例三:如圖2所示,一種基于FinFET器件的雙時鐘控制觸發(fā)器,包括第一 FinFET管Ml、第二FinFET管M2、第三FinFET管M3、第四FinFET管M4、第一反相器F1、第二反相 器F2、第三反相器F3、第四反相器F4、第五反相器F5和第六反相器,第一 FinFET管Ml和第三 FinFET管管,第二FinFET管M2和第四FinFET管M4為N型FinFET管,第一反相 器F1具有輸入端和輸出端,第二反相器F2、第三反相器F3和第五反相器F5的電路結(jié)構(gòu)與第 一反相器F1的電路結(jié)構(gòu)相同,第四反相器F4具有輸入端、輸出端、第一時鐘信號輸入端和第 二時鐘信號輸入端,第六反相器的電路結(jié)構(gòu)和第四反相器F4的電路結(jié)構(gòu)相同;第一反相器 F1的輸入端為雙時鐘控制觸發(fā)器的時鐘信號輸入端,時鐘控制觸發(fā)器的時鐘信號輸入端接 入時鐘信號CLK1,第一反相器F1的輸出端、第二反相器F2的輸入端、第二FinFET管M2的前 柵、第四反相器F4的第一時鐘信號輸入端、第三FinFET管M3的背柵和第六反相器的第二時 鐘信號輸入端連接,第二反相器F2的輸出端、第一 FinFET管Ml的前柵、第四反相器F4的第二 時鐘信號輸入端、第四FinFET管M4的背柵和第六反相器的第一時鐘信號輸入端連接,第一 FinFET管Ml的源極和第三FinFET管M3的源極均接入電源,第一 FinFET管Ml的背柵和第二 FinFET管M2的背柵連接且其連接端為雙時鐘控制觸發(fā)器的信號輸入端,雙時鐘控制觸發(fā)器 的信號輸入端接入輸入信號D,第一 FinFET管Ml的漏極、第二FinFET管M2的漏極、第三反相 器F3的輸入端和第四反相器F4的輸出端連接,第二FinFET管M2的源極接地,第三反相器F3 的輸出端、第四反相器F4的輸入端、第三FinFET管M3的前柵和第四FinFET管M4的前柵連接, 第三FinFET管M3的漏極、第四FinFET管M4的漏極、第五反相器F5的輸入端和第六反相器的 輸出端連接且其連接端為雙時鐘控制觸發(fā)器的反相信號輸出端,第四FinFET管M4的源極接 地,第五反相器F5的輸出端和第六反相器的輸入端連接且其連接端為雙時鐘控制觸發(fā)器 的正相信號輸出端,雙時鐘控制觸發(fā)器的正相信號輸出端輸出信號D;第一 FinFET管Ml和第 三FinFET管M3的鰭的數(shù)量為2,第二FinFET管M2和第四FinFET管M4的鰭的數(shù)量為1。
[0028] 本實施例中,第一FinFET管Ml、第二FinFET管M2、第三FinFET管M3和第四FinFET管 M4的閾值電壓為0.6V。
[0029] 本實施例中,將第二反相器F2的輸出端、第一 FinFET管Ml的前柵、第四FinFET管M4 的背柵、第四反相器F4的第二時鐘信號輸入端和第六反相器F6的第一時鐘信號輸入端的連 接端的信號記為CLK,第一反相器F1的輸出端、第二反相器F2的輸入端、第二FinFET管M2的 前柵、第三FinFET管M3的背柵、第四反相器F4的第一時鐘信號輸入端和第六反相器F6的第 二時鐘信號輸入端的連接端的信號記為CLKb。
[0030]實施例四:如圖2所示,一種基于FinFET器件的雙時鐘控制觸發(fā)器,包括第一 FinFET管Ml、第二FinFET管M2、第三FinFET管M3、第四FinFET管M4、第一反相器F1、第二反相 器F2、第三反相器F3、第四反相器F4、第五反相器F5和第六反相器F6,第一 FinFET管Ml和第 三FinFET管管,第二FinFET管M2和第四FinFET管M4為N型FinFET管,第一反 相器F1具有輸入端和輸出端,第二反相器F2、第三反相器F3和第五反相器F5的電路結(jié)構(gòu)與 第一反相器F1的電路結(jié)構(gòu)相同,第四反相器F4具有輸入端、輸出端、第一時鐘信號輸入端和 第二時鐘信號輸入端,第六反相器的電路結(jié)構(gòu)和第四反相器F4的電路結(jié)構(gòu)相同;第一反相 器F1的輸入端為雙時鐘控制觸發(fā)器的時鐘信號輸入端,時鐘控制觸發(fā)器的時鐘信號輸入端 接入時鐘信號CLK1,第一反相器F1的輸出端、第二反相器F2的輸入端、第二FinFET管M2的前 柵、第四反相器F4的第一時鐘信號輸入端、第三FinFET管M3的背柵和第六反相器的第二時 鐘信號輸入端連接,第二反相器F2的輸出端、第一 FinFET管Ml的前柵、第四反相器F4的第二 時鐘信號輸入端、第四FinFET管M4的背柵和第六反相器的第一時鐘信號輸入端連接,第一 FinFET管Ml的源極和第三FinFET管M3的源極均接入電源,第一 FinFET管Ml的背柵和第二 FinFET管M2的背柵連接且其連接端為雙時鐘控制觸發(fā)器的信號輸入端,雙時鐘控制觸發(fā)器 的信號輸入端接入輸入信號D,第一 FinFET管Ml的漏極、第二FinFET管M2的漏極、第三反相 器F3的輸入端和第四反相器F4的輸出端連接,第二FinFET管M2的源極接地,第三反相器F3 的輸出端、第四反相器F4的輸入端、第三FinFET管M3的前柵和第四FinFET管M4的前柵連接, 第三FinFET管M3的漏極、第四FinFET管M4的漏極、第五反相器F5的輸入端和第六反相器F6 的輸出端連接且其連接端為雙時鐘控制觸發(fā)器的反相信號輸出端,第四FinFET管M4的源 極接地,第五反相器F5的輸出端和第六反相器F6的輸入端連接且其連接端為雙時鐘控制觸 發(fā)器的正相信號輸出端,雙時鐘控制觸發(fā)器的正相信號輸出端輸出信號D;第一 FinFET管Ml 和第三FinFET管M3的鰭的數(shù)量為2,第二FinFET管M2和第四FinFET管M4的鰭的數(shù)量為1。 [0031] 如圖3(a)~圖4(b)所示,本實施例中,第一反相器F1包括第五FinFET管M5和第六 Fi...