用于電子設備的存儲卡連接器的制造方法
【專利摘要】在一個示例中,電子設備包括主體,主體中的容器包括開口以接收存儲卡,其中容器包括被配置成與根據(jù)第一標準配置的存儲卡上的引腳連接的第一組連接器以及被配置成與根據(jù)第二標準配置的存儲卡上的引腳連接的第二組連接器。
【專利說明】用于電子設備的存儲卡連接器
[0001] 相關申請 本申請要求2014年3月20日提交的美國臨時專利申請?zhí)?1/986,116的35U.S.C. 之下的優(yōu)先權,該專利申請的公開內(nèi)容通過引用W其整體并入本文。
【背景技術】
[0002] 本文描述的主題一般地設及電子設備的領域并且更具體地設及用于電子設備的 存儲卡及其連接器。
[0003] 電子設備,諸如膝上型計算機、平板計算設備、電子閱讀器、移動電話等,可W包括 用于可移除存儲卡(例如,安全數(shù)字(SD)存儲卡)的連接器。SD卡遭受某些操作限制。附加 地,SD卡的開發(fā)對于銷售商可能是昂貴的。因而,使得電子設備能夠接受除SD卡之外的存儲 卡的技術可W找到實用性。
【附圖說明】
[0004] 參照附圖描述詳細描述。
[0005] 圖1是根據(jù)一些示例的可W被適配成包括存儲卡連接器的電子設備的示意性圖 /J、- O
[0006] 圖2A-2D是根據(jù)一些示例的用于可W被適配成包括存儲卡連接器的電子設備的架 構的示意性圖示。
[0007] 圖3-4是根據(jù)一些示例的用于可W被適配成包括存儲卡連接器的電子設備的架構 的不意性圖不。
[000引圖5是圖示了根據(jù)一些示例的用W實現(xiàn)電子設備中的存儲卡連接器的方法中的操 作的流程圖。
[0009] 圖6-10是根據(jù)一些示例的可W被適配成實現(xiàn)存儲卡連接器的電子設備的示意性 圖示。
【具體實施方式】
[0010] 本文描述了實現(xiàn)電子設備中的存儲卡連接器的示例性系統(tǒng)和方法。在W下描述 中,闡述眾多具體細節(jié)W提供對各種示例的透徹理解。然而,本領域技術人員將理解到,各 種示例可W在沒有具體細節(jié)的情況下實踐。在其它實例中,沒有詳細地圖示或描述公知的 方法、進程、組件和電路W便不使特定示例模糊。
[0011] 圖1是根據(jù)一些示例的可W被適配成包括存儲卡連接器的電子設備的示意性圖 示。首先參照圖1,在各種示例中,電子設備100可W包括或者被禪合到一個或多個隨附的輸 入/輸出設備,包括顯示器、一個或多個揚聲器、鍵盤、一個或多個其它I/O設備、鼠標、相機 等。(一個或多個)其它示例性I/O設備可W包括觸摸屏、語音激活的輸入設備、軌跡球、地理 位置設備、加速度儀/巧螺儀、生物測量特征輸入設備、W及允許電子設備100從用戶接收輸 入的任何其它設備。
[0012] 電子設備100包括系統(tǒng)硬件120和存儲器140,其可W被實現(xiàn)為易失性或非易失性 隨機存取存儲器和/或非易失性只讀存儲器。文件倉庫可W被通信禪合到電子設備100。文 件倉庫可W在電子設備100內(nèi)部,諸如例如嵌入式多媒體卡(eMMC)、固態(tài)驅(qū)動(SSD)、一個或 多個硬驅(qū)動或者其它類型的存儲設備。替換地,文件倉庫還可W在電子設備100外部,諸如 例如一個或多個外部硬驅(qū)動、網(wǎng)絡附連儲存器或者分離的存儲網(wǎng)絡。
[0013] 系統(tǒng)硬件120可W包括一個或多個處理器122、圖形處理器124、網(wǎng)絡接口 126和總 線結構128。在一個實施例中,處理器122可W體現(xiàn)為從美國加利福尼亞州圣克拉拉的Intel 公司可獲得的Intel? Atom?處理器、基于Intel? Atom?的片上系統(tǒng)(SOC)或者Intel? Core2 Duo?或i3/巧/i7系列處理器。如本文中使用,術語"處理器"意指任何類型的計算元 件,諸如但不限于微處理器、微控制器、復雜指令集計算(CISC)微處理器、簡約指令集 (RISC)微處理器、非常長指令集(VLIW)微處理器、或者任何其它類型的處理器或處理電路。
[0014] (一個或多個)圖形處理器124可W作為管理圖形和/或視頻操作的附屬處理器而 起作用。(一個或多個)圖形處理器124可W被集成到電子設備100的主板上或者可W經(jīng)由主 板上的擴展槽而禪合或者可W位于與處理單元相同的管忍或者相同的封裝上。
[0015] 在一個實施例中,網(wǎng)絡接口 126可W是諸如W太網(wǎng)接口(參見例如電氣與電子工程 師協(xié)會八邸£ 802.3-2002)之類的有線接口,或者諸如IE邸802. lla、b或g兼容接口(參見 例如用于系統(tǒng)LAN/MAN之間的IT-電信和信息交換的IE邸標準--第二部分:無線LAN介質(zhì) 訪問控制(MAC)和物理層(PHY)規(guī)范修改4 :在2.4G化帶中的進一步更高數(shù)據(jù)速率擴展, 802.11G-2003)之類的無線接口。無線接口的另一示例將是通用分組無線電服務(GPRS)接 口(參見例如關于GPRS手持機要求的指南,全球移動通信系統(tǒng)/GSM聯(lián)盟,版本3.0.1,2002年 12月)。
[0016] 總線結構128連接系統(tǒng)硬件128的各種組件。在一個實施例中,總線結構128可W是 若干類型的(一個或多個)總線結構中的一個或多個,包括存儲器總線、外圍總線或者外部 總線、和/或使用任何各種可用總線架構的本地總線,包括但不限于11位總線、工業(yè)標準架 構(ISA)、微通道架構(MSA)、擴展ISA(EISA)、智能驅(qū)動電子器件(IDE)、VESA本地總線 (VLB)、外圍組件互連(PCI)、通用串行總線(USB)、高級圖形端口(AGP)、個人計算機存儲卡 國際聯(lián)盟總線(PCMCIA)、W及小計算機系統(tǒng)接口(SCSI)、高速同步串行接口(HSI)、串行低 功率忍片間媒體總線(SLIMbus ? )等。
[0017]電子設備1〇〇可從包括傳輸RF信號的RF收發(fā)器130、近場通信(NFC)無線電134W及 處理由RF收發(fā)器130接收的信號的信號處理模塊132"RF收發(fā)器可W經(jīng)由諸如例如藍牙或 802.11X、IE邸 802.11a、b或g兼容接口(參見例如用于系統(tǒng)LAN/MAN之間的IT-電信和信息 交換的IE邸標準--第二部分:無線LAN介質(zhì)訪問控制(MAC)和物理層(PHY)規(guī)范修改4:在 2.4G化帶中的進一步更高數(shù)據(jù)速率擴展,802.11G-2003)之類的協(xié)議實現(xiàn)本地無線連接。無 線接口的另一示例將是WCDMA、LTE、通用分組無線電服務化PRS)接口(參見例如關于GPRS手 持機要求的指南,全球移動通信系統(tǒng)/GSM聯(lián)盟,版本3.0.1,2002年12月)。
[0018] 電子設備100還可W包括一個或多個傳感器136,諸如熱傳感器、禪合傳感器等。電 子設備100還可W包括一個或多個輸入/輸出接口,諸如例如鍵盤136和顯示器138。在一些 示例中,電子設備100可能不具有鍵盤而是使用觸摸面板進行輸入。
[0019] 存儲器140可W包括用于管理電子設備100的操作的操作系統(tǒng)142。在一個實施例 中,操作系統(tǒng)142包括提供到系統(tǒng)硬件120的接口的硬件接口模塊154。此外,操作系統(tǒng)140可 W包括管理在電子設備100的操作中使用的文件的文件系統(tǒng)150W及管理在電子設備100上 執(zhí)行的過程的過程控制子系統(tǒng)152。
[0020] 操作系統(tǒng)142可W包括(或者管理)一個或多個通信接口 146,其可W與系統(tǒng)硬件 120結合地操作W收發(fā)來自遠程源的數(shù)據(jù)分組和/或數(shù)據(jù)流。操作系統(tǒng)142還可W包括系統(tǒng) 調(diào)用接口模塊144,其提供駐存在存儲器130中的一個或多個應用模塊與操作系統(tǒng)142之間 的接口。操作系統(tǒng)142可W體現(xiàn)為UNIX操作系統(tǒng)或者其任何衍生物(例如,Linux、An化Oid 等)或者Windows ?品牌操作系統(tǒng)或者其它操作系統(tǒng)。
[0021] 在一些示例中,電子設備可W包括控制器170,其可W包括與主要執(zhí)行環(huán)境分離的 一個或多個控制器。分離可W在W下含義下是物理的:控制器可W被實現(xiàn)在與主處理器物 理地分離的控制器中。替換地,受信任的執(zhí)行環(huán)境可W在W下含義下是邏輯的:控制器可W 被托管在托管主處理器的相同忍片或忍片集上。
[0022] 作為示例,在一些示例中,控制器170可W被實現(xiàn)為位于電子設備100的主板上的 獨立集成電路,例如相同SOC管忍上的專用處理器塊。在其它示例中,受信任的執(zhí)行引擎可 W使用硬件實施機構而被實現(xiàn)在與(一個或多個)處理器的其余部分隔離的(一個或多個) 處理器122的一部分上。
[0023 ]在圖1中描繪的實施例中,控制器170包括處理器172、存儲器模塊174 W及I /0接口 178。在一些示例中,存儲器模塊174可W包括持久性閃速存儲器模塊,并且各種功能模塊可 W被實現(xiàn)為被編碼在持久性存儲器模塊中的邏輯指令,例如固件或軟件。I/O模塊178可W 包括串行I/O模塊或并行I/O模塊。因為控制器170與(一個或多個)主處理器122和操作系統(tǒng) 142分離,所W控制器170可W是安全的,即對于典型地從主機處理器122安裝軟件攻擊的攻 擊者而言不可訪問。
[0024] 圖2A-2D是根據(jù)一些示例的用于可W被適配成包括存儲卡連接器的電子設備的架 構的示意性圖示。圖2A是根據(jù)一些示例的可W被適配成包括存儲卡連接器的電子設備的側(cè) 視圖的示意性圖示。參照圖2A,在一些示例中,電子設備100包括主體210,其可W是單部分 外殼210或者多部分外殼210。主體210可W由適當剛性材料制成,例如聚合物、金屬等。主體 210可W包括一個或多個容器220W接收存儲卡230。例如,存儲卡230可W被實現(xiàn)為安全數(shù) 字(SD)存儲卡或者通用閃存(UFS)存儲卡。用于SD存儲卡的標準可W在互聯(lián)網(wǎng)上在W下地 址處找到:https : //www. sdcard. org/home/、https : //www. sdcard. org/deveIopers/ overview/f ami ly /。用于UFS卡的標準可 ?在http : //www . jedec . org/standards- documents/f ocus/f I 曰 sh/univers 曰 1-f I 曰 sh-stor 曰邑 e-uf S 處找到。
[0025] 圖2B是在圖2A中描繪的容器220的展開圖。在圖4B中描繪的示例中圖示了用于第 一組連接器240和第二組連接器250的布置。在圖2B中描繪的示例中,容器220的第一側(cè)上的 第一組連接器240可W被配置成與安全數(shù)字(SD)存儲卡上的引腳連接,而第二組連接器可 W被配置成與通用閃存(UFS)存儲卡上的引腳連接。
[0026] 本領域技術人員將認識到,第一組連接器140和第二組連接器的布置在某種程度 上任意并且可W被顛倒使得容器220的第一側(cè)上的連接器240可W被配置成與通用閃存 (UFS)存儲卡上的引腳連接,而第二組連接器可W被配置成與安全數(shù)字(SD)存儲卡上的引 腳連接。
[0027]圖2C是在圖2B中描繪的連接器220的頂視圖。如在圖2C中圖示,第二組連接器250 可W被布置在一個或多個行中W便建立與SD卡上的引腳的連接。圖2D是在圖2B中描繪的連 接器220的頂視圖。如在圖2D中所圖示,第二組連接器250可W被布置在一個或多個行中W 便建立與SD卡上的引腳的連接。
[00%]圖3-4是根據(jù)一些示例的用于可W被適配成包括存儲卡連接器(TDP)的電子設備 的架構的示意性圖示。首先參照圖3,在一些示例中,容器220包括被配置成與根據(jù)第一標準 配置的存儲卡上的引腳連接的第一組連接器240W及被配置成與根據(jù)第二標準配置的存儲 卡上的引腳連接的第二組連接器250。
[0029] 在一些示例中,第一組連接器240上的連接器之一可W被禪合到安全數(shù)字(SD)接 口 332,而第一組連接器240上的另一連接器可W被禪合到超高速II化服-II)接口 334。第二 組連接器250上的連接器中的另外一個可W被禪合到通用閃存(UFS)接口 336。各接口 332、 334、336可W被禪合到諸如處理器或片上系統(tǒng)(S0C)320之類的處理設備。
[0030] 在一些示例中,禪合傳感器340可W與容器230相關聯(lián)W檢測存儲卡何時被插入到 容器230中。作為示例,禪合傳感器340可W包括機械開關,其在存儲卡被插入到容器220中 時被觸發(fā)。在一些示例中,禪合傳感器340可W是感測被插入到容器220中的卡的檢測的電 氣電路。
[0031] 簡要地參照圖4,在一些示例中,SD卡上的UHS-II接口和IFS接口可W被組合到單 個接口334中。在運樣的示例中,連接器240中的一個或多個可W例如經(jīng)由跨接線或者其它 電氣連接器被電氣連接到連接器250中的一個或多個。
[0032] 已經(jīng)描述了用W實現(xiàn)用于電子設備的存儲卡連接器的系統(tǒng)的各種結構,將參照圖 5解釋系統(tǒng)的操作方面,圖5是圖示了根據(jù)一些示例的用W實現(xiàn)電子設備中的存儲卡連接器 的方法中的操作的流程圖。在圖5的流程圖中描繪的操作可W由處理器/SOC 320單獨地或 者與電子設備100的其它組件組合地實現(xiàn)。
[0033] 參照圖5,在一些示例中,處理器/SOC 320監(jiān)控(一個或多個)禪合傳感器W確定存 儲卡230是否被插入到了容器220中。因而,在操作510處,處理器/SOC 320從禪合傳感器340 接收數(shù)據(jù)輸出。
[0034] 在操作515處,確定是否存在禪合事件。例如,如果在操作515處禪合傳感器340的 輸出指示存儲卡230被插入到了容器220中,則禪合傳感器的輸出將指示禪合事件已經(jīng)發(fā) 生。如果自從禪合傳感器340接收到最后的數(shù)據(jù)起尚未發(fā)生禪合,則控制傳遞回到操作510 并且處理器/SOC 320繼續(xù)監(jiān)控傳感器340。
[0035] 相比之下,如果在操作515處禪合傳感器340的輸出指示禪合事件已經(jīng)發(fā)生,則控 制傳遞到操作520。在操作520處,處理器/SOC 320確定被插入到容器220中的存儲卡230的 類型。作為示例,如果在操作515處在存儲卡230和第一組連接器240之間建立連接,則卡類 型可W被確定為SD卡。相比之下,如果在操作515處在存儲卡230和第一組連接器240之間建 立連接,則卡類型可W被確定為IFS卡。
[0036] 在操作525處,處理器八0〔 320發(fā)起與存儲卡230的通信會話,可W根據(jù)該通信會 話與存儲卡230交換數(shù)據(jù)。
[0037] 如上文所述,在一些示例中,電子設備可W體現(xiàn)為計算機系統(tǒng)。圖6圖示了根據(jù)示 例的計算系統(tǒng)600的框圖。計算系統(tǒng)600可W包括經(jīng)由互連網(wǎng)絡(或總線)604通信的一個或 多個中央處理單元602或處理器。處理器602可W包括通用處理器、網(wǎng)絡處理器(其處理通過 計算機網(wǎng)絡603傳送的數(shù)據(jù))或者其它類型的處理器(包括簡約指令集計算機(RISC)處理器 或者復雜指令集計算機(CISC))。此外,處理器602可W具有單內(nèi)核或多內(nèi)核設計。具有多內(nèi) 核設計的處理器602可W在相同集成電路(IC)管忍上集成不同類型的處理器內(nèi)核。而且,具 有多內(nèi)核設計的處理器602可W被實現(xiàn)為對稱或非對稱微處理器。在示例中,處理器602中 的一個或多個可W與圖1的處理器102相同或相似。例如,處理器602中的一個或多個可W包 括參照圖1 -3討論的控制單元120。而且,參照圖3-5討論的操作可W由系統(tǒng)600的一個或多 個組件執(zhí)行。
[0038] 忍片集606還可W與互連網(wǎng)絡604通信。忍片集606可W包括存儲器控制集線器 (MCH)608dMCH 608可W包括與存儲器612(其可W與圖1的存儲器130相同或相似)通信的存 儲器控制器610。存儲器412可W存儲數(shù)據(jù),包括指令序列,其可W由處理器602或者被包括 在計算系統(tǒng)600中的任何其它設備執(zhí)行。在一個示例中,存儲器612可W包括一個或多個易 失性儲存(或存儲器)設備,諸如隨機存取存儲器(RAM)、動態(tài)RAM(DRAM)、同步DRAM( SDRAM)、 靜態(tài)RAM(SRAM)或者其它類型的儲存設備。也可W利用非易失性存儲器,諸如硬盤。附加設 備可W經(jīng)由互連網(wǎng)絡604通信,諸如(一個或多個)多個處理器和/或多個系統(tǒng)存儲器。
[0039] MCH 608還可W包括與顯示設備616通信的圖形接口614。在一個示例中,圖形接口 614可W經(jīng)由加速圖形端口(AGP)與顯示設備616通信。在示例中,顯示器616(諸如平坦面板 顯示器)可W通過例如信號轉(zhuǎn)換器與圖形接口 614通信,所述信號轉(zhuǎn)換器將存儲在諸如視頻 存儲器或系統(tǒng)存儲器之類的儲存設備中的圖像的數(shù)字表示翻譯成由顯示器616解譯和顯示 的顯示信號。由顯示設備產(chǎn)生的顯示信號在由顯示器616解譯并且隨后被顯示在顯示器616 上之前可W傳遞通過各種控制設備。
[0040] 集線器接口618可W允許MCH 608和輸入/輸出控制集線器(100620通信。ICH 620 可W提供到與計算系統(tǒng)600通信的(一個或多個)1/0設備的接口。ICH 620可W通過外圍橋 (或控制器)624(諸如外圍組件互連(PCI)橋、通用串行總線(USB)控制器或者其它類型的外 圍橋或控制器)與總線622通信。橋624可W提供處理器602與外圍設備之間的數(shù)據(jù)路徑???W利用其它類型的拓撲結構。而且,多個總線可W例如通過多個橋或控制器與ICH 620通 信。此外,與ICH 620通信的其它外圍設備在各種示例中可W包括集成驅(qū)動電子器件(IDE) 或者(一個或多個)小計算機系統(tǒng)接口( SCSI)硬驅(qū)動、(一個或多個)USB端口、鍵盤、鼠標、 (一個或多個)并行端口、(一個或多個)串行端口、(一個或多個)軟盤驅(qū)動、數(shù)字輸出支持 (例如,數(shù)字視頻接口(DVI))或者其它設備。
[0041 ] 總線622可W與音頻設備626、一個或多個盤驅(qū)動628W及網(wǎng)絡接口設備630(其與 計算機網(wǎng)絡603通信)通信。其它設備可W經(jīng)由總線622通信。而且,各種組件(諸如網(wǎng)絡接口 設備630)可W在一些示例中與MCH 608通信。此外,處理器602W及在本文中討論的一個或 多個其它組件可W被組合W形成單個忍片(例如W提供片上系統(tǒng)(S0C))。此外,在其它示例 中,圖像加速器616可W被包括在MCH 608內(nèi)。
[0042]此外,計算系統(tǒng)600可W包括易失性和/或非易失性存儲器(或儲存器)。例如,非易 失性存儲器可W包括W下中的一個或多個:只讀存儲器(ROM)、可編程ROM(PROM)、可擦PROM (EPROM)、電EPROM(趾PROM)、盤驅(qū)動(例如628)、軟盤、緊湊盤R0M( CD-ROM)、數(shù)字多用盤 (DVD)、閃速存儲器、磁光盤、或者能夠存儲電子數(shù)據(jù)(例如包括指令)的其它類型的非易失 性機器可讀介質(zhì)。
[0043] 圖7圖示了根據(jù)示例的計算系統(tǒng)700的框圖。系統(tǒng)700可W包括一個或多個處理器 702-1到702-N(-般地在本文中被稱為"多個處理器702"或"處理器702")。處理器702可W 經(jīng)由互連網(wǎng)絡或總線704通信。每一個處理器可W包括各種組件,出于清楚起見僅參照處理 器702-1而討論其中一些。因而,其余的處理器702-2到702-N中的每一個可W包括參照處理 器702-1討論的相同或相似的組件。
[0044] 在示例中,處理器702-1可W包括一個或多個處理器內(nèi)核706-1到706-M(在本文中 被稱為"多個內(nèi)核706"或者更一般地"內(nèi)核706")、共享緩存器708、路由器710和/或處理器 控制邏輯或單元720。處理器內(nèi)核706可W被實現(xiàn)在單個集成電路(IC)忍片上。此外,忍片可 W包括一個或多個共享和/或私用緩存器(諸如緩存器708)、總線或互連(諸如總線或互連 網(wǎng)絡712)、存儲器控制器或其它組件。
[0045] 在一個示例中,路由器710可W用于在處理器702-1和/或系統(tǒng)700的各種組件之間 通信。此外,處理器702-1可W包括多于一個路由器710。此外,眾多路由器710可W通信W使 實現(xiàn)處理器702-1內(nèi)部或外部的各種組件之間的數(shù)據(jù)路由。
[0046] 共享緩存器708可W存儲由處理器702的一個或多個組件(諸如內(nèi)核706)利用的數(shù) 據(jù)(例如包括指令)。例如,共享緩存器708可W本地緩存存儲器714中所存儲的數(shù)據(jù)W用于 由處理器702的組件的更快的訪問。在示例中,緩存器708可W包括中級緩存器(諸如等級2 (L2)、等級3(L3)、等級4(L4)或者其它等級的緩存器)、最后等級緩存器化LC)和/或其組合。 此外,處理器702-1的各種組件可W直接地通過總線(例如總線712)和/或存儲器控制器或 集線器與共享緩存器708通信。如在圖7中所示,在一些示例中,內(nèi)核706中的一個或多個可 W包括等級I(Ll)緩存器716-1(-般地在本文中被稱為"LI緩存器716")。在一個示例中,控 制單元720可W包括用W實現(xiàn)W上參照圖2中的存儲器控制器122所描述的操作的邏輯。
[0047] 圖8圖示了根據(jù)示例的計算系統(tǒng)的處理器內(nèi)核706和其它組件的部分的框圖。在一 個示例中,在圖8中示出的箭頭圖示出通過內(nèi)核706的指令的流動方向。一個或多個處理器 內(nèi)核(諸如處理器內(nèi)核706)可W被實現(xiàn)在單個集成電路忍片(或管忍)上,諸如參照圖7所討 論。此外,忍片可W包括一個或多個共享和/或私用緩存器(例如圖7的緩存器708)、互連(例 如圖7的互連704和/或112)、控制單元、存儲器控制器或其它組件。
[0048] 如圖8中所圖示,處理器內(nèi)核706可W包括獲取單元802W獲取指令(包括具有有條 件分支的指令)W用于由內(nèi)核706執(zhí)行。可W從諸如存儲器714之類的任何儲存設備獲取指 令。內(nèi)核706還可W包括解碼單元804W解碼所獲取的指令。例如,解碼單元804可W將所獲 取的指令解碼成多個微指令(微操作)。
[0049] 附加地,內(nèi)核706可W包括調(diào)度單元806。調(diào)度單元806可W執(zhí)行與存儲經(jīng)解碼的指 令相關聯(lián)的各種操作(例如從解碼單元804接收)直到指令準備好用于派遣,例如直到經(jīng)解 碼的指令的所有源值變得可用。在一個示例中,調(diào)度單元806可W將經(jīng)解碼的指令調(diào)度和/ 或發(fā)布(或派遣)給執(zhí)行單元808W用于執(zhí)行。執(zhí)行單元808可W在所派遣的指令被解碼(例 如通過解碼單元804)和派遣(例如通過調(diào)度單元806)之后執(zhí)行它們。在示例中,執(zhí)行單元 808可W包括多于一個執(zhí)行單元。執(zhí)行單元808還可W執(zhí)行各種算術操作,諸如加法、減法、 乘法和/或除法,并且可W包括一個或多個算術邏輯單元(ALU)。在示例中,協(xié)同處理器(未 示出)可W與執(zhí)行單元808結合地執(zhí)行各種算術操作。
[0050] 另外,執(zhí)行單元808可W無序地執(zhí)行指令。因而,處理器內(nèi)核706在一個示例中可W 是無序處理器內(nèi)核。內(nèi)核706還可W包括引退單元810。引退單元810可W在提交所執(zhí)行的指 令之后使它們引退。在示例中,所執(zhí)行的指令的引退可W導致處理器狀態(tài)從指令的執(zhí)行而 提交、由指令使用的物理寄存器解除分配等。
[0051] 內(nèi)核706還可W包括總線單元714W使實現(xiàn)處理器內(nèi)核706的組件與其它組件(諸 如參照圖8討論的組件)之間的經(jīng)由一個或多個總線(例如總線804和/或812 )的通信。內(nèi)核 706還可W包括一個或多個寄存器816W存儲由內(nèi)核706的各種組件訪問的數(shù)據(jù)(諸如設及 電力消耗狀態(tài)設置的值)。
[0052] 此外,盡管圖7圖示了要經(jīng)由互連812被禪合到內(nèi)核706的控制單元720,但是在各 種示例中,控制單元720可W位于其它地方,諸如在內(nèi)核706內(nèi)部、經(jīng)由總線704被禪合到內(nèi) 核等。
[0053] 在一些示例中,本文討論的組件中的一個或多個可W體現(xiàn)為片上系統(tǒng)(SOC)設備。 圖9圖示了根據(jù)示例的SOC封裝的框圖。如在圖9中所圖示,SOC 902包括一個或多個處理器 內(nèi)核920、一個或多個圖形處理器內(nèi)核930、輸入/輸出(I/O)接口 940W及存儲器控制器942。 SOC封裝902的各種組件可W被禪合到互連或總線,諸如本文中參照其它各圖所討論。而且, SOC封裝902可W包括更多或更少的組件,諸如本文中參照其它各圖所討論的那些。另外, SOC封裝902的每一個組件可W包括一個或多個其它組件,例如如本文中參照其它各圖所討 論。在一個示例中,SOC封裝902(及其組件)被提供在一個或多個集成電路(IC)管忍上,例如 其被封裝到單個半導體器件中。
[0054] 如圖9中所圖示,SOC封裝902經(jīng)由存儲器控制器942而被禪合到存儲器960(其可W 與本文參照其它各圖所討論的存儲器相似或相同)。在示例中,存儲器960(或其部分)可W 被集成在SOC封裝902上。
[0055] I/O接口 940可W例如經(jīng)由互連和/或總線被禪合到一個或多個I/O設備970,諸如 本文中參照其它各圖所討論。(一個或多個)1/〇設備970可W包括鍵盤、鼠標、觸摸板、顯示 器、圖像/視頻捕獲設備(諸如相機或攝影機/視頻記錄儀)、觸摸表面、揚聲器等中的一個或 多個。
[0056] 圖10圖示了根據(jù)示例的被布置在點對點(P巧)配置中的計算系統(tǒng)1000。特別地,圖 10示出其中處理器、存儲器和輸入/輸出設備通過數(shù)個點對點接口被互連的系統(tǒng)??蒞由系 統(tǒng)1000的一個或多個組件執(zhí)行參照圖2討論的操作。
[0057] 如在圖10中所圖示,系統(tǒng)1000可W包括若干處理器,出于清楚起見僅示出其中兩 個,處理器1002和1004。處理器1002和1004各自可W包括本地存儲器控制器集線器(MCH) 1006和1008 W使得能夠與存儲器1010和1012通信。MCH 1006和1008在一些示例中可W包括 圖1的存儲器控制器120和/或邏輯125。
[0化引在示例中,處理器1002和1004可W是參照圖7討論的處理器702中的一個。處理器 1002和1004可W經(jīng)由點對點(P巧)接口 1014而分別使用PtP接口電路1016和1018交換數(shù)據(jù)。 而且,處理器1002和1004各自可W經(jīng)由單獨的IHP接口 1022和1024而使用點對點接口電路 1026、1028、1030和1032與忍片集1020交換數(shù)據(jù)。忍片集120還可W經(jīng)由高性能圖形接口 1036例如使用PtP接口電路1037與高性能圖形電路1034交換數(shù)據(jù)。
[0059]如在圖10中所示,圖1的內(nèi)核106和/或緩存器108中的一個或多個可W位于處理器 1004內(nèi)。然而,其它示例可W存在于圖10的系統(tǒng)1000內(nèi)的其它電路、邏輯單元或設備中。此 夕h其它示例可W遍及圖10中所圖示的若干電路、邏輯單元或設備而分布。
[0060] 忍片集1020可W使用IHP接口電路1041與總線1040通信??偩€1040可W具有與其 通信的一個或多個設備,諸如總線橋1042和I/O設備1043。經(jīng)由總線1044,總線橋1043可W 與其它設備通信,諸如鼠標/鍵盤1045、通信設備1046(諸如調(diào)制解調(diào)器、網(wǎng)絡接口設備、或 者可W與計算機網(wǎng)絡1003通信的其它通信設備)、音頻I/O設備、和/或數(shù)據(jù)儲存設備1048。 數(shù)據(jù)儲存設備1048(其可W是硬盤驅(qū)動或者基于NAND閃速的固態(tài)驅(qū)動)可W存儲代碼1049, 其可W由處理器1004執(zhí)行。
[0061] W下示例針對另外的示例。
[0062] 示例1是電子設備,包括主體,所述主體中的容器包括開口 W接收存儲卡,其中所 述容器包括被配置成與根據(jù)第一標準配置的存儲卡上的引腳連接的第一組連接器W及被 配置成與根據(jù)第二標準配置的存儲卡上的引腳連接的第二組連接器。
[0063] 在示例2中,示例1的主題可W可選地包括其中第一組連接器被部署在容器的第一 側(cè)上并且第二組連接器被部署在容器的第二側(cè)上的布置。
[0064] 在示例3中,示例1-2中任一個的主題可W可選地包括其中第一組連接器被配置成 與安全數(shù)字(SD)存儲卡上的引腳連接并且第二組連接器被配置成與通用閃存(UFS)存儲卡 上的引腳連接的布置。
[00化]在示例4中,示例1-3中任一個的主題可W可選地包括其中第一組連接器中的至少 一個連接器被連接到第二組連接器中的至少一個連接器的布置。
[0066] 在示例5中,示例1-4中任一個的主題可W可選地包括其中禪合傳感器檢測存儲卡 何時被插入到容器中的布置。
[0067] 在示例6中,示例1-5中任一個的主題可W可選地包括其中禪合傳感器包括機械開 關或電氣電路中的至少一個的布置。
[0068] 在示例7中,示例6的主題可W可選地包括邏輯,至少部分地包括硬件邏輯,其檢測 來自禪合傳感器的指示存儲卡被插入到了容器中的信號,響應于所述信號而確定被插入到 容器中的存儲卡的類型,并且發(fā)起與存儲卡的通信。
[0069] 示例8是用于電子設備的外殼,包括主體,所述主體中的容器包括用W接收存儲卡 的開口,其中所述容器包括被配置成與根據(jù)第一標準配置的存儲卡上的引腳連接的第一組 連接器W及被配置成與根據(jù)第二標準配置的存儲卡上的引腳連接的第二組連接器。
[0070] 在示例9中,示例8的主題可W可選地包括其中第一組連接器被部署在容器的第一 側(cè)上并且第二組連接器被部署在容器的第二側(cè)上的布置。
[0071] 在示例10中,示例8-9中任一個的主題可W可選地包括其中第一組連接器被配置 成與安全數(shù)字(SD)存儲卡上的引腳連接并且第二組連接器被配置成與通用閃存(UFS)存儲 卡上的引腳連接的布置。
[0072] 在示例11中,示例8-10中任一個的主題可W可選地包括其中第一組連接器中的至 少一個連接器被連接到第二組連接器中的至少一個連接器的布置。
[0073] 在示例12中,示例8-11中任一個的主題可W可選地包括其中禪合傳感器檢測存儲 卡何時被插入到容器中的布置。
[0074] 在示例13中,示例8-12中任一個的主題可W可選地包括其中禪合傳感器包括機械 開關或電氣電路中的至少一個的布置。
[0075] 示例14是用于電子設備的組件,包括輸入/輸出接口、被禪合到輸入/輸出接口并 且包括開口 W接收存儲卡的容器,其中所述容器包括被配置成與根據(jù)第一標準配置的存儲 卡上的引腳連接的第一組連接器W及被配置成與根據(jù)第二標準配置的存儲卡上的引腳連 接的第二組連接器。
[0076] 在示例15中,示例14的主題可W可選地包括其中第一組連接器被部署在容器的第 一側(cè)上并且第二組連接器被部署在容器的第二側(cè)上的布置。
[0077] 在示例16中,示例14-15中任一個的主題可W可選地包括其中第一組連接器被配 置成與安全數(shù)字(SD)存儲卡上的引腳連接并且第二組連接器被配置成與通用閃存(UFS)存 儲卡上的引腳連接的布置。
[0078] 在示例17中,示例14-16中任一個的主題可W可選地包括其中第一組連接器中的 至少一個連接器被連接到第二組連接器中的至少一個連接器的布置。
[0079] 在示例18中,示例14-17中任一個的主題可W可選地包括其中禪合傳感器檢測存 儲卡何時被插入到容器中的布置。
[0080] 在示例19中,示例14-19中任一個的主題可W可選地包括其中禪合傳感器包括機 械開關或電氣電路中的至少一個的布置。
[0081] 在示例20中,示例14-19中任一個的主題可W可選地包括邏輯,至少部分地包括硬 件邏輯,其檢測來自禪合傳感器的指示存儲卡被插入到了容器中的信號,響應于所述信號 而確定被插入到容器中的存儲卡的類型,并且發(fā)起與存儲卡的通信。
[0082] 如本文中提及的術語"邏輯指令"設及可W由一個或多個機器理解W用于執(zhí)行一 個或多個邏輯操作的表述。例如,邏輯指令可W包括由處理器編譯器可解譯W用于在一個 或多個數(shù)據(jù)對象上執(zhí)行一個或多個操作的指令。然而,運僅僅是機器可讀指令的示例并且 示例不在運一方面受限制。
[0083] 如本文中提及的術語"計算機可讀介質(zhì)"設及能夠維持由一個或多個機器可感知 的表述的介質(zhì)。例如,計算機可讀介質(zhì)可W包括用于存儲計算機可讀指令或數(shù)據(jù)的一個或 多個儲存設備。運樣的儲存設備可W包括儲存介質(zhì),諸如例如光學、磁性或半導體儲存介 質(zhì)。然而,運僅僅是計算機可讀介質(zhì)的示例并且示例不在運一方面受限制。
[0084] 如本文中提及的術語"邏輯"設及用于執(zhí)行一個或多個邏輯操作的結構。例如,邏 輯可W包括基于一個或多個輸入信號而提供一個或多個輸出信號的電路。運樣的電路可W 包括接收數(shù)字輸入并且提供數(shù)字輸出的有限狀態(tài)機,或者響應于一個或多個模擬輸入信號 而提供一個或多個模擬輸出信號的電路。運樣的電路可W被提供在專用集成電路(ASIC)或 者現(xiàn)場可編程口陣列(FPGA)中。而且,邏輯可W包括存儲在與處理電路組合W執(zhí)行運樣的 機器可讀指令的存儲器中的機器可讀指令。然而,運些僅僅是可W提供邏輯的結構的示例 并且示例不在運一方面受限制。
[0085] 本文描述的方法中的一些可W體現(xiàn)為計算機可讀介質(zhì)上的邏輯指令。當在處理器 上執(zhí)行時,邏輯指令使處理器被編程為實現(xiàn)所述方法的專用機器。當由邏輯指令配置成執(zhí) 行本文所述方法時,處理器構成用于執(zhí)行所述方法的結構。替換地,本文描述的方法可W簡 約為例如現(xiàn)場可編程口陣列(FPGA)、專用集成電路(ASIC)等上的邏輯。
[0086] 在說明書和權利要求中,可W使用術語禪合和連接,連同其派生詞一起。在特定示 例中,連接可W用于指示兩個或更多元件彼此直接物理或電氣接觸。禪合可W意指兩個或 更多元件直接物理或電氣接觸。然而,禪合還可W意指兩個或更多元件可能不與彼此直接 接觸,但是仍舊可W與彼此協(xié)作或交互。
[0087] 在說明書中對"一個示例"或"一些示例"的引用意指結合該示例描述的特定特征、 結構或特性被包括在至少一個實現(xiàn)中。短語"在一個示例中"在說明書中的各種地方的出現(xiàn) 可W或者可W不是全部都指相同的示例。
[0088] 盡管已經(jīng)W特定于結構特征和/或方法動作的語言描述了示例,但是要理解到,所 要求保護的主題可W不限于所描述的具體特征或動作。相反,具體特征和動作被公開為實 現(xiàn)所要求保護的主題的示例形式。
【主權項】
1. 一種電子設備,包括: 主體; 所述主體中的容器,包括開口以接收存儲卡,其中所述容器包括: 被配置成與根據(jù)第一標準配置的存儲卡上的引腳連接的第一組連接器;以及 被配置成與根據(jù)第二標準配置的存儲卡上的引腳連接的第二組連接器。2. 權利要求1所述的電子設備,其中: 第一組連接器被部署在容器的第一側(cè)上;并且 第二組連接器被部署在容器的第二側(cè)上。3. 權利要求2所述的電子設備,其中: 第一組連接器被配置成與安全數(shù)字(SD)存儲卡上的引腳連接;并且 第二組連接器被配置成與通用閃存(UFS)存儲卡上的引腳連接。4. 權利要求3所述的電子設備,其中第一組連接器中的至少一個連接器被連接到第二 組連接器中的至少一個連接器。5. 權利要求4所述的電子設備,還包括: 耦合傳感器以檢測存儲卡何時被插入到容器中。6. 權利要求5所述的電子設備,其中所述耦合傳感器包括以下中的至少一個: 機械開關;或者 電氣電路。7. 權利要求5所述的電子設備,還包括邏輯,至少部分地包括硬件邏輯,以: 檢測來自耦合傳感器的指示存儲卡被插入到了容器中的信號,響應于所述信號而: 確定被插入到容器中的存儲卡的類型;并且 發(fā)起與存儲卡的通信。8. -種用于電子設備的外殼,包括: 主體; 所述主體中的容器,包括用以接收存儲卡的開口,其中所述容器包括: 被配置成與根據(jù)第一標準配置的存儲卡上的引腳連接的第一組連接器;以及 被配置成與根據(jù)第二標準配置的存儲卡上的引腳連接的第二組連接器。9. 權利要求8所述的外殼,其中: 第一組連接器被部署在容器的第一側(cè)上;并且 第二組連接器被部署在容器的第二側(cè)上。10. 權利要求9所述的外殼,其中: 第一組連接器被配置成與安全數(shù)字(SD)存儲卡上的引腳連接;并且 第二組連接器被配置成與通用閃存(UFS)存儲卡上的引腳連接。11. 權利要求10所述的外殼,其中第一組連接器中的至少一個連接器被連接到第二組 連接器中的至少一個連接器。12. 權利要求11所述的外殼,還包括: 耦合傳感器以檢測存儲卡何時被插入到容器中。13. 權利要求12所述的外殼,其中所述耦合傳感器包括以下中的至少一個: 機械開關;或者 電氣電路。14. 一種用于電子設備的組件,包括: 輸入/輸出接口; 被耦合到所述輸入/輸出接口并且包括開口以接收存儲卡的容器,其中所述容器包括: 被配置成與根據(jù)第一標準配置的存儲卡上的引腳連接的第一組連接器;以及 被配置成與根據(jù)第二標準配置的存儲卡上的引腳連接的第二組連接器。15. 權利要求14所述的組件,其中: 第一組連接器被部署在容器的第一側(cè)上;并且 第二組連接器被部署在容器的第二側(cè)上。16. 權利要求15所述的組件,其中: 第一組連接器被配置成與安全數(shù)字(SD)存儲卡上的引腳連接;并且 第二組連接器被配置成與通用閃存(UFS)存儲卡上的引腳連接。17. 權利要求16所述的組件,其中第一組連接器中的至少一個連接器被連接到第二組 連接器中的至少一個連接器。18. 權利要求17所述的組件,還包括: 耦合傳感器以檢測存儲卡何時被插入到容器中。19. 權利要求18所述的組件,其中所述耦合傳感器包括以下中的至少一個: 機械開關;或者 電氣電路。20. 權利要求18所述的組件,還包括邏輯,至少部分地包括硬件邏輯,以: 檢測來自耦合傳感器的指示存儲卡被插入到了容器中的信號,響應于所述信號而: 確定被插入到容器中的存儲卡的類型;并且 發(fā)起與存儲卡的通信。
【文檔編號】H05K7/10GK105981485SQ201580009469
【公開日】2016年9月28日
【申請日】2015年2月20日
【發(fā)明人】T.G.尤, A.K.斯里瓦斯塔瓦, F.楊, Y.凌
【申請人】英特爾公司