一種高性能低功耗數(shù)字濾波模塊的制作方法
【技術領域】
[0001]本實用新型屬于數(shù)字濾波技術領域,具體涉及一種高性能低功耗數(shù)字濾波模塊。
【背景技術】
[0002]在當今世界上,數(shù)字信號處理技術正在飛速發(fā)展,它不但自成一門學科,更是以不同的形式影響和滲透到其他學科,它與國民經(jīng)濟息息相關,一直在影響或者改變我們的生活,因此受到人們普遍的關注。
[0003]在信號處理過程中,所處理的信號往往帶有噪音,從接收的信號中清除或減弱噪音是信號傳輸和信號處理中的重要問題。根據(jù)有用信號和噪音不同的特性,提取有用信號的過程叫做濾波,實現(xiàn)濾波功能的系統(tǒng)是濾波器,其中應用最為廣泛的是數(shù)字濾波器。
[0004]一般來說,數(shù)字濾波器可以通過軟件程序來實現(xiàn),這種方法工作性能不佳,其實現(xiàn)濾波的速度太慢,多用于教學使用,不利于普遍利用;更為普遍的是通過單片機來實現(xiàn),利用其硬件環(huán)境配合信號處理軟件來實現(xiàn)濾波的目的,但是操作特別繁瑣,且會造成單片機的負載和無效功的損耗,不利于可持續(xù)發(fā)展。
【實用新型內容】
[0005]本實用新型的目的在于提供一種高性能低功耗數(shù)字濾波模塊,以解決上述【背景技術】中提出的問題。
[0006]為實現(xiàn)上述目的,本實用新型提供如下技術方案:一種高性能低功耗數(shù)字濾波模塊,包括DSP運算芯片、可編程控制器、機箱、數(shù)據(jù)提供單元組、外部液晶顯示屏、處理器和寄存器,所述DSP運算芯片、寄存器和處理器均安裝在機箱的內部頂端,所述DSP運算芯片與寄存器電性連接,所述寄存器與處理器電性連接,所述數(shù)據(jù)提供單元組安裝在機箱的內部左端,所述數(shù)據(jù)提供單元組與寄存器電性連接,所述可編程控制器安裝在機箱的底部,所述可編程控制器與寄存器電性連接,所述外部液晶顯示屏安裝在機箱的右側,所述外部液晶顯示屏與處理器電性連接。
[0007]優(yōu)選的,所述DSP運算芯片內置有乘法器、接收器和累加器,所述乘法器和累加器均與數(shù)據(jù)提供單元組電性連接。
[0008]優(yōu)選的,所述數(shù)據(jù)提供單元組由第一單元組、第二單元組、第三單元組和第四單元組組成,且四個數(shù)據(jù)單元組的結構之間相互隔離。
[0009]優(yōu)選的,所述寄存器由暫存寄存器和保存寄存器組成,所述暫存寄存器與處理器的DMA輸出端電性連接,所述保存寄存器與處理器的DMA輸入端電性連接。
[0010]與現(xiàn)有技術相比,本實用新型的有益效果是:該高性能低功耗數(shù)字濾波模塊結構科學合理,使用安全方便,暫存寄存器的設置使得處理器無法處理或者識別的信號才能傳送到數(shù)據(jù)提供單元組,加快了其工作效率,且數(shù)據(jù)提供單元組分為四個相互隔離的數(shù)據(jù)單元組,相互獨立工作,輸送數(shù)據(jù)進行運算,提高了濾波的精準程度,采用DSP運算芯片內置的乘法器和累加器,使用更加便利的同時避免了繁瑣的調試設備和無效功的損耗,既提高了其工作性能又降低了其能源的消耗,有利于可持續(xù)發(fā)展。
【附圖說明】
[0011]圖1為本實用新型結構示意圖;
[0012]圖2為本實用新型的DSP運算芯片結構示意圖;
[0013]圖3為本實用新型的數(shù)據(jù)提供單元組結構示意圖;
[0014]圖4為本實用新型的寄存器結構示意圖;
[0015]圖5為本實用新型的工作原理圖。
[0016]圖中:1、DSP運算芯片,11、乘法器,12、接收器,13、累加器,2、可編程控制器,3、機箱,4、數(shù)據(jù)提供單元組,41、第一單元組,42、第二單元組,43、第三單元組,44、第四單元組,5、外部液晶顯示屏,6、處理器,7、寄存器,71、暫存寄存器,72、保存寄存器。
【具體實施方式】
[0017]下面將結合本實用新型實施例中的附圖,對本實用新型實施例中的技術方案進行清楚、完整地描述,顯然,所描述的實施例僅僅是本實用新型一部分實施例,而不是全部的實施例?;诒緦嵱眯滦椭械膶嵤├绢I域普通技術人員在沒有做出創(chuàng)造性勞動前提下所獲得的所有其他實施例,都屬于本實用新型保護的范圍。
[0018]請參閱圖1-5,本實用新型提供一種技術方案:一種高性能低功耗數(shù)字濾波模塊,包括DSP運算芯片1、可編程控制器2、機箱3、數(shù)據(jù)提供單元組4、外部液晶顯示屏5、處理器6和寄存器7,DSP運算芯片1、寄存器7和處理器6均安裝在機箱3的內部頂端,寄存器7由暫存寄存器71和保存寄存器72組成,暫存寄存器71與處理器6的DMA輸出端電性連接,保存寄存器72與處理器6的DMA輸入端電性連接,DSP運算芯片1與寄存器7電性連接,DSP運算芯片1內置有乘法器11、接收器12和累加器13,乘法器11和累加器13均與數(shù)據(jù)提供單元組4電性連接,寄存器7與處理器6電性連接,數(shù)據(jù)提供單元組4安裝在機箱3的內部左端,數(shù)據(jù)提供單元組4與寄存器7電性連接,數(shù)據(jù)提供單元組4由第一單元組41、第二單元組42、第三單元組43和第四單元組44組成,且四個數(shù)據(jù)單元組的結構之間相互隔離,可編程控制器2安裝在機箱3的底部,可編程控制器2與寄存器7電性連接,外部液晶顯示屏5安裝在機箱3的右側,外部液晶顯示屏5與處理器6電性連接。
[0019]工作原理:使用時,接通電源,所需編譯信號從處理器6通過,翻譯成可識別波形,通過外部液晶顯示屏5直觀的顯示出來,當遇到處理器6無法自動處理的信號時,通過暫存寄存器71,輸送到對應的數(shù)據(jù)提供單元組4中,之后送入DSP運算芯片1的乘法器11或者累加器13中進行數(shù)據(jù)運算,進行干擾和噪音等的清除工作,詳細濾波要求由可編程控制器2進行調控,最后運算之后的可識別信號進入保存寄存器72中,輸送至處理器6中,處理器6開始工作翻譯成可識別波形信號直觀的展現(xiàn)在外部液晶顯示屏5中,完成濾波過程。
[0020]盡管已經(jīng)示出和描述了本實用新型的實施例,對于本領域的普通技術人員而言,可以理解在不脫離本實用新型的原理和精神的情況下可以對這些實施例進行多種變化、修改、替換和變型,本實用新型的范圍由所附權利要求及其等同物限定。
【主權項】
1.一種高性能低功耗數(shù)字濾波模塊,包括DSP運算芯片(1)、可編程控制器(2)、機箱(3)、數(shù)據(jù)提供單元組(4)、外部液晶顯示屏(5)、處理器(6)和寄存器(7),其特征在于:所述DSP運算芯片(1)、寄存器(7)和處理器(6)均安裝在機箱(3)的內部頂端,所述DSP運算芯片(1)與寄存器(7)電性連接,所述寄存器(7)與處理器¢)電性連接,所述數(shù)據(jù)提供單元組(4)安裝在機箱(3)的內部左端,所述數(shù)據(jù)提供單元組(4)與寄存器(7)電性連接,所述可編程控制器⑵安裝在機箱⑶的底部,所述可編程控制器⑵與寄存器(7)電性連接,所述外部液晶顯示屏(5)安裝在機箱(3)的右側,所述外部液晶顯示屏(5)與處理器(6)電性連接。2.根據(jù)權利要求1所述的高性能低功耗數(shù)字濾波模塊,其特征在于:所述DSP運算芯片(1)內置有乘法器(11)、接收器(12)和累加器(13),所述乘法器(11)和累加器(13)均與數(shù)據(jù)提供單元組(4)電性連接。3.根據(jù)權利要求1所述的高性能低功耗數(shù)字濾波模塊,其特征在于:所述數(shù)據(jù)提供單元組⑷由第一單元組(41)、第二單元組(42)、第三單元組(43)和第四單元組(44)組成,且四個數(shù)據(jù)單元組的結構之間相互隔離。4.根據(jù)權利要求1所述的高性能低功耗數(shù)字濾波模塊,其特征在于:所述寄存器(7)由暫存寄存器(71)和保存寄存器(72)組成,所述暫存寄存器(71)與處理器¢)的DMA輸出端電性連接,所述保存寄存器(72)與處理器¢)的DMA輸入端電性連接。
【專利摘要】本實用新型公開了一種高性能低功耗數(shù)字濾波模塊,包括DSP運算芯片、可編程控制器、機箱、數(shù)據(jù)提供單元組、外部液晶顯示屏、處理器和寄存器,所述DSP運算芯片、寄存器和處理器均安裝在機箱的內部頂端,所述DSP運算芯片與寄存器電性連接,所述寄存器與處理器電性連接,所述數(shù)據(jù)提供單元組安裝在機箱的內部左端,所述數(shù)據(jù)提供單元組與寄存器電性連接,所述可編程控制器安裝在機箱的底部,所述可編程控制器與寄存器電性連接,所述外部液晶顯示屏安裝在機箱的右側,所述外部液晶顯示屏與處理器電性連接。本實用新型結構科學合理,暫存寄存器的設置使得處理器無法處理或者識別的信號才能傳送到數(shù)據(jù)提供單元組,加快了其工作效率。
【IPC分類】H03H17/00
【公開號】CN205005028
【申請?zhí)枴緾N201520599126
【發(fā)明人】蘇攀, 游平, 梁小江, 張軍民, 李德布
【申請人】江西創(chuàng)成電子有限公司
【公開日】2016年1月27日
【申請日】2015年8月11日