一種具有電荷泄放的共模抑制網(wǎng)絡(luò)濾波器的制造方法
【專利摘要】一種具有電荷泄放的共模抑制網(wǎng)絡(luò)濾波器,本實(shí)用新型涉及信號(hào)處理技術(shù)領(lǐng)域,其旨在解決現(xiàn)有技術(shù)存在工作頻率受限,信號(hào)處理速度低,共模低頻噪聲強(qiáng)且通用性低下等技術(shù)問題。本實(shí)用新型主要包括第一處理模塊,用于占空比檢測和電荷泄放控制,接收預(yù)加重信號(hào),其中包括頻率匹配編程模塊、分段式編程電流源和檢測編程模塊;網(wǎng)絡(luò)濾波模塊,用于高頻信號(hào)隔離和低頻信號(hào)濾波,接收第一處理模塊輸出的飽和延時(shí)信號(hào),其中包括低頻信號(hào)抑制電路結(jié)構(gòu)和電荷泄放電路結(jié)構(gòu);第二處理模塊,用于高頻信號(hào)調(diào)制,接收網(wǎng)絡(luò)濾波模塊輸出的高頻信號(hào),其中包括1個(gè)多路復(fù)用器。本實(shí)用新型用于大規(guī)模高頻信息處理設(shè)備的外圍接口芯片。
【專利說明】
一種具有電荷泄放的共模抑制網(wǎng)絡(luò)濾波器
技術(shù)領(lǐng)域
[0001]本實(shí)用新型涉及信號(hào)處理技術(shù)領(lǐng)域,具體涉及一種具有電荷泄放的共模抑制網(wǎng)絡(luò)濾波器。
【背景技術(shù)】
[0002]目前,現(xiàn)有網(wǎng)絡(luò)濾波電路僅僅是簡單的電感器件,當(dāng)在不同應(yīng)用場景時(shí),其存在很多問題。本質(zhì)上地,僅僅使用電感器件,會(huì)極大局限其最高工作頻率;由于通訊接收系統(tǒng)的多種類型,其輸入信號(hào)沒有經(jīng)過任何處理,需要占用中央處理設(shè)備大量資源進(jìn)行信號(hào)處理;輸入信號(hào)占空比完全由輸入信號(hào)自身決定,處理缺乏效率;對(duì)于預(yù)加重信號(hào),其主要信息均在高頻部分,而現(xiàn)有網(wǎng)絡(luò)濾波設(shè)備存在大量的共模、低頻噪聲,會(huì)淹沒輸入信號(hào)的有用信息;此外,現(xiàn)有技術(shù)缺乏對(duì)有儲(chǔ)荷元件的電荷泄放,堆積后引起頻譜線上的有用信息淹沒,其系統(tǒng)噪聲強(qiáng)。
【發(fā)明內(nèi)容】
[0003]針對(duì)上述現(xiàn)有技術(shù),本實(shí)用新型目的在于提供一種具有電荷泄放的共模抑制網(wǎng)絡(luò)濾波器,其旨在解決現(xiàn)有技術(shù)存在工作頻率受限,信號(hào)處理速度低,共模低頻噪聲強(qiáng)且通用性低下等技術(shù)問題。
[0004]為達(dá)到上述目的,本實(shí)用新型采用的技術(shù)方案如下:
[0005]—種具有電荷泄放的共模抑制網(wǎng)絡(luò)濾波器,包括預(yù)加重信號(hào),還包括,第一處理模塊,用于占空比檢測和電荷泄放控制,接收預(yù)加重信號(hào),其中包括頻率匹配編程模塊、分段式編程電流源和檢測編程模塊;網(wǎng)絡(luò)濾波模塊,用于高頻信號(hào)隔離和低頻信號(hào)濾波,接收第一處理模塊輸出的飽和延時(shí)信號(hào),其中包括低頻信號(hào)抑制電路結(jié)構(gòu)和電荷泄放電路結(jié)構(gòu);第二處理模塊,用于高頻信號(hào)調(diào)制,接收網(wǎng)絡(luò)濾波模塊輸出的高頻信號(hào),其中包括I個(gè)多路復(fù)用器。
[0006]上述方案中,所述的頻率匹配編程模塊,包括第一緩沖寄存器和第二緩沖寄存器,均接收預(yù)加重信號(hào);編程延時(shí)器,連接第一緩沖寄存器;編程延時(shí)器、第一緩沖寄存器和第二緩沖寄存器,共同驅(qū)動(dòng)飽和延時(shí)信號(hào)為預(yù)加重信號(hào)的兩倍頻率。
[0007]上述方案中,所述的分段式編程電流源,包括高五位電流源陣列,另設(shè)置依次連接的第一寄存器、第一譯碼器和第一鎖存器與高五位電流源陣列連接;中四位電流源陣列,另設(shè)置依次連接的第二寄存器、第二譯碼器和第二鎖存器與中四位電流源陣列連接;低五位電流源陣列,另設(shè)置依次連接的第三寄存器、延時(shí)電路和第三鎖存器與低五位電流源陣列連接;參考電壓源,它分別與高五位電流源陣列、中四位電流源陣列和低五位電流源陣列連接,參考電壓源為高五位電流源陣列、中四位電流源陣列和低五位電流源陣列提供基準(zhǔn)電壓。
[0008]上述方案中,所述的檢測編程模塊,包括與低頻信號(hào)抑制電路結(jié)構(gòu)連接的D觸發(fā)器,D觸發(fā)器連接有編程計(jì)數(shù)器。
[0009]上述方案中,所述的D觸發(fā)器,可以包括時(shí)鐘模塊、主從級(jí)DICE鎖存器模塊、輸出模塊。主從級(jí)DICE鎖存器模塊包括主級(jí)模塊和從級(jí)模塊,從級(jí)模塊包括第一至第四從節(jié)點(diǎn),從節(jié)點(diǎn)為單粒子敏感節(jié)點(diǎn),從節(jié)點(diǎn)依次邏輯相鄰。其中主從級(jí)DICE鎖存器模塊根據(jù)從所述時(shí)鐘模塊輸出的時(shí)鐘信號(hào)和接收的外部數(shù)據(jù)信號(hào),向輸出模塊輸出相應(yīng)的數(shù)據(jù)信號(hào)。所述的D觸發(fā)器,還可以包括保護(hù)帶,保護(hù)帶包括PMOS管保護(hù)帶、匪OS管保護(hù)帶。PMOS管保護(hù)帶由P+有源構(gòu)成,NMOS管保護(hù)帶由N+有源構(gòu)成,單粒子敏感節(jié)點(diǎn)之間都設(shè)置有保護(hù)帶。保護(hù)帶的寬度采用設(shè)計(jì)規(guī)則中的有源最小寬度。
[0010]與現(xiàn)有技術(shù)相比,本實(shí)用新型的有益效果:提高工作頻率;顯著地抑制共模、低頻噪聲;提供實(shí)時(shí)輸出反饋脈沖計(jì)數(shù)檢測;不僅對(duì)隔離器件進(jìn)行電荷泄放,還對(duì)用于抑制低頻噪聲的電容進(jìn)行泄放;最終輸出的具有編碼的信號(hào)可直接連接中央處理設(shè)備的模數(shù)轉(zhuǎn)換器,為下位處理設(shè)備節(jié)約資源,有利于大規(guī)模處理高頻信號(hào),提升系統(tǒng)的工作效率。
【附圖說明】
[0011]圖1為本實(shí)用新型的電路原理圖。
【具體實(shí)施方式】
[0012]本說明書中公開的所有特征,或公開的所有方法或過程中的步驟,除了互相排斥的特征和/或步驟以外,均可以以任何方式組合。
[0013]下面結(jié)合附圖對(duì)本實(shí)用新型做進(jìn)一步說明:
[0014]實(shí)施例1
[0015]預(yù)加重信號(hào)Signall,輸入至第一處理模塊的緩沖寄存器Ul和緩沖寄存器U2,通過編程延時(shí)器U3,按照預(yù)加重信號(hào)Signall的占空比設(shè)置緩沖寄存器Ul輸出信號(hào)的延時(shí);頻率匹配編程模塊輸出信號(hào)至網(wǎng)絡(luò)濾波模塊FILTER的隔離耦合器Tl 一次繞組,其二次繞組低頻信號(hào)抑制電路結(jié)構(gòu),具體為其二次繞組并聯(lián)有相互串聯(lián)的電容Cl和電容C2,并且其二次繞組還串聯(lián)又電容C3、電感LI和電容C4;電感LI的兩端分別連接有電容C7和電容C6,網(wǎng)絡(luò)濾波模塊FILTER的輸出信號(hào)通過電容C6和電容C7被第二處理模塊的多路復(fù)用器MUXl接收,從而獲得編碼后的調(diào)制高頻信號(hào);第一處理模塊符合現(xiàn)場可編程門陣列器件FPGA的架構(gòu),第二處理模塊可適用專用集成ASIC。隔離耦合器Tl的一次繞組還連接有場效應(yīng)管Ql,二次繞組還連接有場效應(yīng)管Q2,場效應(yīng)管Ql和場效應(yīng)管Q2均受控于分段式編程電流源11,分段式編程電流源Il通過負(fù)載電阻Rl連接場效應(yīng)管Ql和場效應(yīng)管Q2的柵極;電容C6和電容C7分別連接有場效應(yīng)管Q3和場效應(yīng)管Q4,場效應(yīng)管Q3和場效應(yīng)管Q4均受控于處理模塊ASIC,分段式編程電流源I1、處理模塊ASIC的電壓源端Val +、場效應(yīng)管Ql、場效應(yīng)管Q2、場效應(yīng)管Q3和場效應(yīng)管Q4構(gòu)成電荷泄放電路結(jié)構(gòu)。檢測編程模塊通過電容C5連接電容Cl和電容C2,獲得反饋信號(hào),該信號(hào)輸入至D觸發(fā)器U7,通過場效應(yīng)管Q9連接施密特觸發(fā)器U9,施密特觸發(fā)器U9輸出端接有反相器U12,反相器U12輸出至或門U11的輸入端口,或門U11的輸入端口還連接D觸發(fā)器U7的?Q端且其輸出端連接編程計(jì)數(shù)器,該結(jié)構(gòu)根據(jù)設(shè)定的頻率利用單穩(wěn)態(tài)原理定時(shí)控制分別檢測高頻和低頻信號(hào);根據(jù)檢測出的信號(hào)經(jīng)過電路邏輯后,使得電路工作在一定時(shí)鐘頻率范圍內(nèi)的信號(hào)頻率低于低頻設(shè)定或高于高頻設(shè)定頻率的信號(hào)都將通過該檢測模塊,從而觸發(fā)分段式編程電流源Il進(jìn)行復(fù)位操作和泄放電荷操作,D觸發(fā)器U7的基準(zhǔn)時(shí)鐘根據(jù)需要檢測的信號(hào)選用外部時(shí)鐘CLOCK_B。
[0016]硬件出現(xiàn)未知的異變,技術(shù)的進(jìn)步只是選用標(biāo)準(zhǔn)的參考。但是出于改劣實(shí)用新型,或者成本考量,僅僅從實(shí)用性的技術(shù)方案選擇。
[0017]以上所述,僅為本實(shí)用新型的【具體實(shí)施方式】,但本實(shí)用新型的保護(hù)范圍并不局限于此,任何屬于本技術(shù)領(lǐng)域的技術(shù)人員在本實(shí)用新型揭露的技術(shù)范圍內(nèi),可輕易想到的變化或替換,都應(yīng)涵蓋在本實(shí)用新型的保護(hù)范圍之內(nèi)。
【主權(quán)項(xiàng)】
1.一種具有電荷泄放的共模抑制網(wǎng)絡(luò)濾波器,包括預(yù)加重信號(hào),其特征在于,還包括, 第一處理模塊,用于占空比檢測和電荷泄放控制,接收預(yù)加重信號(hào),其中包括頻率匹配編程模塊、分段式編程電流源和檢測編程模塊; 網(wǎng)絡(luò)濾波模塊,用于高頻信號(hào)隔離和低頻信號(hào)濾波,接收第一處理模塊輸出的飽和延時(shí)信號(hào),其中包括低頻信號(hào)抑制電路結(jié)構(gòu)和電荷泄放電路結(jié)構(gòu); 第二處理模塊,用于高頻信號(hào)調(diào)制,接收網(wǎng)絡(luò)濾波模塊輸出的高頻信號(hào),其中包括一個(gè)多路復(fù)用器。2.根據(jù)權(quán)利要求1所述的一種具有電荷泄放的共模抑制網(wǎng)絡(luò)濾波器,其特征在于,所述的頻率匹配編程模塊,包括 第一緩沖寄存器和第二緩沖寄存器,均接收預(yù)加重信號(hào); 編程延時(shí)器,連接第一緩沖寄存器;編程延時(shí)器、第一緩沖寄存器和第二緩沖寄存器,共同驅(qū)動(dòng)飽和延時(shí)信號(hào)頻率為預(yù)加重信號(hào)頻率的兩倍頻率。3.根據(jù)權(quán)利要求1所述的一種具有電荷泄放的共模抑制網(wǎng)絡(luò)濾波器,其特征在于,所述的分段式編程電流源,包括 高五位電流源陣列,另設(shè)置依次連接的第一寄存器、第一譯碼器和第一鎖存器與高五位電流源陣列連接; 中四位電流源陣列,另設(shè)置依次連接的第二寄存器、第二譯碼器和第二鎖存器與中四位電流源陣列連接; 低五位電流源陣列,另設(shè)置依次連接的第三寄存器、延時(shí)電路和第三鎖存器與低五位電流源陣列連接; 參考電壓源,它分別與高五位電流源陣列、中四位電流源陣列和低五位電流源陣列連接,參考電壓源為高五位電流源陣列、中四位電流源陣列和低五位電流源陣列提供基準(zhǔn)電壓。4.根據(jù)權(quán)利要求1所述的一種具有電荷泄放的共模抑制網(wǎng)絡(luò)濾波器,其特征在于,所述的檢測編程模塊,包括與低頻信號(hào)抑制電路結(jié)構(gòu)連接的D觸發(fā)器,D觸發(fā)器連接有編程計(jì)數(shù)器。
【文檔編號(hào)】H03H11/04GK205647461SQ201620521618
【公開日】2016年10月12日
【申請(qǐng)日】2016年5月31日
【發(fā)明人】歐飛
【申請(qǐng)人】綿陽市致勤電子科技有限公司