一種用于消除Speaker Pop聲的電路的制作方法
【專利摘要】本實用新型提供一種用于消除Speaker Pop聲的電路,屬于電路技術(shù)領(lǐng)域。其包括微處理器MCU,微處理器MCU的GPIO引腳與Class_D功放芯片的MUTE引腳間設(shè)有時序控制電路,該時序控制電路包括:PNP晶體管Q1、NPN晶體管Q2和RC延時電路。本實用新型設(shè)計有微處理器MCU,可以方便簡單控制PNP晶體管Q1和NPN晶體管Q2的工作狀態(tài),具體是在Class_D功放芯片的MUTE引腳上連接一個RC延時電路,控制PNP晶體管的導(dǎo)通與斷開時間,進而控制功放芯片的Mute引腳使能功能與讓功放電壓的上電/掉電有時間差。本實用新型還可以滿足消除開關(guān)機中出現(xiàn)Pop噪音的要求,不會對音質(zhì)產(chǎn)生影響。
【專利說明】
一種用于消除Speaker Pop聲的電路
技術(shù)領(lǐng)域
[0001]本實用新型涉及電路技術(shù)領(lǐng)域,具體地說是一種用于消除SpeakerPop聲的電路。
【背景技術(shù)】
[0002]Pop噪音是指音頻器件在上電、斷電瞬間以及上電穩(wěn)定后,各種操作帶來的瞬態(tài)沖擊所產(chǎn)生的爆破聲。隨著用戶對顯示器性能要求越來越高,對帶有Speaker的顯示器經(jīng)常會出現(xiàn)Pop噪音,嚴(yán)重影響了用戶體驗。隨著集成電路工藝的不斷發(fā)展和完善,D類功率放大芯片工藝也越來越好,不僅體積小,而且效率高。而且有很多種解決方案:
[0003]方案一是增大VBIAS的濾波電容,雖然可以起到降低Pop噪音,但不能徹底的消除,而且對音質(zhì)會有一定的影響;
[0004]方案二是減小輸出端的耦合電容,雖然減小輸出端耦合電容的容值可使Pop沖擊的幅度變小、脈沖寬度變窄,但減少電容值可明顯提高截止頻率fc,容易引起信號失真。
[0005]然而,現(xiàn)有的消除噪音的電路雖然能夠達到預(yù)期效果,但是性價比不高,表現(xiàn)為電路復(fù)雜、元器件多、占用布板空間、且成本高。
[0006]相比上述方案,本方案只需延時功放電壓加到Mute引腳上的時間,不會對信號質(zhì)量產(chǎn)生影響。
【發(fā)明內(nèi)容】
[0007]本實用新型的技術(shù)任務(wù)是針對現(xiàn)有技術(shù)的不足,提供一種用于消除SpeakerPop聲的電路。
[0008]本實用新型解決其技術(shù)問題所采用的技術(shù)方案是:
[0009]一種用于消除Speaker Pop聲的電路,包括微處理器MCU,微處理器MCU的GP1引腳與Class_D功放芯片的MUTE引腳間設(shè)有時序控制電路,該時序控制電路包括:PNP晶體管Ql、RC延時電路和NPN晶體管Q2:
[0010]PNP晶體管Ql的發(fā)射極一路與5V的Speaker相連,另一路經(jīng)二極管Dl、電阻Rl、電阻R2后接地,電容Cl并聯(lián)連接在二極管Dl與地之間,電阻R1、電阻R2和電容Cl組成基本的RC延時電路;
[0011]PNP晶體管Ql的基極與電阻Rl和電阻R2之間的連接處連接;
[0012]PNP晶體管Ql的集電極一路經(jīng)電阻R3后接地,另一路經(jīng)電阻R4后分成兩支路,一支路經(jīng)NPN晶體管Q2、電阻R5連接至微處理器MCU的GP1引腳,另一支路連接至Class_D功放芯片的MUTE引腳。
[0013]具體的,所述NPN晶體管Q2的集電極連接至Class_D功放芯片的MUTE引腳,NPN晶體管Q2的基極與集電極之間通過導(dǎo)線相連,NPN晶體管Q2的發(fā)射極接地。
[0014]具體的,所述PNP晶體管Ql具有低電平導(dǎo)通特性,其型號為PMBT3906。
[0015]具體的,所述NPN晶體管Q2具有高電平導(dǎo)通特性,其型號為PMBT3904。
[0016]具體的,所述NPN晶體管Q2的基極與集電極之間連接電阻R6。
[0017]具體的,所述電阻R6阻值為O歐姆。
[0018]本實用新型設(shè)計構(gòu)思及工作原理描述如下:設(shè)計有微處理器M⑶和時序控制電路,通過微處理器M⑶控制兩個晶體管(PNP晶體管Ql和NPN晶體管Q2)的工作狀態(tài)。具體來說:就是在Class_D#放芯片(以下簡稱功放芯片)的MUTE引腳上連接一個RC延時電路,控制PNP晶體管的導(dǎo)通與斷開時間,進而控制功放芯片的Mute引腳使能功能與讓功放芯片供電電壓(即為功放電壓)的上電/掉電有時間差:
[0019]在上電瞬間,PNP晶體管Ql發(fā)射極E迅速升到5V,而基極B因為電容Cl充電速度慢而遠遠小與5V,導(dǎo)致PNP晶體管Ql處于飽和狀態(tài),因此PNP晶體管Ql集電極C電平為高電平,這時Class_D#放芯片(注:以下簡稱功放)上Mute引腳的狀態(tài)由微處理器M⑶的GP1引腳進行控制,微處理器MCU發(fā)出的GP1引腳為高電平,則NPN晶體管Q2導(dǎo)通,此時,NPN晶體管Q2集電極C輸出為低電平,使功放Mute引腳使能,開機時,功放被Mute,聲音無法輸出,進而可以消除開機時產(chǎn)生的Pop噪音。
[0020]在正常工作模式下,PNP晶體管Ql基極B在電阻Rl和電阻R2的分壓下,電壓為(5-0.7)*5/6=3.58V,Ueb=I.42V>0.7V,因此PNP晶體管Ql飽和,PNP晶體管Ql集電極C電平為高電平,微處理器MCU發(fā)出的GP1引腳為低電平,NPN晶體管Q2截止,此時,NPN晶體管Q2集電極C輸出為高電平,功放正常工作。
[0021]在關(guān)機瞬間,PNP晶體管Ql發(fā)射極E迅速放電,而基極B因為第一電容Cl而放電緩慢,當(dāng)PNP晶體管發(fā)射極E和基極B電壓差小于0.7V時,PNP晶體管Ql截止,微處理器M⑶發(fā)出的GP1引腳為高電平,功放Mute有效,這時集電極C電壓降至4.3V,功放仍在工作,功放Mute電壓早于功放電壓變低,有效去除Pop噪音。
[0022]本實用新型的一種用于消除SpeakerPop聲的電路,與現(xiàn)有技術(shù)相比所產(chǎn)生的有?效果是:
[0023]設(shè)計有微處理器MCU和時序控制電路,可以方便簡單的通過微處理器MCU控制PNP晶體管Ql和NPN晶體管Q2的工作狀態(tài),且可以滿足消除開關(guān)機中出現(xiàn)Pop噪音的要求,不會對音質(zhì)產(chǎn)生影響。具體來說:就是在Class_D#放芯片(以下簡稱功放芯片)的MUTE引腳上連接一個RC延時電路,控晶體管的導(dǎo)通與斷開時間,進而控制功放芯片的Mute引腳使能功能與讓功放芯片供電電壓(即為功放電壓)的上電/掉電有時間差。其應(yīng)用于帶有Speaker的顯示器或筆記本中,用于消除在開關(guān)顯示器或筆記本電源過程中出現(xiàn)的Pop噪音,大大增強了用戶體的驗效果。
【附圖說明】
[0024]附圖1是本實用新型的主視結(jié)構(gòu)示意圖。
[0025]圖中,1、RC延時電路,2、時序控制電路。
【具體實施方式】
[0026]下面結(jié)合附圖1,對本實用新型的一種用于消除SpeakerPop聲的電路作以下詳細(xì)說明。
[0027]如附圖1所示,本實用新型的一種用于具有消除SpeakerPop噪音功能的電路,包括微處理器MCU,微處理器MCU的GP1引腳與Class_D功放芯片的MUTE引腳間設(shè)有時序控制電路2 ο微處理器MCU在上下電瞬間產(chǎn)生GP1控制信號至所述時序控制電路2,進而控制時序控制電路2產(chǎn)生靜音信號至功放芯片的MUTE引腳。該時序控制電路2包括:PNP晶體管Q1、RC延時電路I和NPN晶體管Q2,PNP晶體管Ql具有低電平導(dǎo)通特性,NPN晶體管Q2具有高電平導(dǎo)通特性。
[0028]PNP晶體管Ql的發(fā)射極一路與5V的Speaker相連,另一路經(jīng)二極管D1、電阻Rl、電阻R2后接地,電容Cl并聯(lián)連接在二極管Dl與地之間,電阻R1、電阻R2和電容Cl組成基本的RC延時電路I ;PNP晶體管Ql的基極與電阻Rl和電阻R2之間的連接處連接;PNP晶體管Ql的集電極一路經(jīng)電阻R3后接地,另一路經(jīng)電阻R4后分成兩支路,一支路經(jīng)NPN晶體管Q2、電阻R5連接至微處理器MCU的GP1引腳,另一支路連接至Class_D功放芯片的MUTE引腳。
[0029]NPN晶體管Q2的集電極連接至Class_D功放芯片的MUTE引腳,NPN晶體管Q2的基極與集電極之間通過電阻R6相連,NPN晶體管Q2的發(fā)射極接地。
[0030]本實用新型所涉及的元件型號及規(guī)格為:
[0031]PNP晶體管Ql型號為PMBT3906,NPN晶體管Q2型號為PMBT3904。電容Cl型號為1yF/16V。電阻Rl阻值為2K,電阻R2、電阻R3和電阻R4阻值均為10K,電阻R5阻值為1K、電阻R6為OR電阻,根據(jù)實際情況,也可以不裝配電阻R6,即NPN晶體管Q2的基極與集電極之間直接通過導(dǎo)線連接。
[0032]本實用新型的一種用于消除Speaker Pop聲的電路:
[0033]在上電瞬間,PNP晶體管Ql發(fā)射極E迅速升到5V,而基極B因為電容Cl充電速度慢而遠遠小與5V,導(dǎo)致PNP晶體管Ql處于飽和狀態(tài),因此PNP晶體管Ql集電極C電平為高電平,這時Class_D#放芯片(注:以下簡稱功放)上Mute引腳的狀態(tài)由微處理器M⑶的GP1引腳進行控制,微處理器MCU發(fā)出的GP1引腳為高電平,則NPN晶體管Q2導(dǎo)通,此時,NPN晶體管Q2集電極C輸出為低電平,使功放Mute引腳使能,開機時,功放被Mute,聲音無法輸出,進而可以消除開機時產(chǎn)生的Pop噪音。
[0034]在正常工作模式下,PNP晶體管Ql基極B在電阻Rl和電阻R2的分壓下,電壓為(5-0.7)*5/6=3.58V,Ueb=I.42V>0.7V,因此PNP晶體管Ql飽和,PNP晶體管Ql集電極C電平為高電平,微處理器MCU發(fā)出的GP1引腳為低電平,NPN晶體管Q2截止,此時,NPN晶體管Q2集電極C輸出為高電平,功放正常工作。
[0035]在關(guān)機瞬間,PNP晶體管Ql發(fā)射極E迅速放電,而基極B因為第一電容Cl而放電緩慢,當(dāng)PNP晶體管發(fā)射極E和基極B電壓差小于0.7V時,PNP晶體管Ql截止,微處理器M⑶發(fā)出的GP1引腳為高電平,功放Mute有效,這時NPN晶體管Ql集電極C電壓降至4.3V,功放仍在工作,功放Mute電壓早于功放電壓變低,有效去除Pop噪音。
[0036]本實用新型的一種用于消除SpeakerPop聲的電路,其加工制作簡單方便,按說明書附圖所示加工制作即可。
[0037]除說明書所述的技術(shù)特征外,均為本專業(yè)技術(shù)人員的已知技術(shù)。
【主權(quán)項】
1.一種用于消除SpeakerPop聲的電路,包括微處理器MCU,其特征在于,微處理器M⑶的GP1引腳與Class_D功放芯片的MUTE引腳間設(shè)有時序控制電路,該時序控制電路包括:PNP晶體管Ql、RC延時電路和NPN晶體管Q2: PNP晶體管Ql的發(fā)射極一路與5V的Speaker相連,另一路經(jīng)二極管Dl、電阻Rl、電阻R2后接地,電容Cl并聯(lián)連接在二極管Dl與地之間,電阻R1、電阻R2和電容Cl組成基本的RC延時電路; PNP晶體管Ql的基極與電阻Rl和電阻R2之間的連接處連接; PNP晶體管Ql的集電極一路經(jīng)電阻R3后接地,另一路經(jīng)電阻R4后分成兩支路,一支路經(jīng)NPN晶體管Q2、電阻R5連接至微處理器M⑶的GP1引腳,另一支路連接至Class_D功放芯片的MUTE引腳。2.根據(jù)權(quán)利要求1所述的一種用于消除SpeakerPop聲的電路,其特征在于,所述NPN晶體管Q2的集電極連接至Class_D功放芯片的MUTE引腳,NPN晶體管Q2的基極與集電極之間通過導(dǎo)線相連,NPN晶體管Q2的發(fā)射極接地。3.根據(jù)權(quán)利要求1或2所述的一種用于消除SpeakerPop聲的電路,其特征在于,所述PNP晶體管Ql型號為PMBT3906。4.根據(jù)權(quán)利要求1或2所述的一種用于消除SpeakerPop聲的電路,其特征在于,所述NPN晶體管Q2型號為PMBT3904。5.根據(jù)權(quán)利要求2所述的一種用于消除SpeakerPop聲的電路,其特征在于,所述NPN晶體管Q2的基極與集電極之間連接電阻R6。6.根據(jù)權(quán)利要求5所述的一種用于消除SpeakerPop聲的電路,其特征在于,所述電阻R6阻值為O歐姆。
【文檔編號】H03K19/003GK205666814SQ201620563345
【公開日】2016年10月26日
【申請日】2016年6月13日
【發(fā)明人】張雙朋, 趙素梅, 劉強
【申請人】浪潮集團有限公司