專利名稱:組合顯示屏拼接結(jié)構(gòu)和其圖像失真的波形校正裝置及方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種顯示屏的拼接結(jié)構(gòu),尤其是涉及一種組合顯示屏的拼接結(jié)構(gòu);本發(fā)明還涉及波形校正裝置,尤其是涉及一種組合顯示屏圖像失真的波形校正裝置;本發(fā)明還涉及一種波形校正的方法,尤其是涉及一種對組合顯示屏圖像失真的波形校正方法。
但是,由于組合屏技術(shù)及拼接技術(shù)還存在許多不完善的地方,因此本項技術(shù)也就還存在種種需要改進的問題。其中比較突出的一點是組合顯示屏的各單元屏之間還存在著明顯的拼接縫隙,這樣就嚴重影響了組合顯示屏的整體視覺效果,也限制了組合顯示屏的進一步廣泛應(yīng)用。
目前解決上述的缺點的裝置有二,一是將凸透鏡屏、菲涅爾透鏡屏組成的投影屏和投影屏固定框相連接,并使投射光能夠達到屏幕邊緣,從而消除各單元屏之間的縫隙,然后用具有一定強度的投影屏固定卡進行固定,但是,由于投影屏固定卡需要采用非透明的金屬材料,因此阻擋了投射到屏幕邊緣部分的投影光,從而使得組合屏各單元屏邊緣部分仍然有可見拼接縫。
二是一種現(xiàn)有的無縫組合屏拼接專利(專利號96108558.4),其裝置是將凸透鏡屏、菲涅爾透鏡屏組成的投影屏和投影屏固定框進行連接,并使投射光能夠達到屏幕邊緣,從而消除各單元屏之間的縫隙。其連接固定是在投影屏的后面增加一塊較厚的透明介質(zhì)屏來保證連接強度。但是,凸透鏡屏、菲涅爾透鏡屏和較厚透明介質(zhì)共同組成的投影屏以及投影屏固定框需要進行特殊加工,同時透明介質(zhì)必須有足夠的厚度,這樣就造成了成本較高的問題,而且,由于透明介質(zhì)的較大厚度使得重量較大,又反過來使連接強度降低。
還有一點,無論如何進行無縫拼接,但每個單元屏還是可能有圖像失真,因此對組合屏也必然有影響,而目前尚沒有對組合屏圖像失真進行波形校正的裝置或者方法。
本發(fā)明的目的是這樣實現(xiàn)的一種組合顯示屏的拼接結(jié)構(gòu),包括一凸透鏡屏;一菲涅爾透鏡屏,與所述凸透鏡屏相粘結(jié);一投影屏固定框,用于固定所述相互連粘結(jié)的凸透鏡屏與菲涅爾透鏡屏所組成的投影屏,并且,上述的一種組合顯示屏的拼接結(jié)構(gòu)還包括,一角形的透明連接塊,其兩個邊框分別與所述的投影屏和所述的投影屏固定框相適配。
同時,上述的由凸透鏡屏、菲涅爾透鏡屏所組成的投影屏與所述的透明連接塊其中一個邊框的連接為透明粘接。
上述的投影屏固定框與所述的透明連接塊另一個邊框之間的連接可以為透明粘接。
上述的一種組合顯示屏的拼接結(jié)構(gòu)還可以包括一機械連接器,設(shè)置在投影光的入射范圍之外,用于固定所述的透明連接塊與所述的投影屏固定框。
上述的機械連接器為螺栓,穿過所述的透明連接塊與所述的投影屏固定框上設(shè)置的螺孔相適配。
上述的透明連接塊的彎折角應(yīng)在投影光的入射范圍之外。
上述的透明連接塊從彎折角到與所述的投影屏粘接的底端的入射面設(shè)置成角形。
上述的透明連接塊的入射面成直角。
上述的透明連接塊從彎折角到與所述的投影屏粘接的底端設(shè)置成斜面。
一種組合顯示屏圖像失真的波形校正裝置,用于對組合顯示屏的每個單元屏所產(chǎn)生的附加失真進行校正,上述的一種組合顯示屏圖像失真的波形校正裝置包括,一微處理器部分,用于輸出數(shù)字校正信號;一檢碼器部分,與所述的微處理器部分連接,用于將所述的微處理器部分輸出的數(shù)字校正信號轉(zhuǎn)換為模擬信號;一矩形波形成電路部分,與所述的檢碼器部分連接,用于根據(jù)場同步信號或者行同步信號形成矩形波;一積分電路部分,與所述的矩形波形成電路部分和所述的檢碼器部分連接,用于根據(jù)所述的檢碼器部分輸出的模擬信號和矩形波形成電路部分輸出的矩形波形成校正波形;一校正電壓放大電路部分,與所述的積分電路部分和所述的檢碼器部分連接,用于將積分電路部分輸出的校正波形放大輸出校正電壓。
并且,上述的檢碼器部分與所述的矩形波形成電路部分之間設(shè)置兩路控制電壓輸出,用于控制所述的矩形波形成電路部分輸出的矩形波的脈沖寬度和相位。
上述的檢碼器部分與所述的積分電路部分之間設(shè)置一路控制電壓輸出,用于控制所述的積分電路部分的積分常數(shù),并進而改變所述的積分電路部分輸出的校正波的變化沿的寬度。
上述的檢碼器部分與所述的校正電壓放大電路部分之間設(shè)置一路控制電壓輸出,用于控制所述的校正電壓放大電路部分的放大倍數(shù)。
上述的檢碼器部分與所述的微處理器部分之間設(shè)置一數(shù)字總線,用于將所述的微處理器部分輸出的數(shù)字控制數(shù)據(jù)傳遞到所述的檢碼器部分。
上述的積分電路部分輸出的校正電壓設(shè)置連接到圖像掃描器,用于對圖像失真進行校正。
上述的積分電路部分輸出的校正電壓設(shè)置連接到掃描速度調(diào)制線圈,用于對圖像失真進行校正。
一種對組合顯示屏圖像失真進行波形校正的方法,包括,a)根據(jù)組合顯示屏每個單元屏所產(chǎn)生的附加失真預(yù)先設(shè)定數(shù)字校正信號,并存儲于一微處理器中,b)所述的微處理器輸出數(shù)字校正信號給一檢碼器,所述的檢碼器是利用數(shù)字總線與所述的微處理器連接,c)利用一矩形波形成電路根據(jù)場同步或者行同步信號形成矩形波,其中所述的矩形波形成電路與所述的檢碼器連接,并且矩形波的脈沖寬度和相位由所述的檢碼器控制,d)利用一積分電路根據(jù)所述的矩形波形成電路輸出的矩形波形成校正波形,其中所述的積分電路與所述的檢碼器連接,并且積分電路的積分常數(shù)由所述的檢碼器控制,e)利用一校正電壓放大電路根據(jù)所述的積分電路輸出的校正波形形成校正電壓,其中所述的校正電壓放大電路與所述的檢碼器連接,并且所述的校正電壓放大電路的放大倍數(shù)由所述的檢碼器控制。
采用了上述的技術(shù)方案,就可以通過無縫拼接的拼接結(jié)構(gòu)消除組合顯示屏各單元屏之間的縫隙,利用對圖像失真進行波形校正的裝置和方法,可以徹底消除組合顯示屏的圖像失真。這樣在整體視覺上達到一種無縫的和無失真的效果。同時,由于上述的技術(shù)方案采用的器件其價值并不高,所以其所花費的成本也較低。
下面結(jié)合附圖詳細說明本發(fā)明的較佳實施例,通過對本發(fā)明較佳實施例的具體描述,可以更清楚的看出本發(fā)明的優(yōu)點所在。
圖9A是圖8的局部放大示意圖;圖9B是圖8的另一局部放大示意圖;
圖10A是實施例二組合顯示屏單元中對應(yīng)于垂直方向的場同步信號波形示意圖;圖10B是實施例二對每個組合顯示屏單元垂直方向所產(chǎn)生的附加失真的電路校正波形示意圖;圖11A是圖10的局部放大示意圖;圖11B是圖10的另一局部放大示意圖;圖12A是實施例二組合顯示屏單元中對應(yīng)于水平方向的行同步信號波形示意圖;圖12B是實施例二對每個組合顯示屏單元水平方向所產(chǎn)生附加失真的電路校正波形示意圖;圖13A是圖12的局部放大示意圖;圖13B是圖12的另一局部放大示意圖;圖14是本發(fā)明的波形校正裝置的電路的連接示意框圖;圖15是本發(fā)明的波形校正方法的步驟框圖。
如圖2,凸透鏡屏10與菲涅爾透鏡屏12組成投影屏,將投影屏與投影屏固定框14進行有效的連接,并使投射光18能夠射到屏幕的邊緣;同時,在投影屏的后面設(shè)置一塊較厚的透明介質(zhì)20,并且將凸透鏡屏10、菲涅爾透鏡屏12和透明介質(zhì)20共同組成的部分與投影屏固定框14的連接面做成斜面,以保證兩者之間的連接面積足夠大,使獲得足夠大的連接強度,這樣可以實現(xiàn)無縫拼接。但是,凸透鏡屏10、菲涅爾透鏡屏12和透明介質(zhì)20組成的部分與投影屏固定框14都需要進行特殊的加工,同時透明介質(zhì)20的厚度必須足夠大也會造成成本較高,而且透明介質(zhì)20的厚度較大又使連接強度降低。
如圖3,實施例一的拼接結(jié)構(gòu)將凸透鏡屏10、菲涅爾透鏡屏12組成的投影屏與投影屏固定框14進行有效的連接,并使投射光能夠射到屏幕邊緣;同時,在投影屏和投影屏固定框14之間引入一加工成角形的透明連接塊22,用于保證兩者的連接面積足夠大,并且使投射到邊緣的投射光18的入射面不超過連接塊22與投影屏平行的表面,這樣可以保證通過該入射面入射的投影光18不發(fā)生歧變,避免屏幕邊緣處的圖像失真。
凸透鏡屏10、菲涅爾透鏡屏12之間的連接采用透明粘結(jié),而透明固定塊22與投影屏固定框14粘結(jié)的連接可以用機械連接器24機械連接,也可以采用粘結(jié),不過機械連接必須保證機械連接器24處于投射光18的入射范圍之外。
如圖4,當投射光18入射到透明連接塊22的端面28以后,由于折射就會在一定的區(qū)域26發(fā)生偏移而產(chǎn)生歧變,但是該區(qū)域26的寬度小于屏幕所顯示的圖像的像素間距,故不會在屏幕上產(chǎn)生視覺可見的失真。圖3和圖4示意的拼接結(jié)構(gòu)適用于一般分辨率的組合顯示屏裝置。
如圖6A,分別包括一場正程顯示的起始時刻32和一場正程顯示的結(jié)束時刻34。
如圖6B,對應(yīng)于圖6A的場正程顯示的起始時刻32有一起始時刻的電路校正波形36,對應(yīng)于圖6A的場正程顯示的結(jié)束時刻34有一結(jié)束時刻的電路校正波形38。
如圖7A,圖中示出了對應(yīng)于圖6B中場正程顯示的起始時刻的校正電壓變化的起始時刻40和結(jié)束時刻42,上述的兩個時刻的時間間隔44,場正程顯示的起始時刻的校正電壓變化的起始時刻40與場正程顯示的起始時刻32的時間間隔46,校正電壓波形的幅度48。
如圖7B,圖中示出了對應(yīng)于圖6B中場正程顯示的結(jié)束時刻的校正電壓變化的起始時刻50和結(jié)束時刻52,上述的兩個時刻的時間間隔54,場正程顯示的結(jié)束時刻的校正電壓變化的結(jié)束時刻52與場正程顯示的結(jié)束時刻34的時間間隔56。
如圖8A,圖中是實施例一中組合顯示屏每個單元屏在水平方向的場同步信號波形,分別包括一場正程顯示的起始時刻58和一場正程顯示的結(jié)束時刻60。
如圖8B,圖中是對組合顯示屏每個單元屏在水平方向所產(chǎn)生的附加失真的電路校正波形,對應(yīng)于圖8A的場正程顯示的起始時刻有一電路校正波形62,對應(yīng)于上方的場正程顯示的結(jié)束時刻有一電路校正波形64。
如圖9A,圖中示出了對應(yīng)于圖8B中場正程顯示的起始時刻的校正電壓變化的起始時刻66和結(jié)束時刻68,上述的兩個時刻的時間間隔70,場正程顯示的起始時刻58與場正程顯示的起始時刻的校正電壓變化的起始時刻66的時間間隔72,校正電壓波形的幅度74。
如圖9B,圖中示出了對應(yīng)于圖8B中場正程顯示的結(jié)束時刻的校正電壓變化的起始時刻76和結(jié)束時刻78,上述的兩個時刻的時間間隔80,場正程顯示的結(jié)束時刻的校正電壓變化的結(jié)束時刻與場正程顯示的結(jié)束時刻的時間間隔82。
如圖5,是本發(fā)明的實施例二的拼接結(jié)構(gòu),其實現(xiàn)無縫拼接的方法是引入一加工成角形的透明連接塊30,首先將凸透鏡屏10、菲涅爾透鏡屏12組成的投影屏與投影屏固定框14進行有效的連接,并在二者之間接入上述的透明連接塊30。凸透鏡屏10、菲涅爾透鏡屏12之間的連接和上述二者組成的投影屏與透明連接塊30之間的連接采用透明粘結(jié)的方法,而透明連接塊與投影屏固定框14之間的連接可以由機械連接器24進行機械連接,也可以采用粘結(jié)的方法,但是采用機械連接的時候必須保證機械連接器24處于投射光18的入射范圍之外。將投射到屏幕邊緣的投射光18在透明連接塊30上的入射面設(shè)置為斜面,使投射光入射到透明連接塊30后所產(chǎn)生的光偏移分散到較寬的區(qū)域,從而使光偏移所產(chǎn)生的歧變減到足夠小,就不會在屏幕所顯示的圖像上產(chǎn)生明顯可見的失真。圖5示意的拼接結(jié)構(gòu)適用于較高分辨率的組合顯示屏裝置。
如圖10A,圖中是實施例二中組合顯示屏每個單元屏在垂直方向的場同步信號波形,分別包括一場正程顯示的起始時刻32和一場正程顯示的結(jié)束時刻34。
如圖10B,圖中是對組合顯示屏每個單元屏在垂直方向所產(chǎn)生的附加失真的電路校正波形,對應(yīng)于上方的場正程顯示的起始時刻有一起始時刻的電路校正波形84,對應(yīng)于上方的場正程顯示的結(jié)束時刻有一結(jié)束時刻的電路校正波形86。
如圖11A,圖中示出了對應(yīng)于圖10B中場正程顯示的起始時刻的校正電壓變化的起始時刻88,場正程顯示的起始時刻32與校正電壓變化的起始時刻88的時間間隔90,校正電壓波形的幅度92。
如圖11B,圖中示出了對應(yīng)于圖10B中場正程顯示的校正電壓變化的結(jié)束時刻的校正電壓變化的起始時刻94,場正程顯示的結(jié)束時刻34與校正電壓變化的起始時刻94的時間間隔96。
如圖12A,圖中示出了實施例二中組合顯示屏每個單元屏在水平方向的場同步信號波形,分別包括一場正程顯示的起始時刻32和一場正程顯示的結(jié)束時刻34。
如圖12B,圖中示出了對組合顯示屏每個單元屏在水平方向所產(chǎn)生的附加失真的電路校正波形,對應(yīng)于圖12A的場正程顯示的起始時刻32有一起始時刻的電路校正波形98,對應(yīng)于圖12A的場正程顯示的結(jié)束時刻34有一結(jié)束時刻的電路校正波形100。
如圖13A,圖中示出了對應(yīng)于圖12B中場正程顯示的起始時刻的校正電壓變化的起始時刻102,場正程顯示的起始時刻58與校正電壓變化的起始時刻102的時間間隔104,校正電壓波形的幅度106。
如圖13B,圖中示出了對應(yīng)于圖12B中場正程顯示的結(jié)束時刻的校正電壓變化的起始時刻108,場正程顯示的結(jié)束時刻60與校正電壓變化的起始時刻108的時間間隔110。
如圖14,是實施例一和實施例二共同采用的波形校正電路的連接圖。本發(fā)明采用的波形校正電路包括一微處理器部分112;一檢碼器部分114,二者用數(shù)字總線連接;還包括一矩形波形成電路部分116,用于在場同步信號或者行同步信號的觸發(fā)下,產(chǎn)生校正用的矩形脈沖波,其通過控制線路與檢碼器部分114連接;還包括一積分電路部分118,用于將矩形波形成電路部分116輸出的矩形脈沖波經(jīng)積分后形成校正電壓波形,其通過控制線路與檢碼器部分114連接,并在前端連接矩形波形成電路部分116;還包括一校正電壓放大電路部分120,用于將積分電路部分118輸出的校正電壓波形放大形成校正電壓,用于失真校正,其通過控制線路與檢碼器部分114連接,并在前端連接積分電路部分118。
檢碼器部分114輸出的控制電壓1和控制電壓2可以根據(jù)需要改變矩形脈沖波的脈沖寬度和相位,檢碼器部分114輸出的控制電壓3可以根據(jù)需要改變積分電路部分118的積分常數(shù),并進而改變校正波形的變化沿部分的寬度,檢碼器部分114輸出的控制電壓4可以根據(jù)需要改變校正電壓放大電路部分120的放大倍數(shù),從而控制校正量。
如圖14的波形校正電路最終產(chǎn)生的校正電壓,可以直接加到圖像掃描電路對所產(chǎn)生的圖像失真進行校正,也可以加到掃描速度調(diào)制線圈對所產(chǎn)生的圖像失真進行校正。
如圖15,從圖中并結(jié)合圖14可以看出,該方法通過微處理器輸出預(yù)先設(shè)定的數(shù)字校正信號,然后由檢碼器轉(zhuǎn)換為模擬信號,并由檢碼器對矩形波形成電路、積分電路和校正電壓放大電路實施控制,矩形波形成電路根據(jù)場同步或者行同步信號形成矩形波,積分電路根據(jù)矩形波形成校正波形,校正電壓放大電路根據(jù)校正波形形成校正電壓并輸出。
需要指出的是,在不脫離本發(fā)明實質(zhì)的基礎(chǔ)上,本領(lǐng)域的普通技術(shù)人員可以作出各種適當?shù)淖冃位蛘咛鎿Q,比如對于基于液晶或者數(shù)字微鏡技術(shù)等數(shù)字矩陣顯示方式的組合顯示屏,可以將圖14等效替換為數(shù)字電路,以數(shù)字技術(shù)的方式來實現(xiàn),并將所產(chǎn)生的數(shù)字校正信號用于對顯示像素地址的修正,但是,所有這些變形或者替換,都應(yīng)當屬于本發(fā)明的保護范圍。
權(quán)利要求
1.一種組合顯示屏的拼接結(jié)構(gòu),包括一凸透鏡屏;一菲涅爾透鏡屏,與所述凸透鏡屏相粘結(jié);一投影屏固定框,用于固定所述相互連粘結(jié)的凸透鏡屏與菲涅爾透鏡屏所組成的投影屏,其特征是所述的一種組合顯示屏的拼接結(jié)構(gòu)還包括,一角形的透明連接塊,其兩個邊框分別與所述的投影屏和所述的投影屏固定框相適配。
2.根據(jù)權(quán)利要求1所述的一種組合顯示屏的拼接結(jié)構(gòu),其特征是所述的由凸透鏡屏、菲涅爾透鏡屏所組成的投影屏與所述的透明連接塊其中一個邊框的連接為透明粘接。
3.根據(jù)權(quán)利要求1所述的一種組合顯示屏的拼接結(jié)構(gòu),其特征是所述的投影屏固定框與所述的透明連接塊另一個邊框之間的連接可以為透明粘接。
4.根據(jù)權(quán)利要求3所述的一種組合顯示屏的拼接結(jié)構(gòu),其特征是所述的一種組合顯示屏的拼接結(jié)構(gòu)還可以包括一機械連接器,設(shè)置在投影光的入射范圍之外,用于固定所述的透明連接塊與所述的投影屏固定框。
5.根據(jù)權(quán)利要求4所述的一種組合顯示屏的拼接結(jié)構(gòu),其特征是所述的機械連接器為螺栓,穿過所述的透明連接塊與所述的投影屏固定框上設(shè)置的螺孔相適配。
6.根據(jù)權(quán)利要求1所述的一種組合顯示屏的拼接結(jié)構(gòu),其特征是所述的透明連接塊的彎折角應(yīng)在投影光的入射范圍之外。
7.根據(jù)權(quán)利要求6所述的一種組合顯示屏的拼接結(jié)構(gòu),其特征是所述的透明連接塊從彎折角到與所述的投影屏粘接的底端的入射面設(shè)置成角形。
8.根據(jù)權(quán)利要求7所述的一種組合顯示屏的拼接結(jié)構(gòu),其特征是所述的透明連接塊的入射面成直角。
9.根據(jù)權(quán)利要求6所述的一種組合顯示屏的拼接結(jié)構(gòu),其特征是所述的透明連接塊從彎折角到與所述的投影屏粘接的底端設(shè)置成斜面。
10.一種組合顯示屏圖像失真的波形校正裝置,用于對組合顯示屏的每個單元屏所產(chǎn)生的附加失真進行校正,其特征是所述的一種組合顯示屏圖像失真的波形校正裝置包括,一微處理器部分,用于輸出數(shù)字校正信號;一檢碼器部分,與所述的微處理器部分連接,用于將所述的微處理器部分輸出的數(shù)字校正信號轉(zhuǎn)換為模擬信號;一矩形波形成電路部分,與所述的檢碼器部分連接,用于根據(jù)場同步信號或者行同步信號形成矩形波;一積分電路部分,與所述的矩形波形成電路部分和所述的檢碼器部分連接,用于根據(jù)所述的檢碼器部分輸出的模擬信號和矩形波形成電路部分輸出的矩形波形成校正波形;一校正電壓放大電路部分,與所述的積分電路部分和所述的檢碼器部分連接,用于將積分電路部分輸出的校正波形放大輸出校正電壓。
11.根據(jù)權(quán)利要求10所述的一種組合顯示屏圖像失真的波形校正裝置,其特征是所述的檢碼器部分與所述的矩形波形成電路部分之間設(shè)置兩路控制電壓輸出,用于控制所述的矩形波形成電路部分輸出的矩形波的脈沖寬度和相位。
12.根據(jù)權(quán)利要求10所述的一種組合顯示屏圖像失真的波形校正裝置,其特征是所述的檢碼器部分與所述的積分電路部分之間設(shè)置一路控制電壓輸出,用于控制所述的積分電路部分的積分常數(shù),并進而改變所述的積分電路部分輸出的校正波的變化沿的寬度。
13.根據(jù)權(quán)利要求10所述的一種組合顯示屏圖像失真的波形校正裝置,其特征是所述的檢碼器部分與所述的校正電壓放大電路部分之間設(shè)置一路控制電壓輸出,用于控制所述的校正電壓放大電路部分的放大倍數(shù)。
14.根據(jù)權(quán)利要求10所述的一種組合顯示屏圖像失真的波形校正電路,其特征是所述的檢碼器部分與所述的微處理器部分之間設(shè)置一數(shù)字總線,用于將所述的微處理器部分輸出的數(shù)字控制數(shù)據(jù)傳遞到所述的檢碼器部分。
15.根據(jù)權(quán)利要求10所述的一種組合顯示屏圖像失真的波形校正裝置,其特征是所述的積分電路部分輸出的校正電壓設(shè)置連接到圖像掃描器,用于對圖像失真進行校正。
16.根據(jù)權(quán)利要求10所述的一種組合顯示屏圖像失真的波形校正裝置,其特征是所述的積分電路部分輸出的校正電壓設(shè)置連接到掃描速度調(diào)制線圈,用于對圖像失真進行校正。
17.一種對組合顯示屏圖像失真進行波形校正的方法,其特征是所述的方法包括步驟,a)根據(jù)組合顯示屏每個單元屏所產(chǎn)生的附加失真預(yù)先設(shè)定數(shù)字校正信號,并存儲于一微處理器中,b)所述的微處理器輸出數(shù)字校正信號給一檢碼器,所述的檢碼器是利用數(shù)字總線與所述的微處理器連接,c)利用一矩形波形成電路根據(jù)場同步或者行同步信號形成矩形波,其中所述的矩形波形成電路與所述的檢碼器連接,并且矩形波的脈沖寬度和相位由所述的檢碼器控制,d)利用一積分電路根據(jù)所述的矩形波形成電路輸出的矩形波形成校正波形,其中所述的積分電路與所述的檢碼器連接,并且積分電路的積分常數(shù)由所述的檢碼器控制,e)利用一校正電壓放大電路根據(jù)所述的積分電路輸出的校正波形形成校正電壓,其中所述的校正電壓放大電路與所述的檢碼器連接,并且所述的校正電壓放大電路的放大倍數(shù)由所述的檢碼器控制。
全文摘要
本發(fā)明公開了一種組合顯示屏的拼接結(jié)構(gòu)和組合顯示屏圖像失真的波形校正裝置及方法,首先通過拼接結(jié)構(gòu)實現(xiàn)無縫拼接的組合顯示屏,然后利用一波形校正電路,檢碼器根據(jù)微處理器的數(shù)字控制信號轉(zhuǎn)換為控制電壓,控制矩形波形成電路形成校正用矩形波,再用積分電路形成校正電壓波形,經(jīng)校正電壓放大電路放大后形成校正電壓,對組合顯示屏的各單元屏的圖像失真進行失真校正,達到一種無失真的組合顯示屏無縫拼接。
文檔編號H04N5/74GK1396768SQ0112047
公開日2003年2月12日 申請日期2001年7月17日 優(yōu)先權(quán)日2001年7月17日
發(fā)明者曹嘉燦 申請人:康佳集團股份有限公司