国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      衛(wèi)星信號(hào)傳送流接收轉(zhuǎn)發(fā)器的制作方法

      文檔序號(hào):7704571閱讀:449來(lái)源:國(guó)知局
      專利名稱:衛(wèi)星信號(hào)傳送流接收轉(zhuǎn)發(fā)器的制作方法
      技術(shù)領(lǐng)域
      本實(shí)用新型涉及用于數(shù)據(jù)通信和處理技術(shù)的裝置,具體地說涉及一種基于MPEG-2/DVB標(biāo)準(zhǔn)的衛(wèi)星信號(hào)TS(傳送)碼流接收轉(zhuǎn)發(fā)裝置。
      本實(shí)用新型的目的是這樣實(shí)現(xiàn)的,構(gòu)造一種具有節(jié)目過濾功能的衛(wèi)星信號(hào)TS碼流接收轉(zhuǎn)發(fā)裝置,包括連接在I2C總線上的QPSK一體化高頻頭單元(101)、I2C總線控制器(102),還包括可編程邏輯單元(103-105)、數(shù)字信號(hào)處理單元(106-108)、主板控制單元(109)、ASI異步串行輸出接口單元(111)、SPI同步并行輸出接口單元(112);其中主板控制單元(109)與數(shù)字信號(hào)處理單元(106-108)之間有HPI接口通道;可編程邏輯單元(103-105)通過接收來(lái)自所述QPSK一體化高頻頭單元(101)輸出的傳送流信號(hào)的方式和QPSK一體化高頻頭單元(101)相連;數(shù)字信號(hào)處理單元(106-108)通過接收可編程邏輯單元(103-105)輸出的同步傳送信號(hào)流的方式和可編程邏輯單元(103-105)相連,還包括FLASH存儲(chǔ)器(110)和所述數(shù)字信號(hào)處理單元(106-108)相連是通過FLASH存儲(chǔ)器(110)向所述數(shù)字信號(hào)處理單元(106-108)提供下位機(jī)程序的方式。
      所述數(shù)字信號(hào)處理單元(106-108)和可編程邏輯單元(103-105)的連接是通過所述數(shù)字信號(hào)處理單元(106-108)對(duì)來(lái)自包含在可編程邏輯單元(103-105)中的傳送流同步過濾模塊(104)輸出的同步傳送信號(hào)流由解復(fù)用模塊(107)進(jìn)行解復(fù)用,再送到數(shù)據(jù)處理模塊(106)進(jìn)行傳送流節(jié)目過濾提取,最后送到包含在可編程邏輯單元(103-105)的傳送流輸出PCR校正模塊(103),經(jīng)過ASI(111)或SPI(112)接口模塊輸出的方式。
      所述包含在可編程邏輯單元(103-105)中的I2C總線控制模塊(105)和I2C總線控制器(102)的相連是通過所述包含在可編程邏輯單元(103-105)中的I2C總線控制模塊(105)輸出控制信號(hào)給I2C總線控制器(102)的方式,所述的主板控制單元(109)和數(shù)字信號(hào)處理單元(106-108)中控制模塊(108)的連接是通過所述的主板控制單元(109)將用戶信息送到數(shù)字信號(hào)處理單元(106-108)中控制模塊(108)的方式。
      實(shí)施本實(shí)用新型提供的具有節(jié)目過濾功能的衛(wèi)星信號(hào)TS碼流接收轉(zhuǎn)發(fā)裝置,由于是基于DVB數(shù)字電視標(biāo)準(zhǔn),接收通過衛(wèi)星傳輸?shù)臄?shù)字電視信號(hào),經(jīng)QPSK解調(diào)根據(jù)用戶需要進(jìn)行節(jié)目選擇,過濾,輸出包含一套或多套節(jié)目的TS碼流。將其轉(zhuǎn)到有線電視網(wǎng)中,方便、經(jīng)濟(jì)、高質(zhì)量地解決有線電視數(shù)字電視節(jié)目源的瓶頸。本實(shí)用新型的裝置以1U,19英寸單機(jī)形式的產(chǎn)品,組網(wǎng)靈活方便。
      圖4-7是

      圖1框圖中主板控制電路部分109的電路原理圖;圖8是圖1框圖中數(shù)字信號(hào)處理芯片部分(106-108)的電路原理圖;圖9是圖1框圖中可編程邏輯芯片部分(103-105)的電路原理圖;圖10是圖1框圖中FLASH存儲(chǔ)器部分110電路原理圖;圖11是圖1框圖中I2C總線控制器部分102電路原理圖;圖12是圖1框圖中ASI和SPI接口電路部分(111-111)的電路原理圖。
      如圖1所述主板控制電路(109)主要是傳遞用戶信息給數(shù)字信號(hào)處理芯片(106-108)并作相應(yīng)的控制。有關(guān)主控制電路(109)的電路原理圖如圖4-圖7所示。由于這部分電路為公知技術(shù),在此不作詳細(xì)介紹。
      如圖1所示可編程邏輯芯片(103-105)的I2C總線控制模塊(105)連接I2C總線控制器(102),總線控制器在其控制下工作。
      圖3示出圖1中的QPSK一體化高頻頭部分101電路原理圖,如圖所示,這部分主要包括型號(hào)為SHARP 0184的集成電路。
      圖8示出圖1中的數(shù)字信號(hào)處理芯片(106-108)部分的電路原理圖,如圖所示,這部分主要包括型號(hào)為TMS320VC5409的集成電路。
      圖9示出圖1中的可編程邏輯部分(103-105)的電路原理圖,如圖所示,這部分主要包括型號(hào)為EP1K30QC208-3的集成電路。
      圖10示出圖1中的FLASH存儲(chǔ)器部分(110)的電路原理圖,如圖所示,這部分主要包括型號(hào)為SST39VF400A的集成電路。
      目前我國(guó)已有二十多個(gè)省市級(jí)電視臺(tái)開展了衛(wèi)星數(shù)字電視廣播,現(xiàn)有的技術(shù)是在有線電視前端采用數(shù)字衛(wèi)星接收機(jī)將衛(wèi)星數(shù)字電視信號(hào)轉(zhuǎn)換為模擬電視信號(hào),然后使用與模擬電視信號(hào)一樣的調(diào)制方式,調(diào)制與混合,通過HFC網(wǎng)絡(luò)或MMDS傳送,用戶接收到的仍是模擬信號(hào);或者將模擬電視信號(hào)重新編碼進(jìn)行數(shù)字傳輸,但這樣使得圖象的質(zhì)量有所下降,不能體現(xiàn)出數(shù)字電視高分辯率和高清晰度的優(yōu)越性,而現(xiàn)有的HFC網(wǎng)絡(luò),已具備開展數(shù)字電視廣播的技術(shù)條件。而本實(shí)用新型的裝置提供了一種將衛(wèi)星數(shù)字電視節(jié)目轉(zhuǎn)換成MPEG-2的多個(gè)節(jié)目數(shù)據(jù)傳送流(TS),這樣將這個(gè)數(shù)據(jù)傳送流取出,再送入正交幅度調(diào)制器(QAM)調(diào)制成指定頻道的RF信號(hào),再將這個(gè)RF信號(hào)與其它模擬電視調(diào)制信號(hào)一道混合,送入HFC網(wǎng)絡(luò)或MMDS的RF輸入端進(jìn)行傳輸。這種方式,可同時(shí)傳輸多達(dá)8套數(shù)字電視節(jié)目,十分經(jīng)濟(jì)實(shí)用??蛇_(dá)到的具體技術(shù)指標(biāo)如下1、符合ETS3000421、EN50083-9標(biāo)準(zhǔn);2、符合MPEG-2/DVB標(biāo)準(zhǔn);3、全面兼容C/Ku波段;4、可進(jìn)行PCR同步時(shí)鐘校正;5、支持SI信息加入。
      權(quán)利要求1.一種衛(wèi)星信號(hào)傳送流轉(zhuǎn)發(fā)器,其特征在于,包括連接在I2C總線上的QPSK一體化高頻頭單元(101)、I2C總線控制器(102),還包括可編程邏輯單元(103-105)、數(shù)字信號(hào)處理單元(106-108)、主板控制單元(109)、ASI異步串行輸出接口單元(111)、SPI同步并行輸出接口單元(112);其中所述主板控制單元(109)與數(shù)字信號(hào)處理單元(106-108)之間有HPI接口通道;所述可編程邏輯單元(103-105)通過接收來(lái)自所述QPSK一體化高頻頭單元(101)輸出的傳送流信號(hào)的方式和QPSK一體化高頻頭單元(101)相連;所述數(shù)字信號(hào)處理單元(106-108)通過接收可編程邏輯單元(103-105)輸出的同步傳送信號(hào)流的方式和可編程邏輯單元(103-105)相連;所述FLASH存儲(chǔ)器(110)通過向所述數(shù)字信號(hào)處理單元(106-108)提供下位機(jī)程序的方式相連。
      2.根據(jù)權(quán)利要求1所述的衛(wèi)星信號(hào)傳送流轉(zhuǎn)發(fā)器,其特征在于,所述數(shù)字信號(hào)處理單元(106-108)和可編程邏輯單元(103-105)的連接是通過所述數(shù)字信號(hào)處理單元(106-108)對(duì)來(lái)目包含在可編程邏輯單元(103-105)中的傳送流同步過濾模塊(104)輸出的同步傳送信號(hào)流由解復(fù)用模塊(107)進(jìn)行解復(fù)用,再送到數(shù)據(jù)處理模塊(106)進(jìn)行傳送流節(jié)目過濾提取,最后送到包含在可編程邏輯單元(103-105)的傳送流輸出PCR校正模塊(103),經(jīng)過ASI(111)或SPI(112)接口模塊輸出的方式。
      3.根據(jù)權(quán)利要求1所述的衛(wèi)星信號(hào)傳送流轉(zhuǎn)發(fā)器,其特征在于,所述包含在可編程邏輯單元(103-105)中的I2C總線控制模塊(105)和I2C總線控制器(102)的相連是通過所述包含在可編程邏輯單元(103-105)中的I2C總線控制模塊(105)輸出控制信號(hào)給I2C總線控制器(102)的方式,所述的主板控制單元(109)和數(shù)字信號(hào)處理單元(106-108)中控制模塊(108)的連接是通過所述的主板控制單元(109)將用戶信息送到數(shù)字信號(hào)處理單元(106-108)中控制模塊(108)的方式。
      專利摘要一種衛(wèi)星信號(hào)傳送流轉(zhuǎn)發(fā)器,包括I
      文檔編號(hào)H04B7/185GK2569458SQ02230770
      公開日2003年8月27日 申請(qǐng)日期2002年4月16日 優(yōu)先權(quán)日2002年4月16日
      發(fā)明者徐江 申請(qǐng)人:北京數(shù)碼視訊科技有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1