国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      無線通信系統(tǒng)中執(zhí)行啟始胞元搜尋的裝置及方法

      文檔序號:7734132閱讀:175來源:國知局
      專利名稱:無線通信系統(tǒng)中執(zhí)行啟始胞元搜尋的裝置及方法
      技術領域
      本發(fā)明系有關于使用者設備(UE)對一基地臺的同步。特別是,本發(fā)明系有關于一種改良胞元搜尋方法及系統(tǒng)。
      背景技術
      圖1系介紹一無線通信系統(tǒng)。此通信系統(tǒng)系具有多個基地臺2l至2n(2)。各基地臺2系于其操作區(qū)域或胞元61至6n(6)內部,與使用者設備(UE)41至4n(4)進行通信。
      當一使用者設備(UE)4首先激活時,此使用者設備并不了解其位置、以及欲進行通信的基地臺2(或胞元6)。此使用者設備(UE)4決定欲進行通信的胞元4的程序系稱為”胞元搜尋”。
      在典型的碼分多址(CDMA)通信系統(tǒng)中,一多重步驟的程序系用以進行胞元搜尋。在第一步驟中,各基地臺2系傳送一主要同步信道(PSCH)中的相同主要同步數碼(PSC)。在使用分碼多重存取(CDMA)的一分時雙工(TDD)通信系統(tǒng)中,此主要同步信道(PSCH)在第一例的胞元搜尋中系十五個時槽中的一個時槽(如圖2A所示),諸如時槽1或通用表示為時槽K、或在第二例的胞元搜尋中系十五個時槽中的兩個時槽(如圖2B所示),諸如時槽0及8或通用表示為時槽K及時槽K+8。各基地臺系傳送此主要同步信道(PSCH)時槽中的相同主要同步數碼(PSC)。為降低在第二步驟中所使用次要同步數碼(SSC)間的干擾,各主要同步數碼(PSC)系以一不同時間偏移進行傳送。這些主要同步數碼(PSC)偏移系位于一設定數目的芯片。
      此使用者設備(UE)14系通過搜尋接收主要同步數碼(PSC)的主要同步信道(PSCH),諸如利用一匹配濾波裝置,由此決定欲同步的基地臺12。此種搜尋結果的一個范例系表示于圖4中。如圖4所示,峰值261至262系發(fā)生于此主要同步信道(PSCH)中、與此主要同步數碼(PSC)具有一高度相關性的地方。典型地,這些搜尋結果系累加多個幀,由此改良其精確度。利用這些累加結果,此主要同步數碼(PSC)峰值位置系決定于此主要同步信道(PSCH)中。
      請回來參考圖2A及圖2B,伴隨著各基地臺的傳送主要同步數碼(PSC),各基地臺12也同時傳送次要同步數碼(SSC),諸如三個(不論是在分時雙工(TDD)的第一例或第二例中)。各基地臺12所傳送的次要同步數碼(SSC)系用以識別特定胞元參數,諸如此胞元所使用的數碼群組及幀時序。此使用者設備(UE)14系典型地使用一相關裝置,由此在第一步驟中所識別的各個主要同步數碼(PSC)峰值,檢測這些次要同步數碼(SSC)及調變其上的數據。此使用者設備(UE)14系用以讀取此廣播控制信道。不論是第一類型或第二類型,在分時雙工(TDD)的第三步驟中,此使用者設備(UE)14系典型地檢測此廣播信道中所使用的中間文字(midamble)、并接著讀取此廣播信道。
      先前所述的啟始胞元搜尋系統(tǒng)系具有一缺點,其系第二步驟的效能(次要同步數碼(SSC)檢測)系由接收信號的品質所支配,其可能會導致錯誤的檢測(若此信號系品質粗劣的)。再者,在過往的系統(tǒng)中,此第二步驟卻不會因為第一步驟的成功執(zhí)行而有所受益。

      發(fā)明內容
      因此,本發(fā)明的目的系提供一種啟始胞元搜尋系統(tǒng),其中,此第二步驟的效能不僅是由接收輸入信號所支配,也可以提供更精確的次要同步數碼(SSC)檢測。
      本發(fā)明的系統(tǒng)及方法系建立一通信系統(tǒng)中一使用者設備(UE)及一基地臺間的一通信鏈路,此通信系統(tǒng)系具有多個基地臺,各這些基地臺系在一系統(tǒng)幀內,結合一基地臺特定的次要同步數碼(SSC)以分別傳送一主要同步信道中的一共享主要同步數碼(PSC),此通信系統(tǒng)系利用此使用者設備(UE)接收一輸入信號,包括至少一基地臺的主要同步數碼(PSC)及次要同步數碼(SSC)。此使用者設備(UE)系分析此輸入信號以檢測在一選擇時間周期內的任何接收主要同步數碼(PSC),此選擇時間周期系具有一期間,其對應一系統(tǒng)幀的長度、并決定此選擇時間周期內一最強主要同步數碼(PSC)的一相對位置。此輸入信號隨即系加以處理,由此至少自此決定主要同步數碼(PSC)位置移除此主要同步數碼(PSC)。此決定位置的一次要同步數碼(SSC)隨即系由此處理信號檢測得到。此通信鏈路隨即系利用這些檢測次要同步數碼(SSC)以建立。


      圖1系一無線通信系統(tǒng)的一介紹。
      圖2A及圖2B分別系第一例及第二例主要同步信道(PSCH)的介紹。
      圖3系在一主要同步信道(PSCH)中峰值的介紹。
      圖4系本發(fā)明啟始胞元搜尋系統(tǒng)的一方塊圖。
      圖5系一第二步驟處理器的一范例方塊圖。
      圖6系一第三步驟處理器的一范例方塊圖。
      圖7系本發(fā)明啟始胞元搜尋系統(tǒng)的一流程圖。
      圖8系此啟始胞元搜尋系統(tǒng)的一第二實施例的一方塊圖。
      圖9系此啟始胞元搜尋系統(tǒng)的一第三實施例的一方塊圖。
      具體實施例方式
      本發(fā)明的較佳實施例系配合圖式說明如下,文中,類似編號系表示類似組件。
      根據本發(fā)明較佳實施例的啟始胞元搜尋系統(tǒng)10系介紹于圖4中。此系統(tǒng)10系包括一第一步驟處理器12、一取消裝置18、一第二步驟處理器14、以及一第三步驟處理器16,由此達成一使用者設備(UE)及一基地臺間的啟始同步。
      此啟始胞元搜尋算法的第一步驟系利用此第一步驟處理器12以達成。圖4系表示一第一步驟處理器的一實施方式,雖然其它實施方式也可以使用。此第一步驟處理器12系包括一階層式高萊相關裝置(HGC)21、以及一主要同步數碼(PSC)決定裝置22。此第一步驟處理器12的目的系在值得取樣的一幀或復數幀上,尋找最強基地臺的主要同步數碼(PSC)。一芯片取樣輸入信號I系由此使用者設備(UE)接收、并由此階層式高萊相關裝置(HGC)21處理。此階層式高萊相關裝置(HGC)21系主要同步數碼(PSC)及此輸入信號間在連續(xù)芯片位置的相關處理的一降低復雜度實施方式。此階層式高萊相關裝置(HGC)21的輸出系表示此階層式高萊相關裝置(HGC)21所檢測基地臺的檢測主要同步數碼(PSC)功率等級大小。具有一高接收功率等級的這些基地臺的主要同步數碼(PSC)顯然是此幀中的峰值。此階層式高萊相關裝置(HGC)21的輸出系輸出至此主要同步數碼(PSC)決定裝置22。
      此主要同步數碼(PSC)決定裝置22,其耦合至此階層式高萊相關裝置(HGC)21,系接收此階層式高萊相關裝置(HGC)21所輸出、一幀中值得芯片的各芯片相關數值。一幀的值得芯片最好是等于此系統(tǒng)幀,其舉例來說,系等于三萬八千四百個芯片。如熟悉該領域的技術人員所了解,此系統(tǒng)幀系可以大于或小于文中所揭露者。
      此決定裝置22系儲存此階層式高萊相關裝置(HGC)21于一預定數目(N)幀的各芯片相關數值、并將各芯片相關數值平均。舉例來說,一系統(tǒng)幀系四位長度,且N等于二。此階層式高萊相關裝置(HGC)21系針對這四個芯片分別輸出相關數值A1、B1、C1、及D1。此決定裝置22系儲存這些數值、并針對此階層式高萊相關裝置(HGC)21的各個芯片、接收次一幀的相關數值,也即A2、B2、C2、及D2。各芯片的相關數值隨即系加以平均,也即(A1+A2)/2、(B1+B2)/2、(C1+C2)/2、及(D1+D2)/2。
      一旦此決定裝置22找到一幀中各平均相關芯片的平均相關數值,則幀最大平均的位置系加以決定、且其數值系與一預定臨界數值比較。此臨界數值系基于接收端的噪聲等級(也即干擾加上熱噪聲)。此噪聲預測裝置24系具有一輔助階層式高萊相關裝置(HGC)(圖中未示),其系基于在主要同步數碼(PSC)及次要同步數碼(SSC)間非常低相互相關的一數值。此噪聲預測裝置的階層式高萊相關裝置(HGC)系為此系統(tǒng)幀中的各個芯片計算一噪聲預測。此噪聲預測裝置系重復與此階層式高萊相關裝置(HGC)21相同的幀數目、并平均此預測主要同步信道(PSCH)位置附近一窗口中的幾個噪聲預測。此窗口大小最好是約一百二十八,也即在此主要同步信道(PSCH)位置兩側分別具有六十四芯片。如熟悉該領域的人員所了解,此窗口大小也可以大于或小于一百二十八。
      若此最大平均系大于此臨界數值,此決定裝置22系決定關連此最大平均位置的基地臺傳輸圖案系第一例或第二例。此決定動作系通過比較最大位置+(8*2560)或最大位置+(7*2560)的芯片相關數值以完成。若此數值系大于此臨界數值,則此傳輸圖案系第二例。反之,則此傳輸系第一例。
      若此最大位置數值系小于此臨界數值,則此第一步驟處理器12系繼續(xù)處理此輸入信號I,直到找到大于此臨界數值的一相關數值或達到一失敗條件。如熟悉該領域的人員所了解,此決定處理器22系可以應用任何一種決定最強主要同步數碼(PSC)位置的方法。一旦找到此最大位置,則此決定處理器22系轉送此位置及此主要同步數碼(PSC)至此取消裝置18及此第二步驟處理器14。
      此取消裝置18,其耦合至此第一步驟處理器12及此第二步驟處理器14,系取得此最大位置、此主要同步數碼(PSC)、及此輸入信號I,并由此輸入信號I中減去此主要同步數碼(PSC)。此減去動作系由此輸入信號I中在最大位置的芯片消除此主要同步數碼(PSC)。由此輸入信號I減去主要同步數碼(PSC)的動作系可以通過多種取消方法完成,諸如干擾取消方法。利用干擾取消方法,此主要同步數碼(PSC)系利用一干擾建設裝置(圖中未示)以轉換成對此輸入信號I的一貢獻的一預測。此接收主要同步數碼(PSC)貢獻系加以滅去,諸如利用一減法裝置。得到的信號系具有自該輸入信號I最大位置移除的主要同步數碼(PSC)貢獻。在數碼多任務系統(tǒng)中,一數碼系可能為其它數碼的噪聲。因此,此主要同步數碼(PSC)基本上系此次要同步數碼(SSC)的噪聲。因此,當此主要同步數碼(PSC)由此輸入信號I中取消時,此第二步驟處理器14系可以設置此次要同步數碼(SSC)、并以較大精確度及速度進行時槽偏移。
      此第二步驟處理器14,其耦合至此取消裝置18、此第一步驟處理器12、及此第三步驟處理器16,系接收來自此取消裝置18的調整輸入信號及來自此第一步驟處理器12的主要同步數碼(PSC)。
      一第二步驟裝置的一范例系介紹于圖5中,雖然其它范例也可以使用。此第二步驟裝置系包括取消裝置31、一快速哈達馬德轉換(FHT)33、一相位預測裝置37、一去旋裝置34、一累加裝置36、以及一決定裝置39。由于此主要同步數值(PSC)的位置系由此第一步驟處理器12決定,此第二步驟處理器14只需要自此第一步驟處理器12的最大位置輸入中搜尋次要同步數碼(SSC)。在此步驟中,此使用者設備(UE)系標識此數碼群組及關連最大位置基地臺的時間偏移toffset。此第二步驟處理器14也決定兩幀交插周期的幀索引數目、且其系決定此時槽索引(K或K+8)。如熟悉該領域的人員所了解,在此步驟中決定的時間偏移toffset系允許此使用者設備(UE)與時槽邊界cr(i)=c1(i)*z(i)同步。此調整輸入信號及此主要同步數碼(PSC)位置系輸入至此相關裝置31。此相關裝置31,其耦合至此快速哈達馬德轉換(FHT)33及此取消裝置18,系相關此接收輸入信號及主要同步數碼(PSC)位置的長度二百五十六芯片數碼,由此得到十六個相關數值。此數碼CR系經由第一次要同步數碼(SSC)C1及一屏蔽序列Z的逐一芯片相乘以得到。此系表示如下cr(i)=c1(i)*z(i),i=0,…,255等式(1)此十六個復數相關數值Rc(K)系利用上述數碼以得到。此相關數值Rc(K)系利用下列等式(2)以得到rc(k,n)=&Sigma;i=015cr(16k+i)Rx(tcp+16k+i,n),]]>k=1,…,15;n=0,…,N等式(2)其中,tcp系由第一步驟處理器12所得到的主要同步數碼(PSC)位置,且N系用于平均的最大數目主要同步信道(PSCH)時槽。
      在此相關裝置31輸出所取得的相關數值系施加至此快速哈達馬德轉換(FHT)33。此快速哈達馬德轉換(FHT)33系耦合至此相關裝置及一去旋裝置34,由此取得十六個復數相關數值,其對應于十六個次要同步數碼(SSC)及接收信號的相關性。也即rf(k,n)=FHT{rc(k,n)}]]>&ap;&Sigma;i=0255ck(i)z(i)Rx(tcp+i,n),]]>k=0,…,15;n=0,…,等式(3)如熟悉該領域的人員所了解,計算Rc(K)的快速哈達馬德轉換(FHT)系等于未屏蔽次要同步數碼(SSC)及接收信號的相關性。此系因為十六個次要同步數碼(SSC)的結構而成為可能。請注意,一第一例信號系使用六個次要同步數碼(SSC),而一第二例信號系使用十二個次要同步數碼(SSC)。四個次要同步數碼(SSC)系未加使用。
      此相位預測裝置37系接收調整芯片取樣接收信號,以及來自此第一步驟處理器12的主要同步數碼(PSC)位置。此第一步驟階層式高萊相關裝置(HGC)在此主要同步數碼(PSC)位置的輸出系對應于此主要同步數碼(PSC)與此主要同步數碼(PSC)位置所接收信號的相關性。此復數相關數值系此相位預測裝置37的輸入。在此相位預測裝置37中,此復數相關數值系加以正規(guī)化并取其正軛。此相位預測系這些次要同步數碼(SSC)的去旋動作所必須。
      此去旋裝置34,其耦合于此相位預測裝置37及此快速哈達馬德轉換(FHT)33,系由此快速哈達馬德轉換(FHT)33接收十六個次要同步數值(SSC)及由此相位預測裝置37接收相位預測。此去旋裝置34系將此快速哈達馬德轉換(FHT)33的輸出去旋。此去旋相位系此主要同步數碼(PSC)的相位。此復數相關數值系與此相位復數相乘。
      此去旋相關數值隨即系轉送至此累加裝置36。此累加裝置36系耦合至此去旋裝置34及此第二步驟決定裝置39。此去旋相關數值系根據等式(4),連貫地利用二(第一例)或四(第二例)的一周期相加N次ra1(k,n)=ra1(k,n-1)+rd(k,n)δ(1-(n mod L))k=0,…K;n=0,…,N;1=0,…,L等式(4)其中,N系最大數目重復以取得一可靠的信號數值,K系次要同步數碼(SSC)所使用的數目(第一例的K等于六,且第二例的K等于12),且L系主要同步信道(PSCH)的周期(第一例的L等于二,且第二例的L等于四)。這些相關數值系啟始設定為零。這些決定變量系根據次要同步數碼(SSC)傳輸圖案,由這些相關數值以形成。
      在此累加裝置36中取得的決定變量系轉送至此決定裝置39。第一例系具有六十四個決定變量、三十二個數碼群組、及兩個幀索引。第二例系具有一百二十八個決定變量、三十二個數碼群組、兩個索引、及兩個時槽(K或K+8)。此決定裝置39系依序比較所有決定變量(一個接一個地)。此方法系足夠效率,因為決定變量的數目并不大且此方法可以不需要高復雜度地實施。最大決定變量所屬的傳輸圖案系指示第一例及第二例的數碼群組數目、及第二例的主要同步信道(PSCH)時槽索引。
      此時間偏移toffset、擾頻數碼群組數目、次要同步數碼(SSC)、及主要同步數碼(PSC)位置隨即系轉送至此第三步驟處理器16。此第三步驟處理器16,其耦合至此第二步驟處理器14,系取得中間文字(mideamble)及此使用者設備(UE)使用的主要擾頻數碼。此第二步驟處理器14所抓取的數碼群組數目系關連于四個胞元參數。因此,此數碼群組數目的識別系用來識別此胞元所使用的中間文字(midamble)。關連于此數碼群組的四個胞元參數系經由第一表所繪示的系統(tǒng)幀數目(SFN)以進行循環(huán)。

      第一表圖6系介紹第三步驟處理器16的一范圍。雖然圖6系介紹一種第三步驟處理器,但任何類型的第三步驟處理器也可以應用。此第三步驟處理器16系包括一相關裝置41、一累加裝置42、及一決定裝置43。此相關裝置41系自此第二步驟處理器14轉送得到此數碼群組及幀索引、及自此第一步驟處理器12得到此主要同步數碼(PSC)位置。一周期性窗口大小Pws及多重路徑窗口大小mpWS也輸入至此相關裝置41。此輸入信號I系與四個中間文字(midamble)相關,其系關連于此相關裝置41的數碼群組。此相關動作系執(zhí)行于P-CCPCH上的WS3計算候選中間文字(midamble)位置,其系由此數碼群組的偏移時間toffset、周期窗口大小pWS、及多重窗口大小mpWS以決定;其中,WS3系等于pWS+2mpWS。
      基本中間文字(midamble)數碼系隨系統(tǒng)幀數目(SFN)雙態(tài)觸變(奇數/偶數)。若此系統(tǒng)幀數目(SFN)系偶數,則此相關裝置41系就基本中間文字(midamble)數碼進行相關。若此系統(tǒng)幀數目(SFN)系奇數,則此相關裝置41系就循環(huán)中間文字(midamble)數碼進行相關。舉例來說,在數碼群組為零的例子中,此相關裝置41系就偶數系統(tǒng)幀數目(SFN)上的中間文字(midamble)數碼0,1,2,3進行相關,且此相關裝置41系就奇數系統(tǒng)幀數目(SFN)上的中間文字(midamble)數碼1,0,3,2進行相關。應該注意的是,胞元搜尋方法并不知道此系統(tǒng)幀數目(SFN),但其系根據此第二步驟處理器14所找到的幀索引(1或2)而知道此系統(tǒng)幀數目(SFN)系偶數的或奇數的。
      此相關裝置41系計算4*WS3個相關動作。此周期窗口系允許此相關裝置41找到最大相關性。此多重路徑窗口的目的系調整此主要同步信道(PSCH)位置以包括多重路徑的最大數量。這個步驟系必要的,若最強多重路徑組件并非是第一重大多重路徑組件。
      此相關裝置41所輸出的相關數值系轉送至此累加裝置42,其系耦合于此相關裝置41及此決定裝置43。此累加裝置42系累加一特定數目N3幀的相關數值。應該注意的是,此啟始胞元搜尋并不知道幀邊界,是以,此啟始胞元搜尋通常于芯片位置中使用三萬八千四百個芯片的方塊(2560芯片*15時槽)。此累加裝置42系通過相加此復數(表示此相關數值)實數部分及虛數部分的絕對值,由此形成這些決定變量。一決定變量系對應相關數值的大小量測。為具有更可靠的決定,這些決定變量系可以累加N3次,其中,N3系一可靠信號噪聲比(SNR)等級的最大重復數目。
      利用此累加裝置42產生的決定變量系轉送至此決定裝置43。此決定裝置43,其耦合至此累加裝置42,系通過簡單依序比較而決定最大決定變量。此最大決定變量系對應于胞元所使用的基本中間文字(midamble)。與識別中間文字(midamble)關連的此擾頻數碼數目系此胞元的擾頻數碼。此擾頻數碼隨即系為此使用者設備(UE)應用于廣播信道處理。
      啟始胞元搜尋系統(tǒng)的流程圖系介紹于圖7。此使用者設備(UE)系接收共享下行鏈路信道上的輸入信號(步驟601)。此第一步驟處理器12系檢測此主要同步數碼(PSC)的位置,其關連于最強的基地臺(步驟602)。此第一步驟處理器12系轉送此主要同步數碼(PSC)至此取消裝置18(步驟603)。此取消裝置18隨即系由此輸入信號I中減去此第一步驟處理器12所檢測的主要同步數碼(PSC)(步驟604)、并轉送此調整信號至此第二步驟處理器14(步驟605)。使用來自此取消裝置18的調整輸入信號及來自此第一步驟處理器12的主要同步數碼(PSC),此第二步驟處理器14系抓取這些次要同步數碼(SSC)、并決定與最強基地臺關連的時間偏移toffset及數碼群組數目(步驟607)。此數碼群組數目隨即系轉送至此第三步驟處理器16(步驟608),并由此抓取中間文字(midamble)及主要擾頻數碼(步驟609)。這些數碼隨即系為此使用者設備(UE),由此與此基地臺同步(步驟610)。
      由于此啟始胞元搜尋的第二步驟系最弱的,由輸入此第二步驟處理器14的信號中取消此主要同步數碼(PSC)系提供一較清潔信號、并導致這些次要同步數碼(SSC)時間的一較佳預測。這會導致一更精確的時槽偏移及數碼群組數目決定。最終,此程序系減少使用者設備(UE)的錯誤檢測數目。
      圖8系介紹一第二實施例。類似于圖1的系統(tǒng),此第二實施例的系統(tǒng)系應用一取消裝置182以在第三步驟處理器16處理前、由輸入信號I中減去主要同步數碼(PSC)及次要同步數碼(SSC)。第二步驟并不會接收一主要同步數碼(PSC)移除的輸入信號,相反地,此第三步驟處理器16的調整輸入信號系能夠更精確地檢測到檢測基地臺的中間文字及數碼群組。
      圖9系介紹一第三實施例。此第三實施例系應用此取消裝置181及182以改良此啟始胞元搜尋系統(tǒng)10的精確度。此取消裝置181系在此第二步驟處理器14處理前、由輸入信號中的檢測位置中移除主要同步數碼(PSC)。此取消裝置182系在此第三步驟處理器16處理前移除次要同步數碼(SSC)。
      權利要求
      1.一種在一通信系統(tǒng)中一使用者設備(UE)及一基地臺間建立一通信鏈路的方法,該通信系統(tǒng)系具有多個基地臺,各這些基地臺系在一系統(tǒng)幀內,結合一基地臺特定的次要同步數碼(SSC)以分別傳送一主要同步信道中的一共享主要同步數碼(PSC),該方法包括利用該使用者設備(UE)接收一輸入信號,其包括至少一這些基地臺的這些主要同步數碼(PSC)及次要同步數碼(SSC);分析該輸入信號以檢測一選擇時間周期內的接收主要同步數碼(PSC)、并決定系統(tǒng)幀內一最強主要同步數碼(PSC)的一相對位置;以及處理該輸入信號以自至少該決定主要同步數碼(PSC)位置移除該主要同步數碼(PSC)、并在該決定位置自該處理信號檢測一次要同步數碼(SSC)。
      2.如申請專利范圍第1項所述的方法,其特征在于,進一步包括下列步驟檢測一擾頻數碼數目,由此決定與這些檢測次要同步數碼(SSC)關連的一基地臺的胞元參數。
      3.如申請專利范圍第2項所述的方法,其特征在于,該檢測主要同步數碼(PSC)的移除包括干擾取消方法。
      4.如申請專利范圍第1項所述的方法,其特征在于,進一步包括下列步驟處理該輸入信號以自至少該決定主要同步數碼(PSC)位置移除這些主要同步數碼(PSC)及次要同步數碼;以及由此處理信號檢測一擾頻數碼數目,由此決定與該檢測次要同步數碼(SSC)關連的一基地臺的胞元參數。
      5.如申請專利范圍第4項所述的方法,其特征在于,該檢測主要同步數碼(PSC)及該次要同步數碼(SSC)的該移除步驟包括干擾取消方法。
      6.一種通信系統(tǒng),包括復數基地臺,各這些基地臺系在一系統(tǒng)幀內,結合一基地臺特定的次要同步數碼(SSC)以分別傳送一主要同步信道中的一共享主要同步數碼(PSC);以及一使用者設備,其包括一胞元搜尋系統(tǒng)以建立一使用者設備(UE)及一基地臺間的一通信鏈路,該使用者設備(UE)系用以接收一輸入信號,其包括至少一這些基地臺的主要同步數碼(PSC)及次要同步數碼(SSC),該胞元搜尋系統(tǒng)系包括一第一處理器,用以分析該輸入信號,由此檢測在一選擇時間周期內的接收主要同步數(PSC)、并決定該系統(tǒng)幀內一最強主要同步數碼(PSC)的一相對位置;一取消處理器,用以處理該輸入信號,由此自至少該決定主要同步數碼(PSC)位置移除該主要同步數碼(PSC);以及一第二處理器,用以在該決定位置、由該處理信號檢測這些次要同步數碼(SSC)。
      7.如申請專利范圍第6項所述的系統(tǒng),其特征在于,該胞元搜尋系統(tǒng)進一步包括一第三處理器,因應于這些次要同步數碼(SSC),用以檢測與該決定位置關連的該基地臺的一擾頻數碼數目。
      8.如申請專利范圍第7項所述的系統(tǒng),其特征在于,該取消處理器是用干擾取消法以自該輸入信號中移除該主要同步數碼(PSC)。
      9.一種使用者設備(UE),包括一胞元搜尋系統(tǒng),用以建立一通信系統(tǒng)中該使用者設備(UE)及一基地臺間的一通信鏈路,該通信系統(tǒng)系包括復數基地臺,各這些基地系在一系統(tǒng)幀內的一不同時間,結合一基地臺特定的次要同步數碼(SSC)以傳送一主要同步信道中的一共享主要同步數碼(PSC),該使用者設備(UE)系接收一輸入信號,其具有至少一這些基地臺的主要同步數碼(PSC)及次要同步數碼(SSC);該胞元搜尋系統(tǒng)包括一第一處理器,用以分析該輸入信號,由此檢測在一選擇時間周期內的接收主要同步數碼(PSC),該選擇時間周期系具有一期間,其對應于一系統(tǒng)幀的長度、并決定在該選擇時間周期內一最強主要同步數碼(PSC)的一相對位置;一取消處理器,用以處理該輸入信號,由此自至少該決定主要同步數碼(PSC)位置移除該主要同步數碼(PSC);以及一第二處理器,用以自該處理信號檢測該決定位置的這些次要同步數碼(SSC);以及該系統(tǒng)系使用這些次要同步數碼(SSC)以建立該通信鏈路。
      10.如申請專利范圍第9項所述的使用者設備(UE),其特征在于,該胞元搜尋系統(tǒng)進一步包括一第三處理器,因應于這些次要同步數碼(SSC),由此檢測與該決定位置關連的該基地臺的一擾頻數碼數目。
      11.如申請專利范圍第10項所述的使用者設備(UE),其特征在于,該取消處理器系使用干擾取消法以自該輸入信號中移除該主要同步數碼(PSC)。
      12.一種建立一通信系統(tǒng)中一使用者設備(UE)及一基地臺間一通信鏈路的方法,該通信系統(tǒng)系包括復數基地臺,各這些基地臺系在一系統(tǒng)幀內,結合一基地臺特定的次要同步數碼(SSC)以分別傳送一主要同步信道中的一共享主要同步數碼(PSC),該方法系包括利用該使用者設備(UE)接收一輸入信號,其包括至少一這些基地臺的主要同步數碼(PSC)及次要同步數碼(SSC);分析該輸入信號以檢測一選擇時間周期幀內的接收主要同步數碼(PSC)、并決定系統(tǒng)幀內一最強主要同步數碼(PSC)的一相對位置;由該輸入信號檢測該決定位置的一次要同步數碼(SSC);以及處理該輸入信號以自至少該決定主要同步數碼(PSC)位置移除這些主要同步數碼(PSC)及次要同步數碼(SSC)。
      13.如申請專利范圍第12項所述的方法,其特征在于,進一步包括下列步驟由該處理信號檢測一擾頻數碼數目,由此決定與該檢測次要同步數碼(SSC)關連的一基地臺的胞元參數。
      14.如申請專利范圍第2項所述的方法,其特征在于,該檢測次要同步數碼(SSC)的該移除步驟包括干擾取消方法。
      全文摘要
      本發(fā)明的系統(tǒng)及方法系建立一通信系統(tǒng)中一使用者設備(UE)及一基地臺間的一通信鏈路,此通信系統(tǒng)系具有多個基地臺,這些基地臺系在一系統(tǒng)幀內,結合一基地臺特定的次要同步數碼(SSC)以分別傳送一主要同步信道中的一共享主要同步數碼(PSC),此通信系統(tǒng)系利用此使用者設備(UE)接收一輸入信號,包括至少一基地臺的主要同步數碼(PSC)及次要同步數碼(SSC)。此使用者設備(UE)系分析此輸入信號以檢測在一選擇時間周期內的任何接收主要同步數碼(PSC),此選擇時間周期系具有一期間,其對應一系統(tǒng)幀的長度、并決定此選擇時間周期內一最強主要同步數碼(PSC)的一相對位置。此輸入信號隨即系加以處理,由此至少自此決定主要同步數碼(PSC)位置移除此主要同步數碼(PSC)。此決定位置的一次要同步數碼(SSC)隨即系由此處理信號檢測得到。此通信鏈路隨即系利用這些檢測次要同步數碼(SSC)以建立。
      文檔編號H04Q7/34GK1518808SQ02812440
      公開日2004年8月4日 申請日期2002年4月15日 優(yōu)先權日2001年6月22日
      發(fā)明者帕哈卡·R·季拉普, 帕哈卡 R 季拉普, J 古希尼, 路易斯·J·古希尼, F 貝納茲, 安德魯·F·貝納茲 申請人:美商內數位科技公司
      網友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1