專利名稱:用于層疊的中頻載波的上變頻器的系統(tǒng)和方法
技術(shù)領(lǐng)域:
本發(fā)明涉及調(diào)制的通信系統(tǒng)。更具體地,本發(fā)明涉及將多個(gè)數(shù)據(jù)流發(fā)送到射頻(radio frequency RF)帶中的多個(gè)載波中。
背景技術(shù):
通常,當(dāng)發(fā)送RF帶中的多個(gè)載波上的多個(gè)數(shù)據(jù)流時(shí),系統(tǒng)包括大量的模擬裝置。在執(zhí)行寬帶傳播的典型系統(tǒng)中,多個(gè)信號(hào)中的每個(gè)都承載于發(fā)出的寬帶RF譜的子范圍內(nèi)。
為了實(shí)現(xiàn)這一點(diǎn),典型系統(tǒng)為每個(gè)輸出數(shù)據(jù)流采用信號(hào)發(fā)生分支(branch)。例如,在單個(gè)示例性數(shù)據(jù)流的情況下,流將作為數(shù)字信號(hào)進(jìn)入系統(tǒng)。數(shù)字信號(hào)在數(shù)字域(digital domain)中被調(diào)制,并且該數(shù)字信號(hào)被傳遞到數(shù)字模擬轉(zhuǎn)換器(DAC)。DAC將數(shù)字信號(hào)轉(zhuǎn)換成限制在包含于寬帶譜內(nèi)的子信號(hào)中的模擬信號(hào)。該輸出信號(hào)然后和其它子信號(hào)一起被傳遞到寬帶RF發(fā)射器,其中,它們被傳送到外部環(huán)境中。在某些情況下,信號(hào)于在寬帶發(fā)射器上發(fā)出之前被過濾。
在典型寬帶輸出系統(tǒng)中,包含在輸出寬帶信號(hào)中的每個(gè)單個(gè)數(shù)據(jù)流子信號(hào)被逐個(gè)地轉(zhuǎn)換成適當(dāng)?shù)哪M信號(hào)。以這種方式,每個(gè)信號(hào)由諸如正交調(diào)制器或中頻(IF)調(diào)制器這樣的元件逐個(gè)地處理,并隨后被轉(zhuǎn)換。通常,每個(gè)信號(hào)在被傳遞到寬帶發(fā)射器之前被逐個(gè)地過濾。因此,對(duì)于存在于寬帶信號(hào)中的每個(gè)數(shù)據(jù)流,典型寬帶系統(tǒng)將具有用于每個(gè)數(shù)據(jù)流的專用DAC、用于每個(gè)數(shù)據(jù)流的諸如正交調(diào)制器或IF調(diào)制器的單個(gè)模擬元件、以及用于最終寬帶信號(hào)內(nèi)的每個(gè)數(shù)據(jù)流的單個(gè)過濾元件。
圖1是根據(jù)現(xiàn)有技術(shù)的具有6個(gè)不同副載波帶(每個(gè)都包含單個(gè)數(shù)據(jù)流)的寬帶傳輸?shù)念l域圖。帶A中表示的子通道是從寬帶系統(tǒng)的一個(gè)特定分支產(chǎn)生的。對(duì)應(yīng)于子通道A中的數(shù)據(jù)的數(shù)據(jù)流被送到系統(tǒng)中并被調(diào)制以在子通道A中被承載。不同的子通道之后通常由單獨(dú)的元件在模擬域(analog domain)中上變頻。因此,每個(gè)流通常首先被調(diào)制,然后在彼此結(jié)合之前被上變頻到寬帶譜中的特定范圍內(nèi)。
發(fā)明內(nèi)容
本發(fā)明提供了用于輸出寬帶信號(hào)的系統(tǒng),其中寬帶信號(hào)由多個(gè)輸入通道流組成。輸入通道流首先以數(shù)字格式到達(dá)系統(tǒng)。其中,輸入通道流中的每個(gè)均被送到調(diào)制器電路。每個(gè)特定調(diào)制器電路為相關(guān)的通道流產(chǎn)生數(shù)字上變頻信號(hào)。調(diào)制器的輸出被耦合到加法器電路。相應(yīng)地,加法器電路將調(diào)制器電路的輸出數(shù)字加和。加法器電路被耦合到數(shù)字模擬轉(zhuǎn)換器(DAC)。DAC從加法器電路的數(shù)字加和的輸出產(chǎn)生模擬信號(hào)。DAC進(jìn)而被耦合到上變頻器。上變頻器將DAC的模擬輸出上變頻為集中于特定頻率的輸出信號(hào)。
附圖被并入并構(gòu)成本說明書的一部分,其示出本發(fā)明的一個(gè)或多個(gè)實(shí)施例,并且與詳細(xì)的說明書一起用于解釋本發(fā)明的原理和實(shí)施。包含在本說明書中的附圖如下圖1是根據(jù)現(xiàn)有技術(shù)的具有6個(gè)不同副載波帶(每個(gè)都包含單個(gè)數(shù)據(jù)流)的寬帶傳輸?shù)念l域圖;
圖2是根據(jù)本發(fā)明的上變頻器的示意圖;圖3是根據(jù)本發(fā)明的示出在各個(gè)階段數(shù)字流構(gòu)成最終信號(hào)的信號(hào)圖;圖4是根據(jù)本發(fā)明的加和的可選實(shí)施例的示意圖;圖5是根據(jù)本發(fā)明的示出I/Q調(diào)制技術(shù)的本發(fā)明的實(shí)施例的示意圖;圖6是根據(jù)本發(fā)明的使用IF調(diào)制器的可選調(diào)制技術(shù)的本發(fā)明的實(shí)施例的示意圖。
具體實(shí)施例方式
文中在用于層疊的中頻載波的上變頻器的系統(tǒng)和方法的上下文中描述本發(fā)明的實(shí)施例。本領(lǐng)域的普通技術(shù)人員可以理解,本發(fā)明的以下詳細(xì)描述僅是說明性的而不是限制本發(fā)明。本領(lǐng)域技術(shù)人員通過本發(fā)明的其它實(shí)施例將容易理解本發(fā)明的益處。現(xiàn)在將詳細(xì)參看附圖示出的本發(fā)明的實(shí)施方式。在整個(gè)附圖和以下的詳細(xì)描述中使用相同附圖標(biāo)記,以指示相同或相似的部分。
為了清楚起見,并沒有示出和描述本文中描述的實(shí)施方式的所有常規(guī)特性。當(dāng)然,應(yīng)當(dāng)理解,在任何這樣的實(shí)際實(shí)施方式的開發(fā)中,為了實(shí)現(xiàn)開發(fā)者的特定目標(biāo),例如順從與應(yīng)用和商業(yè)關(guān)聯(lián)的約束,必須做出很多特定實(shí)施方式的決定,且這些特定目標(biāo)將隨實(shí)施方式不同而不同以及隨開發(fā)者不同而不同。此外,應(yīng)當(dāng)理解,這樣的開發(fā)工作可能是復(fù)雜而耗時(shí)的,但是對(duì)于受益于本發(fā)明的本領(lǐng)域技術(shù)人員而言,卻是進(jìn)行設(shè)計(jì)的常規(guī)任務(wù)。
根據(jù)本發(fā)明,可以使用包括硬件、軟件、或其任何組合的不同類型的數(shù)字系統(tǒng)來實(shí)施元件、處理步驟、和/或數(shù)據(jù)結(jié)構(gòu)。此外,本領(lǐng)域的普通技術(shù)人員將認(rèn)識(shí)到,也可使用不具有通用特性的裝置,諸如硬連線裝置、現(xiàn)場(chǎng)可編程門陣列(FPGA)、專用集成電路(ASIC)等,而不偏離文中所披露的本發(fā)明的范圍和精神。
圖2是根據(jù)本發(fā)明的上變頻器的示意圖。系統(tǒng)10用于將多個(gè)數(shù)據(jù)流調(diào)制到多個(gè)RF載波上。系統(tǒng)的輸入是二進(jìn)制或數(shù)字?jǐn)?shù)據(jù)流,并且系統(tǒng)的輸出是N通道的。輸入流可由從1到M(M>N)的任意數(shù)目的輸入物理流組成,其中,多路復(fù)用器將適當(dāng)?shù)倪壿嫈?shù)據(jù)流映射到N個(gè)物理輸出通道。以這種方式,例如,這樣的通信系統(tǒng)可以承載通過少數(shù)物理通道(調(diào)制器)發(fā)送的多個(gè)邏輯流。
示出的實(shí)施例中的流被發(fā)送到多路復(fù)用器12。多路復(fù)用器12將流分配到不同的輸出通道。當(dāng)然,流不必是要求使用多路復(fù)用器12的混合流。在該可選的配置(setup)中,單個(gè)數(shù)字?jǐn)?shù)據(jù)流可直接輸入到特定處理流中?;蛘?,系統(tǒng)可以包括單個(gè)數(shù)字?jǐn)?shù)據(jù)流和要求使用多路復(fù)用器12的流的混合。
在任何情況下,特定數(shù)字流被送到示出的這些調(diào)制器(即調(diào)制器14a-n)中的特定調(diào)制器。在給出的實(shí)例中,示出了4個(gè)通道,但是任何數(shù)目的通道都是可以的。
調(diào)制器14a-n中的每個(gè)均產(chǎn)生表現(xiàn)系統(tǒng)中的特定子通道上的輸出的數(shù)字信號(hào)。調(diào)制器14a-d的輸出在加法器16的數(shù)字域中被加和。加法器16產(chǎn)生對(duì)應(yīng)于寬帶發(fā)射器的最終輸出的全寬帶輸出信號(hào)的數(shù)字表示。
加法器16的輸出被耦合到DAC 18。DAC 18從由加法器16產(chǎn)生的全寬帶輸出信號(hào)的數(shù)字表示產(chǎn)生模擬信號(hào)。DAC對(duì)從不同調(diào)制器14a-n發(fā)出的數(shù)字加和的數(shù)據(jù)流進(jìn)行操作。
上變頻器20接收來自DAC 18的加和信號(hào)。然后上變頻器20將此刻加和的寬帶信號(hào)上變頻為集中于期望RF頻率的RF信號(hào)。
可以使用可選的最終模擬元件22。這樣的最終元件可以包括諸如RF濾波器的元件,或者先前在現(xiàn)有技術(shù)的多路徑系統(tǒng)中復(fù)用的任何其它模擬元件。
在系統(tǒng)10的輸出端,最終寬帶信號(hào)被完成并等待發(fā)射。因此,完成該系統(tǒng)的RF發(fā)射器24不需要組合(aggregate)不同的模擬信號(hào),因?yàn)閺纳献冾l器20發(fā)出的最終信號(hào)是最終寬帶信號(hào)。
圖3是根據(jù)本發(fā)明的示出在各個(gè)階段數(shù)字流構(gòu)成最終信號(hào)的信號(hào)圖。雖然可以假設(shè)任意數(shù)目的輸入信號(hào),但是該實(shí)例采用四個(gè)輸入信號(hào)。如26a-d中所示,該四個(gè)輸入信號(hào)首先被調(diào)制。在加和之后,26a-d的帶限(band-limited)信號(hào)被改變成單個(gè)數(shù)字寬帶信號(hào)28。如信號(hào)30所示,該寬帶信號(hào)被上變頻并轉(zhuǎn)換到模擬域,并且輸出到外部環(huán)境。
圖4是根據(jù)本發(fā)明的單個(gè)加法器電路的可選實(shí)施例的示意圖。以這種方式,加法可以級(jí)聯(lián),從而允許單個(gè)數(shù)字元件的較大吞吐量。
圖5是根據(jù)本發(fā)明的示出I/Q調(diào)制技術(shù)的本發(fā)明的實(shí)施例的示意圖。首先,每個(gè)數(shù)字信號(hào)被送到專用調(diào)制器,也就是調(diào)制器14o-q中的一個(gè)。特定調(diào)制器將特定數(shù)據(jù)流的二進(jìn)制數(shù)據(jù)轉(zhuǎn)換成具有實(shí)部和虛部的復(fù)基帶信號(hào)。這些分量(component)被數(shù)字上變頻為數(shù)字中頻(IF)。這可以用直接數(shù)字合成技術(shù)來完成。
結(jié)果是形成兩個(gè)信號(hào)。在該實(shí)施例中,調(diào)制器14o-q中的每個(gè)均產(chǎn)生I-信號(hào)和Q-信號(hào),其中,“I”是波形的“同相”分量,而“Q”表示正交分量,其表現(xiàn)出本領(lǐng)域公知的IQ調(diào)制。
應(yīng)當(dāng)注意,調(diào)制器14o-q中的每個(gè)均產(chǎn)生被上變頻為不同的IF的數(shù)字信號(hào)。調(diào)制器14o-q中的每個(gè)均上變頻特定數(shù)字流,并且產(chǎn)生針對(duì)系統(tǒng)的寬帶輸出內(nèi)的不同帶寬的數(shù)字上變頻信號(hào)。以這種方式,在數(shù)字域中為將在子通道中被廣播的每個(gè)相應(yīng)的數(shù)字流產(chǎn)生寬帶信號(hào)中的不同單個(gè)通道。
不同的同相,或“I”信號(hào)被送到加法器32a,而不同的正交,或“Q”信號(hào)被類似地送到加法器32b。以這種方式,加法器32a產(chǎn)生不同的I信號(hào)的加和,并且加法器32b產(chǎn)生不同的Q信號(hào)的加和。
加法器32a和32b的輸出被分別傳遞到DAC 34a和DAC 34b,其中,它們每個(gè)都被轉(zhuǎn)換成模擬信號(hào)。在這種情況下,由DAC 34a產(chǎn)生的信號(hào)是模擬信號(hào),其表示從所有數(shù)據(jù)流產(chǎn)生的I-信號(hào)的加和。類似地,由DAC 34b產(chǎn)生的信號(hào)是模擬信號(hào),其表示從所有數(shù)據(jù)流產(chǎn)生的Q-信號(hào)的加和。
加和的I-信號(hào)和Q-信號(hào)被發(fā)送到正交調(diào)制器36。正交調(diào)制器36將加和的I-信號(hào)和Q-信號(hào)上變頻為集中于期望RF載波頻率的RF信號(hào)。以這種方式,多個(gè)載波子通道被轉(zhuǎn)換成帶有最小數(shù)目的模擬分量的寬帶信號(hào)。
圖6是根據(jù)本發(fā)明的使用IF調(diào)制器的可選調(diào)制技術(shù)的本發(fā)明的實(shí)施例的示意圖。再次,每個(gè)數(shù)字信號(hào)被送到調(diào)制器14r-t。與上面所述的類似,每個(gè)調(diào)制器將二進(jìn)制數(shù)據(jù)轉(zhuǎn)換成具有實(shí)部和虛部的復(fù)基帶信號(hào)。這些分量用調(diào)制器14r-t被數(shù)字上變頻為數(shù)字IF。這可以使用直接數(shù)字合成技術(shù)來完成,并且被用于在調(diào)制器16r-t中的每個(gè)的輸出端形成單個(gè)數(shù)字調(diào)制信號(hào)。
再次,應(yīng)當(dāng)理解,調(diào)制器14r-t中的每個(gè)均產(chǎn)生被上變頻到不同的IF的數(shù)字信號(hào)。調(diào)制器14r-t中的每個(gè)均產(chǎn)生針對(duì)不同帶寬的信號(hào),其反映輸出寬帶信號(hào)的本質(zhì)。
來自調(diào)制器14r-t的調(diào)制信號(hào)被送到加法器32c。以這種方式,加法器32c產(chǎn)生由調(diào)制器14r-t產(chǎn)生的調(diào)制信號(hào)的數(shù)字加和,同上述的方式幾乎一樣。
加法器32c的輸出被傳遞到DAC 34c,其中,其被轉(zhuǎn)換成模擬信號(hào)。DAC 34c的輸出然后被發(fā)送到IF調(diào)制器38。IF調(diào)制器38將加和的信號(hào)上變頻為集中于期望RF載波頻率的單個(gè)RF信號(hào)。
應(yīng)當(dāng)注意,在前面的公開中,輸入通道和調(diào)制器的數(shù)量是固定的。應(yīng)當(dāng)注意,本領(lǐng)域的技術(shù)人員將認(rèn)識(shí)到,也可以使用所描述的其它數(shù)量的通道或流,并且應(yīng)當(dāng)認(rèn)為本說明書考慮了這些情形。
因此,描述并示出了用于層疊的中頻載波的上變頻器的系統(tǒng)和方法。本領(lǐng)域的技術(shù)人員將認(rèn)識(shí)到,可以對(duì)本發(fā)明作出多種修改和變化而不偏離本發(fā)明。當(dāng)然,附圖和說明書中的每個(gè)所描述的不同特征可以結(jié)合到一起。因此,應(yīng)當(dāng)清楚地理解,本發(fā)明不受特別描述并在附圖中示出的特定特征的限制,但本發(fā)明的概念將由附屬的權(quán)利要求的范圍來限定。應(yīng)當(dāng)理解,在不偏離由以下的附屬的權(quán)利要求所描述的本發(fā)明的精神和范圍的情況下,可以做出不同的改變、替換、和變化。
以上所述僅為本發(fā)明的優(yōu)選實(shí)施例而已,并不用于限制本發(fā)明,對(duì)于本領(lǐng)域的技術(shù)人員來說,本發(fā)明可以有各種更改和變化。凡在本發(fā)明的精神和原則之內(nèi),所作的任何修改、等同更換、改進(jìn)等,均應(yīng)包含在本發(fā)明的保護(hù)范圍之內(nèi)。
權(quán)利要求
1.一種用于輸出寬帶信號(hào)的系統(tǒng),所述寬帶信號(hào)包括第一多個(gè)通道流,所述第一多個(gè)通道流以數(shù)字格式到達(dá)所述系統(tǒng),所述系統(tǒng)包括多個(gè)調(diào)制器電路,用于產(chǎn)生所述通道流中的每個(gè)的數(shù)字上變頻信號(hào);加法器電路,耦合到所述多個(gè)調(diào)制器電路,用于數(shù)字加和所述數(shù)字上變頻信號(hào);DAC,耦合到所述加法器電路,用于從所述數(shù)字加和的上變頻信號(hào)產(chǎn)生模擬信號(hào);以及上變頻器,耦合到所述DAC,用于將所述信號(hào)上變頻為集中于特定頻率的另一信號(hào)。
2.根據(jù)權(quán)利要求1所述的系統(tǒng),其中,所述多個(gè)調(diào)制器電路中的每個(gè)均輸出單個(gè)信號(hào)。
3.根據(jù)權(quán)利要求1所述的系統(tǒng),其中,所述上變頻器是IF調(diào)制器。
4.根據(jù)權(quán)利要求1所述的系統(tǒng),進(jìn)一步包括濾波器,耦合到所述上變頻器,以頻帶限制所述輸出信號(hào)。
5.一種用于輸出寬帶信號(hào)的系統(tǒng),所述寬帶信號(hào)包括第一多個(gè)通道流,所述第一多個(gè)通道流以數(shù)字格式到達(dá)所述系統(tǒng),所述系統(tǒng)包括多個(gè)調(diào)制器電路,用于產(chǎn)生所述通道流中的每個(gè)的數(shù)字上變頻信號(hào);加法器電路,耦合到所述多個(gè)調(diào)制器電路,用于數(shù)字加和所述數(shù)字上變頻信號(hào);DAC,耦合到所述加法器電路,用于從所述數(shù)字加和的上變頻信號(hào)產(chǎn)生模擬信號(hào);上變頻器,耦合到所述DAC,用于將所述信號(hào)上變頻為集中于特定頻率的另一個(gè)信號(hào);以及發(fā)射器,耦合到所述上變頻器,用于將所述多個(gè)加和的信號(hào)輸出到接收器。
6.根據(jù)權(quán)利要求5所述的系統(tǒng),其中,所述多個(gè)調(diào)制器電路中的每個(gè)均輸出單個(gè)信號(hào)。
7.根據(jù)權(quán)利要求5所述的系統(tǒng),其中,所述上變頻器是IF調(diào)制器。
8.根據(jù)權(quán)利要求5所述的系統(tǒng),進(jìn)一步包括濾波器,耦合到所述上變頻器,以頻帶限制所述輸出信號(hào)。
9.一種用于輸出寬帶信號(hào)的系統(tǒng),所述寬帶信號(hào)包括第一多個(gè)通道流,所述第一多個(gè)通道流以數(shù)字格式到達(dá)所述系統(tǒng),所述系統(tǒng)包括多個(gè)調(diào)制器電路,用于產(chǎn)生所述通道流中的每個(gè)的數(shù)字上變頻信號(hào),所述多個(gè)調(diào)制器電路中的每個(gè)均具有第一和第二輸出;第一加法器電路,耦合到所述多個(gè)調(diào)制器電路的所述多個(gè)第一輸出,用于數(shù)字加和所述調(diào)制器電路的所述第一輸出;第二加法器電路,耦合到所述多個(gè)調(diào)制器電路的所述多個(gè)第二輸出,用于數(shù)字加和所述調(diào)制器電路的所述第二輸出;第一DAC,耦合到所述第一加法器電路,用于從所述數(shù)字加和的第一輸出產(chǎn)生模擬信號(hào);第二DAC,耦合到所述第二加法器電路,用于從所述數(shù)字加和的第二輸出產(chǎn)生模擬信號(hào);以及上變頻器,耦合到所述第一和第二DAC,用于將所述加和的第一信號(hào)和所述加和的第二信號(hào)上變頻為集中于特定頻率的另一個(gè)信號(hào)。
10.根據(jù)權(quán)利要求9所述的系統(tǒng),其中,所述上變頻器是正交調(diào)制器。
11.根據(jù)權(quán)利要求9所述的系統(tǒng),進(jìn)一步包括濾波器,耦合到所述上變頻器,以頻帶限制所述輸出信號(hào)。
12.一種用于輸出寬帶信號(hào)的系統(tǒng),所述寬帶信號(hào)包括第一多個(gè)通道流,所述第一多個(gè)通道流以數(shù)字格式到達(dá)所述系統(tǒng),所述系統(tǒng)包括多個(gè)調(diào)制器電路,用于產(chǎn)生所述通道流中的每個(gè)的數(shù)字上變頻信號(hào);第一數(shù)目的加法器電路,每個(gè)加法器電路被耦合到所述多個(gè)調(diào)制器電路,用于數(shù)字加和所述調(diào)制器電路的輸出;一定數(shù)目的DAC,所述第二數(shù)目的DAC中的每個(gè)均耦合到加法器電路,每個(gè)DAC從所述加法器電路的一個(gè)的數(shù)字加和的輸出產(chǎn)生模擬信號(hào);以及第二數(shù)目的上變頻器,所述第二數(shù)目的上變頻器中的每個(gè)均耦合到所述數(shù)目的DAC,用于將來自所述DAC的信號(hào)上變頻為集中于特定頻率的輸出信號(hào);其中,所述第二數(shù)目小于所述第一數(shù)目。
13.一種用于輸出寬帶信號(hào)的系統(tǒng),所述寬帶信號(hào)包括第一多個(gè)通道流,所述第一多個(gè)通道流以數(shù)字格式到達(dá)所述系統(tǒng),所述系統(tǒng)包括多個(gè)調(diào)制器電路,用于產(chǎn)生所述通道流中的每個(gè)的數(shù)字上變頻信號(hào);第一數(shù)目的加法器電路,每個(gè)加法器電路被耦合到所述多個(gè)調(diào)制器電路,用于數(shù)字加和所述調(diào)制器電路的輸出;第二數(shù)目的DAC,所述第二數(shù)目的DAC中的每個(gè)均耦合到加法器電路,每個(gè)DAC從所述加法器電路的一個(gè)的數(shù)字加和的輸出產(chǎn)生模擬信號(hào);以及一定數(shù)目的上變頻器,所述第三數(shù)目的上變頻器中的每個(gè)均耦合到所述第二數(shù)目的DAC,用于將來自所述DAC的信號(hào)上變頻為集中于特定頻率的輸出信號(hào);其中,所述第二數(shù)目小于所述第一數(shù)目。
全文摘要
一種用于輸出寬帶信號(hào)的系統(tǒng)輸出一定數(shù)目的輸入通道流。該輸入通道流首先以數(shù)字格式到達(dá)該系統(tǒng)。在那里,每個(gè)輸入通道流均被送到調(diào)制器電路。每個(gè)特定的調(diào)制器電路為相關(guān)的通道流產(chǎn)生數(shù)字上變頻信號(hào)。調(diào)制器的輸出被耦合到加法器電路。因此,加法器電路數(shù)字加和調(diào)制器電路的輸出。加法器電路被耦合到數(shù)字模擬轉(zhuǎn)換器(DAC)。DAC從加法器電路的數(shù)字加和的輸出產(chǎn)生模擬信號(hào)。DAC進(jìn)而被耦合到上變頻器。上變頻器將DAC的模擬輸出上變頻為集中于特定頻率的輸出信號(hào)。
文檔編號(hào)H04L27/12GK1820476SQ200480019609
公開日2006年8月16日 申請(qǐng)日期2004年7月7日 優(yōu)先權(quán)日2003年7月10日
發(fā)明者什洛莫·拉基布, 奧倫·阿拉德, 羅伯特·凡費(fèi)萊 申請(qǐng)人:特瑞陽(yáng)通訊系統(tǒng)有限公司