国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      接收裝置以及使用該接收裝置的接收系統(tǒng)和接收方法

      文檔序號(hào):7610172閱讀:141來(lái)源:國(guó)知局
      專(zhuān)利名稱:接收裝置以及使用該接收裝置的接收系統(tǒng)和接收方法
      技術(shù)領(lǐng)域
      本發(fā)明涉及接收衛(wèi)星數(shù)字廣播和地面數(shù)字廣播等不同廣播制式或相同廣播制式的多個(gè)數(shù)字廣播的接收裝置、以及使用該接收裝置的接收系統(tǒng)和接收方法。
      背景技術(shù)
      近年來(lái),隨著數(shù)字傳輸技術(shù)和半導(dǎo)體集成技術(shù)的進(jìn)步,廣播和通信的數(shù)字化不斷進(jìn)步。
      同時(shí)接收多個(gè)廣播的接收裝置和接收系統(tǒng),包含進(jìn)行符合接收信號(hào)的各廣播制式的解調(diào)的解調(diào)部;復(fù)接各解調(diào)部輸出的解調(diào)數(shù)據(jù)并加以輸出的復(fù)接部;將從復(fù)接的解調(diào)數(shù)據(jù)譯碼的解調(diào)數(shù)據(jù)分離并加以輸出的復(fù)接數(shù)據(jù)分離部;以及將復(fù)接數(shù)據(jù)分離部分離的解調(diào)數(shù)據(jù)譯碼后輸出的譯碼部。
      日本國(guó)專(zhuān)利公開(kāi)平11-122556號(hào)公報(bào)中,揭示了一例這種數(shù)字廣播接收裝置。
      為了同時(shí)接收多個(gè)廣播制式,這種公知的數(shù)字廣播接收裝置設(shè)置符合各廣播制式的多個(gè)解調(diào)部;以傳輸數(shù)據(jù)包為單位接收多個(gè)解調(diào)部輸出的解調(diào)數(shù)據(jù),并以傳輸數(shù)據(jù)包為單位復(fù)接成不低于各廣播制式傳輸數(shù)據(jù)包傳輸速率總和的速率的復(fù)接部;以及將從復(fù)接的解調(diào)數(shù)據(jù)譯碼的解調(diào)數(shù)據(jù)分離并加以輸出的復(fù)接數(shù)據(jù)分離部。
      然而,在公知的數(shù)字廣播接收裝置中,為了以不低于各廣播制式傳輸數(shù)據(jù)包傳輸速率總和的速率、按傳輸數(shù)據(jù)包為單位、復(fù)接適應(yīng)各廣播制式的多個(gè)解調(diào)部輸出的解調(diào)數(shù)據(jù),需要使各解調(diào)數(shù)據(jù)延遲用的存儲(chǔ)器等大規(guī)模存儲(chǔ)電路,因電路規(guī)模增大,所以存在造價(jià)高的課題。
      因此,本發(fā)明的目的在于提供一種添加小規(guī)模電路而不使用大規(guī)模存儲(chǔ)器就能復(fù)接2個(gè)解調(diào)數(shù)據(jù)的廉價(jià)接收裝置、以及使用該接收裝置的接收系統(tǒng)和和接收方法。

      發(fā)明內(nèi)容
      為達(dá)到該目的,本發(fā)明的接收裝置,具有將各廣播制式的接收信號(hào)作為輸入,并輸出解調(diào)數(shù)據(jù)和分別與其同步的定時(shí)時(shí)鐘的解調(diào)部;將解調(diào)部輸出的2個(gè)定時(shí)時(shí)鐘作為高速定時(shí)時(shí)鐘和低速定時(shí)時(shí)鐘輸出到AV譯碼器,并且同時(shí)輸出復(fù)接解調(diào)部輸出的2個(gè)解調(diào)數(shù)據(jù)用的控制信號(hào)的時(shí)鐘產(chǎn)生部;以及根據(jù)該控制信號(hào)將2個(gè)解調(diào)數(shù)據(jù)加以復(fù)接后,輸出到AV譯碼器的復(fù)接部。AV譯碼器中將接收裝置輸出的復(fù)接數(shù)據(jù)和定時(shí)時(shí)鐘作為輸入,并處理各廣播的視頻、音頻信號(hào)。
      本發(fā)明利用上述組成,添加小規(guī)模電路,而不使用大規(guī)模存儲(chǔ)器,就能復(fù)接2個(gè)解調(diào)數(shù)據(jù),能實(shí)現(xiàn)電路規(guī)模減小帶來(lái)的成本削減、耗電低,又能使與復(fù)接的解調(diào)數(shù)據(jù)同步的定時(shí)時(shí)鐘與高速定時(shí)時(shí)鐘或速率更高的內(nèi)部定時(shí)時(shí)鐘等單一定時(shí)時(shí)鐘同步,因而能緩解后級(jí)的AV譯碼器(視頻信號(hào)處理裝置)的定時(shí)限制,具有能建立成本較低廉的系統(tǒng)的優(yōu)點(diǎn)。


      圖1是本發(fā)明實(shí)施例1的接收裝置的組成圖。
      圖2是該接收裝置的時(shí)鐘產(chǎn)生部的組成圖。
      圖3是該接收裝置的速率判斷部的組成圖。
      圖4是說(shuō)明該接收裝置的運(yùn)作的時(shí)序圖。
      圖5是本發(fā)明實(shí)施例2的接收裝置的組成圖。
      圖6是該接收裝置的時(shí)鐘產(chǎn)生部的組成圖。
      圖7是該接收裝置的復(fù)接部的組成圖。
      圖8是說(shuō)明該接收裝置的運(yùn)作的時(shí)序圖。
      圖9是本發(fā)明實(shí)施例3的接收裝置的組成圖。
      圖10是說(shuō)明該接收裝置的運(yùn)作的時(shí)序圖。
      圖11是本發(fā)明實(shí)施例4的接收裝置的組成圖。
      圖12是本發(fā)明實(shí)施例5的接收裝置的組成圖。
      圖13是該接收裝置的接收方法的流程圖。
      具體實(shí)施例方式
      下面,參照

      本發(fā)明的實(shí)施例。
      實(shí)施例1圖1是本發(fā)明實(shí)施例1的接收裝置的組成圖。
      在圖1中,100是接收裝置,該接收裝置100接收不同廣播制式或相同廣播制式的數(shù)字廣播的2個(gè)接收信號(hào)A、B,輸出將各解調(diào)數(shù)據(jù)輸出復(fù)接的復(fù)接數(shù)據(jù)、與復(fù)接數(shù)據(jù)同步的高速定時(shí)時(shí)鐘和低速定時(shí)時(shí)鐘。107是AV譯碼器(視頻信號(hào)處理裝置的一個(gè)例子),這種AV譯碼器107,將接收裝置100輸出的復(fù)接數(shù)據(jù)、高速定時(shí)時(shí)鐘和低速定時(shí)時(shí)鐘作為輸入,將復(fù)接數(shù)據(jù)分離成2個(gè)解調(diào)數(shù)據(jù)進(jìn)行譯碼后,將2個(gè)解調(diào)數(shù)據(jù)的一方或雙方用作接收數(shù)據(jù),對(duì)各廣播的視頻、音頻信號(hào)進(jìn)行處理。
      所述接收裝置100,包含第1和第2解調(diào)部101和102、速率判斷部105、第1選擇部106、時(shí)鐘產(chǎn)生部103、以及復(fù)接部104。
      所述第1、第2解調(diào)部101、102,分別輸入接收信號(hào)A、B,將其解調(diào)數(shù)據(jù)D1、D2輸出到第1選擇部106,并將分別與其同步的定時(shí)時(shí)鐘T1、T2輸出到第1選擇部106和速率判斷部105。
      所述速率判斷部105,將分別從解調(diào)部101、102輸出的2個(gè)定時(shí)時(shí)鐘T1、T2作為輸入,對(duì)各速率進(jìn)行比較,判斷哪個(gè)時(shí)鐘為高速,將其判斷結(jié)果作為控制信號(hào)C3,輸出到第1選擇部106。
      所述第1選擇部106根據(jù)速率判斷部105輸出的控制信號(hào)C3(判斷結(jié)果),將第1、第2解調(diào)部101、102輸出的定時(shí)時(shí)鐘T1和T2的一方選擇為高速定時(shí)時(shí)鐘TH輸出到時(shí)鐘產(chǎn)生部103,另一方則作為低速定時(shí)時(shí)鐘TL輸出到時(shí)鐘產(chǎn)生部103,而且將第1、第2解調(diào)部101、102輸出的解調(diào)數(shù)據(jù)D1和D2的一方選擇為高速解調(diào)數(shù)據(jù)DH輸出到復(fù)接部104,另一方則作為低速解調(diào)數(shù)據(jù)DL輸出到復(fù)接部104。
      所述時(shí)鐘產(chǎn)生部103,將第1選擇部106輸出的高速定時(shí)時(shí)鐘TH和低速定時(shí)時(shí)鐘TL作為輸入(根據(jù)解調(diào)部101、102輸出的2個(gè)定時(shí)時(shí)鐘),產(chǎn)生復(fù)接的解調(diào)數(shù)據(jù)DH、DL的定時(shí)時(shí)鐘,即產(chǎn)生高速解調(diào)數(shù)據(jù)DH的高速定時(shí)時(shí)鐘和低速解調(diào)數(shù)據(jù)DL的低速定時(shí)時(shí)鐘,輸出到AV譯碼器107,同時(shí)還將復(fù)接2個(gè)解調(diào)數(shù)據(jù)DH和DL用的控制信號(hào)輸出到復(fù)接部104。
      所述復(fù)接部104根據(jù)時(shí)鐘產(chǎn)生部103輸出的控制信號(hào),以字節(jié)為單位復(fù)接第1選擇部106輸出的解調(diào)數(shù)據(jù)DH、DL,并將復(fù)接數(shù)據(jù)輸出到AV譯碼器107。
      將第1、第2解調(diào)部101、102做成符合各接收信號(hào)A、B的廣播制式的解調(diào)部。
      圖2示出所述時(shí)鐘產(chǎn)生部103的更具體的電路組成。
      時(shí)鐘產(chǎn)生部103,將第1選擇部106輸出的高速定時(shí)時(shí)鐘TH和低速定時(shí)時(shí)鐘TL作為輸入,并如圖2所示,將高速定時(shí)時(shí)鐘TH原樣不變地作為高速定時(shí)時(shí)鐘輸出到AV譯碼器107。
      于是,如圖2所示,時(shí)鐘產(chǎn)生部103包含延遲部201、邊緣檢測(cè)部202、第2選擇部203、以及控制信號(hào)產(chǎn)生部204。
      所述延遲部201輸入低速定時(shí)時(shí)鐘TL,使其延遲后,將定時(shí)時(shí)鐘TLD輸出到第2選擇部203。
      所述邊緣檢測(cè)部202,將高速定時(shí)時(shí)鐘TH和低速定時(shí)時(shí)鐘TL作為輸入,檢測(cè)出定時(shí)時(shí)鐘的同時(shí)上升沿作為選擇信號(hào)SL,在上升沿為相同時(shí)刻時(shí)和不同時(shí)刻時(shí),分別將邏輯值“1”(第2邏輯值的一個(gè)例子)和邏輯值“0”(第2邏輯值的翻轉(zhuǎn)值的一個(gè)例子)輸出到第2選擇部203。
      所述第2選擇部203輸入低速定時(shí)時(shí)鐘TL和延遲部201輸出的定時(shí)時(shí)鐘TLD,根據(jù)選擇信號(hào)SL選擇2個(gè)定時(shí)時(shí)鐘,即選擇信號(hào)SL為邏輯值“1”時(shí)選擇延遲的定時(shí)時(shí)鐘TLD,選擇信號(hào)SL為邏輯值“0”時(shí)選擇低速定時(shí)時(shí)鐘TL,作為低速定時(shí)時(shí)鐘輸出到控制信號(hào)產(chǎn)生部204和AV譯碼器107。
      所述控制信號(hào)產(chǎn)生部204輸入第2選擇部203輸出的低速定時(shí)時(shí)鐘和高速定時(shí)時(shí)鐘TH,作為識(shí)別復(fù)接部104選擇的解調(diào)數(shù)據(jù)DH、DL的控制信號(hào),高速定時(shí)時(shí)鐘TH上升時(shí)和低速定時(shí)時(shí)鐘上升時(shí),分別將邏輯值“1”(第3邏輯值的一個(gè)例子)和邏輯值“0”(第3邏輯值的翻轉(zhuǎn)值的一個(gè)例子)輸出到復(fù)接部104,如果不存在上升,則對(duì)值進(jìn)行保持。
      圖3示出所述速率判斷部105的較具體的例子。
      如圖3所示,速率判斷部105包含第1、第2時(shí)鐘計(jì)數(shù)部301、302、以及識(shí)別部303。
      所述第1、第2時(shí)鐘計(jì)數(shù)部301、302,輸入分別從第1、第2解調(diào)部101、102輸出的2個(gè)定時(shí)時(shí)鐘T1、T2,分別對(duì)定時(shí)時(shí)鐘T1、T2的時(shí)鐘上升沿?cái)?shù)(時(shí)鐘數(shù))N1、N2進(jìn)行計(jì)數(shù),按規(guī)定周期n將(自)初始化信號(hào)作為控制信號(hào)C1、C2分別輸出到識(shí)別部303,同時(shí)還根據(jù)任一方控制信號(hào)(初始化信號(hào))C1、C2的輸出,都得以初始化。
      所述識(shí)別部303將分別從第1、第2時(shí)鐘計(jì)數(shù)部301、302輸出的控制信號(hào)C1、C2作為輸入,在先輸入或同時(shí)輸入控制信號(hào)C1時(shí)和先輸入控制信號(hào)C2時(shí),分別將“1”(第1邏輯值的一個(gè)例子)和“0”(第1邏輯值的翻轉(zhuǎn)值的一個(gè)例子)輸出到第1選擇部106,作為速率判斷結(jié)果并輸出到第1選擇部106的控制信號(hào)(識(shí)別信號(hào))C3。
      此外,如圖3所示,輸出第1、第2時(shí)鐘計(jì)數(shù)部301、302的計(jì)數(shù)值N1、N2及其控制信號(hào)(初始化信號(hào))C1、C2。
      對(duì)上述那樣組成的接收裝置,說(shuō)明其運(yùn)作。圖4是圖1的接收裝置100的各部的時(shí)序圖。
      第1解調(diào)部101進(jìn)行符合廣播制式的解調(diào)處理,輸出定時(shí)時(shí)鐘T1和與其同步的解調(diào)數(shù)據(jù)D1(A[1]、A[2]、A[3]、……),第2解調(diào)部102進(jìn)行符合廣播制式的解調(diào)處理,輸出定時(shí)時(shí)鐘T2和與其同步的解調(diào)數(shù)據(jù)D2(B[1]、B[2]、B[3]、……)。
      速率判斷部105的時(shí)鐘計(jì)數(shù)部301、302對(duì)定時(shí)時(shí)鐘T1、T2的上升沿進(jìn)行計(jì)數(shù),其計(jì)數(shù)值輸出N1、N2如圖4所示那樣不斷增加。規(guī)定周期為n,因而N1、N2與周期n相等時(shí)(圖中的時(shí)刻1和時(shí)刻2),輸出邏輯值“1”,作為將時(shí)鐘計(jì)數(shù)部301、302初始化的控制信號(hào)(初始化信號(hào))。而且,時(shí)鐘計(jì)數(shù)部301和302的一方為周期n的時(shí)刻,時(shí)鐘計(jì)數(shù)部301和302雙方都被初始化。
      速率判斷部105的識(shí)別部305根據(jù)時(shí)鐘計(jì)數(shù)部301和302的哪一個(gè)先到達(dá)規(guī)定周期n,即根據(jù)控制信號(hào)C1和C2中的哪一個(gè)先為邏輯值“1”,在定時(shí)時(shí)鐘T1、T2中識(shí)別輸出高速的時(shí)鐘,并輸出表示其結(jié)果的控制信號(hào)C3。本實(shí)施例1中,作為控制信號(hào)C3,在定時(shí)時(shí)鐘T1為高速時(shí),即先輸入或同時(shí)輸入控制信號(hào)C1時(shí),輸出“1”,而在定時(shí)時(shí)鐘T2為高速時(shí),即先輸入控制信號(hào)C3時(shí),輸出“0”。
      如圖4所示,第1選擇部106在控制信號(hào)C3的邏輯值為“1”時(shí),將定時(shí)時(shí)鐘T1、T2分別作為高速定時(shí)時(shí)鐘TH、低速定時(shí)時(shí)鐘TL輸出,同時(shí)還將解調(diào)數(shù)據(jù)D1、D2分別作為高速解調(diào)數(shù)據(jù)DH、低速解調(diào)數(shù)據(jù)DL輸出??刂菩盘?hào)C3的邏輯值為“0”時(shí),輸出相反。
      時(shí)鐘產(chǎn)生部103將輸入的高速定時(shí)時(shí)鐘TH作為高速定時(shí)時(shí)鐘,原樣輸出到AV譯碼器107。
      時(shí)鐘產(chǎn)生部103的延遲部201使低速定時(shí)時(shí)鐘TL延遲后,輸出定時(shí)時(shí)鐘TLD。邊緣檢測(cè)部202對(duì)定時(shí)時(shí)鐘TH和TL進(jìn)行比較,在其上升沿為相同時(shí)刻時(shí)和不同時(shí)刻時(shí),分別輸出邏輯值“1”和邏輯值“0”,作為選擇信號(hào)SL。第2選擇部203在選擇信號(hào)SL為邏輯值“1”時(shí)和邏輯值“0”時(shí),分別選擇延遲的定時(shí)時(shí)鐘TLD和定時(shí)時(shí)鐘TL輸出到AV譯碼器107。
      高速定時(shí)時(shí)鐘上升時(shí)和低速定時(shí)時(shí)鐘上升時(shí),時(shí)鐘產(chǎn)生部103的控制信號(hào)產(chǎn)生部204分別輸出邏輯值“1”和邏輯值“0”,作為對(duì)復(fù)接部104輸出的控制信號(hào),不存在上升則對(duì)值進(jìn)行保持。
      復(fù)接部104在控制信號(hào)產(chǎn)生部204輸出的控制信號(hào)為邏輯值“1”時(shí)選擇高速解調(diào)數(shù)據(jù)DH,該信號(hào)為邏輯值“0”時(shí)選擇低速解調(diào)數(shù)據(jù)DL,從解調(diào)數(shù)據(jù)DH、DL產(chǎn)生復(fù)接數(shù)據(jù)(如圖4所示),輸出到AV譯碼器107。
      綜上所述,根據(jù)實(shí)施例1,則添加小規(guī)模電路而不使用存儲(chǔ)2個(gè)解調(diào)部101、102輸出的2個(gè)解調(diào)數(shù)據(jù)的存儲(chǔ)部(大規(guī)模存儲(chǔ)器)就能復(fù)接解調(diào)數(shù)據(jù)D1、D2,能實(shí)施接收裝置100小型化帶來(lái)的電路規(guī)模減小和成本減小。同時(shí),由于復(fù)接輸出,使輸出引腳減少,能實(shí)施接收裝置小型化帶來(lái)的成本減小。又由于使解調(diào)數(shù)據(jù)依次輸出,不存儲(chǔ)在存儲(chǔ)器等,能避免抖動(dòng)性能劣化,同時(shí)還能避免響應(yīng)時(shí)間加長(zhǎng)。
      又,根據(jù)實(shí)施例1,則即使解調(diào)數(shù)據(jù)D1、D2的速率變化時(shí)或未知時(shí)(同步定時(shí)時(shí)鐘T1、T2變化時(shí)或未知時(shí)),速率判斷部105也判斷高速定時(shí)時(shí)鐘,并且第1選擇部106根據(jù)該判斷將解調(diào)部101、102輸出的定時(shí)時(shí)鐘T1、T2的一方選擇為高速定時(shí)時(shí)鐘TH加以輸出,另一方則作為低速定時(shí)時(shí)鐘TL輸出,而且將第1、第2解調(diào)部101、102輸出的解調(diào)數(shù)據(jù)D1、D2的一方選擇為高速解調(diào)數(shù)據(jù)DH加以輸出,另一方則作為低速解調(diào)數(shù)據(jù)DL輸出,從而可用1個(gè)系統(tǒng)的復(fù)接部104和時(shí)鐘產(chǎn)生部103進(jìn)行處理,能減小電路規(guī)模。
      又,根據(jù)實(shí)施例1,則通過(guò)將時(shí)鐘計(jì)數(shù)部301、302用作速率判斷部105,能以小規(guī)模的電路方便地比較定時(shí)時(shí)鐘T1、T2。
      又,根據(jù)實(shí)施例1,則在2個(gè)定時(shí)時(shí)鐘T1、T2同時(shí)上升時(shí),將受延遲部201延遲的定時(shí)時(shí)鐘TLD選擇為低速定時(shí)時(shí)鐘,使低速定時(shí)時(shí)鐘的上升定時(shí)延遲,從而能復(fù)接2個(gè)解調(diào)數(shù)據(jù)D1、D2而無(wú)任一方衰減,能使可靠性提高。
      再者,通過(guò)根據(jù)定時(shí)時(shí)鐘T1、T2的頻率、改變規(guī)定周期n,可謀求改善抖動(dòng)性能,又通過(guò)將周期n取為2的冪,能簡(jiǎn)化時(shí)鐘計(jì)數(shù)部301、302的初始化信號(hào)(控制信號(hào)C1、C2)產(chǎn)生部,能使電路進(jìn)一步小型化。
      預(yù)先判斷定時(shí)時(shí)鐘T1、T2的速率時(shí),免去速率判斷部105和第1選擇部106,能使電路進(jìn)一步小型化??蓮耐獠孔R(shí)別定時(shí)時(shí)鐘T1、T2時(shí),免去速率判斷部105,從而能使電路小型化,這是不言而喻的。
      又,本實(shí)施例1示出的控制信號(hào)的極性和邏輯性不限于此。
      實(shí)施例2下面,用圖5~圖8和圖3說(shuō)明本發(fā)明實(shí)施例2的接收裝置和接收方法。對(duì)與圖1和圖3的實(shí)施例1的組成相同的組成標(biāo)注相同的標(biāo)號(hào),省略說(shuō)明。
      實(shí)施例2中,設(shè)置時(shí)鐘產(chǎn)生部501以代替實(shí)施例1的時(shí)鐘產(chǎn)生部103,設(shè)置復(fù)接部503以代替復(fù)接部104。
      實(shí)施例2的所述時(shí)鐘產(chǎn)生部501將來(lái)自速率判斷部105的計(jì)數(shù)值N1和N2、控制信號(hào)(初始化信號(hào))C1和C2、以及控制信號(hào)(識(shí)別信號(hào))C3作為輸入,又從第1選擇部106輸入高速定時(shí)時(shí)鐘TH后,將高速定時(shí)時(shí)鐘TH作為高速定時(shí)時(shí)鐘輸出,又產(chǎn)生并輸出平均頻率與另一低速定時(shí)時(shí)鐘TL相等且與高速定時(shí)時(shí)鐘TH同步的時(shí)鐘,作為低速定時(shí)時(shí)鐘。
      此外,實(shí)施例2的所述復(fù)接部503從第1選擇部106輸入高速解調(diào)數(shù)據(jù)DH、低速解調(diào)數(shù)據(jù)DL和低速定時(shí)時(shí)鐘TL,又從時(shí)鐘產(chǎn)生部501輸入低速定時(shí)時(shí)鐘,根據(jù)輸入的低速定時(shí)時(shí)鐘選擇高速解調(diào)數(shù)據(jù)DH和低速解調(diào)數(shù)據(jù)DL,以字節(jié)為單位產(chǎn)生復(fù)接數(shù)據(jù)。
      圖6示出所述時(shí)鐘產(chǎn)生部501的具體電路組成。
      如圖6所示,時(shí)鐘產(chǎn)生部501包含第3選擇部601、存儲(chǔ)部602、屏蔽信號(hào)產(chǎn)生部603、掩蔽部604、以及邏輯翻轉(zhuǎn)電路605。
      所述第3選擇部601從速率判斷部105輸入計(jì)數(shù)值N1和N2、以及控制信號(hào)C3,在控制信號(hào)C3為邏輯值“1”(即定時(shí)時(shí)鐘T1為高速)時(shí)和為邏輯值“0”(即定時(shí)時(shí)鐘T2為高速)時(shí),分別選擇第1時(shí)鐘計(jì)數(shù)部301的計(jì)數(shù)值N1和第2時(shí)鐘計(jì)數(shù)部302的計(jì)數(shù)值N2,作為計(jì)數(shù)值NH輸出到屏蔽信號(hào)產(chǎn)生部603。
      所述存儲(chǔ)部602從速率判斷部105輸入計(jì)數(shù)值N1和N2、控制信號(hào)(初始化信號(hào))C1和C2、以及控制信號(hào)C3,輸入控制信號(hào)(初始化信號(hào))C1、C2的情況下,控制信號(hào)C3為邏輯值“1”時(shí)(定時(shí)時(shí)鐘T1為高速時(shí)),將低速定時(shí)時(shí)鐘T2時(shí)連接的第2時(shí)鐘計(jì)數(shù)部302輸出的計(jì)數(shù)值N2作為控制值M進(jìn)行存儲(chǔ),而控制信號(hào)C3為邏輯值“0”時(shí)(定時(shí)時(shí)鐘T2為高速時(shí)),將低速定時(shí)時(shí)鐘T1時(shí)連接的第1時(shí)鐘計(jì)數(shù)部301輸出的計(jì)數(shù)值N1作為控制值M進(jìn)行存儲(chǔ),并將其輸出到屏蔽信號(hào)產(chǎn)生部603。
      所述屏蔽信號(hào)產(chǎn)生部603將第3選擇部601輸出的計(jì)數(shù)值NH和存儲(chǔ)部602輸出的控制值M作為輸入,在第3選擇部601的計(jì)數(shù)值NH不大于所述控制值M時(shí)和該計(jì)數(shù)值NH大于所述控制值M時(shí),分別將“1”(第4邏輯值的一個(gè)例子)和“0”(第4邏輯值的翻轉(zhuǎn)值的一個(gè)例子)作為屏蔽信號(hào),輸出到掩蔽部604。
      所述掩蔽部604輸入第1選擇部106輸出的高速定時(shí)時(shí)鐘TH和屏蔽信號(hào)產(chǎn)生部603輸出的屏蔽信號(hào),在所述屏蔽信號(hào)為“1”時(shí)和為“0”時(shí),分別對(duì)AV譯碼器107和復(fù)接部503輸出高速定時(shí)時(shí)鐘TH和邏輯值“L”,作為低速定時(shí)時(shí)鐘。
      所述邏輯翻轉(zhuǎn)電路605將第1選擇部106輸出的高速定時(shí)時(shí)鐘TH加以邏輯翻轉(zhuǎn)后作為高速定時(shí)時(shí)鐘輸出到AV譯碼器107。
      圖7示出上述復(fù)接部503的具體電路組成。
      如圖7所示,復(fù)接部503包含F(xiàn)IFO部701和第4選擇部702。
      所述FIFO部701按從第1選擇部106輸入的低速定時(shí)時(shí)鐘TL的定時(shí)依次寫(xiě)入從第1選擇部106輸入的低速解調(diào)數(shù)據(jù)DL,按時(shí)鐘產(chǎn)生部501輸出的低速定時(shí)時(shí)鐘的定時(shí)進(jìn)行讀出,并輸出到第4選擇部702。
      所述第4選擇部702在時(shí)鐘產(chǎn)生部501輸出的低速定時(shí)時(shí)鐘為邏輯值“1”時(shí)選擇FIFO部701輸出的低速解調(diào)數(shù)據(jù)DL,該時(shí)鐘為邏輯值“0”時(shí)選擇高速定時(shí)時(shí)鐘DH,從而產(chǎn)生復(fù)接數(shù)據(jù),輸出到AV譯碼器107。
      參照?qǐng)D8,對(duì)上述那樣構(gòu)成的接收裝置說(shuō)明其運(yùn)作。
      存儲(chǔ)部602在時(shí)刻1或時(shí)刻2的計(jì)數(shù)部301的計(jì)數(shù)輸出N1等于規(guī)定周期n時(shí),將低速定時(shí)時(shí)鐘T2時(shí)連接的第2時(shí)鐘計(jì)數(shù)部302的計(jì)數(shù)輸出N2作為控制值M加以存儲(chǔ)。圖8的情況下,存儲(chǔ)m。按照第1時(shí)鐘計(jì)數(shù)部301的控制信號(hào)C1(初始化定時(shí)),更新存儲(chǔ)部602。
      第3選擇部601根據(jù)控制信號(hào)C3選擇高速定時(shí)時(shí)鐘T1時(shí)連接的第1時(shí)鐘計(jì)數(shù)部301的計(jì)數(shù)值,作為計(jì)數(shù)值NH加以輸出。
      屏蔽信號(hào)產(chǎn)生部603對(duì)與選擇部601輸出的高速定時(shí)時(shí)鐘T1同步變化的計(jì)數(shù)值NH和存儲(chǔ)部602存儲(chǔ)的控制值M進(jìn)行比較,在計(jì)數(shù)值NH不大于控制值M時(shí)和大于控制值M時(shí),分別輸出邏輯值“1”和邏輯值“0”。掩蔽部604在屏蔽信號(hào)為邏輯值“1”時(shí)和為邏輯值“0”時(shí),分別將高速定時(shí)時(shí)鐘TH和邏輯值“L”作為低速定時(shí)時(shí)鐘輸出。邏輯翻轉(zhuǎn)電路605將高速定時(shí)時(shí)鐘TH加以邏輯翻轉(zhuǎn)后,作為高速定時(shí)時(shí)鐘輸出。
      FIFO部701中,按低速定時(shí)時(shí)鐘TL的定時(shí)寫(xiě)入低速解調(diào)數(shù)據(jù)DL,并使其延遲一定時(shí)間后,按低速定時(shí)時(shí)鐘的定時(shí)進(jìn)行讀出,從而如圖8所示,F(xiàn)IFO部701與低速定時(shí)時(shí)鐘同步地連續(xù)輸出數(shù)量等于控制值M的短脈沖。第4選擇部702在低速定時(shí)時(shí)鐘為邏輯值“1”時(shí)和為邏輯值“0”時(shí)分別選擇FIFO部701的輸出和高速解調(diào)數(shù)據(jù)DH,從而輸出復(fù)接數(shù)據(jù)。
      綜上所述,根據(jù)實(shí)施例2,則因?qū)?個(gè)解調(diào)部101、102輸出的2個(gè)解調(diào)數(shù)據(jù)DH和DL與對(duì)高速定時(shí)時(shí)鐘同步的一個(gè)系統(tǒng)的定時(shí)時(shí)鐘同步,并且復(fù)接輸出的定時(shí)形成等間隔,因此處理復(fù)接輸出的信號(hào)處理方便,能簡(jiǎn)化接收裝置總體組成。由于能緩解后級(jí)的AV譯碼器107的定時(shí)限制,能成本低廉地提供使用廉價(jià)接收裝置的整個(gè)接收系統(tǒng)。
      根據(jù)實(shí)施例2,則即使2個(gè)解調(diào)部101、102輸出的2個(gè)解調(diào)數(shù)據(jù)DH和DL以及與其同步所2個(gè)定時(shí)時(shí)鐘TH和TL的速率未知,也能判斷速率并進(jìn)行選擇。
      實(shí)施例2中,時(shí)鐘產(chǎn)生部501使用速率判斷部105求出的計(jì)數(shù)值N1和N2、控制信號(hào)(初始化信號(hào))C1和C2、以及控制信號(hào)C3,并且存儲(chǔ)部602求出控制值M,但也可做成設(shè)置從第1選擇部106輸入高速定時(shí)時(shí)鐘TH和低速定時(shí)時(shí)鐘TL并在按對(duì)高速定時(shí)時(shí)鐘TH的時(shí)鐘數(shù)進(jìn)行計(jì)數(shù)的周期n輸出初始化信號(hào)的同時(shí)加以初始化的第3時(shí)鐘計(jì)數(shù)部、以及對(duì)低速定時(shí)時(shí)鐘TL的時(shí)鐘數(shù)進(jìn)行計(jì)數(shù)并利用第3時(shí)鐘計(jì)數(shù)部的初始化信號(hào)加以初始化的第4時(shí)鐘計(jì)數(shù)部,而且根據(jù)第3時(shí)鐘計(jì)數(shù)部的初始化信號(hào)將所述第4時(shí)鐘計(jì)數(shù)部的輸出作為控制值M進(jìn)行存儲(chǔ)。這時(shí),屏蔽信號(hào)產(chǎn)生部603將存儲(chǔ)部602的控制值M和第3時(shí)鐘計(jì)數(shù)部的計(jì)數(shù)值作為輸入,在所述第3時(shí)鐘計(jì)數(shù)部的計(jì)數(shù)值不大于所述控制值M時(shí)和該計(jì)數(shù)值大于所述控制值M時(shí),分別輸出“1”(第4邏輯值)和“0”(第4邏輯值的翻轉(zhuǎn)值),作為屏蔽信號(hào)。時(shí)鐘產(chǎn)生部501從選擇部106輸入高速定時(shí)時(shí)鐘TH和低速定時(shí)時(shí)鐘TL,根據(jù)輸入的高速定時(shí)時(shí)鐘TH產(chǎn)生平均頻率等于另一低速定時(shí)時(shí)鐘TL的低速定時(shí)時(shí)鐘,并輸出高速定時(shí)時(shí)鐘和低速定時(shí)時(shí)鐘。
      實(shí)施例3下面,參照

      本發(fā)明實(shí)施例3的接收裝置。對(duì)與圖1的實(shí)施例1的組成相同的組成標(biāo)注系統(tǒng)的標(biāo)號(hào),省略說(shuō)明。
      圖9是本發(fā)明實(shí)施例3的接收裝置的組成圖。
      接收裝置100包含解調(diào)部101和102、第1和第2數(shù)據(jù)擴(kuò)展部901和902、控制信號(hào)產(chǎn)生部903、復(fù)接部904、時(shí)鐘產(chǎn)生部905、以及時(shí)鐘產(chǎn)生部906。
      所述第1、第2數(shù)據(jù)擴(kuò)展部901、902從解調(diào)部101、102分別輸入解調(diào)數(shù)據(jù)D1、D2和與其同步的定時(shí)時(shí)鐘T1、T2,通過(guò)以1周期為單位分別交替輸出,將定時(shí)時(shí)鐘T1、T2劃分成定時(shí)時(shí)鐘T1a、T1b、T2a、T2b并進(jìn)行輸出。而且,閂鎖與定時(shí)時(shí)鐘T1a、T1b各自的上升沿同步的解調(diào)數(shù)據(jù)D1,產(chǎn)生分別與定時(shí)時(shí)鐘T1a、T1b同步的解調(diào)數(shù)據(jù)D1a、D1b,又閂鎖與定時(shí)時(shí)鐘T2a、T2b各自的上升沿同步的解調(diào)數(shù)據(jù)D2,產(chǎn)生分別與定時(shí)時(shí)鐘T2a、T2b同步的解調(diào)數(shù)據(jù)D2a、D2b后,將其輸出。即,分別輸出奇數(shù)號(hào)定時(shí)時(shí)鐘和與其同步的奇數(shù)號(hào)解調(diào)數(shù)據(jù)、偶數(shù)號(hào)定時(shí)時(shí)鐘和與其同步的偶數(shù)號(hào)解調(diào)數(shù)據(jù)這2個(gè)系統(tǒng)。
      所述控制信號(hào)產(chǎn)生部903輸入具有小于等于定時(shí)時(shí)鐘T1、T2的最短周期的短周期T的控制定時(shí)時(shí)鐘Tp、以及第1和第2數(shù)據(jù)擴(kuò)展部901和902輸出的4個(gè)解調(diào)定時(shí)時(shí)鐘(定時(shí)時(shí)鐘T1a、T1b、T2a、T2b),用控制定時(shí)時(shí)鐘Tp檢測(cè)4個(gè)解調(diào)定時(shí)時(shí)鐘的上升沿,如果在控制定時(shí)時(shí)鐘周期T[N]內(nèi)檢測(cè)出上升沿,則依次輸出識(shí)別在下一控制定時(shí)時(shí)鐘周期T[N+1]檢測(cè)出上升沿的定時(shí)時(shí)鐘的數(shù)據(jù)控制信號(hào)(T1a或T1b或T2a或T2b;識(shí)別信號(hào)),如果未檢測(cè)出上升沿,則以保持?jǐn)?shù)據(jù)控制信號(hào)的方式進(jìn)行輸出。
      所述復(fù)接部904根據(jù)控制信號(hào)產(chǎn)生部903輸出的數(shù)據(jù)控制信號(hào)(T1a或T1b或T2a或T2b)選擇與數(shù)據(jù)控制信號(hào)同步的從數(shù)據(jù)擴(kuò)展部901、902輸出的解調(diào)數(shù)據(jù)D1a、D1b、D2a、D2b,產(chǎn)生復(fù)接數(shù)據(jù),并輸出到AV譯碼器107。
      所述時(shí)鐘產(chǎn)生部905輸入控制定時(shí)時(shí)鐘Tp、以及第1數(shù)據(jù)擴(kuò)展部901輸出的定時(shí)時(shí)鐘T1a、T1b,用控制定時(shí)時(shí)鐘Tp在控制定時(shí)時(shí)鐘周期T檢測(cè)定時(shí)時(shí)鐘T1a、T1b的上升沿,如果在控制定時(shí)時(shí)鐘周期T[N]內(nèi)檢測(cè)出某一個(gè)上升沿,則產(chǎn)生下一周期T[N+1]內(nèi)的數(shù)據(jù)控制信號(hào)輸出期間中具有上升沿的第1復(fù)接數(shù)據(jù)Ta,輸出到AV譯碼器107。
      所述時(shí)鐘產(chǎn)生部906輸入控制定時(shí)時(shí)鐘Tp、以及第2數(shù)據(jù)擴(kuò)展部902輸出的定時(shí)時(shí)鐘T2a、T2b,用控制定時(shí)時(shí)鐘Tp在控制定時(shí)時(shí)鐘周期T檢測(cè)定時(shí)時(shí)鐘T2a、T2b的上升沿,如果在控制定時(shí)時(shí)鐘周期T[N]內(nèi)檢測(cè)出某一個(gè)上升沿,則產(chǎn)生下一周期T[N+1]內(nèi)的數(shù)據(jù)控制信號(hào)輸出期間中具有上升沿的第2復(fù)接數(shù)據(jù)Tb,輸出到AV譯碼器107。
      參照?qǐng)D10,對(duì)上述那樣構(gòu)成的接收裝置100說(shuō)明其運(yùn)作。
      第1數(shù)據(jù)擴(kuò)展部901通過(guò)以1周期為單位交替輸出,將定時(shí)時(shí)鐘T1劃分成定時(shí)時(shí)鐘T1a、T1b并加以輸出。閂鎖與定時(shí)時(shí)鐘T1a、T1b各自的上升沿同步的解調(diào)數(shù)據(jù)D1,產(chǎn)生分別與定時(shí)時(shí)鐘T1a、T1b同步的解調(diào)數(shù)據(jù)D1a、D1b。第2數(shù)據(jù)擴(kuò)展部902也相同,輸出定時(shí)時(shí)鐘T2a、T2b,并產(chǎn)生分別與該定時(shí)時(shí)鐘T2a、T2b同步的解調(diào)數(shù)據(jù)的D2a、D2b。
      控制信號(hào)產(chǎn)生部903通過(guò)用小于等于定時(shí)時(shí)鐘T1、T2的最短周期的控制定時(shí)時(shí)鐘Tp檢測(cè)4個(gè)解調(diào)定時(shí)時(shí)鐘(T1a、T1b、T2a、T2b)的上升沿。如果在某一個(gè)控制定時(shí)時(shí)鐘周期T[N]內(nèi)檢測(cè)出上升沿,則依次輸出識(shí)別在下一控制定時(shí)時(shí)鐘周期T[N+1]檢測(cè)出上升沿的定時(shí)時(shí)鐘的數(shù)據(jù)控制信號(hào),如果未檢測(cè)出上升沿,則以保持?jǐn)?shù)據(jù)控制信號(hào)的方式進(jìn)行輸出。
      圖10的情況下,在周期T[1]定時(shí)時(shí)鐘T1a、T2a上升,因而在周期T[2]依次輸出數(shù)據(jù)控制信號(hào)T1a、T2a。在周期T[3]定時(shí)時(shí)鐘T1a、T2b上升,因而在周期T[4]依次輸出數(shù)據(jù)控制信號(hào)T1a、T2b。在周期T[4]哪一個(gè)定時(shí)時(shí)鐘都不上升,因而控制信號(hào)保持緊接在其前的T2b。
      復(fù)接部904根據(jù)數(shù)據(jù)控制信號(hào)選擇解調(diào)數(shù)據(jù)D1a、D1b、D2a、D2b,從而產(chǎn)生復(fù)接數(shù)據(jù)并進(jìn)行輸出。圖10中示出周期T[2]的數(shù)據(jù)控制信號(hào)T1a、T2a,因而將分別與其對(duì)應(yīng)的D1a、D2a的內(nèi)容A0、B0作為復(fù)接數(shù)據(jù)加以輸出。
      第1時(shí)鐘產(chǎn)生部905在控制定時(shí)時(shí)鐘周期T檢測(cè)出定時(shí)時(shí)鐘T1a、T1b的上升沿,如果在控制定時(shí)時(shí)鐘周期T[N]內(nèi)檢測(cè)出某一個(gè)上升沿,則產(chǎn)生下一周期T[N+1]內(nèi)的數(shù)據(jù)控制信號(hào)輸出期間中具有上升沿的第1復(fù)接定時(shí)時(shí)鐘Ta并加以輸出。圖10中,定時(shí)時(shí)鐘T1a在周期T[1]上升,因而產(chǎn)生第1復(fù)接定時(shí)時(shí)鐘Ta,使周期T[2]的數(shù)據(jù)控制信號(hào)在T1a期間中具有上升沿。
      與第1時(shí)鐘產(chǎn)生部905相同,第2時(shí)鐘產(chǎn)生部906也通過(guò)在控制定時(shí)時(shí)鐘周期T[N]檢測(cè)出定時(shí)時(shí)鐘T2a、T2b的上升沿,在下一周期T[N+1]產(chǎn)生并輸出第2復(fù)接定時(shí)時(shí)鐘Tb。
      綜上所述,根據(jù)實(shí)施例3,可不檢測(cè)出第1、第2解調(diào)數(shù)據(jù)D1、D2的速率,而通過(guò)用比定時(shí)時(shí)鐘速率高的控制定時(shí)時(shí)鐘Tp擴(kuò)展數(shù)據(jù),方便地將非同步的2個(gè)解調(diào)數(shù)據(jù)D1、D2取為與單一時(shí)鐘同步的復(fù)接數(shù)據(jù),能實(shí)施減小電路規(guī)模和減少設(shè)計(jì)工時(shí)。
      再者,通過(guò)將控制定時(shí)時(shí)鐘周期T取為定時(shí)時(shí)鐘T1或T2的1/m(m為不小于2的自然數(shù)),可作同步設(shè)計(jì),能謀求進(jìn)一步提高設(shè)計(jì)效率。
      可使數(shù)據(jù)擴(kuò)展部901、902保持定時(shí)時(shí)鐘T1、T2上升時(shí)或下降時(shí)的解調(diào)數(shù)據(jù)。
      實(shí)施例4下面,參照?qǐng)D11說(shuō)明本發(fā)明實(shí)施例4的接收裝置。圖11中,對(duì)與圖1相同的組成單元標(biāo)注相同的標(biāo)號(hào)和識(shí)別2個(gè)系統(tǒng)的a、b,省略說(shuō)明。
      本發(fā)明實(shí)施例4的接收裝置是接收4n種接收信號(hào)(n為不小于1的正整數(shù);圖11中為4種不同廣播制式的接收信號(hào)A、B、C、D)的接收裝置,并行配置并包含2n臺(tái)(圖11中為2部)實(shí)施例1所示的接收裝置100,產(chǎn)生4n種定時(shí)時(shí)鐘和2n種復(fù)接數(shù)據(jù),輸出到AV譯碼器107。具有符合各接收信號(hào)廣播制式的解調(diào)部。
      綜上所述,根據(jù)實(shí)施例4,則在接收4n種接收信號(hào)時(shí),通過(guò)并行配置2n個(gè)實(shí)施例1所示的接收裝置,能作為2n種復(fù)接數(shù)據(jù)進(jìn)行輸出。而且,可不使用大規(guī)模存儲(chǔ)器而復(fù)接2個(gè)解調(diào)數(shù)據(jù),設(shè)計(jì)方便,同時(shí)還能避免裝載接收裝置的電路板面積增大,可成本低廉地提供接收裝置。
      再者,作為實(shí)施例4的接收裝置,使其具有實(shí)施例1中所述的接收裝置的組成,但也可取實(shí)施例2或?qū)嵤├?中所述的接收裝置的組成。
      作為解調(diào)部,設(shè)置2對(duì)解調(diào)部,但也可設(shè)置成組合各廣播制式的解調(diào)部。
      將4n種接收信號(hào)取為4種廣播制式的不同接收信號(hào)A、B、C、D,但4n種接收信號(hào)也可為全部廣播制式,或相同制式與不同制式混合的廣播制式。
      實(shí)施例5
      下面,參照?qǐng)D12和圖13說(shuō)明本發(fā)明實(shí)施例5的接收方法。
      圖12是執(zhí)行實(shí)施例5的接收方法的處理器的組成圖。
      圖12中,1201、1202是輸入各廣播制式的接收信號(hào)A、B的輸入接口。1203是通用內(nèi)置存儲(chǔ)器。1204是進(jìn)行控制、運(yùn)算的CPU,1205是存放控制程序的ROM。1207是將復(fù)接解調(diào)各接收信號(hào)后得到的解調(diào)數(shù)據(jù)的復(fù)接數(shù)據(jù)和分別與復(fù)接解調(diào)數(shù)據(jù)同步的定時(shí)時(shí)鐘輸出到AV譯碼器107的輸出接口。由總線1208連接這些輸入接口1201和1202、內(nèi)置存儲(chǔ)器1203、CPU1204、ROM1205以及輸出接口1207。按照?qǐng)D13的流程圖說(shuō)明基于所述CPU1204的接收方法。
      步驟S1(解調(diào)步驟)首先,對(duì)各接收信號(hào)A、B根據(jù)各自的制式進(jìn)行解調(diào)處理,以字節(jié)為單位產(chǎn)生各自的解調(diào)數(shù)據(jù)D1、D2,并產(chǎn)生與其同步的定時(shí)時(shí)鐘T1、T2。
      步驟S2(速率判斷步驟)其次,進(jìn)行步驟S1中產(chǎn)生的2個(gè)定時(shí)時(shí)鐘T1、T2的速率判斷,將2個(gè)定時(shí)時(shí)鐘T1、T2作為高速定時(shí)時(shí)鐘TH和低速定時(shí)時(shí)鐘TL進(jìn)行輸出。而且,將步驟S1中產(chǎn)生的2個(gè)解調(diào)數(shù)據(jù)D1、D2作為與這些高速定時(shí)時(shí)鐘TH和低速定時(shí)時(shí)鐘TL同步的高速解調(diào)數(shù)據(jù)DH和低速解調(diào)數(shù)據(jù)DL進(jìn)行輸出。
      步驟S3(時(shí)鐘產(chǎn)生步驟)接著,產(chǎn)生與高速定時(shí)時(shí)鐘TH同步且平均頻率等于低速定時(shí)時(shí)鐘TL的低速定時(shí)時(shí)鐘。
      詳細(xì)而言,此時(shí)鐘產(chǎn)生步驟S3包含下面的步驟S4~S6。
      步驟S4(存儲(chǔ)步驟)將高速定時(shí)時(shí)鐘TH的每一規(guī)定周期n進(jìn)行計(jì)數(shù)的低速定時(shí)時(shí)鐘TL的計(jì)數(shù)值作為控制值M加以存儲(chǔ)。
      步驟S5(屏蔽信號(hào)產(chǎn)生處理步驟)接著,如果高速定時(shí)時(shí)鐘TH的計(jì)數(shù)值不大于控制值M,將邏輯值“1”作為屏蔽信號(hào)輸出,該計(jì)數(shù)值大于控制值M,則輸出邏輯值“0”作為屏蔽信號(hào)。
      步驟S6(掩蔽處理步驟)接著,在步驟S5輸出的屏蔽信號(hào)為邏輯值“1”時(shí)和為邏輯值“0”時(shí),分別將高速定時(shí)時(shí)鐘TH和邏輯值“L”作為低速定時(shí)時(shí)鐘輸出。
      步驟S7(復(fù)接處理步驟)后續(xù)于上述時(shí)鐘產(chǎn)生步驟S3(S4~S6),在低速定時(shí)時(shí)鐘為邏輯值“1”時(shí)和為邏輯值“0”時(shí),分別選擇低速解調(diào)數(shù)據(jù)DL和高速解調(diào)數(shù)據(jù)DH進(jìn)行輸出。
      綜上所述,根據(jù)實(shí)施例5,則能用通用處理器組成以字節(jié)為單位復(fù)接2個(gè)解調(diào)數(shù)據(jù)D1、D2,還能大幅度減小通用存儲(chǔ)器1203的容量,可實(shí)現(xiàn)接收裝置低成本化,同時(shí)又通過(guò)使輸出到AV譯碼器107的定時(shí)時(shí)鐘與高速定時(shí)時(shí)鐘同步,緩解連接的AV譯碼器107的定時(shí)限制,因而能使用價(jià)廉的接收裝置,可降低整個(gè)系統(tǒng)的成本。而且即使2個(gè)解調(diào)處理輸出的2個(gè)解調(diào)數(shù)據(jù)D1、D2和與其同步的2個(gè)定時(shí)時(shí)鐘T1、T2的速率未知,也能復(fù)接2個(gè)解調(diào)數(shù)據(jù)D1、D2。
      工業(yè)上的實(shí)用性本發(fā)明的接收裝置,添加小規(guī)模電路而不使用大規(guī)模存儲(chǔ)器,就能復(fù)接2個(gè)解調(diào)數(shù)據(jù),因此能實(shí)現(xiàn)電路規(guī)模減小帶來(lái)的成本削減、耗電低,又能使與復(fù)接的解調(diào)數(shù)據(jù)同步的定時(shí)時(shí)鐘與高速定時(shí)時(shí)鐘或速率更高的內(nèi)部定時(shí)時(shí)鐘等單一定時(shí)時(shí)鐘同步,從而能緩解后級(jí)的AV譯碼器的定時(shí)限制,具有能建立成本較低廉的系統(tǒng)的效果。因此,可用于偏僻地區(qū)中在一處接收多路廣播后,廣泛分配接收數(shù)據(jù)的系統(tǒng)等用途。
      權(quán)利要求
      1.一種接收裝置,接收不同廣播制式或相同廣播制式的數(shù)字廣播的2個(gè)接收信號(hào),其特征在于,具有分別輸入所述2個(gè)接收信號(hào),并輸出其解調(diào)數(shù)據(jù)和分別與這些解調(diào)數(shù)據(jù)同步的定時(shí)時(shí)鐘的第1、第2解調(diào)部;根據(jù)所述第1、第2解調(diào)部輸出的2個(gè)定時(shí)時(shí)鐘,產(chǎn)生并輸出復(fù)接的所述2個(gè)解調(diào)數(shù)據(jù)各自的定時(shí)時(shí)鐘,并且同時(shí)輸出復(fù)接所述2個(gè)解調(diào)數(shù)據(jù)用的控制信號(hào)的時(shí)鐘產(chǎn)生部;以及根據(jù)所述時(shí)鐘產(chǎn)生部輸出的控制信號(hào),并以字節(jié)為單位復(fù)接所述第1、第2解調(diào)部輸出的解調(diào)數(shù)據(jù)的復(fù)接部。
      2.如權(quán)利要求1中所述的接收裝置,其特征在于,具有根據(jù)所述第1、第2解調(diào)部輸出的2個(gè)解調(diào)數(shù)據(jù)和2個(gè)定時(shí)時(shí)鐘,有選擇地輸出高速定時(shí)時(shí)鐘和與其同步的高速解調(diào)數(shù)據(jù)、低速定時(shí)時(shí)鐘和與其同步的低速解調(diào)數(shù)據(jù)的第1選擇部。
      3.如權(quán)利要求2中所述的接收裝置,其特征在于,具有先對(duì)所述第1、第2解調(diào)部輸出的定時(shí)時(shí)鐘比較各自的速率后,判斷哪個(gè)時(shí)鐘為高速,并將其判斷結(jié)果作為控制信號(hào)輸出到所述第1選擇部的速率判斷部,所述第1選擇部根據(jù)所述速率判斷部輸出的控制信號(hào),選擇高速定時(shí)時(shí)鐘和與其同步的高速解調(diào)數(shù)據(jù)、低速定時(shí)時(shí)鐘和與其同步的低速解調(diào)數(shù)據(jù)。
      4.如權(quán)利要求3中所述的接收裝置,其特征在于,作為所述速率判斷部,具有分別對(duì)所述第1、第2解調(diào)部輸出的2個(gè)定時(shí)時(shí)鐘的時(shí)鐘數(shù)進(jìn)行計(jì)數(shù),并按規(guī)定周期輸出初始化信號(hào),并且根據(jù)任一方的所述初始化信號(hào)的輸出都得以初始化的第1、第2時(shí)鐘計(jì)數(shù)部;以及輸入所述第1、第2時(shí)鐘計(jì)數(shù)部分別輸出的第1、第2初始化信號(hào),作為輸出到所述第1選擇部的控制信號(hào),并且在先輸入或同時(shí)輸入所述第1初始化信號(hào)輸出時(shí)輸出第1邏輯值,而在先輸入所述第2初始化信號(hào)時(shí)輸出所述第1邏輯值的翻轉(zhuǎn)值的識(shí)別部。
      5.如權(quán)利要求2至4中任一項(xiàng)所述的接收裝置,其特征在于,所述時(shí)鐘產(chǎn)生部將所述第1選擇部輸出的高速定時(shí)時(shí)鐘原樣不變地作為高速定時(shí)時(shí)鐘進(jìn)行輸出,并且具有檢測(cè)出所述第1選擇部輸出的2個(gè)高速定時(shí)時(shí)鐘和低速定時(shí)時(shí)鐘的同時(shí)上升沿,并且在上升沿時(shí)刻相同時(shí)輸出第2邏輯值,而在該時(shí)刻不同時(shí)輸出所述第2邏輯值的翻轉(zhuǎn)值的邊緣檢測(cè)部;使所述第1選擇部輸出的低速定時(shí)時(shí)鐘延遲輸出的延遲部;輸入所述第1選擇部輸出的低速定時(shí)時(shí)鐘和所述延遲部延遲的低速定時(shí)時(shí)鐘,并且所述邊緣檢測(cè)部輸出的是所述第2邏輯值則選擇受所述延遲部延遲的低速定時(shí)時(shí)鐘,而該檢測(cè)部輸出的是所述第2邏輯值的翻轉(zhuǎn)值則選擇所述第1選擇部輸出的低速定時(shí)時(shí)鐘作為低速定時(shí)時(shí)鐘輸出的第2選擇部;以及輸入所述高速定時(shí)時(shí)鐘和所述第2選擇部輸出的低速定時(shí)時(shí)鐘作為復(fù)接輸出到所述復(fù)接部的2個(gè)解調(diào)數(shù)據(jù)用的控制信號(hào),并且所述高速定時(shí)時(shí)鐘上升時(shí)和所述低速定時(shí)時(shí)鐘上升時(shí)分別輸出第3邏輯值和所述第3邏輯值的翻轉(zhuǎn)值,而不存在上升時(shí)對(duì)值進(jìn)行保持的控制信號(hào)產(chǎn)生部。
      6.一種接收裝置,接收不同廣播制式或相同廣播制式的數(shù)字廣播的2個(gè)接收信號(hào),其特征在于,具有分別輸入所述2個(gè)接收信號(hào),并輸出其解調(diào)數(shù)據(jù)和分別與這些解調(diào)數(shù)據(jù)同步的定時(shí)時(shí)鐘的第1、第2解調(diào)部;將所述第1、第2解調(diào)部輸出的定時(shí)時(shí)鐘中的高速的定時(shí)時(shí)鐘作為高速定時(shí)時(shí)鐘進(jìn)行輸出,而且產(chǎn)生并輸出平均頻率與其中另一方的低速定時(shí)時(shí)鐘相等,并且與所述高速定時(shí)時(shí)鐘同步的時(shí)鐘作為低速定時(shí)時(shí)鐘的時(shí)鐘產(chǎn)生部;以及根據(jù)所述時(shí)鐘產(chǎn)生部輸出的低速定時(shí)時(shí)鐘,并以字節(jié)為單位復(fù)接所述第1、第2解調(diào)部輸出的解調(diào)數(shù)據(jù)的復(fù)接部。
      7.如權(quán)利要求6中所述的接收裝置,其特征在于,具有分別對(duì)所述第1、第2解調(diào)部輸出的2個(gè)定時(shí)時(shí)鐘的時(shí)鐘數(shù)進(jìn)行計(jì)數(shù),并按規(guī)定周期輸出初始化信號(hào),并且根據(jù)任一方的所述初始化信號(hào)的輸出都得以初始化的第1、第2時(shí)鐘計(jì)數(shù)部;輸入所述第1、第2時(shí)鐘計(jì)數(shù)部分別輸出的第1、第2初始化信號(hào)作為輸出到所述第1選擇部的控制信號(hào),并且在先輸入或同時(shí)輸入所述第1初始化信號(hào)輸出時(shí)輸出第1邏輯值,而在先輸入所述第2初始化信號(hào)時(shí)輸出所述第1邏輯值的翻轉(zhuǎn)值的識(shí)別部;以及將所述第1解調(diào)部輸出的第1定時(shí)時(shí)鐘和第1解調(diào)數(shù)據(jù)、所述第2解調(diào)部輸出的第2定時(shí)時(shí)鐘和第2解調(diào)數(shù)據(jù)、以及所述識(shí)別部輸出的控制信號(hào)作為輸入并且所述控制信號(hào)為所述第1邏輯值,則將所述第1定時(shí)時(shí)鐘和所述第1解調(diào)數(shù)據(jù)分別作為高速定時(shí)時(shí)鐘和高速解調(diào)數(shù)據(jù)輸出,而該控制信號(hào)為所述第1邏輯值的翻轉(zhuǎn)值則將所述第2解調(diào)數(shù)據(jù)作為高速解調(diào)數(shù)據(jù)輸出的第1選擇部。
      8.如權(quán)利要求7中所述的接收裝置,其特征在于,所述時(shí)鐘產(chǎn)生部具有將所述第1、第2時(shí)鐘計(jì)數(shù)部各自的計(jì)數(shù)值和初始化信號(hào)、以及所述識(shí)別部的控制信號(hào)作為輸入,并且所述控制信號(hào)為第1邏輯值則輸出所述第1時(shí)鐘計(jì)數(shù)部的計(jì)數(shù)值,而所述控制信號(hào)為所述第1邏輯值的翻轉(zhuǎn)值則輸出所述第2時(shí)鐘計(jì)數(shù)部的計(jì)數(shù)值的第3選擇部;將所述第1、第2時(shí)鐘計(jì)數(shù)部各自的計(jì)數(shù)值和初始化信號(hào)、以及所述識(shí)別部的控制信號(hào)作為輸入,并且在輸入所述初始化信號(hào)時(shí)所述控制信號(hào)為所述第1邏輯值則存儲(chǔ)所述第2時(shí)鐘計(jì)數(shù)部的計(jì)數(shù)值作為控制值,而所述控制信號(hào)為所述第1邏輯值的翻轉(zhuǎn)值則存儲(chǔ)所述第1時(shí)鐘計(jì)數(shù)部的計(jì)數(shù)值作為所述控制值的存儲(chǔ)部;將所述存儲(chǔ)部輸出的控制值和所述第3選擇部輸出的計(jì)數(shù)值作為輸入,并且所述第3選擇部的計(jì)數(shù)值不大于所述控制值時(shí)輸出第4邏輯值作為屏蔽信號(hào),而所述第3選擇部的計(jì)數(shù)值大于所述控制值時(shí)輸出所述所述第4邏輯值的翻轉(zhuǎn)值作為屏蔽信號(hào)的屏蔽信號(hào)產(chǎn)生部;將所述屏蔽信號(hào)產(chǎn)生部輸出的屏蔽信號(hào)和所述第1選擇部輸出的高速定時(shí)時(shí)鐘作為輸入,并且在所述屏蔽信號(hào)為所述第4邏輯值時(shí)輸出所述高速定時(shí)時(shí)鐘,而所述屏蔽信號(hào)為所述第4邏輯值的翻轉(zhuǎn)值時(shí)輸出邏輯值“L”作為低速定時(shí)時(shí)鐘的掩蔽部;以及將所述第1選擇部輸出的高速定時(shí)時(shí)鐘加以邏輯翻轉(zhuǎn)后,作為高速定時(shí)時(shí)鐘輸出的邏輯翻轉(zhuǎn)電路。
      9.一種接收裝置,接收不同廣播制式或相同廣播制式的數(shù)字廣播的2個(gè)接收信號(hào),其特征在于,具有分別輸入所述2個(gè)接收信號(hào),并輸出其解調(diào)數(shù)據(jù)和分別與這些解調(diào)數(shù)據(jù)同步的定時(shí)時(shí)鐘的第1、第2解調(diào)部;輸入所述第1解調(diào)部解調(diào)的解調(diào)數(shù)據(jù)和與其同步的定時(shí)時(shí)鐘,并輸出奇數(shù)號(hào)定時(shí)時(shí)鐘和與其同步的奇數(shù)號(hào)解調(diào)數(shù)據(jù)、以及偶數(shù)號(hào)定時(shí)時(shí)鐘和與其同步的偶數(shù)號(hào)解調(diào)數(shù)據(jù)這2個(gè)系統(tǒng)的第1數(shù)據(jù)擴(kuò)展部;輸入所述第2解調(diào)部解調(diào)的解調(diào)數(shù)據(jù)和與其同步的定時(shí)時(shí)鐘,并輸出奇數(shù)號(hào)定時(shí)時(shí)鐘和與其同步的奇數(shù)號(hào)解調(diào)數(shù)據(jù)、以及偶數(shù)號(hào)定時(shí)時(shí)鐘和與其同步的偶數(shù)號(hào)解調(diào)數(shù)據(jù)這2個(gè)系統(tǒng)的第2數(shù)據(jù)擴(kuò)展部;輸入具有小于等于所述第1、第2解調(diào)部輸出的2個(gè)定時(shí)時(shí)鐘中短的一方的周期的控制定時(shí)時(shí)鐘和所述第1、第2數(shù)據(jù)擴(kuò)展部輸出的4個(gè)解調(diào)定時(shí)時(shí)鐘,并檢測(cè)出所述控制定時(shí)時(shí)鐘周期內(nèi)存在上升沿的所述解調(diào)定時(shí)時(shí)鐘后在下一周期輸出識(shí)別控制信號(hào)的控制信號(hào)產(chǎn)生部;根據(jù)所述控制信號(hào)產(chǎn)生部輸出的識(shí)別控制信號(hào),選擇與該識(shí)別控制信號(hào)同步的從第1、第2數(shù)據(jù)擴(kuò)展部輸出的解調(diào)數(shù)據(jù)的復(fù)接部;輸入所述控制定時(shí)時(shí)鐘和所述第1數(shù)據(jù)擴(kuò)展部輸出的定時(shí)時(shí)鐘,并檢測(cè)出所述控制定時(shí)時(shí)鐘周期內(nèi)的上升沿以產(chǎn)生下一周期在所述識(shí)別控制信號(hào)期間內(nèi)具有上升沿的第1復(fù)接定時(shí)時(shí)鐘的第1時(shí)鐘產(chǎn)生部;以及輸入所述控制定時(shí)時(shí)鐘和所述第2數(shù)據(jù)擴(kuò)展部輸出的定時(shí)時(shí)鐘,并檢測(cè)出所述控制定時(shí)時(shí)鐘周期內(nèi)的上升沿以產(chǎn)生下一周期在所述識(shí)別控制信號(hào)期間內(nèi)具有上升沿的第2復(fù)接定時(shí)時(shí)鐘的第2時(shí)鐘產(chǎn)生部。
      10.一種接收裝置,其特征在于,構(gòu)成并行配置2n(n為1以上的正整數(shù))臺(tái)上述權(quán)利要求1~9中任一項(xiàng)所述的接收裝置,并且輸入4n種接收信號(hào),產(chǎn)生并輸出4n種定時(shí)時(shí)鐘和2n種復(fù)接數(shù)據(jù)。
      11.一種接收系統(tǒng),其特征在于,具有上述權(quán)利要求1~9中任一項(xiàng)所述的接收裝置、以及輸入所述接收裝置輸出的2個(gè)解調(diào)數(shù)據(jù)的復(fù)接數(shù)據(jù)、以及復(fù)接的2個(gè)解調(diào)數(shù)據(jù)各自的定時(shí)時(shí)鐘,并將復(fù)接數(shù)據(jù)的2個(gè)解調(diào)數(shù)據(jù)的一方或雙方用作接收數(shù)據(jù)的視頻信號(hào)處理裝置。
      12.一種接收方法,接收不同廣播制式或相同廣播制式的數(shù)字廣播的2個(gè)接收信號(hào),其特征在于,對(duì)所述2個(gè)接收信號(hào)根據(jù)各自的制式進(jìn)行解調(diào)處理,以字節(jié)為單位產(chǎn)生各自的解調(diào)數(shù)據(jù),并產(chǎn)生與其同步的定時(shí)時(shí)鐘,接著,進(jìn)行產(chǎn)生的2個(gè)定時(shí)時(shí)鐘的速率判斷處理,將2個(gè)定時(shí)時(shí)鐘作為高速定時(shí)時(shí)鐘和低速定時(shí)時(shí)鐘輸出,并將產(chǎn)生的2個(gè)解調(diào)數(shù)據(jù)作為與這些高速定時(shí)時(shí)鐘和低速定時(shí)時(shí)鐘同步的高速解調(diào)數(shù)據(jù)和低速解調(diào)數(shù)據(jù)輸出,接著,將所述高速定時(shí)時(shí)鐘的每一規(guī)定周期計(jì)數(shù)的所述低速定時(shí)時(shí)鐘的計(jì)數(shù)值作為控制值進(jìn)行存儲(chǔ),接著,所述高速定時(shí)時(shí)鐘的計(jì)數(shù)值不大于存儲(chǔ)的所述控制值,則將邏輯值“1”作為屏蔽信號(hào)輸出,而所述計(jì)數(shù)值大于控制值,則將邏輯值“0”作為屏蔽信號(hào)輸出,接著,所述屏蔽信號(hào)為邏輯值“1”時(shí)將所述高速定時(shí)時(shí)鐘作為低速定時(shí)時(shí)鐘輸出,為邏輯值“0”時(shí)將邏輯值“L”作為低速定時(shí)時(shí)鐘輸出,接著,所述低速定時(shí)時(shí)鐘為邏輯值“1”時(shí)選擇并輸出低速解調(diào)數(shù)據(jù),為邏輯值“0”時(shí)選擇并輸出高速解調(diào)數(shù)據(jù)。
      全文摘要
      接收裝置(100)中具有將各廣播制式的接收信號(hào)作為輸入并輸出解調(diào)數(shù)據(jù)和分別與其同步的定時(shí)時(shí)鐘的解調(diào)部(101、102);將解調(diào)部(101、102)輸出的2個(gè)定時(shí)時(shí)鐘作為高速定時(shí)時(shí)鐘和低速定時(shí)時(shí)鐘輸出到AV譯碼器(107),同時(shí)還輸出復(fù)接解調(diào)部(101、102)輸出的2個(gè)解調(diào)數(shù)據(jù)用的控制信號(hào)的時(shí)鐘產(chǎn)生部(103);以及根據(jù)該控制信號(hào)將2個(gè)解調(diào)數(shù)據(jù)加以復(fù)接后輸出到AV譯碼器(107)的復(fù)接部(104),在AV譯碼器(107)中,將接收裝置(100)輸出的復(fù)接數(shù)據(jù)和定時(shí)時(shí)鐘作為輸入,并處理各廣播的視頻、音頻信號(hào)。
      文檔編號(hào)H04B1/16GK1926853SQ200480042419
      公開(kāi)日2007年3月7日 申請(qǐng)日期2004年11月18日 優(yōu)先權(quán)日2004年4月23日
      發(fā)明者阪井俊介, 中居祐二 申請(qǐng)人:松下電器產(chǎn)業(yè)株式會(huì)社
      網(wǎng)友詢問(wèn)留言 已有0條留言
      • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1