国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      調(diào)頻裝置的制作方法

      文檔序號:7616207閱讀:129來源:國知局
      專利名稱:調(diào)頻裝置的制作方法
      技術(shù)領(lǐng)域
      本發(fā)明涉及一種基于相位調(diào)制數(shù)據(jù)來調(diào)制頻率的調(diào)頻裝置。
      背景技術(shù)
      圖1表示的是一種傳統(tǒng)的合成器。這個合成器10包括壓控振蕩器(以下稱為「VCO」)11、分頻器12、相位比較器13、基準振蕩器14以及環(huán)路濾波器15。
      VCO11提供期望的輸出頻率fo,并供給輸入給分頻器12。分頻器12的輸出供給一個輸入給相位比較器13,相位比較器13的另一個輸入則由基準振蕩器14供給。環(huán)路濾波器15對相位比較器13的輸出進行濾波以除去無用的噪聲分量。
      接著,環(huán)路濾波器15的輸出反饋到VCO11的控制輸入,由此,VCO11的輸出頻率fo被調(diào)整成基準振蕩器14的頻率的分頻比的倍數(shù)的值?;鶞暑l率(fr)以及將VCO的輸出(fo)以可變分頻器分頻為1/M的比較頻率被輸入到相位比較器13。環(huán)路在fr=fo/M的狀態(tài)下穩(wěn)定。
      因此輸出頻率(fo)成為fo=fr·M,通過改變分頻比M,VCO的輸出頻率在頻率階躍Δf=fr為可變。
      另外,圖2表示的是另一種傳統(tǒng)的合成器。這個合成器20包括壓控振蕩器(以下稱為「VCO」)11、分頻器12、相位比較器13、基準振蕩器14、環(huán)路濾波器15以及累加器21。
      累加器21包括加法器22、比較器23以及反饋邏輯部24。加法器22將分子數(shù)據(jù)K和來自反饋邏輯部24的加法反饋值相加。比較器23比較加法器22的輸出值和基準值后將進位輸出信號提供給分頻器12,并將加法器22的輸出值提供給反饋邏輯部24使其保持。
      使分頻器12的分頻比為M,累加器21在其內(nèi)容大于等于L時輸出溢出(OVF)信號使分頻器12的分頻比為M+1。累加器21在每1個參考周期使內(nèi)容增加K,則α周期后其內(nèi)容為αK。這里,K為整數(shù),并且α>1、K≥0、L>K。
      在αK≥L時,累加器21輸出溢出信號,使分頻器12的分頻比為M+1的同時使內(nèi)容為αK-L再度在每個周期進行增值。
      因為累加器21在L周期中會產(chǎn)生K次的溢出,分頻器12的分頻比M在L周期中有K次是M+1,而剩下的L-K次是M(參照圖4)。因此,每L周期的平均分頻比是M+K/L。
      因此,在圖2所示的合成器中,因平均分頻比是M+K/L所以能夠細分頻率階躍。然而,在如圖2所示的結(jié)構(gòu)會有在中心頻率附近產(chǎn)生高電平的寄生信號的問題。這是因為分頻比M以L周期為基本周期進行變化,1/L和其整數(shù)倍的頻率分量會出現(xiàn)在相位比較器的輸出信號而使VCO的輸出信號被調(diào)制。為減少該寄生信號,可以考慮使分頻比M頻繁變化,并降低變化的低頻分量,提高高頻分量。頻率分量高的話就可以容易地降低環(huán)路濾波器15的截止頻率。
      另外,圖3表示的是另一種傳統(tǒng)的合成器(參照特表平5-502154號公報)。這個合成器30是在圖2表示的合成器中以多級累加器數(shù)字網(wǎng)31來代替累加器21。
      多級累加器數(shù)字網(wǎng)31包括多級累加器32、多個數(shù)字延遲網(wǎng)33以及加法器34。合成器30是由多級累加器數(shù)字網(wǎng)31處理包含調(diào)制信息的分子數(shù)據(jù),生成精密的進位輸出信號并提供給分頻器12以使分頻比的變化量變得精密。在如圖3所示的合成器30中,因為第2級和第2級之后的累加器(積分電路)的進位輸出信號被輸入到微分電路進行平均后會成為0,因此其結(jié)果就會如圖5所示,分頻比的變化變得頻繁。
      然而,圖3所示的傳統(tǒng)的合成器30只能夠處理從0到小于1的范圍內(nèi)的分子數(shù)據(jù),因此就產(chǎn)生無法在對超過該范圍的相位調(diào)制數(shù)據(jù)進行處理的調(diào)頻裝置直接使用的問題。

      發(fā)明內(nèi)容
      本發(fā)明的目的在于提供一種具有精密的合成器并且結(jié)構(gòu)簡單的高精度的調(diào)頻裝置。
      本發(fā)明的第1個實施方式所采取的結(jié)構(gòu)是包括合成器;加法器,將微分相位調(diào)制數(shù)據(jù)和載波頻率數(shù)據(jù)的小數(shù)部分K相加并生成加法小數(shù)部分K1;輸入數(shù)據(jù)運算部,接收所述加法小數(shù)部分K1和所述載波頻率數(shù)據(jù)的整數(shù)部分M并生成整數(shù)部分輸入數(shù)據(jù)M1和小數(shù)部分輸入數(shù)據(jù)K2,將所述小數(shù)部分輸入數(shù)據(jù)K2直接提供給合成器;以及整數(shù)部分數(shù)據(jù)延遲部,將所述整數(shù)部分輸入數(shù)據(jù)M1從時鐘信號的第1生成時刻延遲到第2生成時刻后提供給所述合成器;其中,所述合成器接收多個比特的數(shù)字數(shù)并選擇可控制的振蕩器的輸出信號頻率,使用環(huán)路分頻器對所述輸出信號頻率進行分頻,而所述環(huán)路分頻器生成具有由控制輸入信號控制的可變除數(shù)并且和基準信號進行比較的反饋信號,所述合成器包括Δ∑調(diào)制部,通過將來自所述輸入數(shù)據(jù)運算部的所述小數(shù)部分輸入數(shù)據(jù)K2積分延遲后的信號的值與來自所述整數(shù)部分數(shù)據(jù)延遲部的所述整數(shù)部分輸入數(shù)據(jù)M1的值兩者相加,來對所述小數(shù)部分輸入數(shù)據(jù)K2進行Δ∑調(diào)制并生成所述控制輸入信號后提供給所述環(huán)路分頻器。
      本發(fā)明的第2個實施方式采取的結(jié)構(gòu)是包括合成器;微分器,對相位調(diào)制數(shù)據(jù)進行微分生成微分相位調(diào)制數(shù)據(jù);加法器,將所述微分相位調(diào)制數(shù)據(jù)和載波頻率數(shù)據(jù)的小數(shù)部分K相加并生成加法小數(shù)部分K1;輸入數(shù)據(jù)運算部,接收所述加法小數(shù)部分K1和所述載波頻率數(shù)據(jù)的整數(shù)部分M并生成整數(shù)部分輸入數(shù)據(jù)M1和小數(shù)部分輸入數(shù)據(jù)K2,將所述小數(shù)部分輸入數(shù)據(jù)K2直接提供給所述合成器;以及整數(shù)部分數(shù)據(jù)延遲部,將所述整數(shù)部分輸入數(shù)據(jù)M1從時鐘信號的第1生成時刻延遲到第2生成時刻后提供給所述合成器;其中,所述合成器接收多個比特的數(shù)字數(shù)并選擇可控制的振蕩器的輸出信號頻率,使用環(huán)路分頻器對所述輸出信號頻率進行分頻,而所述環(huán)路分頻器生成具有由控制輸入信號控制的可變除數(shù)并且和基準信號進行比較的反饋信號,所述合成器包括生成所述時鐘信號的部件;具有將所述小數(shù)部分輸入數(shù)據(jù)K2和第1加法反饋值相加的第1加法器、對所述第1加法器的輸出值和規(guī)定的數(shù)值進行比較并生成第1進位輸出信號的第1比較器以及鎖存所述第1加法器的輸出信號作為所述加法反饋值的第1反饋邏輯部,并且在所述時鐘信號的第1生成時刻生成所述鎖存的輸出信號以及第1進位輸出信號的部件;對所述鎖存的輸出信號進行積分在所述時鐘信號的第2生成時刻生成第2進位輸出信號的部件;將所述第1進位輸出信號延遲到所述時鐘信號的第2生成時刻的部件;對所述第2進位輸出信號進行微分的部件;以及結(jié)合所述延遲的整數(shù)部分輸入數(shù)據(jù)M1、所述延遲的第1進位輸出信號以及所述微分的第2進位輸出信號來生成所述控制輸入信號的部件;其中,所述輸入數(shù)據(jù)運算部在K1<0時使M1=M-1、K2=K1+1,在0≤K1<1時使M1=M、K2=K1,并且在1≤K1時使M1=M+1、K2=K1-1。
      本發(fā)明的第3個實施方式所采取的結(jié)構(gòu)是包括合成器;輸入數(shù)據(jù)運算部,接收相位調(diào)制數(shù)據(jù)K3和載波頻率數(shù)據(jù)的整數(shù)部分M并生成整數(shù)部分輸入數(shù)據(jù)M1和相位調(diào)制輸入數(shù)據(jù)K4;整數(shù)部分數(shù)據(jù)延遲部,將所述整數(shù)部分輸入數(shù)據(jù)M1從時鐘信號的第1生成時刻延遲到第2生成時刻后提供給所述合成器;以及相位調(diào)制輸入數(shù)據(jù)加法器,接收所述相位調(diào)制輸入數(shù)據(jù)K4;其中,所述合成器接收多個比特的數(shù)字數(shù)并選擇可控制的振蕩器的輸出信號頻率,使用環(huán)路分頻器對所述輸出信號頻率進行分頻,而所述環(huán)路分頻器生成具有由控制輸入信號控制的可變除數(shù)并且和基準信號進行比較的反饋信號,所述合成器包括Δ∑調(diào)制部,通過將所述載波頻率數(shù)據(jù)的小數(shù)部分K積分延遲后的信號的值與來自所述整數(shù)部分數(shù)據(jù)延遲部的所述整數(shù)部分輸入數(shù)據(jù)M1的值兩者相加,來對所述小數(shù)部分K進行Δ∑調(diào)制并生成所述控制輸入信號后提供給所述環(huán)路分頻器。
      本發(fā)明的第4個實施方式所采取的結(jié)構(gòu)是包括合成器;輸入數(shù)據(jù)運算部,接收相位調(diào)制數(shù)據(jù)K3和載波頻率數(shù)據(jù)的整數(shù)部分M并生成整數(shù)部分輸入數(shù)據(jù)M1和相位調(diào)制輸入數(shù)據(jù)K4;整數(shù)部分數(shù)據(jù)延遲部,將所述整數(shù)部分輸入數(shù)據(jù)M1從時鐘信號的第1生成時刻延遲到第2生成時刻后提供給所述合成器;以及相位調(diào)制輸入數(shù)據(jù)加法器,接收所述相位調(diào)制輸入數(shù)據(jù)K4;其中,所述合成器接收多個比特的數(shù)字數(shù)并選擇可控制的振蕩器的輸出信號頻率,使用環(huán)路分頻器對所述輸出信號頻率進行分頻,而所述環(huán)路分頻器生成具有由控制輸入信號控制的可變除數(shù)并且和基準信號進行比較的反饋信號,所述合成器包括生成所述時鐘信號的部件;具有將所述載波頻率數(shù)據(jù)的小數(shù)部分K和第1加法反饋值相加的第1加法器、對所述第1加法器的輸出值和規(guī)定的數(shù)值進行比較并生成第1進位輸出信號的第1比較器以及鎖存所述第1加法器的輸出信號作為所述加法反饋值的第1反饋邏輯部,并且在所述時鐘信號的第1生成時刻生成所述鎖存的輸出信號以及第1進位輸出信號的部件;具有將來自所述相位調(diào)制輸入數(shù)據(jù)加法器的輸入數(shù)據(jù)加法輸出信號的值和第2加法反饋值相加的第2加法器、對所述第2加法器的輸出值和規(guī)定的數(shù)值進行比較并生成第2進位輸出信號的第2比較器以及鎖存所述第2加法器的輸出信號作為所述第2加法反饋值的第2反饋邏輯部,并且在所述時鐘信號的第2生成時刻生成所述第2進位輸出信號的部件;將所述第1進位輸出信號延遲到所述時鐘信號的第2生成時刻的部件;對所述第2進位輸出信號進行微分的部件;以及結(jié)合所述延遲的整數(shù)部分輸入數(shù)據(jù)M1、所述延遲的第1進位輸出信號以及所述微分的第2進位輸出信號來生成所述控制輸入信號的部件;其中,所述輸入數(shù)據(jù)運算部在K3<0時使M1=M-1、K4=K3+1,在0≤K3<1時使M1=M、K4=K3,并且在1≤K3時使M1=M+1、K4=K3-1;以及所述相位調(diào)制輸入數(shù)據(jù)加法器將所述相位調(diào)制輸入數(shù)據(jù)K4和由所述第1反饋邏輯部鎖存的所述輸出信號的積分值相加,生成所述輸入數(shù)據(jù)加法輸出信號并提供給所述第2加法器。
      本發(fā)明的第5個實施方式所采取的結(jié)構(gòu)是包括合成器;輸入數(shù)據(jù)運算部,將相位調(diào)制數(shù)據(jù)的值和規(guī)定的固定值相加,生成調(diào)制輸入數(shù)據(jù)K5;以及相位調(diào)制輸入數(shù)據(jù)加法器,接收所述相位調(diào)制輸入數(shù)據(jù)K5;其中,所述合成器接收多個比特的數(shù)字數(shù)并選擇可控制的振蕩器的輸出信號頻率,使用環(huán)路分頻器對所述輸出信號頻率進行分頻,而所述環(huán)路分頻器生成具有由控制輸入信號控制的可變除數(shù)并且和基準信號進行比較的反饋信號,所述合成器包括生成所述時鐘信號的部件;具有將載波頻率數(shù)據(jù)的小數(shù)部分K和第1加法反饋值相加的第1加法器、對所述第1加法器的輸出值和基準值進行比較并生成第1進位輸出信號的第1比較器以及鎖存所述第1加法器的輸出信號作為所述加法反饋值的第1反饋邏輯部,并且在所述時鐘信號的第1生成時刻生成所述鎖存的輸出信號以及第1進位輸出信號的部件;具有將來自所述相位調(diào)制輸入數(shù)據(jù)加法器的輸入數(shù)據(jù)加法輸出信號的值和第2加法反饋值相加的第2加法器、對所述第2加法器的輸出值和規(guī)定的數(shù)值進行比較并生成第2進位輸出信號的第2比較器以及鎖存所述第2加法器的輸出信號作為所述第2加法反饋值的第2反饋邏輯部,并且在所述時鐘信號的第2生成時刻生成所述第2進位輸出信號的部件;將所述第1進位輸出信號延遲到所述時鐘信號的第2生成時刻的部件;對所述第2進位輸出信號進行微分的部件;以及結(jié)合所述載波頻率數(shù)據(jù)的整數(shù)部分輸入數(shù)據(jù)M、所述延遲的第1進位輸出信號以及所述微分的第2進位輸出信號來生成所述控制輸入信號的部件;其中,所述相位調(diào)制輸入數(shù)據(jù)加法器將所述相位調(diào)制輸入數(shù)據(jù)K5和由所述第1反饋邏輯部鎖存的所述輸出信號的值相加,生成所述輸入數(shù)據(jù)加法輸出信號并提供給所述第2加法器。
      本發(fā)明的第6個實施方式所采取的結(jié)構(gòu)是包括合成器;以及相位調(diào)制輸入數(shù)據(jù)加法器,接收相位調(diào)制數(shù)據(jù);其中,所述合成器接收多個比特的數(shù)字數(shù)并選擇可控制的振蕩器的輸出信號頻率,使用環(huán)路分頻器對所述輸出信號頻率進行分頻,而所述環(huán)路分頻器生成具有由控制輸入信號控制的可變除數(shù)并且和基準信號進行比較的反饋信號,所述合成器包括生成所述時鐘信號的部件;具有將載波頻率數(shù)據(jù)的小數(shù)部分K和第1加法反饋值相加的第1加法器、對所述第1加法器的輸出值和規(guī)定的數(shù)值進行比較并生成第1進位輸出信號的第1比較器以及鎖存所述第1加法器的輸出信號作為所述加法反饋值的第1反饋邏輯部,并且在所述時鐘信號的第1生成時刻生成所述鎖存的輸出信號以及第1進位輸出信號的部件;具有將來自所述相位調(diào)制輸入數(shù)據(jù)加法器的輸入數(shù)據(jù)加法輸出信號的值和第2加法反饋值相加的第2加法器、對所述第2加法器的輸出值和規(guī)定的數(shù)值進行比較并生成第2進位輸出信號的第2比較器以及鎖存所述第2加法器的輸出信號作為所述第2加法反饋值的第2反饋邏輯部,并且在所述時鐘信號的第2生成時刻生成所述第2進位輸出信號的部件;將所述第1進位輸出信號延遲到所述時鐘信號的第2生成時刻的部件;對所述第2進位輸出信號進行微分的部件;以及結(jié)合所述載波頻率數(shù)據(jù)的整數(shù)部分輸入數(shù)據(jù)M、所述延遲的第1進位輸出信號以及所述微分的第2進位輸出信號來生成所述控制輸入信號的部件;其中,所述相位調(diào)制輸入數(shù)據(jù)加法器將所述相位調(diào)制數(shù)據(jù)和由所述第1反饋邏輯部鎖存的所述輸出信號的值相加,生成所述輸入數(shù)據(jù)加法輸出信號并提供給所述第2加法器。


      通過參照附圖所示的例子而對上述本發(fā)明的目的和特征等進行詳細說明,其中圖1是以往的合成器的結(jié)構(gòu)方框圖;圖2是其他的以往合成器的結(jié)構(gòu)方框圖;圖3是其他的以往合成器的結(jié)構(gòu)方框圖;圖4是說明圖2所示的以往合成器的動作的圖;圖5是說明圖3所示的其他的以往合成器的動作的圖;
      圖6是表示本發(fā)明實施方式1的調(diào)頻裝置的結(jié)構(gòu)方框圖;圖7是表示本發(fā)明實施方式2的調(diào)頻裝置的結(jié)構(gòu)方框圖;圖8是說明本發(fā)明實施方式2的調(diào)頻裝置的動作的累加器Z變換模型的圖;圖9是說明本發(fā)明實施方式2的調(diào)頻裝置的動作的其他的累加器Z變換模型的圖;圖10是表示本發(fā)明實施方式3的調(diào)頻裝置的結(jié)構(gòu)方框圖;圖11是表示本發(fā)明實施方式4的調(diào)頻裝置的結(jié)構(gòu)方框圖;圖12是表示本發(fā)明實施方式5的發(fā)送裝置的結(jié)構(gòu)方框圖;以及圖13是表示本發(fā)明實施方式6的無線通信機器的結(jié)構(gòu)方框圖。
      具體實施例方式
      現(xiàn)參照附圖詳細說明本發(fā)明的實施方式。
      實施方式1圖6是表示本發(fā)明實施方式1的調(diào)頻裝置的結(jié)構(gòu)方框圖。
      如圖6所示,本發(fā)明實施方式1的調(diào)頻裝置100包括合成器101、微分器102、加法器103、輸入數(shù)據(jù)運算部104以及整數(shù)部分數(shù)據(jù)延遲部105。
      微分器102對相位調(diào)制數(shù)據(jù)進行微分生成微分相位調(diào)制數(shù)據(jù)(調(diào)頻數(shù)據(jù))。加法器103將來自微分器102的微分相位調(diào)制數(shù)據(jù)和載波頻率數(shù)據(jù)的小數(shù)部分K相加,生成加法小數(shù)部分K1。輸入數(shù)據(jù)運算部104接收來自加法器103的加法小數(shù)部分K1和所述載波頻率數(shù)據(jù)的整數(shù)部分M,生成整數(shù)部分輸入數(shù)據(jù)M1和小數(shù)部分輸入數(shù)據(jù)K2并提供給合成器101。整數(shù)部分數(shù)據(jù)延遲部105延遲來自輸入數(shù)據(jù)運算部104的整數(shù)部分輸入數(shù)據(jù)M1并提供給合成器101。整數(shù)部分數(shù)據(jù)延遲部105包括3個延遲元件1051、1052、1053。
      合成器101包括壓控振蕩器(VCO)106、可變的分頻器107、相位比較器108、基準振蕩器109、環(huán)路濾波器110、多級累加器數(shù)字網(wǎng)111。該多級累加器數(shù)字網(wǎng)111構(gòu)成Δ∑調(diào)制裝置。
      VCO106提供期望的輸出頻率fo的高頻相位調(diào)制信號,并提供輸入給分頻器107。分頻器107的輸出提供一個輸入給相位比較器108,相位比較器108的另一個輸入則是由基準振蕩器109提供。環(huán)路濾波器110對相位比較器108的輸出進行濾波以除去無用的噪聲分量。
      接著,環(huán)路濾波器110的輸出反饋到VCO106的控制輸入,由此,VCO106調(diào)整該輸出頻率fo使其成為基準振蕩器109的頻率的分頻器107的數(shù)字分頻比的倍數(shù)的值。
      多級累加器數(shù)字網(wǎng)111是用來向可變的分頻器107提供用于控制分頻比的控制信號。多級累加器數(shù)字網(wǎng)111包括多級累加器112、113、114、115、多個數(shù)字延遲網(wǎng)116、117、118、119以及加法器120。
      累加器112包括加法器1121、比較器1122以及反饋邏輯部1123。另外,累加器113也包括加法器1131、比較器1132以及反饋邏輯部1133。而累加器114、115具有和累加器112、113相同的結(jié)構(gòu)。
      數(shù)字延遲網(wǎng)116包括3個延遲元件1161、1162、1163。數(shù)字延遲網(wǎng)117包括3個延遲元件1171、1172、1173。數(shù)字延遲網(wǎng)118包括3個延遲元件1181、1182、1183。數(shù)字延遲網(wǎng)119則包括3個延遲元件1191、1192、1193。
      在優(yōu)選的實施方式中,分頻器107的分頻比N按照周期的順序變化,能夠以和基準振蕩器109的頻率的分數(shù)相等的頻率階躍調(diào)整VC0106的輸出頻率fo。這個周期順序由多級累加器數(shù)字網(wǎng)111生成。圖6示出4個累加器的多級累加器數(shù)字網(wǎng)111。
      來自輸入數(shù)據(jù)運算部104的小數(shù)部分輸入數(shù)據(jù)K2被直接施加到累加器112的加法器1121。加法器1121將小數(shù)部分輸入數(shù)據(jù)K2和第1加法反饋值相加。比較器1122比較加法器1121的輸出值和規(guī)定的數(shù)值生成第1進位輸出信號,并提供加法器1121的輸出值給反饋邏輯部1123。反饋邏輯部1123鎖存(保持)加法器1121的輸出值(輸出信號)。
      來自累加器112的數(shù)據(jù)輸出在經(jīng)過比較器1122處理后在反饋邏輯部1123的輸出被提取。從分頻器107提取的時鐘輸入信號對累加器112進行計時后就可利用上述的數(shù)據(jù)輸出。
      從1個累加器出現(xiàn)到下一個累加器的數(shù)據(jù)在1個時鐘周期中只是被轉(zhuǎn)送到級聯(lián)中的下一個累加器,由此,能夠回避在一個時鐘脈沖內(nèi)通過所有的累加器脈動的問題。
      第1累加器之前的各個累加器都有下一個前級的累加器的內(nèi)容輸入。各累加器在第1累加器112對下一個前級的累加器的內(nèi)容進行數(shù)字積分以對小數(shù)部分輸入數(shù)據(jù)K2執(zhí)行數(shù)字積分。第2累加器113對小數(shù)部分輸入數(shù)據(jù)K2進行2重積分,第3累加器114對小數(shù)部分輸入數(shù)據(jù)K2進行3重積分,第4累加器115對小數(shù)部分輸入數(shù)據(jù)K2進行4重積分。
      各累加器的輸出是進位輸出信號,也就是溢出輸出信號。對于第1累加器112,該輸出表示VCO的輸出頻率fo對于來自基準振蕩器109的信號輸出的頻率得到360度的相位誤差。為了校正該誤差,分頻器107的分頻比對于下一個時鐘間隔僅增大一個整數(shù),累加器112的內(nèi)部數(shù)據(jù)則減少相應(yīng)的容量。根據(jù)這個作用,除去來自相位比較器108的輸入的輸出頻率fo的1周期,因此,會在VCO106的輸出進行360度的相位校正。
      該校正只發(fā)生在輸出頻率fo在沒有環(huán)路濾波器110的情況下達到360度的相位誤差的點。在這樣的條件下,相位比較器108的輸出具有鋸齒狀的波形,接下來必須使用環(huán)路濾波器110進行濾波。這個鋸齒狀的波形的平均值是用來選擇頻率的正確的控制信號,該頻率是來自基準振蕩器109的基準頻率輸出的分數(shù)增加分量的間隔。
      然而,第1累加器112的內(nèi)部數(shù)據(jù)表示中間相位誤差。后級的累加器被設(shè)置成對第1累加器112的內(nèi)部數(shù)據(jù)作用,由此對相位誤差提供中間校正,于是,能夠按每個頻率細分鋸齒狀的波形,因此,能夠減少原本的鋸齒狀波形的基本頻率的噪聲輸出。
      后級的累加器的輸出通過執(zhí)行進位輸出信號的導數(shù)運算的數(shù)字延遲網(wǎng)116、117、118、119被輸入。因為累加器的這些進位輸出信號是分子數(shù)據(jù)輸入的數(shù)字積分,所以是對期望的相位的更精密的校正。
      例如,第2累加器113的進位輸出信號被施加到數(shù)字延遲網(wǎng)117,而在將該進位輸出信號在提供給一般的數(shù)字加法器120之前,由一般的延遲元件1171、1172、1173進行延遲。
      在加法器120,第2累加器113的延遲輸出和從一般的延遲元件1173的輸出獲得的上次值的否定值相加。這以數(shù)字的意思來講是1階的導數(shù)。第2累加器113的輸出是小數(shù)部分輸入數(shù)據(jù)K2的第2積分,因此該結(jié)構(gòu)的實際的輸出是分數(shù)頻率的偏移量的2次的相位校正(也就是作為小數(shù)部分輸入數(shù)據(jù)K2相位的導數(shù)的頻率偏移量)。
      第3累加器114的進位輸出信號被施加到數(shù)字延遲網(wǎng)118,該進位輸出信號被延遲元件1181延遲,并且和上次值的否定值的兩倍值以及上上次值兩者的和相加。這些上次值以及上上次值分別從延遲元件1182、1183的輸出獲得。這相當于2階的數(shù)字導數(shù)。因為第3累加器114的輸出表示小數(shù)部分輸入數(shù)據(jù)K2的第3積分,這整體的效果是對分數(shù)頻率偏移量的相位的3次校正。
      這個技術(shù)是通過將更多的累加器部分加進多級累加器數(shù)字網(wǎng)111來執(zhí)行期望的次數(shù)的校正。各順序的加法系數(shù)對應(yīng)于(1-z-1)X{但,X是考慮中的累加器的次數(shù)},的展開中的因數(shù)(factors)。另外,也可以導入其他系數(shù),使對于第1累加器的系數(shù)的和為1,且對于其他所有后級的累加器的系數(shù)的和為0。然而,上述系數(shù)以外的任何選擇都可能導致其性能低于最佳的噪聲除去性能。
      例如,被施加到數(shù)字延遲網(wǎng)119的第4累加器115的進位輸出順序從第1累加器112的進位輸出順序被延遲3周期,第3累加器114的進位輸出順序從第1累加器112的進位輸出順序被延遲2周期,第2累加器113的進位輸出順序從第1累加器112的進位輸出順序被延遲1周期。為了使這些順序按時間排列,第1累加器112的輸出被延遲元件1161、1162、1163延遲3次,第2累加器113的輸出被延遲元件1171、1172延遲2次,第3累加器114的輸出被延遲元件1181延遲1次。數(shù)字延遲網(wǎng)116、117、118、119的其他所有延遲元件是和數(shù)字微分處理有關(guān)。另外,在這個情況下,來自輸入數(shù)據(jù)運算部104的整數(shù)部分輸入數(shù)據(jù)M1被整數(shù)部分數(shù)據(jù)延遲部105的3個延遲元件1051、1052、1053延遲3次。
      接下來詳細說明本發(fā)明的實施方式1的調(diào)頻裝置100的動作原理。
      使調(diào)制輸出頻率數(shù)為fo+Δf(t),可變的分頻器107的分頻比為M,載波頻率數(shù)據(jù)的小數(shù)部分為K,相位調(diào)制信號為ΔK(t)則調(diào)制輸出頻率fo+Δf(t)由下面的式1表示。
      fo+&Delta;f(t)=(M+K+&Delta;K(t)L)fr]]>…(式1)ΔK(t)是調(diào)制信號,而又以正的值或負的值被輸入,所以輸入到累加器112的小數(shù)部分輸入數(shù)據(jù)K2有時候會正溢出或負溢出。因此,通過使其在輸入到累加器112之前先通過輸入數(shù)據(jù)運算部104來執(zhí)行溢出對策。
      輸入數(shù)據(jù)運算部104在K1<0時使M1=M-1、K2=K1+1,在0≤K1<1時使M1=M、K2=K1,并且在1≤K1時使M1=M+1,K2=K1-1,將K2輸入累加器112并使M1通過整數(shù)部分數(shù)據(jù)延遲部105輸入到加法器120。
      由此,本發(fā)明實施方式1包括微分器102,對相位調(diào)制數(shù)據(jù)進行微分,生成微分相位調(diào)制數(shù)據(jù);加法器103,將所述微分相位調(diào)制數(shù)據(jù)和載波頻率數(shù)據(jù)的小數(shù)部分K相加,生成加法小數(shù)部分K1;輸入數(shù)據(jù)運算部104,接收加法小數(shù)部分K1和所述載波頻率數(shù)據(jù)的整數(shù)部分M生成整數(shù)部分輸入數(shù)據(jù)M1和小數(shù)部分輸入數(shù)據(jù)K2,并將小數(shù)部分輸入數(shù)據(jù)K2提供給合成器101的加法器1121;整數(shù)部分數(shù)據(jù)延遲部105,將整數(shù)部分輸入數(shù)據(jù)M1從時鐘信號的第1生成時刻延遲到第2生成時刻后提供給合成器101的加法器120;其中,因為所述輸入數(shù)據(jù)運算部104在K1<0時使M1=M-1、K2=K1+1,在0≤K1<1時使M1=M、K2=K1,并且在1≤K1時使M1=M+1、K2=K1-1,所以本發(fā)明實施方式1能夠提供一種包括精密的合成器101而且結(jié)構(gòu)簡單的高精度的調(diào)頻裝置100。
      實施方式2接下來參照附圖詳細說明本發(fā)明的實施方式2。
      圖7是表示本發(fā)明實施方式2的調(diào)頻裝置的結(jié)構(gòu)方框圖。在本發(fā)明的實施方式2中,對于和本發(fā)明實施方式1相同的結(jié)構(gòu)賦予相同的標號并省略其說明。
      如圖7所示,本發(fā)明實施方式2的調(diào)頻裝置200包括合成器101、輸入數(shù)據(jù)運算部201、整數(shù)部分數(shù)據(jù)延遲部105以及相位調(diào)制輸入數(shù)據(jù)加法器202。
      本發(fā)明實施方式2的調(diào)頻裝置200是削減本發(fā)明實施方式1的微分器102后的結(jié)構(gòu)。
      合成器101和本發(fā)明實施方式1的合成器是一樣的。輸入數(shù)據(jù)運算部201接收相位調(diào)制數(shù)據(jù)K3和載波頻率數(shù)據(jù)的整數(shù)部分M生成整數(shù)部分輸入數(shù)據(jù)M1和相位調(diào)制輸入數(shù)據(jù)K4。整數(shù)部分數(shù)據(jù)延遲部105和本發(fā)明實施方式1的整數(shù)部分數(shù)據(jù)延遲部相同。相位調(diào)制輸入數(shù)據(jù)加法器202直接接收相位調(diào)制輸入數(shù)據(jù)K4,將該相位調(diào)制輸入數(shù)據(jù)K4和反饋邏輯部1123鎖存的輸出信號的值相加,并將輸出值提供給累加器113的加法器1131。
      接下來說明本發(fā)明實施方式2的調(diào)頻裝置200不需要微分器102的理由。
      現(xiàn)參考圖8的累加器Z變換模型將能夠削減微分電路102的理由說明如下。
      圖8是將累加器的結(jié)構(gòu)描繪在z變換模型的圖。X是輸入數(shù)據(jù),Y是進位輸出信號。積分器在積分結(jié)果超過某個數(shù)值時輸出進位輸出信號。由此,相當于通過1比特的量子化器的輸出信號Y以下面的式2和式3表示。
      Y=11-Z-1(X-Z-1Y)+Q]]>…(式2)Y=X+(1-Z-1)Q …(式3)在輸出信號Y中,量子化噪聲Q被微分,越是低頻帶,則噪聲越衰落。
      接下來在圖9表示2級累加器的Z變換模型。將相位調(diào)制信號K輸入到2級累加器進行和上述相同的計算,則輸出信號Y由下面的式4至式12獲得。
      Y1=X+(1-Z-1)Q1 …(式4)Y2’=K-Q1+(1-Z-1)Q2 …(式5)Y2=Y(jié)2’-Z-1Y2’ …(式6)Y2=Y(jié)2’(1-Z-1) …(式7)Y2=(1-Z-1)(K-Q1+(1-Z-1)Q2) …(式8)Y2=K-Q1+(1-Z-1)Q2-KZ-1+Q1Z-1-(1-Z-1)Q2Z-1…(式9)Y2=-Q1(1-Z-1)+Q2(1-Z-1)2+K(1-Z-1) …(式10)Y=Y(jié)1+Y2 …(式11)Y=X+Q2(1-Z-1)2+K(1-Z-1) …(式12)在輸出信號Y中,量子化噪聲被2階微分而相位調(diào)制數(shù)據(jù)K被1階微分。因此,在圖6中接收相位調(diào)制數(shù)據(jù)ΔK(t)的輸入的微分電路被削減。
      另外,在3級累加器的輸入加入相位調(diào)制數(shù)據(jù)時,對輸入的相位調(diào)制數(shù)據(jù)進行1階積分后輸入,如果是4級累加器則必須進行2階積分。
      由此,本發(fā)明實施方式2包括輸入數(shù)據(jù)運算部201,接收相位調(diào)制數(shù)據(jù)K3和載波頻率數(shù)據(jù)的整數(shù)部分M生成整數(shù)部分輸入數(shù)據(jù)M1和相位調(diào)制輸入數(shù)據(jù)K4;整數(shù)部分數(shù)據(jù)延遲部105,將整數(shù)部分輸入數(shù)據(jù)M1從時鐘信號的第1生成時刻延遲到第2生成時刻后提供給合成器101的加法器120;以及相位調(diào)制輸入數(shù)據(jù)加法器202,接收相位調(diào)制輸入數(shù)據(jù)K4;其中,因為輸入數(shù)據(jù)運算部201在K3<0時使M1=M-1、K4=K3+1,在0≤K3<1時使M1=M、K4=K3,并且在1≤K3時使M1=M+1、K4=K3-1,并且,相位調(diào)制輸入數(shù)據(jù)加法器202將相位調(diào)制輸入數(shù)據(jù)K4和由第1反饋邏輯部1121鎖存的所述輸出信號的積分值相加并生成所述輸入數(shù)據(jù)加法輸出信號提供給第2加法器1131,所以本發(fā)明實施方式2能夠提供一種包括精密的合成器101而且結(jié)構(gòu)簡單的高精度的調(diào)頻裝置200。
      實施方式3接下來參照附圖詳細說明本發(fā)明的實施方式3。
      圖10是表示本發(fā)明實施方式3的調(diào)頻裝置的結(jié)構(gòu)方框圖。在本發(fā)明實施方式3中,對于和本發(fā)明實施方式1相同的結(jié)構(gòu)賦予相同的標號并省略其說明。
      如圖10所示,本發(fā)明實施方式3的調(diào)頻裝置500包括合成器101、輸入數(shù)據(jù)運算部501以及相位調(diào)制輸入數(shù)據(jù)加法器502。本發(fā)明實施方式3的調(diào)頻裝置500適用于相位調(diào)制數(shù)據(jù)ΔK為-0.5<ΔK<0.5的情況。
      合成器101和本發(fā)明實施方式1的合成器相同。輸入數(shù)據(jù)運算部501在相位調(diào)制數(shù)據(jù)的值加上0.5(變換為0<ΔK<1)生成調(diào)制輸入數(shù)據(jù)K5。相位調(diào)制輸入數(shù)據(jù)加法器502接收相位調(diào)制輸入數(shù)據(jù)K5,將相位調(diào)制輸入數(shù)據(jù)K5和反饋邏輯部1123鎖存的輸出信號的值相加,將輸出值提供給累加器113的加法器1131。
      然而,本發(fā)明實施方式3是適用于相位調(diào)制數(shù)據(jù)ΔK的絕對值大于0且小于1的情況。這個時候,如果使規(guī)定的固定值為L,則有必要將規(guī)定的固定值L輸入到輸入數(shù)據(jù)運算部501使0<(ΔK+L)<1。
      由此,本發(fā)明實施方式3包括輸入數(shù)據(jù)運算部501,在相位調(diào)制數(shù)據(jù)的值加上0.5生成調(diào)制輸入數(shù)據(jù)K5;相位調(diào)制輸入數(shù)據(jù)加法器502,接收相位調(diào)制輸入數(shù)據(jù)K5;其中,因為相位調(diào)制輸入數(shù)據(jù)加法器502將相位調(diào)制輸入數(shù)據(jù)K5和由第1反饋邏輯部1121鎖存的輸出信號的值相加并生成所述輸入數(shù)據(jù)加法輸出信號提供給第2加法器1131,所以本發(fā)明實施方式3能夠提供一種包括精密的合成器101而且結(jié)構(gòu)簡單的高精度的調(diào)頻裝置500。
      實施方式4接下來參照附圖詳細說明本發(fā)明的實施方式4。
      圖11是表示本發(fā)明實施方式4的調(diào)頻裝置的結(jié)構(gòu)方框圖。在本發(fā)明實施方式4中,對于和本發(fā)明實施方式1相同的結(jié)構(gòu)賦予相同的標號并省略其說明。
      如圖11所示,本發(fā)明實施方式4的調(diào)頻裝置600包括合成器101以及相位調(diào)制輸入數(shù)據(jù)加法器601。本發(fā)明實施方式4的調(diào)頻裝置600適用于相位調(diào)制數(shù)據(jù)ΔK為0<ΔK<1的情況。
      相位調(diào)制輸入數(shù)據(jù)加法器601將相位調(diào)制數(shù)據(jù)ΔK和反饋邏輯部1123鎖存的輸出信號的值相加,并將輸出值提供給累加器113的加法器1131。
      由此,本發(fā)明實施方式4包括相位調(diào)制輸入數(shù)據(jù)加法器601,接收相位調(diào)制數(shù)據(jù);其中,因為相位調(diào)制輸入數(shù)據(jù)加法器601將所述相位調(diào)制數(shù)據(jù)和由第1反饋邏輯部1121鎖存的輸出信號的值相加并生成輸入數(shù)據(jù)加法輸出信號提供給第2加法器1131,所以本發(fā)明實施方式4能夠提供一種包括精密的合成器101而且結(jié)構(gòu)簡單的高精度的調(diào)頻裝置600。
      實施方式5接下來參照附圖詳細說明本發(fā)明的實施方式5。
      圖12是表示本發(fā)明實施方式5的發(fā)送裝置的結(jié)構(gòu)方框圖。在本發(fā)明實施方式5中,對于和本發(fā)明實施方式1相同的結(jié)構(gòu)賦予相同的標號并省略其說明。
      如圖12所示,本發(fā)明實施方式5的發(fā)送裝置700包括振幅相位分離部701、振幅調(diào)制數(shù)據(jù)放大器702、調(diào)頻裝置100、高頻功率放大器703、載波信號生成部704、數(shù)據(jù)整數(shù)部分生成部705以及數(shù)據(jù)小數(shù)部分生成部706。
      振幅相位分離部701接收基帶調(diào)制信號S101并將其分離成振幅調(diào)制數(shù)據(jù)S102和相位調(diào)制數(shù)據(jù)S104。振幅調(diào)制數(shù)據(jù)放大器702接收來自振幅相位分離部701的振幅調(diào)制數(shù)據(jù)S102并將其放大后作為電源電壓S103提供給高頻功率放大器703。
      載波信號生成部704生成載波信號S107并提供給數(shù)據(jù)整數(shù)部分生成部705和數(shù)據(jù)小數(shù)部分生成部706。數(shù)據(jù)整數(shù)部分生成部705接收來自載波信號生成部704的載波信號S107來生成載波頻率數(shù)據(jù)的整數(shù)部分M并提供給調(diào)頻裝置100。數(shù)據(jù)小數(shù)部分生成部706接收來自載波信號生成部704的載波信號S107來生成載波頻率數(shù)據(jù)的小數(shù)部分K并提供給調(diào)頻裝置100。
      調(diào)頻裝置100接收來自振幅相位分離部701的相位調(diào)制數(shù)據(jù)S104、來自數(shù)據(jù)整數(shù)部分生成部705的載波頻率數(shù)據(jù)的整數(shù)部分M以及來自數(shù)據(jù)小數(shù)部分生成部706的載波頻率數(shù)據(jù)的小數(shù)部分K,像上述般地生成輸出頻率fo的高頻相位調(diào)制信號S105并提供給高頻功率放大器703。高頻功率放大器703根據(jù)來自振幅調(diào)制數(shù)據(jù)放大器702的電源電壓S103將高頻相位調(diào)制信號S105放大后用作發(fā)送輸出信號S106提供給天線。這個天線接收發(fā)送輸出信號S106后生成無線發(fā)送信號發(fā)送出去。
      然而,本發(fā)明實施方式5的發(fā)送裝置700也可以被設(shè)置成包括調(diào)頻裝置200、調(diào)頻裝置500或調(diào)頻裝置600來代替調(diào)頻裝置100。
      實施方式6接下來參照附圖詳細說明本發(fā)明的實施方式6。
      圖13是表示本發(fā)明實施方式6的無線通信機器的結(jié)構(gòu)方框圖。在本發(fā)明實施方式6中,對于和本發(fā)明實施方式5相同的結(jié)構(gòu)賦予相同的標號并省略其說明。
      如圖13所示,本發(fā)明實施方式6的無線通信機器800包括天線801、發(fā)送/接收切換部802、發(fā)送裝置700以及接收裝置803。
      發(fā)送裝置700通過發(fā)送/接收切換部802將發(fā)送輸出信號S106提供給天線801。天線801通過發(fā)送/接收切換部802接收來自發(fā)送裝置700的發(fā)送輸出信號S106生成無線發(fā)送信號后進行發(fā)送。
      天線801接收來自對方的無線通信機器的無線發(fā)送信號后生成接收信號通過發(fā)送/接收切換部802提供給接收裝置803。
      本發(fā)明的第1個方式的調(diào)頻裝置所采取的結(jié)構(gòu)是包括合成器;加法器,將微分相位調(diào)制數(shù)據(jù)和載波頻率數(shù)據(jù)的小數(shù)部分K相加并生成加法小數(shù)部分K1;輸入數(shù)據(jù)運算部,接收所述加法小數(shù)部分K1和所述載波頻率數(shù)據(jù)的整數(shù)部分M并生成整數(shù)部分輸入數(shù)據(jù)M1和小數(shù)部分輸入數(shù)據(jù)K2,將所述小數(shù)部分輸入數(shù)據(jù)K2直接提供給合成器;以及整數(shù)部分數(shù)據(jù)延遲部,將所述整數(shù)部分輸入數(shù)據(jù)M1從時鐘信號的第1生成時刻延遲到第2生成時刻后提供給所述合成器;其中,所述合成器接收多個比特的數(shù)字數(shù)并選擇可控制的振蕩器的輸出信號頻率,使用環(huán)路分頻器對所述輸出信號頻率進行分頻,而所述環(huán)路分頻器生成具有由控制輸入信號控制的可變除數(shù)并且和基準信號進行比較的反饋信號,所述合成器包括Δ∑調(diào)制部,通過將來自所述輸入數(shù)據(jù)運算部的所述小數(shù)部分輸入數(shù)據(jù)K2積分延遲后的信號的值與來自所述整數(shù)部分數(shù)據(jù)延遲部的所述整數(shù)部分輸入數(shù)據(jù)M1的值兩者相加,來對所述小數(shù)部分輸入數(shù)據(jù)K2進行Δ∑調(diào)制并生成所述控制輸入信號后提供給所述環(huán)路分頻器。
      根據(jù)上述結(jié)構(gòu),通過將微分相位調(diào)制數(shù)據(jù)和載波頻率數(shù)據(jù)的小數(shù)部分K相加生成加法小數(shù)部分K1,接收所述加法小數(shù)部分K1和所述載波頻率數(shù)據(jù)的整數(shù)部分M并生成整數(shù)部分輸入數(shù)據(jù)M1和小數(shù)部分輸入數(shù)據(jù)K2,將所述小數(shù)部分輸入數(shù)據(jù)K2直接提供給合成器,并將所述整數(shù)部分輸入數(shù)據(jù)M1從時鐘信號的第1生成時刻延遲到第2生成時刻后提供給所述合成器,其中,因為所述合成器通過將所述小數(shù)部分輸入數(shù)據(jù)K2積分延遲后的信號的值與所述整數(shù)部分輸入數(shù)據(jù)M1的值兩者相加,來對所述小數(shù)部分輸入數(shù)據(jù)K2進行Δ∑調(diào)制并生成所述控制輸入信號后提供給所述環(huán)路分頻器,所以能夠提供一種包括精密的合成器而且結(jié)構(gòu)簡單的高精度的調(diào)頻裝置。
      本發(fā)明的第2個方式的調(diào)頻裝置所采取的結(jié)構(gòu)是包括合成器;微分器,對相位調(diào)制數(shù)據(jù)進行微分生成微分相位調(diào)制數(shù)據(jù);加法器,將所述微分相位調(diào)制數(shù)據(jù)和載波頻率數(shù)據(jù)的小數(shù)部分K相加并生成加法小數(shù)部分K1;輸入數(shù)據(jù)運算部,接收所述加法小數(shù)部分K1和所述載波頻率數(shù)據(jù)的整數(shù)部分M并生成整數(shù)部分輸入數(shù)據(jù)M1和小數(shù)部分輸入數(shù)據(jù)K2,將所述小數(shù)部分輸入數(shù)據(jù)K2直接提供給所述合成器;以及整數(shù)部分數(shù)據(jù)延遲部,將所述整數(shù)部分輸入數(shù)據(jù)M1從時鐘信號的第1生成時刻延遲到第2生成時刻后提供給所述合成器;其中,所述合成器接收多個比特的數(shù)字數(shù)并選擇可控制的振蕩器的輸出信號頻率,使用環(huán)路分頻器對所述輸出信號頻率進行分頻,而所述環(huán)路分頻器生成具有由控制輸入信號控制的可變除數(shù)并且和基準信號進行比較的反饋信號,所述合成器包括生成所述時鐘信號的部件;具有將所述小數(shù)部分輸入數(shù)據(jù)K2和第1加法反饋值相加的第1加法器、對所述第1加法器的輸出值和規(guī)定的數(shù)值進行比較并生成第1進位輸出信號的第1比較器以及鎖存所述第1加法器的輸出信號作為所述加法反饋值的第1反饋邏輯部,并且在所述時鐘信號的第1生成時刻生成所述鎖存的輸出信號以及第1進位輸出信號的部件;對所述鎖存的輸出信號進行積分在所述時鐘信號的第2生成時刻生成第2進位輸出信號的部件;將所述第1進位輸出信號延遲到所述時鐘信號的第2生成時刻的部件;對所述第2進位輸出信號進行微分的部件;以及結(jié)合所述延遲的整數(shù)部分輸入數(shù)據(jù)M1、所述延遲的第1進位輸出信號以及所述微分的第2進位輸出信號來生成所述控制輸入信號的部件;其中,所述輸入數(shù)據(jù)運算部在K1<0時使M1=M-1、K2=K1+1,在0≤K1<1時使M1=M、K2=K1,并且在1≤K1時使M1=M+1、K2=K1-1。
      根據(jù)上述結(jié)構(gòu),通過對相位調(diào)制數(shù)據(jù)進行微分生成微分相位調(diào)制數(shù)據(jù);將所述微分相位調(diào)制數(shù)據(jù)和載波頻率數(shù)據(jù)的小數(shù)部分K進行相加并生成加法小數(shù)部分K1提供給輸入數(shù)據(jù)運算部,其中,所述輸入數(shù)據(jù)運算部根據(jù)所述加法小數(shù)部分K1和載波頻率數(shù)據(jù)的整數(shù)部分M,在K1<0時使M1=M-1、K2=K1+1,在0≤K1<1時使M1=M、K2=K1,并且在1≤K1時使M1=M+1、K2=K1-1,也就是說,對相位調(diào)制數(shù)據(jù)中超過大于等于0且小于1的范圍的值進行處理(溢出處理),生成整數(shù)部分輸入數(shù)據(jù)M1以及小數(shù)部分輸入數(shù)據(jù)K2,將小數(shù)部分輸入數(shù)據(jù)K2直接提供給所述合成器的第1加法器,所以能夠提供一種包括精密的合成器而且結(jié)構(gòu)簡單的高精度的調(diào)頻裝置。
      本發(fā)明的第3個方式的調(diào)頻裝置所采取的結(jié)構(gòu)是包括合成器;輸入數(shù)據(jù)運算部,接收相位調(diào)制數(shù)據(jù)K3和載波頻率數(shù)據(jù)的整數(shù)部分M并生成整數(shù)部分輸入數(shù)據(jù)M1和相位調(diào)制輸入數(shù)據(jù)K4;整數(shù)部分數(shù)據(jù)延遲部,將所述整數(shù)部分輸入數(shù)據(jù)M1從時鐘信號的第1生成時刻延遲到第2生成時刻后提供給所述合成器;以及相位調(diào)制輸入數(shù)據(jù)加法器,接收所述相位調(diào)制輸入數(shù)據(jù)K4;其中,所述合成器接收多個比特的數(shù)字數(shù)并選擇可控制的振蕩器的輸出信號頻率,使用環(huán)路分頻器對所述輸出信號頻率進行分頻,而所述環(huán)路分頻器生成具有由控制輸入信號控制的可變除數(shù)并且和基準信號進行比較的反饋信號,所述合成器包括Δ∑調(diào)制部,通過將所述載波頻率數(shù)據(jù)的小數(shù)部分K積分延遲后的信號的值與來自所述整數(shù)部分數(shù)據(jù)延遲部的所述整數(shù)部分輸入數(shù)據(jù)M1的值兩者相加,來對所述小數(shù)部分K進行Δ∑調(diào)制并生成所述控制輸入信號后提供給所述環(huán)路分頻器。
      根據(jù)上述結(jié)構(gòu),通過接收相位調(diào)制數(shù)據(jù)K3和載波頻率數(shù)據(jù)的整數(shù)部分M并生成整數(shù)部分輸入數(shù)據(jù)M1和相位調(diào)制輸入數(shù)據(jù)K4;將所述整數(shù)部分輸入數(shù)據(jù)M1從時鐘信號的第1生成時刻延遲到第2生成時刻后提供給所述合成器;其中,所述合成器通過將所述載波頻率數(shù)據(jù)的小數(shù)部分K積分延遲后的信號的值與所述整數(shù)部分輸入數(shù)據(jù)M1的值兩者相加,來對所述小數(shù)部分K進行Δ∑調(diào)制并生成控制輸入信號后提供給環(huán)路分頻器,所以能夠提供一種包括精密的合成器而且結(jié)構(gòu)簡單的高精度的調(diào)頻裝置。
      本發(fā)明的第4個方式的調(diào)頻裝置所采取的結(jié)構(gòu)是包括合成器;輸入數(shù)據(jù)運算部,接收相位調(diào)制數(shù)據(jù)K3和載波頻率數(shù)據(jù)的整數(shù)部分M并生成整數(shù)部分輸入數(shù)據(jù)M1和相位調(diào)制輸入數(shù)據(jù)K4;整數(shù)部分數(shù)據(jù)延遲部,將所述整數(shù)部分輸入數(shù)據(jù)M1從時鐘信號的第1生成時刻延遲到第2生成時刻后提供給所述合成器;以及相位調(diào)制輸入數(shù)據(jù)加法器,接收所述相位調(diào)制輸入數(shù)據(jù)K4;其中,所述合成器接收多個比特的數(shù)字數(shù)并選擇可控制的振蕩器的輸出信號頻率,使用環(huán)路分頻器對所述輸出信號頻率進行分頻,而所述環(huán)路分頻器生成具有由控制輸入信號控制的可變除數(shù)并且和基準信號進行比較的反饋信號,所述合成器包括生成所述時鐘信號的部件;具有將所述載波頻率數(shù)據(jù)的小數(shù)部分K和第1加法反饋值相加的第1加法器、對所述第1加法器的輸出值和規(guī)定的數(shù)值進行比較并生成第1進位輸出信號的第1比較器以及鎖存所述第1加法器的輸出信號作為所述加法反饋值的第1反饋邏輯部,并且在所述時鐘信號的第1生成時刻生成所述鎖存的輸出信號以及第1進位輸出信號的部件;具有將來自所述相位調(diào)制輸入數(shù)據(jù)加法器的輸入數(shù)據(jù)加法輸出信號的值和第2加法反饋值相加的第2加法器、對所述第2加法器的輸出值和規(guī)定的數(shù)值進行比較并生成第2進位輸出信號的第2比較器以及鎖存所述第2加法器的輸出信號作為所述第2加法反饋值的第2反饋邏輯部,并且在所述時鐘信號的第2生成時刻生成所述第2進位輸出信號的部件;將所述第1進位輸出信號延遲到所述時鐘信號的第2生成時刻的部件;對所述第2進位輸出信號進行微分的部件;以及結(jié)合所述延遲的整數(shù)部分輸入數(shù)據(jù)M1、所述延遲的第1進位輸出信號以及所述微分的第2進位輸出信號來生成所述控制輸入信號的部件;其中,所述輸入數(shù)據(jù)運算部在K3<0時使M1=M-1、K4=K3+1,在0≤K3<1時使M1=M、K4=K3,并且在1≤K3時使M1=M+1、K4=K3-1;以及所述相位調(diào)制輸入數(shù)據(jù)加法器將所述相位調(diào)制輸入數(shù)據(jù)K4和由所述第1反饋邏輯部鎖存的所述輸出信號的積分值相加,生成所述輸入數(shù)據(jù)加法輸出信號并提供給所述第2加法器。
      根據(jù)上述結(jié)構(gòu),通過接收相位調(diào)制數(shù)據(jù)K3和載波頻率數(shù)據(jù)的整數(shù)部分M,在K3<0時使M1=M-1、K4=K3+1,在0≤K3<1時使M1=M、K4=K3,并且在1≤K3時使M1=M+1、K4=K3-1;也就是說,對相位調(diào)制數(shù)據(jù)K3中超過大于等于0且小于1的范圍的值進行處理(溢出處理),生成整數(shù)部分輸入數(shù)據(jù)M1以及相位調(diào)制輸入數(shù)據(jù)K4,將所述相位調(diào)制輸入數(shù)據(jù)K4提供給相位調(diào)制輸入數(shù)據(jù)加法器,相位調(diào)制輸入數(shù)據(jù)加法器將所述相位調(diào)制輸入數(shù)據(jù)K4和由合成器的第1反饋邏輯部鎖存的輸出信號的積分值相加,生成所述輸入數(shù)據(jù)加法輸出信號并提供給合成器的第2加法器,所以能夠提供一種包括精密的合成器而且結(jié)構(gòu)簡單的高精度的調(diào)頻裝置。另外,根據(jù)上述結(jié)構(gòu),因為不需要對相位調(diào)制數(shù)據(jù)進行微分生成微分相位調(diào)制數(shù)據(jù)的微分器,所以能夠比本發(fā)明第1個方式的調(diào)頻裝置的結(jié)構(gòu)更加簡單。
      本發(fā)明的第5個方式的調(diào)頻裝置所采取的結(jié)構(gòu)是包括合成器;輸入數(shù)據(jù)運算部,將相位調(diào)制數(shù)據(jù)的值和規(guī)定的固定值相加,生成調(diào)制輸入數(shù)據(jù)K5;以及相位調(diào)制輸入數(shù)據(jù)加法器,接收所述相位調(diào)制輸入數(shù)據(jù)K5;其中,所述合成器接收多個比特的數(shù)字數(shù)并選擇可控制的振蕩器的輸出信號頻率,使用環(huán)路分頻器對所述輸出信號頻率進行分頻,而所述環(huán)路分頻器生成具有由控制輸入信號控制的可變除數(shù)并且和基準信號進行比較的反饋信號,所述合成器包括生成所述時鐘信號的部件;具有將載波頻率數(shù)據(jù)的小數(shù)部分K和第1加法反饋值相加的第1加法器、對所述第1加法器的輸出值和基準值進行比較并生成第1進位輸出信號的第1比較器以及鎖存所述第1加法器的輸出信號作為所述加法反饋值的第1反饋邏輯部,并且在所述時鐘信號的第1生成時刻生成所述鎖存的輸出信號以及第1進位輸出信號的部件;具有將來自所述相位調(diào)制輸入數(shù)據(jù)加法器的輸入數(shù)據(jù)加法輸出信號的值和第2加法反饋值相加的第2加法器、對所述第2加法器的輸出值和規(guī)定的數(shù)值進行比較并生成第2進位輸出信號的第2比較器以及鎖存所述第2加法器的輸出信號作為所述第2加法反饋值的第2反饋邏輯部,并且在所述時鐘信號的第2生成時刻生成所述第2進位輸出信號的部件;將所述第1進位輸出信號延遲到所述時鐘信號的第2生成時刻的部件;對所述第2進位輸出信號進行微分的部件;以及結(jié)合所述載波頻率數(shù)據(jù)的整數(shù)部分輸入數(shù)據(jù)M、所述延遲的第1進位輸出信號以及所述微分的第2進位輸出信號來生成所述控制輸入信號的部件;其中,所述相位調(diào)制輸入數(shù)據(jù)加法器將所述相位調(diào)制輸入數(shù)據(jù)K5和由所述第1反饋邏輯部鎖存的所述輸出信號的值相加,生成所述輸入數(shù)據(jù)加法輸出信號并提供給所述第2加法器。
      根據(jù)上述結(jié)構(gòu),因為包括輸入數(shù)據(jù)運算部,在相位調(diào)制數(shù)據(jù)的值加上規(guī)定的固定值生成調(diào)制輸入數(shù)據(jù)K5;以及相位調(diào)制輸入數(shù)據(jù)加法器,接收所述相位調(diào)制輸入數(shù)據(jù)K5;其中,因為相位調(diào)制輸入數(shù)據(jù)加法器將所述相位調(diào)制輸入數(shù)據(jù)K5和由合成器的第1反饋邏輯部鎖存的輸出信號的值相加并生成輸入數(shù)據(jù)加法輸出信號提供給所述合成器第2加法器,所以能夠提供一種包括精密的合成器而且結(jié)構(gòu)簡單的高精度的調(diào)頻裝置。另外,根據(jù)這個結(jié)構(gòu),能夠通過加上規(guī)定的固定值對大于等于0且小于1的相位調(diào)制數(shù)據(jù)進行處理。
      本發(fā)明的第6個方式的調(diào)頻裝置所采取的結(jié)構(gòu)是包括合成器;以及相位調(diào)制輸入數(shù)據(jù)加法器,接收相位調(diào)制輸入數(shù)據(jù);其中,所述合成器接收多個比特的數(shù)字數(shù)并選擇可控制的振蕩器的輸出信號頻率,使用環(huán)路分頻器對所述輸出信號頻率進行分頻,而所述環(huán)路分頻器生成具有由控制輸入信號控制的可變除數(shù)并且和基準信號進行比較的反饋信號,所述合成器包括生成所述時鐘信號的部件;具有將載波頻率數(shù)據(jù)的小數(shù)部分K和第1加法反饋值相加的第1加法器、對所述第1加法器的輸出值和規(guī)定的數(shù)值進行比較并生成第1進位輸出信號的第1比較器以及鎖存所述第1加法器的輸出信號作為所述加法反饋值的第1反饋邏輯部,并且在所述時鐘信號的第1生成時刻生成所述鎖存的輸出信號以及第1進位輸出信號的部件;具有將來自所述相位調(diào)制輸入數(shù)據(jù)加法器的輸入數(shù)據(jù)加法輸出信號的值和第2加法反饋值相加的第2加法器、對所述第2加法器的輸出值和規(guī)定的數(shù)值進行比較并生成第2進位輸出信號的第2比較器以及鎖存所述第2加法器的輸出信號作為所述第2加法反饋值的第2反饋邏輯部,并且在所述時鐘信號的第2生成時刻生成所述第2進位輸出信號的部件;將所述第1進位輸出信號延遲到所述時鐘信號的第2生成時刻的部件;對所述第2進位輸出信號進行微分的部件;以及結(jié)合所述載波頻率數(shù)據(jù)的整數(shù)部分輸入數(shù)據(jù)M、所述延遲的第1進位輸出信號以及所述微分的第2進位輸出信號來生成所述控制輸入信號的部件;其中,所述相位調(diào)制輸入數(shù)據(jù)加法器將所述相位調(diào)制輸入數(shù)據(jù)和由所述第1反饋邏輯部鎖存的所述輸出信號的值相加,生成所述輸入數(shù)據(jù)加法輸出信號并提供給所述第2加法器。
      根據(jù)上述結(jié)構(gòu),因為包括相位調(diào)制輸入數(shù)據(jù)加法器,接收所述相位調(diào)制數(shù)據(jù);其中,因為所述相位調(diào)制輸入數(shù)據(jù)加法器將所述相位調(diào)制數(shù)據(jù)和由合成器的第1反饋邏輯部鎖存的輸出信號的值相加并生成輸入數(shù)據(jù)加法輸出信號提供給所述合成器的第2加法器,所以能夠提供一種包括精密的合成器而且結(jié)構(gòu)簡單的高精度的調(diào)頻裝置。另外,根據(jù)這個結(jié)構(gòu),能夠?qū)Υ笥诘扔?且小于1的相位調(diào)制數(shù)據(jù)進行處理。
      本發(fā)明的第7個方式的發(fā)送裝置所采取的結(jié)構(gòu)是包括本發(fā)明的第1個方式的調(diào)頻裝置。
      根據(jù)上述結(jié)構(gòu),因為包括具有精密的合成器并且結(jié)構(gòu)簡單的高精度的本發(fā)明的第1個方式的調(diào)頻裝置,因此能生成高質(zhì)量的無線發(fā)送信號。
      本發(fā)明的第8個方式的無線通信機器所采取的結(jié)構(gòu)是包括本發(fā)明的第7個方式的發(fā)送裝置。
      根據(jù)上述結(jié)構(gòu),因為包括本發(fā)明的第7個方式的發(fā)送裝置,因此能生成高質(zhì)量的無線發(fā)送信號。
      本發(fā)明不限于以上的實施方式,也可以在不脫離本發(fā)明范圍的情況下進行各種改變加以實施。
      本說明書基于2004年3月19日提交的日本專利申請第2004-080335號。其內(nèi)容都包含于此以資參考。
      權(quán)利要求
      1.一種調(diào)頻裝置,其特征在于,包括合成器;加法器,將微分相位調(diào)制數(shù)據(jù)和載波頻率數(shù)據(jù)的小數(shù)部分K相加并生成加法小數(shù)部分K1;輸入數(shù)據(jù)運算部,接收所述加法小數(shù)部分K1和所述載波頻率數(shù)據(jù)的整數(shù)部分M并生成整數(shù)部分輸入數(shù)據(jù)M1和小數(shù)部分輸入數(shù)據(jù)K2,將所述小數(shù)部分輸入數(shù)據(jù)K2直接提供給合成器;以及整數(shù)部分數(shù)據(jù)延遲部,將所述整數(shù)部分輸入數(shù)據(jù)M1從時鐘信號的第1生成時刻延遲到第2生成時刻后提供給所述合成器;其中,所述合成器接收多個比特的數(shù)字數(shù)并選擇可控制的振蕩器的輸出信號頻率,使用環(huán)路分頻器對所述輸出信號頻率進行分頻,而所述環(huán)路分頻器生成具有由控制輸入信號控制的可變除數(shù)并且和基準信號進行比較的反饋信號,所述合成器包括Δ∑調(diào)制部,通過將來自所述輸入數(shù)據(jù)運算部的所述小數(shù)部分輸入數(shù)據(jù)K2積分延遲后的信號的值與來自所述整數(shù)部分數(shù)據(jù)延遲部的所述整數(shù)部分輸入數(shù)據(jù)M1的值兩者相加,來對所述小數(shù)部分輸入數(shù)據(jù)K2進行Δ∑調(diào)制并生成所述控制輸入信號后提供給所述環(huán)路分頻器。
      2.一種調(diào)頻裝置,其特征在于,包括合成器;微分器,對相位調(diào)制數(shù)據(jù)進行微分生成微分相位調(diào)制數(shù)據(jù);加法器,將所述微分相位調(diào)制數(shù)據(jù)和載波頻率數(shù)據(jù)的小數(shù)部分K相加并生成加法小數(shù)部分K1;輸入數(shù)據(jù)運算部,接收所述加法小數(shù)部分K1和所述載波頻率數(shù)據(jù)的整數(shù)部分M并生成整數(shù)部分輸入數(shù)據(jù)M1和小數(shù)部分輸入數(shù)據(jù)K2,將所述小數(shù)部分輸入數(shù)據(jù)K2直接提供給所述合成器;以及整數(shù)部分數(shù)據(jù)延遲部,將所述整數(shù)部分輸入數(shù)據(jù)M1從時鐘信號的第1生成時刻延遲到第2生成時刻后提供給所述合成器;其中,所述合成器接收多個比特的數(shù)字數(shù)并選擇可控制的振蕩器的輸出信號頻率,使用環(huán)路分頻器對所述輸出信號頻率進行分頻,而所述環(huán)路分頻器生成具有由控制輸入信號控制的可變除數(shù)并且和基準信號進行比較的反饋信號,所述合成器包括生成所述時鐘信號的部件;具有將所述小數(shù)部分輸入數(shù)據(jù)K2和第1加法反饋值相加的第1加法器、對所述第1加法器的輸出值和規(guī)定的數(shù)值進行比較并生成第1進位輸出信號的第1比較器以及鎖存所述第1加法器的輸出信號作為所述加法反饋值的第1反饋邏輯部,并且在所述時鐘信號的第1生成時刻生成所述被鎖存的輸出信號以及第1進位輸出信號的部件;對所述被鎖存的輸出信號進行積分并在所述時鐘信號的第2生成時刻生成第2進位輸出信號的部件;將所述第1進位輸出信號延遲到所述時鐘信號的第2生成時刻的部件;對所述第2進位輸出信號進行微分的部件;以及結(jié)合所述延遲的整數(shù)部分輸入數(shù)據(jù)M1、所述延遲的第1進位輸出信號以及所述被微分的第2進位輸出信號來生成所述控制輸入信號的部件;其中,所述輸入數(shù)據(jù)運算部在K1<0時使M1=M-1、K2=K1+1,在0≤K1<1時使M1=M、K2=K1,并且在1≤K1時使M1=M+1、K2=K1-1。
      3.一種調(diào)頻裝置,其特征在于,包括合成器;輸入數(shù)據(jù)運算部,接收相位調(diào)制數(shù)據(jù)K3和載波頻率數(shù)據(jù)的整數(shù)部分M并生成整數(shù)部分輸入數(shù)據(jù)M1和相位調(diào)制數(shù)據(jù)K4;整數(shù)部分數(shù)據(jù)延遲部,將所述整數(shù)部分輸入數(shù)據(jù)M1從時鐘信號的第1生成時刻延遲到第2生成時刻后提供給所述合成器;以及相位調(diào)制輸入數(shù)據(jù)加法器,接收所述相位調(diào)制數(shù)據(jù)K4;其中,所述合成器接收多個比特的數(shù)字數(shù)并選擇可控制的振蕩器的輸出信號頻率,使用環(huán)路分頻器對所述輸出信號頻率進行分頻,而所述環(huán)路分頻器生成具有由控制輸入信號控制的可變除數(shù)并且和基準信號進行比較的反饋信號,所述合成器包括ΔΣ調(diào)制部,通過將所述載波頻率數(shù)據(jù)的所述小數(shù)部分K積分延遲后的信號的值與來自所述整數(shù)部分數(shù)據(jù)延遲部的所述整數(shù)部分輸入數(shù)據(jù)M1的值兩者相加,來對所述小數(shù)部分K進行Δ∑調(diào)制并生成所述控制輸入信號后提供給所述環(huán)路分頻器。
      4.一種調(diào)頻裝置,其特征在于,包括合成器;輸入數(shù)據(jù)運算部,接收相位調(diào)制數(shù)據(jù)K3和載波頻率數(shù)據(jù)的整數(shù)部分M并生成整數(shù)部分輸入數(shù)據(jù)M1和相位調(diào)制數(shù)據(jù)K4;整數(shù)部分數(shù)據(jù)延遲部,將所述整數(shù)部分輸入數(shù)據(jù)M1從時鐘信號的第1生成時刻延遲到第2生成時刻后提供給所述合成器;以及相位調(diào)制輸入數(shù)據(jù)加法器,接收所述相位調(diào)制數(shù)據(jù)K4;其中,所述合成器接收多個比特的數(shù)字數(shù)并選擇可控制的振蕩器的輸出信號頻率,使用環(huán)路分頻器對所述輸出信號頻率進行分頻,而所述環(huán)路分頻器生成具有由控制輸入信號控制的可變除數(shù)并且和基準信號進行比較的反饋信號,所述合成器包括生成所述時鐘信號的部件;具有將所述載波頻率數(shù)據(jù)的小數(shù)部分K和第1加法反饋值相加的第1加法器、對所述第1加法器的輸出值和規(guī)定的數(shù)值進行比較并生成第1進位輸出信號的第1比較器以及鎖存所述第1加法器的輸出信號作為所述加法反饋值的第1反饋邏輯部,并且在所述時鐘信號的第1生成時刻生成所述被鎖存的輸出信號以及第1進位輸出信號的部件;具有將來自所述相位調(diào)制輸入數(shù)據(jù)加法器的輸入數(shù)據(jù)加法輸出信號的值和第2加法反饋值相加的第2加法器、對所述第2加法器的輸出值和規(guī)定的數(shù)值進行比較并生成第2進位輸出信號的第2比較器以及鎖存所述第2加法器的輸出信號作為所述第2加法反饋值的第2反饋邏輯部,并且在所述時鐘信號的第2生成時刻生成所述第2進位輸出信號的部件;將所述第1進位輸出信號延遲到所述時鐘信號的第2生成時刻的部件;對所述第2進位輸出信號進行微分的部件;以及結(jié)合所述被延遲的整數(shù)部分輸入數(shù)據(jù)M1、所述延遲的第1進位輸出信號以及所述被微分的第2進位輸出信號來生成所述控制輸入信號的部件;其中,所述輸入數(shù)據(jù)運算部在K3<0時使M1=M-1、K4=K3+1,在0≤K3<1時使M1=M、K4=K3,并且在1≤K3時使M1=M+1、K4=K3-1;以及所述相位調(diào)制輸入數(shù)據(jù)加法器將所述相位調(diào)制數(shù)據(jù)K4和由所述第1反饋邏輯部鎖存的所述輸出信號的積分值相加,生成所述輸入數(shù)據(jù)加法輸出信號并提供給所述第2加法器。
      5.一種調(diào)頻裝置,其特征在于,包括合成器;輸入數(shù)據(jù)運算部,將相位調(diào)制數(shù)據(jù)的值和規(guī)定的固定值相加,生成調(diào)制輸入數(shù)據(jù)K5;以及相位調(diào)制輸入數(shù)據(jù)加法器,接收所述相位調(diào)制數(shù)據(jù)K5;其中,所述合成器接收多個比特的數(shù)字數(shù)選擇可控制的振蕩器的輸出信號頻率,使用環(huán)路分頻器對所述輸出信號頻率進行分頻,而所述環(huán)路分頻器生成具有由控制輸入信號控制的可變除數(shù)并且和基準信號進行比較的反饋信號,所述合成器包括生成所述時鐘信號的部件;具有將載波頻率數(shù)據(jù)的小數(shù)部分K和第1加法反饋值相加的第1加法器、對所述第1加法器的輸出值和基準值進行比較并生成第1進位輸出信號的第1比較器以及鎖存所述第1加法器的輸出信號作為所述加法反饋值的第1反饋邏輯部,并且在所述時鐘信號的第1生成時刻生成所述被鎖存的輸出信號以及第1進位輸出信號的部件;具有將來自所述相位調(diào)制輸入數(shù)據(jù)加法器的輸入數(shù)據(jù)加法輸出信號的值和第2加法反饋值相加的第2加法器、對所述第2加法器的輸出值和規(guī)定的數(shù)值進行比較并生成第2進位輸出信號的第2比較器以及鎖存所述第2加法器的輸出信號作為所述第2加法反饋值的第2反饋邏輯部,并且在所述時鐘信號的第2生成時刻生成所述第2進位輸出信號的部件;將所述第1進位輸出信號延遲到所述時鐘信號的第2生成時刻的部件;對所述第2進位輸出信號進行微分的部件;以及結(jié)合所述載波頻率數(shù)據(jù)的整數(shù)部分輸入數(shù)據(jù)M、所述被延遲的第1進位輸出信號以及所述被微分的第2進位輸出信號來生成所述控制輸入信號的部件;其中,所述相位調(diào)制輸入數(shù)據(jù)加法器將所述相位調(diào)制輸入數(shù)據(jù)K5和由所述第1反饋邏輯部鎖存的所述輸出信號的值相加,生成所述輸入數(shù)據(jù)加法輸出信號并提供給所述第2加法器。
      6.一種調(diào)頻裝置,其特征在于,包括合成器;以及相位調(diào)制輸入數(shù)據(jù)加法器,接收相位調(diào)制數(shù)據(jù);其中,所述合成器接收多個比特的數(shù)字數(shù)并選擇可控制的振蕩器的輸出信號頻率,使用環(huán)路分頻器對所述輸出信號頻率進行分頻,而所述環(huán)路分頻器生成具有由控制輸入信號控制的可變除數(shù)并且和基準信號進行比較的反饋信號,所述合成器包括生成所述時鐘信號的部件;具有將載波頻率數(shù)據(jù)的小數(shù)部分K和第1加法反饋值相加的第1加法器、對所述第1加法器的輸出值和規(guī)定的數(shù)值進行比較并生成第1進位輸出信號的第1比較器以及鎖存所述第1加法器的輸出信號作為所述加法反饋值的第1反饋邏輯部,并且在所述時鐘信號的第1生成時刻生成所述被鎖存的輸出信號以及第1進位輸出信號的部件;具有將來自所述相位調(diào)制輸入數(shù)據(jù)加法器的輸入數(shù)據(jù)加法輸出信號的值和第2加法反饋值相加的第2加法器、對所述第2加法器的輸出值和規(guī)定的數(shù)值進行比較并生成第2進位輸出信號的第2比較器以及鎖存所述第2加法器的輸出信號作為所述第2加法反饋值的第2反饋邏輯部,并且在所述時鐘信號的第2生成時刻生成所述第2進位輸出信號的部件;將所述第1進位輸出信號延遲到所述時鐘信號的第2生成時刻的部件;對所述第2進位輸出信號進行微分的部件;以及結(jié)合所述載波頻率數(shù)據(jù)的整數(shù)部分輸入數(shù)據(jù)M、所述被延遲的第1進位輸出信號以及所述被微分的第2進位輸出信號來生成所述控制輸入信號的部件;其中,所述相位調(diào)制輸入數(shù)據(jù)加法器將所述相位調(diào)制數(shù)據(jù)和由所述第1反饋邏輯部鎖存的所述輸出信號的值相加,生成所述輸入數(shù)據(jù)加法輸出信號并提供給所述第2加法器。
      7.一種包括如權(quán)利要求1所述的調(diào)頻裝置的發(fā)送裝置。
      8.一種包括如權(quán)利要求7所述的發(fā)送裝置的無線通信機器。
      全文摘要
      本發(fā)明提供一種調(diào)頻裝置(100),它包括合成器(101);微分器(102),對相位調(diào)制數(shù)據(jù)進行微分,生成微分相位調(diào)制數(shù)據(jù);加法器(103),將所述微分相位調(diào)制數(shù)據(jù)和載波頻率數(shù)據(jù)的小數(shù)部分K相加并生成加法小數(shù)部分K1,輸入數(shù)據(jù)運算部(104),接收所述加法小數(shù)部分K1和所述載波頻率數(shù)據(jù)的整數(shù)部分M并生成整數(shù)部分輸入數(shù)據(jù)M1和小數(shù)部分輸入數(shù)據(jù)K2,將所述小數(shù)部分輸入數(shù)據(jù)K2直接提供給合成器(101);以及整數(shù)部分數(shù)據(jù)延遲部(105),延遲所述整數(shù)部分輸入數(shù)據(jù)M1后提供給所述合成器(101)。所述輸入數(shù)據(jù)運算部(104)在K1<0時使M1=M-1、K2=K1+1,在0≤K1<1時使M1=M、K2=K1,并且在1≤K1時使M1=M+1、K2=K1-1。
      文檔編號H04L27/04GK1671039SQ200510054600
      公開日2005年9月21日 申請日期2005年3月16日 優(yōu)先權(quán)日2004年3月19日
      發(fā)明者吉川博幸, 足立壽史, 平野俊介 申請人:松下電器產(chǎn)業(yè)株式會社
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1