專利名稱:正交頻分復(fù)用系統(tǒng)中的交織方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種多頻帶正交頻分復(fù)用(OFDM)。更具體地講,本發(fā)明涉及一種可提高數(shù)據(jù)傳輸效率的交織方法。
背景技術(shù):
在多頻帶正交頻分復(fù)用(OFDM)聯(lián)盟(MBOA)中,通過將頻率分為多個528MHz頻帶并執(zhí)行跳頻來發(fā)送和接收數(shù)據(jù)。在OFDM調(diào)制方法中通過使用從多個528MHz頻帶中選擇的一個頻帶來傳輸數(shù)據(jù)?;?28點(diǎn)快速傅立葉變換(FFT)/逆FFT(IFFT)產(chǎn)生OFDM載波。
與其它標(biāo)準(zhǔn)相比,目前的MBOA標(biāo)準(zhǔn)以高速數(shù)據(jù)傳輸為目標(biāo)。專用集成電路(ASIC)通常不以528MHz進(jìn)行操作,而是以528MHz的四分之一132MHz進(jìn)行操作。因而,ASIC通過在內(nèi)部執(zhí)行4個并行操作來處理528MHz數(shù)據(jù),這需要適合執(zhí)行4個并行操作的新的交織方案的開發(fā)。
以下,將描述用于執(zhí)行4個并行操作以在OFDM系統(tǒng)中以高速率傳輸數(shù)據(jù)的交織方法。交織是在改變數(shù)據(jù)的位置之后發(fā)送數(shù)據(jù)從而在接收端中可有效地糾正從發(fā)送端發(fā)送的數(shù)據(jù)錯誤的方法。換句話說,當(dāng)在發(fā)送數(shù)據(jù)的特定部分中發(fā)生錯誤時,接收端不能糾正傳輸錯誤。為了解決這個問題,發(fā)送端在改變發(fā)送數(shù)據(jù)的位置之后發(fā)送數(shù)據(jù)。然后,雖然錯誤集中發(fā)生在數(shù)據(jù)的特定部分中,但是接收端不將這些錯誤集中在特定部分中,而是通過將數(shù)據(jù)恢復(fù)到原始位置來將這些錯誤分散到不同的位置。由于錯誤被分散到不同的部分中,所以接收端可有效地糾正錯誤。換句話說,當(dāng)5個連續(xù)比特中發(fā)生傳輸錯誤時,接收端不能糾正該5個連續(xù)比特中的傳輸錯誤。然而,如果在5個不連續(xù)比特中發(fā)生了傳輸錯誤,則與在5個連續(xù)比特中發(fā)生傳輸錯誤的情況相比,接收端可有效地糾正傳輸錯誤。
如上所示,MBOA執(zhí)行交織以提高數(shù)據(jù)傳輸效率。在傳統(tǒng)的MBOA方面,已提出了符號交織方案和音調(diào)(tone)交織方案。以下,將描述符號交織方案和音調(diào)交織方案。[表1]表示發(fā)送數(shù)據(jù)。
下面的[表2]表示用于讀取[表1]中登記的數(shù)據(jù)以根據(jù)符號交織方案對該數(shù)據(jù)進(jìn)行交織的順序。具體地講,[表2]顯示當(dāng)數(shù)據(jù)速率是53.3Mbps時基于模3操作的交織。這里,在300比特的基礎(chǔ)上將數(shù)據(jù)存儲在存儲器中,NCBPS符號是100比特,CBPS表示每個OFDM符號的編碼的比特。
下面的[表3]表示用于讀取[表2]中登記的數(shù)據(jù)以根據(jù)音調(diào)交織方案對該數(shù)據(jù)進(jìn)行交織的順序。
如上所述,進(jìn)行交織以糾正在數(shù)據(jù)傳輸期間發(fā)生的錯誤。然而,使用符號交織方案或音調(diào)交織方案,在接收端中不能完全糾正從發(fā)送端發(fā)送的數(shù)據(jù)的傳輸錯誤。因此,發(fā)送端需要可在接收端完全糾正傳輸錯誤的交織方案。而且,由于交織需要將數(shù)據(jù)記錄在存儲器中和讀取記錄的數(shù)據(jù)的過程,所以會發(fā)生數(shù)據(jù)傳輸延遲。
發(fā)明內(nèi)容
因此,被設(shè)計以解決以上問題的本發(fā)明的目的在于提供一種可在正交頻分復(fù)用(OFDM)系統(tǒng)的接收端減小數(shù)據(jù)傳輸期間產(chǎn)生的錯誤的交織方法。
本發(fā)明的另一目的在于提供一種通過使用OFDM系統(tǒng)中的最小存儲器進(jìn)行交織的方法。
本發(fā)明的另一目的在于提供一種用于簡化OFDM系統(tǒng)的結(jié)構(gòu)的方法。
根據(jù)本發(fā)明的一方面,提供一種在正交頻分復(fù)用(OFDM)系統(tǒng)中的發(fā)送端的交織方法,在所述OFDM系統(tǒng)中通過基于跳頻使用多個頻帶來發(fā)送和接收數(shù)據(jù),所述方法包括步驟a)將發(fā)送的數(shù)據(jù)比特記錄在交織存儲器中;和b)基于預(yù)定順序讀取存儲的數(shù)據(jù)比特以同時執(zhí)行符號交織、音調(diào)交織和循環(huán)移位。
根據(jù)本發(fā)明的另一方面,提供一種用于在正交頻分復(fù)用(OFDM)通信系統(tǒng)中處理數(shù)據(jù)的方法,在所述OFDM通信系統(tǒng)中,通過基于跳頻使用多個頻帶來發(fā)送和接收數(shù)據(jù),所述方法包括步驟a)對從交織器發(fā)送的數(shù)據(jù)比特執(zhí)行快速傅立葉變換(FFT)映射;和b)對FFT映射的數(shù)據(jù)比特進(jìn)行調(diào)制。
通過參考附圖描述本發(fā)明的特定實(shí)施例,本發(fā)明的以上方面和特征將更清楚,其中圖1是描述根據(jù)本發(fā)明實(shí)施例的用于控制兩重并行操作和四重并行操作之間的操作速率的方法的方框圖;圖2是示出根據(jù)本發(fā)明實(shí)施例的交織器的結(jié)構(gòu)的方框圖;圖3是顯示根據(jù)本發(fā)明實(shí)施例對發(fā)送數(shù)據(jù)執(zhí)行的快速傅立葉變換(FFT)和調(diào)制的方框圖;圖4是示出圖3的方框圖的詳細(xì)方框圖;和圖5是描述根據(jù)現(xiàn)有技術(shù)對發(fā)送數(shù)據(jù)執(zhí)行的調(diào)制和FFT映射的詳細(xì)方框圖。
具體實(shí)施例方式
將參考附圖更詳細(xì)地描述本發(fā)明的特定實(shí)施例。
在下面的描述中,即使在不同的附圖中,相同的附圖標(biāo)號也用于相同的部件。提供在該描述中限定的內(nèi)容,諸如詳細(xì)的結(jié)構(gòu)和部件,只是為了幫助本發(fā)明的全面理解。因而,顯而易見的是,沒有這些限定的內(nèi)容也可實(shí)施本發(fā)明。此外,由于對公知的功能或結(jié)構(gòu)的描述會在不必要的細(xì)節(jié)上模糊本發(fā)明,所以不詳細(xì)描述公知的功能或結(jié)構(gòu)。
以下,將簡要地描述本發(fā)明中提出的技術(shù)構(gòu)思,而且將順序地詳細(xì)描述這些技術(shù)構(gòu)思。
第一,提出一種用于控制兩重(two-fold)并行處理的循環(huán)冗余校驗(CRC)、編碼和鑿孔及四重(four-fold)并行操作的快速傅立葉變換(FFT)處理之間的操作速率的方法。第二,提出一種通過在發(fā)送端中執(zhí)行除符號交織和音調(diào)交織之外的循環(huán)移位來減小接收端中的接收錯誤的方法。最后,提出了一種通過在FFT音調(diào)映射之后執(zhí)行正交相移鍵控(QPSK)映射來簡化邏輯結(jié)構(gòu)的方法。
—用于控制兩重并行處理和四重并行處理之間的操作速率的方法圖1是描述根據(jù)本發(fā)明實(shí)施例的用于控制兩重并行操作和四重并行操作之間的操作速率的方法的方框圖。圖1中所示的結(jié)構(gòu)包括CRC單元100、擾碼器102、編碼器104、鑿孔單元106、交織器108和逆FFT(IFFT)單元110。附加的部件可被添加到圖1的結(jié)構(gòu)中,但是,為了描述方便,只有關(guān)鍵的部件出現(xiàn)在圖1的結(jié)構(gòu)中。
CRC單元100并行地接收2個比特以執(zhí)行兩重并行操作。CRC單元100將CRC比特加到所述2個比特中以確定在傳輸期間在從發(fā)送端發(fā)送的數(shù)據(jù)中是否已發(fā)生了錯誤。接收端可通過校驗CRC比特來確定在數(shù)據(jù)傳輸期間在所述數(shù)據(jù)中是否已發(fā)生錯誤。
擾碼器102通過使用加擾碼來對從CRC單元100發(fā)送的數(shù)據(jù)進(jìn)行加擾。加擾的數(shù)據(jù)被發(fā)送給編碼器104。根據(jù)圖1,當(dāng)2個比特被輸入到編碼器104時,6個比特被輸出。這表明編碼器104的編碼率是三分之一。當(dāng)然,可根據(jù)每個用戶不同地設(shè)置編碼器104的編碼率。當(dāng)6個比特被并行地接收到時,鑿孔單元106適當(dāng)?shù)剡M(jìn)行鑿孔,沒有進(jìn)行鑿孔的其它部分被臨時存儲在寄存器中,并且當(dāng)6個比特被收集時,收集的比特被傳送給交織器108。
如果數(shù)據(jù)傳輸速率是53.3Mbps,則交織器108基于300比特順序地存儲傳送的6比特;如果數(shù)據(jù)傳輸速率是106,67Mbps或200Mbps,則交織器108基于600比特存儲它們,并將存儲的數(shù)據(jù)以每10比特發(fā)送給IFFT單元110。這里,圖1的結(jié)構(gòu)可通過在32時鐘周期內(nèi)讀取存儲在交織器108的存儲器中的數(shù)據(jù)并執(zhí)行IFFT運(yùn)算來支持四重并行FFT(128點(diǎn))。將在邏輯簡化方法的描述中更詳細(xì)地描述這個過程。
—用于減小接收端中的接收錯誤的方法本發(fā)明提出一種用于通過一次讀取執(zhí)行符號交織、音調(diào)交織和循環(huán)移位的方法。如上所述,在傳統(tǒng)技術(shù)中,同時執(zhí)行符號交織和音調(diào)交織,交織結(jié)果被存儲在存儲器中。在傳統(tǒng)交織方法中,對于在音調(diào)交織之后存儲的數(shù)據(jù)另外進(jìn)行循環(huán)移位。由于傳統(tǒng)交織方法另外執(zhí)行將數(shù)據(jù)記錄在存儲器中的過程和讀取存儲的數(shù)據(jù)的過程,所以發(fā)生延遲,并需要更大的存儲器容量來記錄數(shù)據(jù)。為了解決這些問題,本發(fā)明提出一種可在一次操作中執(zhí)行三種交織的方法。下面的[表4]表示調(diào)制方案、基于數(shù)據(jù)傳輸速率的編碼率和每個OFDM符號的已編碼的比特的數(shù)量(NCBPS)。
以下,為了描述方便,將基于數(shù)據(jù)傳輸速率是53.3Mbps的情況描述本發(fā)明。如以上所述,當(dāng)數(shù)據(jù)傳輸速率是53.3Mbps時,交織單位是300比特。圖2顯示根據(jù)本發(fā)明實(shí)施例的交織器的結(jié)構(gòu)。如圖2所示,該交織器包括控制器200、多路分解器202、具有10個存儲體(bank)即第0存儲體到第9存儲體210、212、214、216、218、220、222、224、226和228的存儲器以及多路復(fù)用器204。還可將其它部件添加到圖2的交織器中。此外,當(dāng)數(shù)據(jù)傳輸速率是53.3Mbps時,將被存儲在每個存儲體中的數(shù)據(jù)量是30比特,并且該數(shù)據(jù)量基于數(shù)據(jù)傳輸速率而增加。簡單地說,當(dāng)數(shù)據(jù)傳輸速率是106.7Mbps時,將被存儲在每個存儲體中的數(shù)據(jù)量是60比特。
控制器200輸出控制多路分解器202、存儲器的第0存儲體210到第9存儲體228以及多路復(fù)用器204的控制命令。多路分解器202根據(jù)來自控制器200的控制命令將發(fā)送數(shù)據(jù)發(fā)送到第0存儲體210到第9存儲體228之中的一個存儲體。如上所述,在一時刻發(fā)送給多路分解器202的數(shù)據(jù)是6個比特。第0存儲體210到第9存儲體228根據(jù)控制命令讀取存儲的數(shù)據(jù)并將其發(fā)送給多路復(fù)用器204。多路復(fù)用器204輸出從第0存儲體210到第9存儲體228發(fā)送的數(shù)據(jù)。
如圖2所示,第0存儲體210到第9存儲體228被分為三組。第0存儲體210到第2存儲體214屬于第一組;第3存儲體216到第5存儲體220屬于第二組;第6存儲體222到第9存儲體228屬于第三組。將第0存儲體210到第9存儲體228分為三個組的原因是用于讀取存儲的數(shù)據(jù)的順序根據(jù)每個組而不同。以下,將描述用于將數(shù)據(jù)存儲在每個存儲體中的順序。這里,假設(shè)存儲在存儲器中的300個比特被編號為從第0比特到第299比特。
第0存儲體210存儲第0比特到第29比特,第1存儲體212存儲第30比特到第59比特。第2存儲體214存儲第60比特到第89比特,第3存儲體216存儲第90比特到第119比特。第4存儲體218存儲第120比特到第149比特,第5存儲體220存儲第150比特到第179比特。第6存儲體222存儲第180比特到209比特,第7存儲體224存儲第210比特到239比特。第8存儲體226存儲第240比特到269比特,第9存儲體228存儲第270比特到第299比特。[表5]顯示存儲在第0存儲體210中的數(shù)據(jù)。
如[表5]中所示,第0存儲體210的水平軸地址包括x0到x5,垂直地址包括y0到y(tǒng)4。換句話說,第0比特的地址是(x0,y0),第29比特的地址是(x5,y4)。第1存儲體212到第9存儲體228以相同的方式存儲發(fā)送數(shù)據(jù)。以下,將描述用于讀取存儲在每個存儲體中的數(shù)據(jù)的順序。[表6]顯示讀取的存儲在第0存儲體210到第9存儲體228中的數(shù)據(jù)。
如[表6]中所示,控制器200在一時刻發(fā)送用于讀取存儲在每個存儲體中的一數(shù)據(jù)比特的控制命令。以下,將描述來自控制器200的控制命令。為了描述方便,假設(shè)當(dāng)控制器200發(fā)布控制命令的時刻被編號為從第1時刻到第30時刻。
控制器200在第1時刻到第10時刻讀取存儲在地址x0和地址x3中的數(shù)據(jù)。這里,在每一時刻讀取的數(shù)據(jù)在第0存儲體210到第9存儲體228中位于相同的地址中。簡單地說,在第1時刻,控制器200讀取存儲在第0存儲體到第9存儲體的地址(x0,y0)中的數(shù)據(jù),在第10時刻,控制器200讀取存儲在地址(x3,y4)中的數(shù)據(jù)。[表7]顯示在第1時刻到第10時刻讀取數(shù)據(jù)的示例。
控制器200在第11時刻到第20時刻讀取存儲在地址x1和地址x4中的數(shù)據(jù)。在每一時刻讀取的數(shù)據(jù)在第0存儲體210到第9存儲體228中位于不同的地址中。在第11時刻,控制器200讀取存儲在第0存儲體210到第2存儲體214的地址(x1,y2)中的數(shù)據(jù),并讀取存儲在第3存儲體216到第9存儲體228中的地址(x4,y1)中的數(shù)據(jù)。此外,在第20時刻,控制器200讀取存儲在第0存儲體210到第2存儲體214的地址(x4,y1)中的數(shù)據(jù)并讀取存儲在第3存儲體216到第9存儲體228的地址(x1,y1)中的數(shù)據(jù)。[表8]顯示在第11時刻到第20時刻讀取數(shù)據(jù)的示例。
控制器200在第21時刻到第30時刻讀取存儲在地址x2和地址x5中的數(shù)據(jù)。在每一時刻讀取的數(shù)據(jù)在第0存儲體210到第9存儲體228中位于不同的地址中。在第21時刻,控制器200讀取存儲在第0存儲體210到第5存儲體220的地址(x5,y3)中的數(shù)據(jù)并讀取存儲在第6存儲體222到第9存儲體228的地址(x2,y3)中的數(shù)據(jù)。此外,在第30時刻,控制器200讀取存儲在第0存儲體210到第5存儲體220的地址(x2,y3)中的數(shù)據(jù)并讀取存儲在第6存儲體222到第9存儲體228的地址(x5,y2)中的數(shù)據(jù)。[表9]表示在第21時刻到第30時刻讀取數(shù)據(jù)的示例。
因而,控制器200可通過將第0存儲體210到第9存儲體228分為三個組來控制每個組。簡單地說,控制器200將所述存儲體分為第一組到第三組第一組包括第0存儲體210到第2存儲體214,第二組包括第3存儲體216到第5存儲體220,第三組包括第6存儲體222到第9存儲體228。這被示出在圖2中。
—用于簡化邏輯的方法圖3是顯示根據(jù)本發(fā)明實(shí)施例的用于簡化邏輯的結(jié)構(gòu)的方框圖。圖3的結(jié)構(gòu)包括鑿孔單元106、交織器108、快速傅立葉變換(FFT)映射器300、調(diào)制器302和IFFT單元110。
由于鑿孔單元106和交織器108與圖1中描述的鑿孔單元106和交織器108相同,所以這里將不提供它們的描述。FFT映射器300將從交織器108發(fā)送的數(shù)據(jù)存儲在寄存器中和從寄存器讀取需要的數(shù)據(jù)。通常,發(fā)送給IFFT單元110的數(shù)據(jù)由128個比特形成,其包括100個比特的有效負(fù)荷即從交織器發(fā)送的數(shù)據(jù)、12個比特的導(dǎo)頻信號、10個比特的保護(hù)信息和6個空比特。因此,所述數(shù)據(jù)在32時鐘周期期間被發(fā)送,其中,一個時鐘中發(fā)送4個比特。
因而,F(xiàn)FT映射器300以由IFFT單元110請求的形式映射發(fā)送數(shù)據(jù)。從FFT映射器300讀取的數(shù)據(jù)被發(fā)送給調(diào)制器302。參考[表4],調(diào)制器302執(zhí)行QPSK調(diào)制。換句話說,基于QPSK星座圖(constellation),對從FFT映射器300發(fā)送的每兩個連續(xù)比特進(jìn)行調(diào)制。所述兩個比特的第一比特表示星座圖的同相(I)分量,第二比特表示星座圖的正交相位(Q)分量。在調(diào)制器302中調(diào)制的數(shù)據(jù)被發(fā)送給IFFT單元110。
圖4顯示在圖3的部件中發(fā)送和接收的數(shù)據(jù);圖5顯示根據(jù)現(xiàn)有技術(shù)在所述部件中發(fā)送和接收的數(shù)據(jù)。如上所述,根據(jù)傳統(tǒng)技術(shù),F(xiàn)FT映射器504置于QPSK調(diào)制器502的后端。然而,在本發(fā)明中,QPSK調(diào)制器302置于FFT映射器300的后端。
QPSK調(diào)制器302基于星座圖對發(fā)送的兩個比特進(jìn)行調(diào)制。例如,當(dāng)兩個比特(1,1)被發(fā)送時,QPSK調(diào)制器302基于星座圖將它們調(diào)制成 如上所述,僅使用一個比特不能精確地表示 因此,根據(jù)用于表示 的比特的數(shù)量來改變n的數(shù)量。
參考示出傳統(tǒng)技術(shù)構(gòu)思的附圖,由于首先執(zhí)行QPSK調(diào)制,所以根據(jù)n的數(shù)量改變連接QPSK調(diào)制器502和FFT映射器504的線的數(shù)量。然而,參考描述本發(fā)明的技術(shù)構(gòu)思的附圖,由于首先執(zhí)行FFT映射,所以連接FFT映射器300和QPSK調(diào)制器302的線的數(shù)量是不變的。
如上所述,在本發(fā)明中提出的技術(shù)可通過在一次操作中執(zhí)行符號交織、音調(diào)交織和循環(huán)移位來減小交織器存儲器的大小和交織所需的時間。此外,本發(fā)明的技術(shù)可通過交換QPSK調(diào)制和FFT映射的次序來簡化形成OFDM系統(tǒng)的邏輯。
前述實(shí)施例和優(yōu)點(diǎn)只是示例性的,并不解釋為限制本發(fā)明。本教導(dǎo)可容易地應(yīng)用于其它類型的設(shè)備。此外,本發(fā)明實(shí)施例的描述的意圖是說明性的,并不限制權(quán)利要求的范圍,并且對本領(lǐng)域的技術(shù)人員而言,許多替換、修改和改變將是顯而易見的。
權(quán)利要求
1.一種在通過基于跳頻使用多個頻帶來發(fā)送和接收數(shù)據(jù)的正交頻分復(fù)用通信系統(tǒng)中的發(fā)送端的交織方法,所述方法包括a)將發(fā)送數(shù)據(jù)比特記錄在交織存儲器中;和b)基于預(yù)定順序讀取存儲的數(shù)據(jù)比特以同時執(zhí)行符號交織、音調(diào)交織和循環(huán)移位。
2.如權(quán)利要求1所述的方法,其中,形成交織存儲器的存儲體被分為至少兩組,并且基于每個組控制所述存儲體。
3.如權(quán)利要求2所述的方法,其中,第一組由第0存儲體到第2存儲體形成,第二組由第3存儲體到第5存儲體形成,第三組由第6存儲體到第9存儲體形成。
4.如權(quán)利要求3所述的方法,其中,將被存儲在所述存儲體的每個中的比特的數(shù)量根據(jù)發(fā)送數(shù)據(jù)比特的傳輸速率而改變。
5.如權(quán)利要求4所述的方法,其中,當(dāng)傳輸速率是53.3Mbps或80Mbps時,基于300比特將所述數(shù)據(jù)比特存儲在交織存儲器中,當(dāng)傳輸速率是106.7Mbps或160Mbps時,基于600比特將所述數(shù)據(jù)比特存儲在交織存儲器中。
6.如權(quán)利要求5所述的方法,其中,當(dāng)基于300比特將所述數(shù)據(jù)比特存儲在交織存儲器中時,從第0存儲體起以每30比特順序地將所述數(shù)據(jù)比特存儲在所述存儲體中。
7.如權(quán)利要求6所述的方法,其中,所述存儲體的每個包括由從x0到x5的X軸地址和從y0到y(tǒng)4的Y軸地址形成的30個地址,發(fā)送的30比特的數(shù)據(jù)比特被順序存儲在地址(x0,y0)、(x0,y1)、(x0,y2)、(x0,y3)、(x0,y4)、(x1,y0)、...、(x5,y3)、(x5,y4)中。
8.如權(quán)利要求7所述的方法,其中,在從第1時刻到第30時刻的多個時刻之中,在第1時刻到第10時刻基于以下所示的表讀取存儲在每個存儲體中的數(shù)據(jù)比特。
9.如權(quán)利要求7所述的方法,其中,在從第1時刻到第30時刻的多個時刻之中,在第11時刻到第20時刻基于以下所示的表讀取存儲在所述存儲體的每個中的數(shù)據(jù)比特。
10.如權(quán)利要求7所述的方法,其中,在從第21時刻到第30時刻的多個時刻之中,在第21時刻到第30時刻基于以下所示的表讀取存儲在所述存儲體的每個中的數(shù)據(jù)比特。
11.一種用于在通過基于跳頻使用多個頻帶來發(fā)送和接收數(shù)據(jù)的正交頻分復(fù)用通信系統(tǒng)中處理數(shù)據(jù)的方法,所述方法包括a)對從交織器發(fā)送的數(shù)據(jù)比特執(zhí)行快速傅立葉變換映射;和b)對快速傅立葉變換映射的數(shù)據(jù)比特進(jìn)行調(diào)制。
12.如權(quán)利要求11所述的數(shù)據(jù)處理方法,其中,基于正交相移鍵控調(diào)制方案對所述數(shù)據(jù)比特進(jìn)行調(diào)制。
13.如權(quán)利要求11所述的數(shù)據(jù)處理方法,其中,所述交織器在一時刻發(fā)送用于快速傅立葉變換映射的10個數(shù)據(jù)比特。
14.如權(quán)利要求11所述的數(shù)據(jù)處理方法,還包括c)將發(fā)送數(shù)據(jù)的每兩個數(shù)據(jù)比特編碼成6個數(shù)據(jù)比特;和d)對編碼的數(shù)據(jù)比特進(jìn)行鑿孔并將鑿孔的數(shù)據(jù)比特以每6比特發(fā)送給交織器。
15.如權(quán)利要求11所述的數(shù)據(jù)處理方法,其中,基于32時鐘周期進(jìn)行用于讀取存儲在交織器中的數(shù)據(jù)的數(shù)據(jù)讀取操作和快速傅立葉變換映射操作。
全文摘要
本發(fā)明提供一種可在正交頻分復(fù)用(OFDM)系統(tǒng)中的接收端減小傳輸期間發(fā)生的錯誤的交織方法。根據(jù)該交織方法,發(fā)送數(shù)據(jù)比特被記錄在交織存儲器中;和基于預(yù)定順序讀取存儲的數(shù)據(jù)比特以同時執(zhí)行符號交織、音調(diào)交織和循環(huán)移位。此外,為了簡化OFDM系統(tǒng)的邏輯,對從交織器發(fā)送的數(shù)據(jù)比特進(jìn)行快速傅立葉變換(FFT)映射,并對FFT映射的數(shù)據(jù)進(jìn)行調(diào)制。簡而言之,通過在執(zhí)行FFT映射之后進(jìn)行調(diào)制可簡化所述邏輯。
文檔編號H04L27/26GK1812391SQ200610002300
公開日2006年8月2日 申請日期2006年1月27日 優(yōu)先權(quán)日2005年1月27日
發(fā)明者李廷相, 鄭成鉉, 安宰民, 任敏中 申請人:三星電子株式會社, 韓商艾力思科技有限公司