国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      混合傳輸系統(tǒng)和混合傳輸系統(tǒng)的信號(hào)處理方法

      文檔序號(hào):7959557閱讀:185來(lái)源:國(guó)知局
      專利名稱:混合傳輸系統(tǒng)和混合傳輸系統(tǒng)的信號(hào)處理方法
      技術(shù)領(lǐng)域
      本發(fā)明涉及混合傳輸系統(tǒng)技術(shù)領(lǐng)域,特別是指一種混合傳輸系統(tǒng)和一種混合傳輸系統(tǒng)的信號(hào)處理方法。
      背景技術(shù)
      目前,通信技術(shù)飛速發(fā)展,通信技術(shù)已經(jīng)被廣泛地應(yīng)用到各個(gè)領(lǐng)域中,雖然各國(guó)的通信體制正逐漸向標(biāo)準(zhǔn)靠近,但現(xiàn)今仍然是多種傳輸體制并存,所以要求一些功能比較特殊的設(shè)備完成多種傳輸體制之間業(yè)務(wù)的互聯(lián)。
      目前存在的傳輸體制主要有三種,同步數(shù)字序列(SDH)、同步光網(wǎng)絡(luò)(SONET)和準(zhǔn)同步數(shù)字系列(PDH)。北美電信使用的傳輸體制包括SONET和PDH,而歐洲和中國(guó)使用的傳輸體制包括SDH和PDH,其中SONET和SDH屬于全同步傳輸體制,信號(hào)接口速率統(tǒng)一,易于對(duì)接,而PDH屬于準(zhǔn)同步傳輸體制,信號(hào)速率繁多,處理比較復(fù)雜。在對(duì)信息依賴程度很高的今天,各通信體制之間的互連已經(jīng)成為事實(shí),這就要求連接不同通信體制的設(shè)備能夠處理多種業(yè)務(wù)類型,實(shí)現(xiàn)不同業(yè)務(wù)之間的相互轉(zhuǎn)換。因此,PDH和SDH混合系統(tǒng)也適應(yīng)這種需求而誕生。
      目前,PDH設(shè)備處理的主要業(yè)務(wù)信號(hào)有DS1、E1、DS3和E3信號(hào),PDH設(shè)備中往往把低次群業(yè)務(wù)信號(hào)DS1、E1復(fù)用到三次群DS3、E3或更高次群中傳輸。SDH設(shè)備主要用于完成PDH信號(hào)的承載和傳送。在電信標(biāo)準(zhǔn)中,E1復(fù)用到E3稱為E13,DS1復(fù)用到DS3稱為M13,將PDH信號(hào)裝載到SDH標(biāo)準(zhǔn)速率的過(guò)程稱為映射,因此PDH和SDH混合系統(tǒng)需要支持M13、E13和映射功能。
      如圖1所示為PDH和SDH混合系統(tǒng)的示意圖,在混合傳輸系統(tǒng)10中,包括M13模塊111、映射器121、E13模塊131等三個(gè)功能模塊,其中M13模塊111和E13模塊131屬于PDH系統(tǒng),映射器121屬于SDH系統(tǒng)。M13模塊111用于將DS1信號(hào)復(fù)用為PDH的DS3信號(hào),將DS3信號(hào)解復(fù)用為DS1信號(hào),以及將DS1和/或DS3信號(hào)傳送給映射器121;E13模塊131,用于將E1信號(hào)復(fù)用為E3信號(hào),將E3信號(hào)解復(fù)用為E1信號(hào),以及將所述E1和/或E3信號(hào)傳送給映射器121;映射器121用于將PDH業(yè)務(wù)映射到SDH的同步傳輸通道(STM-N)中。
      為使輸入到系統(tǒng)中的信號(hào)與系統(tǒng)時(shí)鐘同步,在現(xiàn)有技術(shù)中,PDH系統(tǒng)中使用一種系統(tǒng)時(shí)鐘,SDH系統(tǒng)中使用另一種時(shí)鐘,在PDH和SDH之間通過(guò)異步先進(jìn)先出存儲(chǔ)單元(FIFO)進(jìn)行時(shí)鐘域的隔離,數(shù)字信號(hào)在其寫(xiě)時(shí)鐘上升沿將信號(hào)寫(xiě)入異步FIFO中,在讀時(shí)鐘的上升沿讀出數(shù)據(jù),并根據(jù)FIFO的中心狀態(tài)對(duì)讀出速率進(jìn)行調(diào)整,這樣實(shí)現(xiàn)信號(hào)在PDH系統(tǒng)和SDH系統(tǒng)之間的傳遞。如圖1所示,PDH和SDH混合傳輸系統(tǒng)中包括了三個(gè)時(shí)鐘產(chǎn)生單元第一時(shí)鐘產(chǎn)生單元110、第二時(shí)鐘產(chǎn)生單元120和第三時(shí)鐘產(chǎn)生單元130,分別為M13模塊111、映射器121和E13模塊131這三個(gè)功能模塊提供系統(tǒng)時(shí)鐘,則如圖1所示的PDH和SDH混合系統(tǒng)分布在第一時(shí)鐘域11、第二時(shí)鐘域12和第三時(shí)鐘域13三種系統(tǒng)時(shí)鐘域中。
      在集成電路高速發(fā)展的今天,集成電路的集成性和可靠性極大提高,PDH和SDH混合系統(tǒng)已經(jīng)可以設(shè)計(jì)在一片大規(guī)模專用集成電路上。在現(xiàn)有技術(shù)中,將PDH和SDH混合系統(tǒng)集成到專用集成電路中后,時(shí)鐘域的分布仍然主要按照模塊來(lái)進(jìn)行,一個(gè)功能模塊使用一種系統(tǒng)時(shí)鐘,在專用集成電路內(nèi)部提供多種系統(tǒng)時(shí)鐘分別為不同的系統(tǒng)功能模塊服務(wù)。
      由于在集成電路內(nèi)部涉及多種系統(tǒng)時(shí)鐘,多時(shí)鐘域信號(hào)的處理給集成電路后端的設(shè)計(jì)帶來(lái)了較大的麻煩,很容易導(dǎo)致設(shè)計(jì)的缺陷或直接導(dǎo)致設(shè)計(jì)的失敗,造成可觀的經(jīng)濟(jì)損失;另外,多時(shí)鐘域信號(hào)的處理給后端的布局布線和排版工作帶來(lái)較大的麻煩,造成人力物力的浪費(fèi)、開(kāi)發(fā)周期的延長(zhǎng)并提高設(shè)計(jì)成本。

      發(fā)明內(nèi)容
      有鑒于此,本發(fā)明的第一個(gè)主要目的在于提供一種混合傳輸系統(tǒng),該系統(tǒng)能夠使用統(tǒng)一的系統(tǒng)時(shí)鐘,從而降低混合傳輸系統(tǒng)中時(shí)鐘的復(fù)雜度,并降低將混合傳輸系統(tǒng)設(shè)計(jì)在集成電路中的難度。
      為達(dá)到上述目的,本發(fā)明提供了一種混合傳輸系統(tǒng),該系統(tǒng)包括大于一個(gè)的功能模塊,用于對(duì)輸入混合傳輸系統(tǒng)中的信號(hào)進(jìn)行業(yè)務(wù)相關(guān)處理,所述輸入混合傳輸系統(tǒng)的信號(hào)的時(shí)鐘大于一種;統(tǒng)一時(shí)鐘產(chǎn)生單元,用于生成統(tǒng)一的系統(tǒng)時(shí)鐘并提供給混合傳輸系統(tǒng)的所述功能模決和所述同步模塊;同步模塊,用于根據(jù)所述統(tǒng)一時(shí)鐘產(chǎn)生單元產(chǎn)生的系統(tǒng)時(shí)鐘對(duì)輸入混合傳輸系統(tǒng)的信號(hào)進(jìn)行同步處理生成與所述系統(tǒng)時(shí)鐘同步的信號(hào),并將所述信號(hào)輸入對(duì)應(yīng)的功能模塊。
      所述的同步模塊可以包括間接同步單元,用于針對(duì)所述輸入混合傳輸系統(tǒng)的信號(hào)時(shí)鐘產(chǎn)生與所述系統(tǒng)時(shí)鐘同步的標(biāo)稱速率的標(biāo)稱缺口時(shí)鐘,并用該缺口時(shí)鐘讀取該信號(hào)的數(shù)據(jù),以及將產(chǎn)生的標(biāo)稱缺口時(shí)鐘和讀取的數(shù)據(jù)輸出到對(duì)應(yīng)的功能模塊。
      所述輸入混合傳輸系統(tǒng)的信號(hào)可以包括信號(hào)速率低于系統(tǒng)時(shí)鐘頻率1/4的信號(hào)和信號(hào)速率高于或等于系統(tǒng)時(shí)鐘頻率1/4的信號(hào);則所述同步模塊中包括直接同步單元和間接同步單元;所述直接同步單元用于對(duì)信號(hào)速率低于系統(tǒng)時(shí)鐘頻率1/4的信號(hào)的時(shí)鐘和數(shù)據(jù),以所述系統(tǒng)時(shí)鐘進(jìn)行采樣,并將采樣后的時(shí)鐘和數(shù)據(jù)輸出到對(duì)應(yīng)的功能模塊;所述間接同步單元用于針對(duì)信號(hào)速率高于或等于系統(tǒng)時(shí)鐘1/4的信號(hào),產(chǎn)生與所述系統(tǒng)時(shí)鐘同步的標(biāo)稱速率的標(biāo)稱缺口時(shí)鐘,并用該缺口時(shí)鐘讀取該信號(hào)的數(shù)據(jù),以及將產(chǎn)生的標(biāo)稱缺口時(shí)鐘和讀取的數(shù)據(jù)輸出到對(duì)應(yīng)的功能模塊。
      較佳地,所述的直接同步單元包括
      第一采樣單元,用于根據(jù)所述系統(tǒng)時(shí)鐘對(duì)所述信號(hào)時(shí)鐘進(jìn)行采樣,生成與所述系統(tǒng)時(shí)鐘同步的信號(hào)時(shí)鐘,并將生成的與所述系統(tǒng)時(shí)鐘同步的信號(hào)時(shí)鐘輸出到對(duì)應(yīng)功能模塊信號(hào)時(shí)鐘的輸入端;第二采樣單元,用于根據(jù)所述系統(tǒng)時(shí)鐘對(duì)所述信號(hào)數(shù)據(jù)進(jìn)行采樣,生成與所述系統(tǒng)時(shí)鐘同步的信號(hào)數(shù)據(jù),并將生成的與所述系統(tǒng)時(shí)鐘同步的信號(hào)數(shù)據(jù)輸出到對(duì)應(yīng)的功能模塊的信號(hào)數(shù)據(jù)的輸入端。
      較佳地,所述第一采樣單元為第一D觸發(fā)器,該第一D觸發(fā)器的D輸入端連接信號(hào)時(shí)鐘,CP輸入端連接系統(tǒng)時(shí)鐘,輸出端連接至對(duì)應(yīng)的功能模塊的信號(hào)時(shí)鐘的輸入端;所述第二采樣單元為第二D觸發(fā)器,該第二D觸發(fā)器的D輸入端連接信號(hào)數(shù)據(jù),CP輸入端連接系統(tǒng)時(shí)鐘,輸出端連接至對(duì)應(yīng)功能模塊的信號(hào)數(shù)據(jù)輸入端。
      較佳地,所述直接同步單元中進(jìn)一步包括第三D觸發(fā)器、反向器、第四D觸發(fā)器、與門(mén)和第五D觸發(fā)器;其中,第三D觸發(fā)器用于接收所述第一D觸發(fā)器輸出端的信號(hào)時(shí)鐘,根據(jù)系統(tǒng)時(shí)鐘將該信號(hào)時(shí)鐘寄存一拍,并將寄存一拍的信號(hào)時(shí)鐘輸出到第四D觸發(fā)器和反相器;反相器用于對(duì)來(lái)自第三觸發(fā)器的信號(hào)時(shí)鐘進(jìn)行反相后輸出到與門(mén);第四D觸發(fā)器用于接收來(lái)自第三D觸發(fā)器的信號(hào)時(shí)鐘,根據(jù)系統(tǒng)時(shí)鐘將該信號(hào)時(shí)鐘寄存一拍,并將寄存一拍的信號(hào)時(shí)鐘輸出到與門(mén);與門(mén)用于將來(lái)自反相器的信號(hào)時(shí)鐘和來(lái)自第四D觸發(fā)器的信號(hào)時(shí)鐘相與,生成與系統(tǒng)時(shí)鐘完全同步的下降沿時(shí)鐘,并將該時(shí)鐘輸出到對(duì)應(yīng)的功能模塊的信號(hào)時(shí)鐘輸入端;第五D觸發(fā)器用于接收來(lái)自第二D觸發(fā)器輸出端的信號(hào)數(shù)據(jù),并對(duì)該數(shù)據(jù)信號(hào)寄存一拍后輸出到對(duì)應(yīng)功能模塊的信號(hào)數(shù)據(jù)輸入端。
      較佳地,所述間接同步單元包括異步先進(jìn)先出存儲(chǔ)單元和缺口時(shí)鐘產(chǎn)生單元;其中,
      異步先進(jìn)先出存儲(chǔ)單元用于對(duì)所述信號(hào)數(shù)據(jù)進(jìn)行存儲(chǔ),以及根據(jù)所述信號(hào)時(shí)鐘對(duì)存儲(chǔ)的數(shù)據(jù)執(zhí)行寫(xiě)操作,根據(jù)來(lái)自缺口時(shí)鐘產(chǎn)生單元的缺口時(shí)鐘對(duì)存儲(chǔ)的數(shù)據(jù)執(zhí)行讀操作,并將讀取的數(shù)據(jù)作為信號(hào)數(shù)據(jù)輸出到對(duì)應(yīng)功能模塊信號(hào)數(shù)據(jù)的輸入端;缺口時(shí)鐘產(chǎn)生單元用于根據(jù)系統(tǒng)時(shí)鐘將信號(hào)時(shí)鐘處理成與系統(tǒng)時(shí)鐘同步的缺口時(shí)鐘,并將該缺口時(shí)鐘作為輸入信號(hào)的時(shí)鐘輸出到對(duì)應(yīng)功能模塊信號(hào)的時(shí)鐘的輸入端。
      較佳地,所述的間接同步單元中進(jìn)一步包括讀寫(xiě)地址比較器,用于獲取異步先進(jìn)先出存儲(chǔ)單元的中線偏離狀態(tài)信息,并將中線偏離狀態(tài)信息輸出到缺口時(shí)鐘產(chǎn)生單元;所述缺口時(shí)鐘產(chǎn)生單元進(jìn)一步用于,根據(jù)來(lái)自讀寫(xiě)地址比較器的中線偏離狀態(tài)信息,調(diào)整所生成的與系統(tǒng)時(shí)鐘同步的缺口時(shí)鐘。
      所述的混合傳輸系統(tǒng)可以為準(zhǔn)同步數(shù)字系列和同步數(shù)字序列混合傳輸系統(tǒng);所述的功能模塊包括M13模塊、E13模塊和映射器;其中,M13模塊用于將DS1信號(hào)復(fù)用為DS3信號(hào),將DS3信號(hào)解復(fù)用為DS1信號(hào),以及將所述DS1和/或DS3信號(hào)傳送給映射器;E13模塊用于將E1信號(hào)復(fù)用為E3信號(hào),將E3信號(hào)解復(fù)用為E1信號(hào),以及將所述E1和/或E3信號(hào)傳送給映射器;映射器用于將接收的所述準(zhǔn)同步數(shù)字系列信號(hào)映射為同步數(shù)字序列的信號(hào)并輸出。
      本發(fā)明的第二個(gè)主要目的在于提供一種混合傳輸系統(tǒng)的信號(hào)處理方法,該方法能夠降低混合傳輸系統(tǒng)中時(shí)鐘的復(fù)雜度,并降低將混合傳輸系統(tǒng)設(shè)計(jì)在集成電路中的難度。
      為達(dá)到上述目的,本發(fā)明提供了一種混合傳輸系統(tǒng)中的信號(hào)處理方法,輸入所述混合傳輸系統(tǒng)的信號(hào)的時(shí)鐘大于一種,包括步驟在混合傳輸系統(tǒng)中使用統(tǒng)一的系統(tǒng)時(shí)鐘;
      對(duì)輸入混合傳輸系統(tǒng)的信號(hào)根據(jù)所述統(tǒng)一的系統(tǒng)時(shí)鐘進(jìn)行同步處理,然后將與所述系統(tǒng)時(shí)鐘同步的信號(hào)輸入到混合傳輸系統(tǒng)中進(jìn)行業(yè)務(wù)相關(guān)處理。
      較佳地,所述的同步處理為根據(jù)系統(tǒng)時(shí)鐘產(chǎn)生與系統(tǒng)時(shí)鐘同步的標(biāo)稱速率的標(biāo)稱缺口時(shí)鐘,并用該缺口時(shí)鐘讀取信號(hào)數(shù)據(jù)。
      所述輸入混合傳輸系統(tǒng)的信號(hào)可以包括速率低于系統(tǒng)時(shí)鐘頻率1/4的信號(hào)和高于或等于系統(tǒng)時(shí)鐘頻率1/4的信號(hào);則所述的同步處理包括對(duì)速率低于系統(tǒng)時(shí)鐘頻率1/4的信號(hào)的時(shí)鐘和數(shù)據(jù)進(jìn)行采樣;針對(duì)速率高于或等于系統(tǒng)時(shí)鐘頻率1/4的信號(hào),產(chǎn)生與系統(tǒng)時(shí)鐘同步的標(biāo)稱速率的標(biāo)稱缺口時(shí)鐘,并用該缺口時(shí)鐘讀取該信號(hào)的數(shù)據(jù)。
      較佳地,在所述的對(duì)速率低于系統(tǒng)時(shí)鐘頻率1/4的信號(hào)的時(shí)鐘和數(shù)據(jù)進(jìn)行采樣之后進(jìn)一步包括將所述采樣后的信號(hào)時(shí)鐘進(jìn)行寄存,并進(jìn)行組合邏輯處理后,生成與系統(tǒng)時(shí)鐘完全同步的上升沿或下降沿時(shí)鐘;對(duì)應(yīng)的將所述采樣后的信號(hào)數(shù)據(jù)進(jìn)行寄存,以使生成的信號(hào)數(shù)據(jù)和所述信號(hào)時(shí)鐘同步。
      較佳地,所述產(chǎn)生與系統(tǒng)時(shí)鐘同步的標(biāo)稱速率的標(biāo)稱缺口時(shí)鐘后進(jìn)一步包括根據(jù)所述信號(hào)的數(shù)據(jù)在存儲(chǔ)時(shí)偏離中線狀態(tài)的信息調(diào)整所生成的與系統(tǒng)時(shí)鐘同步的缺口時(shí)鐘;則所述的用該缺口時(shí)鐘讀取該信號(hào)的數(shù)據(jù)為用所述調(diào)整后的缺口時(shí)鐘讀取所述存儲(chǔ)的該信號(hào)的數(shù)據(jù)。
      所述的混合傳輸系統(tǒng)可以為準(zhǔn)同步數(shù)字系列和同步數(shù)字序列的混合傳輸系統(tǒng);則所述業(yè)務(wù)相關(guān)處理包括復(fù)用、解復(fù)用、映射和解映射。
      由上述方案可以看出,本發(fā)明中,在混合傳輸系統(tǒng)內(nèi)部采用一種系統(tǒng)時(shí)鐘對(duì)輸入其中的信號(hào)進(jìn)行業(yè)務(wù)相關(guān)處理;并通過(guò)同步模塊將來(lái)自混合傳輸系統(tǒng)外部的不同時(shí)鐘的信號(hào),根據(jù)混合傳輸系統(tǒng)內(nèi)部所采用的系統(tǒng)時(shí)鐘進(jìn)行同步處理,從而對(duì)于輸入信號(hào)中包括多種時(shí)鐘的混合傳輸系統(tǒng),不必采用多種系統(tǒng)時(shí)鐘,使得系統(tǒng)可以采用全同步設(shè)計(jì),內(nèi)部信號(hào)的時(shí)序比較容易滿足,簡(jiǎn)化了集成電路設(shè)計(jì)的后端工作,降低了將混合傳輸系統(tǒng)設(shè)計(jì)在集成電路中的難度;由于采用了全同步處理,系統(tǒng)絕大多數(shù)電路工作在系統(tǒng)時(shí)鐘下,減少了將混合傳輸系統(tǒng)設(shè)計(jì)在集成電路中以后集成電路內(nèi)部各個(gè)時(shí)鐘域信號(hào)之間的相互干擾,有利于后端布局布線;同步化處理有利有不同功能模塊之間的信號(hào)傳遞,信號(hào)出錯(cuò)率降低,增強(qiáng)了設(shè)計(jì)的可靠性;并且由于上述設(shè)計(jì)的簡(jiǎn)化和可靠間接降低設(shè)計(jì)的成本;本發(fā)明中對(duì)于低速信號(hào)采用了由簡(jiǎn)單的D觸發(fā)器和與、非門(mén)等組成的直接同步單元進(jìn)行處理,降低了同步處理的實(shí)現(xiàn)難度,也降低了成本;此外,本發(fā)明中對(duì)于高速信號(hào)利用FIFO偏離中線的狀態(tài)調(diào)整標(biāo)稱缺口時(shí)鐘即根據(jù)FIFO偏離中線的狀態(tài)對(duì)標(biāo)稱速率的缺口時(shí)鐘進(jìn)行扣除或塞入,以吸收業(yè)務(wù)信號(hào)的頻偏,實(shí)現(xiàn)無(wú)損同步。


      圖1為現(xiàn)有技術(shù)中PDH和SDH混合傳輸系統(tǒng)結(jié)構(gòu)圖;圖2為本發(fā)明PDH和SDH混合傳輸系統(tǒng)的結(jié)構(gòu)圖;圖3為本發(fā)明中直接同步單元的總體結(jié)構(gòu)圖;圖4為直接同步單元各部分處理后的時(shí)序圖;圖5為本發(fā)明中直接同步單元的具體結(jié)構(gòu)圖;圖6為本發(fā)明中間接同步單元的結(jié)構(gòu)圖;圖7為間接同步單元中各部分處理后的時(shí)序圖。
      具體實(shí)施例方式
      為使本發(fā)明的目的、技術(shù)方案和優(yōu)點(diǎn)更加清楚,下面結(jié)合附圖對(duì)本發(fā)明作進(jìn)一步的詳細(xì)描述。
      本發(fā)明的主要思想是,對(duì)于輸入信號(hào)的時(shí)鐘大于一種的混合傳輸系統(tǒng),在其中使用統(tǒng)一的系統(tǒng)時(shí)鐘;并在對(duì)輸入混合傳輸系統(tǒng)的信號(hào)根據(jù)所述統(tǒng)一系統(tǒng)時(shí)鐘進(jìn)行同步處理后,將與系統(tǒng)時(shí)鐘同步的信號(hào)輸入到混合傳輸系統(tǒng)中進(jìn)行業(yè)務(wù)相關(guān)處理,從而不必在混合傳輸系統(tǒng)中為不同的功能模塊提供不同的系統(tǒng)時(shí)鐘,提高混合傳輸系統(tǒng)設(shè)計(jì)在集成電路中的可靠性、設(shè)計(jì)成功率和生命周期,并縮短開(kāi)發(fā)周期,降低開(kāi)發(fā)成本。
      在對(duì)信號(hào)進(jìn)行同步處理時(shí),可以對(duì)所有的信號(hào)均產(chǎn)生與系統(tǒng)時(shí)鐘同步的標(biāo)稱速率的標(biāo)稱缺口時(shí)鐘,并用該缺口時(shí)鐘讀取信號(hào)的數(shù)據(jù)的間接同步方式來(lái)進(jìn)行。也可以根據(jù)信號(hào)速率的不同,采用不同的同步方式,具體包括對(duì)時(shí)鐘低于系統(tǒng)時(shí)鐘1/4的信號(hào),采用直接同步方式,利用系統(tǒng)時(shí)鐘采集信號(hào)時(shí)鐘的上升沿,產(chǎn)生與系統(tǒng)同步的缺口時(shí)鐘,對(duì)數(shù)據(jù)直接用系統(tǒng)時(shí)鐘采樣,在缺口時(shí)鐘的上升沿?cái)?shù)據(jù)有效。對(duì)時(shí)鐘高于或等于系統(tǒng)時(shí)鐘1/4的信號(hào),采用上述間接同步方式。
      在PDH和SDH混合傳輸系統(tǒng)中,系統(tǒng)時(shí)鐘可以取51.84MHz,由于DS1的時(shí)鐘為1.544MHz,E1的時(shí)鐘為2.048MHz,所以對(duì)于DS1和E1信號(hào)的同步可以選用直接同步方式或間接同步方式實(shí)現(xiàn),較佳地選取直接同步方式實(shí)現(xiàn);而DS3的時(shí)鐘為44.736MHz,E3的時(shí)鐘為34.368MHz,所以對(duì)于DS3和E3信號(hào)的同步需要選擇間接同步方式來(lái)實(shí)現(xiàn),在間接同步時(shí),系統(tǒng)按比例為信號(hào)生成缺口時(shí)鐘,例如對(duì)于44.736MHz的DS3業(yè)務(wù),其時(shí)鐘與系統(tǒng)時(shí)鐘的比例為44.736/51.84=233/270,所以按照這種比率來(lái)產(chǎn)生缺口時(shí)鐘,根據(jù)比率要求在270個(gè)系統(tǒng)時(shí)鐘周期中產(chǎn)生233個(gè)同步的缺口時(shí)鐘脈沖,這樣就得到了同步的標(biāo)稱缺口時(shí)鐘。
      為了防止電路中亞穩(wěn)態(tài)的出現(xiàn),在直接同步方法還可以利用系統(tǒng)時(shí)鐘對(duì)低速信號(hào)寄存兩拍后,再通過(guò)組合邏輯產(chǎn)生上升沿或者下降沿作為缺口時(shí)鐘。可以通過(guò)D觸發(fā)器來(lái)實(shí)現(xiàn)上述的采集上升沿生成缺口時(shí)鐘,以及對(duì)系統(tǒng)時(shí)鐘進(jìn)行的寄存。
      在間接同步方法中,還可以根據(jù)信號(hào)數(shù)據(jù)在存儲(chǔ)時(shí)偏離中線狀態(tài)的信息調(diào)整所生成的與系統(tǒng)時(shí)鐘同步的缺口時(shí)鐘。
      如圖2所示,為本發(fā)明混合傳輸系統(tǒng)的結(jié)構(gòu)圖。其中,該混合傳輸系統(tǒng)中包括統(tǒng)一時(shí)鐘產(chǎn)生單元21,用于產(chǎn)生一種系統(tǒng)時(shí)鐘,并將產(chǎn)生的系統(tǒng)時(shí)鐘提供給混合傳輸系統(tǒng)內(nèi)部處理單元22中的各功能模塊以及同步模塊20;同步模塊20用于根據(jù)所述統(tǒng)一時(shí)鐘產(chǎn)生單元產(chǎn)生的系統(tǒng)時(shí)鐘對(duì)輸入混合傳輸系統(tǒng)的信號(hào)進(jìn)行同步處理,使信號(hào)的數(shù)據(jù)和時(shí)鐘均與系統(tǒng)時(shí)鐘同步,然后將信號(hào)輸入到采用了統(tǒng)一系統(tǒng)時(shí)鐘的混合傳輸系統(tǒng)內(nèi)部處理單元22中對(duì)應(yīng)功能模塊進(jìn)行業(yè)務(wù)相關(guān)處理,如進(jìn)行復(fù)用、解復(fù)用、映射或解映射等處理。
      在同步模塊20中可以針對(duì)每種信號(hào)分別設(shè)置同步單元,如圖2中所示的第一同步單元201、第二同步單元202、第三同步單元203和第四同步單元204;內(nèi)部處理單元22所包括混合傳輸系統(tǒng)中的各個(gè)功能模塊,如圖2中所示的M13模塊111、E13模塊131和映射器121等。以一種信號(hào)為例說(shuō)明圖2中同步單元對(duì)信號(hào)進(jìn)行同步處理的信號(hào)流對(duì)于DS1信號(hào),通過(guò)第一同步單元201進(jìn)行同步處理后,DS1信號(hào)的數(shù)據(jù)輸入到M13模塊111中對(duì)應(yīng)的DS1信號(hào)數(shù)據(jù)輸入端;DS1信號(hào)的時(shí)鐘輸入到M13模塊111中對(duì)應(yīng)的DS1信號(hào)時(shí)鐘輸入端。
      在具體實(shí)現(xiàn)時(shí),上述各同步單元可以全部采用間接同步單元實(shí)現(xiàn),也可以根據(jù)信號(hào)的速率對(duì)于低于信號(hào)速率低于系統(tǒng)時(shí)鐘1/4的信號(hào)采用直接同步單元實(shí)現(xiàn),對(duì)于信號(hào)速率高于或等于系統(tǒng)時(shí)鐘1/4的信號(hào)采用間接同步單元實(shí)現(xiàn)。
      如圖3所示,為直接同步單元的總體結(jié)構(gòu)圖,包括第一采樣單元301和第二采樣單元302,其中第一采樣單元301用于根據(jù)系統(tǒng)時(shí)鐘對(duì)信號(hào)時(shí)鐘進(jìn)行采樣,生成與系統(tǒng)時(shí)鐘同步的信號(hào)時(shí)鐘,并將生成的與系統(tǒng)時(shí)鐘同步的信號(hào)時(shí)鐘輸出到所述混合傳輸系統(tǒng)內(nèi)部處理單元中對(duì)應(yīng)的功能模塊;第二采樣單元302用于根據(jù)系統(tǒng)時(shí)鐘對(duì)信號(hào)數(shù)據(jù)進(jìn)行采樣,生成與系統(tǒng)時(shí)鐘同步的信號(hào)數(shù)據(jù),并將生成的與系統(tǒng)時(shí)鐘同步的信號(hào)數(shù)據(jù)輸出到所述混合傳輸系統(tǒng)內(nèi)部處理單元中對(duì)應(yīng)的功能模塊進(jìn)行業(yè)務(wù)相關(guān)處理。
      上述間接同步單元主要包括異步FIFO存儲(chǔ)單元和缺口時(shí)鐘產(chǎn)生單元。間接同步單元在對(duì)信號(hào)進(jìn)行同步處理時(shí),在異步FIFO存儲(chǔ)單元的寫(xiě)端先將待同步數(shù)據(jù)寫(xiě)入到異步FIFO存儲(chǔ)單元中,在異步FIFO存儲(chǔ)單元的讀端由缺口時(shí)鐘產(chǎn)生單元產(chǎn)生的與系統(tǒng)時(shí)鐘同步的標(biāo)稱速率的標(biāo)稱缺口時(shí)鐘讀取數(shù)據(jù),從而使數(shù)據(jù)也與系統(tǒng)時(shí)鐘同步。由于PDH信號(hào)一般與其標(biāo)稱頻率相比存在一定的偏差,為防止因?yàn)樵撈顚?dǎo)致的溢出,實(shí)現(xiàn)無(wú)損同步,本發(fā)明在間接同步單元中還可以根據(jù)FIFO偏離中線的狀態(tài)對(duì)標(biāo)稱速率的缺口時(shí)鐘進(jìn)行扣除或塞入,以吸收業(yè)務(wù)信號(hào)的頻偏。
      下面分別詳細(xì)說(shuō)明直接同步單元和間接同步單元的具體組成。
      參考圖4和圖5,其中圖4為圖5所示的直接同步單元對(duì)應(yīng)各處的時(shí)鐘,圖5為直接同步單元的具體組成結(jié)構(gòu)圖。在圖5中,D觸發(fā)器501用于采集信號(hào)時(shí)鐘的上升沿,D觸發(fā)器501的D輸入端為低速信號(hào)的時(shí)鐘,CP輸入端為系統(tǒng)時(shí)鐘,設(shè)系統(tǒng)時(shí)鐘和低速信號(hào)的時(shí)鐘分別如圖4中的系統(tǒng)時(shí)鐘401和低速信號(hào)時(shí)鐘402所示,則采集上升沿后的時(shí)序如圖4中的采樣后時(shí)鐘403所示。D觸發(fā)器502用于對(duì)采集上升沿后的時(shí)鐘通過(guò)系統(tǒng)時(shí)鐘寄存一拍,寄存一拍后的時(shí)序如圖4中寄存一拍后時(shí)鐘404所示。D觸發(fā)器503用于對(duì)寄存一拍的時(shí)鐘再通過(guò)系統(tǒng)時(shí)鐘寄存一拍,共寄存了兩拍后的時(shí)序如圖4中的寄存兩拍后時(shí)鐘405所示。反相器504,即非門(mén),用于將寄存一拍的時(shí)鐘反相,然后通過(guò)與門(mén)505將反相后的時(shí)鐘與經(jīng)過(guò)503寄存了兩拍的時(shí)鐘相與,生成如圖4中缺口時(shí)鐘406所示的下降沿缺口時(shí)鐘。D觸發(fā)器506用于對(duì)低速信號(hào)數(shù)據(jù)用系統(tǒng)時(shí)鐘采樣。D觸發(fā)器507用于將信號(hào)數(shù)據(jù)寄存一拍使之和信號(hào)時(shí)鐘同步。此外,在經(jīng)過(guò)上述組合邏輯處理后得到的下降沿缺口時(shí)鐘還可以再通過(guò)一個(gè)D觸發(fā)器寄存一拍進(jìn)行整形,則對(duì)應(yīng)地上述處理后得到的信號(hào)數(shù)據(jù)也需要再通過(guò)一個(gè)D觸發(fā)器寄存一拍,以使信號(hào)時(shí)鐘和信號(hào)數(shù)據(jù)同步。
      經(jīng)過(guò)圖5所示的直接同步單元的處理,就實(shí)現(xiàn)了將低速信號(hào)的數(shù)據(jù)和時(shí)鐘與系統(tǒng)時(shí)鐘同步,可以直接將信號(hào)的數(shù)據(jù)和時(shí)鐘輸入到混合傳輸系統(tǒng)的內(nèi)部處理單元中對(duì)應(yīng)的功能模塊進(jìn)行處理了。
      如圖6所示,為間接同步單元的組成結(jié)構(gòu)圖。其中,異步FIFO存儲(chǔ)單元61中包括隨機(jī)訪問(wèn)存儲(chǔ)(RAM)單元611、讀地址產(chǎn)生單元612和寫(xiě)地址產(chǎn)生單元613。RAM單元611用于存儲(chǔ)數(shù)據(jù),可以是寬度為1比特,深度為16比特;讀寫(xiě)地址比較器62用于根據(jù)來(lái)自讀、寫(xiě)地址產(chǎn)生單元的地址數(shù)據(jù)確定FIFO的中線狀態(tài)并發(fā)送狀態(tài)信號(hào)給缺口時(shí)鐘產(chǎn)生單元63,缺口時(shí)鐘產(chǎn)生單元63再根據(jù)所述中線狀態(tài)調(diào)整產(chǎn)生的缺口時(shí)鐘。FIFO的中線狀態(tài)可以劃分為三種,偏滿、正常和偏空,當(dāng)FIFO偏離中線偏滿時(shí),讀寫(xiě)地址比較器向缺口時(shí)鐘產(chǎn)生單元63發(fā)送偏滿信號(hào),缺口時(shí)鐘產(chǎn)生單元在生成的標(biāo)稱缺口時(shí)鐘的缺口處插入一個(gè)脈沖,短時(shí)間內(nèi)其速率會(huì)比標(biāo)稱缺口時(shí)鐘快,稱其為快缺口時(shí)鐘;當(dāng)FIFO正常時(shí),讀寫(xiě)地址比較器62向缺口時(shí)鐘產(chǎn)生單元發(fā)送正常信號(hào),缺口時(shí)鐘產(chǎn)生單元輸出標(biāo)稱缺口時(shí)鐘;當(dāng)FIFO偏離中線偏空時(shí),讀寫(xiě)地址比較器62向缺口時(shí)鐘產(chǎn)生單元63發(fā)送偏空信號(hào),缺口時(shí)鐘產(chǎn)生單元在生成的標(biāo)稱缺口時(shí)鐘中扣除一個(gè)有效的缺口時(shí)鐘,短時(shí)間內(nèi)其速率會(huì)比標(biāo)稱缺口時(shí)鐘慢,稱其為慢缺口時(shí)鐘。缺口時(shí)鐘產(chǎn)生單元生成的缺口時(shí)鐘作為信號(hào)的時(shí)鐘;另外,通過(guò)缺口時(shí)鐘產(chǎn)生單元將生成的缺口時(shí)鐘輸入到讀地址產(chǎn)生單元,并將生成的缺口時(shí)鐘輸入到RAM單元611中,就實(shí)現(xiàn)了以生成的缺口時(shí)鐘讀取數(shù)據(jù),使得信號(hào)的數(shù)據(jù)也與系統(tǒng)時(shí)鐘同步。缺口時(shí)鐘產(chǎn)生單元具體可以采用標(biāo)稱缺口時(shí)鐘發(fā)生器來(lái)實(shí)現(xiàn)。
      在圖7中示出了上述各種時(shí)鐘的時(shí)序圖。
      通過(guò)圖6所示的間接同步單元的處理,就實(shí)現(xiàn)了將高速信號(hào)的時(shí)鐘和數(shù)據(jù)與系統(tǒng)時(shí)鐘同步,從而可以直接將信號(hào)的時(shí)鐘和數(shù)據(jù)輸入到混合傳輸系統(tǒng)的內(nèi)部處理單元中對(duì)應(yīng)的功能模塊進(jìn)行處理了。
      以上是對(duì)本發(fā)明具體實(shí)施例的說(shuō)明,在具體的實(shí)施過(guò)程中可對(duì)本發(fā)明的方法進(jìn)行適當(dāng)?shù)母倪M(jìn),以適應(yīng)具體情況的具體需要。因此可以理解,根據(jù)本發(fā)明的具體實(shí)施方式
      只是起示范作用,并不用以限制本發(fā)明的保護(hù)范圍。
      權(quán)利要求
      1.一種混合傳輸系統(tǒng),包括大于一個(gè)的功能模塊,用于對(duì)輸入混合傳輸系統(tǒng)中的信號(hào)進(jìn)行業(yè)務(wù)相關(guān)處理;所述輸入混合傳輸系統(tǒng)的信號(hào)的時(shí)鐘大于一種;其特征在于,該系統(tǒng)還包括統(tǒng)一時(shí)鐘產(chǎn)生單元和同步模塊;其中,所述統(tǒng)一時(shí)鐘產(chǎn)生單元用于生成統(tǒng)一的系統(tǒng)時(shí)鐘并提供給混合傳輸系統(tǒng)的所述功能模塊和所述同步模塊;所述同步模塊用于根據(jù)所述統(tǒng)一時(shí)鐘產(chǎn)生單元產(chǎn)生的系統(tǒng)時(shí)鐘對(duì)輸入混合傳輸系統(tǒng)的信號(hào)進(jìn)行同步處理生成與所述系統(tǒng)時(shí)鐘同步的信號(hào),并將所述信號(hào)輸入對(duì)應(yīng)的功能模塊。
      2.根據(jù)權(quán)利要求1所述的混合傳輸系統(tǒng),其特征在于,所述的同步模塊包括間接同步單元,用于針對(duì)所述輸入混合傳輸系統(tǒng)的信號(hào)時(shí)鐘產(chǎn)生與所述系統(tǒng)時(shí)鐘同步的標(biāo)稱速率的標(biāo)稱缺口時(shí)鐘,并用該缺口時(shí)鐘讀取該信號(hào)的數(shù)據(jù),以及將產(chǎn)生的標(biāo)稱缺口時(shí)鐘和讀取的數(shù)據(jù)輸出到對(duì)應(yīng)的功能模塊。
      3.根據(jù)權(quán)利要求1所述的混合傳輸系統(tǒng),其特征在于,所述輸入混合傳輸系統(tǒng)的信號(hào)包括信號(hào)速率低于系統(tǒng)時(shí)鐘頻率1/4的信號(hào)和信號(hào)速率高于或等于系統(tǒng)時(shí)鐘頻率1/4的信號(hào);則所述同步模塊中包括直接同步單元和間接同步單元;所述直接同步單元用于對(duì)信號(hào)速率低于系統(tǒng)時(shí)鐘頻率1/4的信號(hào)的時(shí)鐘和數(shù)據(jù),以所述系統(tǒng)時(shí)鐘進(jìn)行采樣,并將采樣后的時(shí)鐘和數(shù)據(jù)輸出到對(duì)應(yīng)的功能模塊;所述間接同步單元用于針對(duì)信號(hào)速率高于或等于系統(tǒng)時(shí)鐘1/4的信號(hào),產(chǎn)生與所述系統(tǒng)時(shí)鐘同步的標(biāo)稱速率的標(biāo)稱缺口時(shí)鐘,并用該缺口時(shí)鐘讀取該信號(hào)的數(shù)據(jù),以及將產(chǎn)生的標(biāo)稱缺口時(shí)鐘和讀取的數(shù)據(jù)輸出到對(duì)應(yīng)的功能模塊。
      4.根據(jù)權(quán)利要求3所述的混合傳榆系統(tǒng),其特征在于,所述的直接同步單元包括第一采樣單元,用于根據(jù)所述系統(tǒng)時(shí)鐘對(duì)所述信號(hào)時(shí)鐘進(jìn)行采樣,生成與所述系統(tǒng)時(shí)鐘同步的信號(hào)時(shí)鐘,并將生成的與所述系統(tǒng)時(shí)鐘同步的信號(hào)時(shí)鐘輸出到對(duì)應(yīng)功能模塊信號(hào)時(shí)鐘的輸入端;第二采樣單元,用于根據(jù)所述系統(tǒng)時(shí)鐘對(duì)所述信號(hào)數(shù)據(jù)進(jìn)行采樣,生成與所述系統(tǒng)時(shí)鐘同步的信號(hào)數(shù)據(jù),并將生成的與所述系統(tǒng)時(shí)鐘同步的信號(hào)數(shù)據(jù)輸出到對(duì)應(yīng)的功能模塊的信號(hào)數(shù)據(jù)的輸入端。
      5.根據(jù)權(quán)利要求4所述的混合傳輸系統(tǒng),其特征在于,所述第一采樣單元為第一D觸發(fā)器,該第一D觸發(fā)器的D輸入端連接信號(hào)時(shí)鐘,CP輸入端連接系統(tǒng)時(shí)鐘,輸出端連接至對(duì)應(yīng)的功能模塊的信號(hào)時(shí)鐘的輸入端;所述第二采樣單元為第二D觸發(fā)器,該第二D觸發(fā)器的D輸入端連接信號(hào)數(shù)據(jù),CP輸入端連接系統(tǒng)時(shí)鐘,輸出端連接至對(duì)應(yīng)功能模塊的信號(hào)數(shù)據(jù)輸入端。
      6.根據(jù)權(quán)利要求5所述的混合傳輸系統(tǒng),其特征在于,所述直接同步單元中進(jìn)一步包括第三D觸發(fā)器、反向器、第四D觸發(fā)器、與門(mén)和第五D觸發(fā)器;其中,第三D觸發(fā)器用于接收所述第一D觸發(fā)器輸出端的信號(hào)時(shí)鐘,根據(jù)系統(tǒng)時(shí)鐘將該信號(hào)時(shí)鐘寄存一拍,并將寄存一拍的信號(hào)時(shí)鐘輸出到第四D觸發(fā)器和反相器;反相器用于對(duì)來(lái)自第三觸發(fā)器的信號(hào)時(shí)鐘進(jìn)行反相后輸出到與門(mén);第四D觸發(fā)器用于接收來(lái)自第三D觸發(fā)器的信號(hào)時(shí)鐘,根據(jù)系統(tǒng)時(shí)鐘將該信號(hào)時(shí)鐘寄存一拍,并將寄存一拍的信號(hào)時(shí)鐘輸出到與門(mén);與門(mén)用于將來(lái)自反相器的信號(hào)時(shí)鐘和來(lái)自第四D觸發(fā)器的信號(hào)時(shí)鐘相與,生成與系統(tǒng)時(shí)鐘完全同步的下降沿時(shí)鐘,并將該時(shí)鐘輸出到對(duì)應(yīng)的功能模塊的信號(hào)時(shí)鐘輸入端;第五D觸發(fā)器用于接收來(lái)自第二D觸發(fā)器輸出端的信號(hào)數(shù)據(jù),并對(duì)該數(shù)據(jù)信號(hào)寄存一拍后輸出到對(duì)應(yīng)功能模塊的信號(hào)數(shù)據(jù)輸入端。
      7.根據(jù)權(quán)利要求2或3所述的混合傳輸系統(tǒng),其特征在于,所述間接同步單元包括異步先進(jìn)先出存儲(chǔ)單元和缺口時(shí)鐘產(chǎn)生單元;其中,異步先進(jìn)先出存儲(chǔ)單元用于對(duì)所述信號(hào)數(shù)據(jù)進(jìn)行存儲(chǔ),以及根據(jù)所述信號(hào)時(shí)鐘對(duì)存儲(chǔ)的數(shù)據(jù)執(zhí)行寫(xiě)操作,根據(jù)來(lái)自缺口時(shí)鐘產(chǎn)生單元的缺口時(shí)鐘對(duì)存儲(chǔ)的數(shù)據(jù)執(zhí)行讀操作,并將讀取的數(shù)據(jù)作為信號(hào)數(shù)據(jù)輸出到對(duì)應(yīng)功能模塊信號(hào)數(shù)據(jù)的輸入端;缺口時(shí)鐘產(chǎn)生單元用于根據(jù)系統(tǒng)時(shí)鐘將信號(hào)時(shí)鐘處理成與系統(tǒng)時(shí)鐘同步的缺口時(shí)鐘,并將該缺口時(shí)鐘作為輸入信號(hào)的時(shí)鐘輸出到對(duì)應(yīng)功能模塊信號(hào)的時(shí)鐘的輸入端。
      8.根據(jù)權(quán)利要求7所述的混合傳輸系統(tǒng),其特征在于,所述的間接同步單元中進(jìn)一步包括讀寫(xiě)地址比較器,用于獲取異步先進(jìn)先出存儲(chǔ)單元的中線偏離狀態(tài)信息,并將中線偏離狀態(tài)信息輸出到缺口時(shí)鐘產(chǎn)生單元;所述缺口時(shí)鐘產(chǎn)生單元進(jìn)一步用于,根據(jù)來(lái)自讀寫(xiě)地址比較器的中線偏離狀態(tài)信息,調(diào)整所生成的與系統(tǒng)時(shí)鐘同步的缺口時(shí)鐘。
      9.根據(jù)權(quán)利要求1至3中任一所述的混合傳輸系統(tǒng),其特征在于,所述的混合傳輸系統(tǒng)為準(zhǔn)同步數(shù)字系列和同步數(shù)字序列混合傳輸系統(tǒng);所述的功能模塊包括M13模塊、E13模塊和映射器;其中,M13模塊用于將DS1信號(hào)復(fù)用為DS3信號(hào),將DS3信號(hào)解復(fù)用為DS1信號(hào),以及將所述DS1和/或DS3信號(hào)傳送給映射器;E13模塊用于將E1信號(hào)復(fù)用為E3信號(hào),將E3信號(hào)解復(fù)用為E1信號(hào),以及將所述E1和/或E3信號(hào)傳送給映射器;映射器用于將接收的所述準(zhǔn)同步數(shù)字系列信號(hào)映射為同步數(shù)字序列的信號(hào)并輸出。
      10.一種混合傳輸系統(tǒng)的信號(hào)處理方法,輸入所述混合傳輸系統(tǒng)的信號(hào)的時(shí)鐘大于一種,其特征在于,包括步驟在混合傳輸系統(tǒng)中使用統(tǒng)一的系統(tǒng)時(shí)鐘;對(duì)輸入混合傳輸系統(tǒng)的信號(hào)根據(jù)所述統(tǒng)一的系統(tǒng)時(shí)鐘進(jìn)行同步處理,然后將與所述系統(tǒng)時(shí)鐘同步的信號(hào)輸入到混合傳輸系統(tǒng)中進(jìn)行業(yè)務(wù)相關(guān)處理。
      11.根據(jù)權(quán)利要求10所述的方法,其特征在于,所述的同步處理為根據(jù)系統(tǒng)時(shí)鐘產(chǎn)生與系統(tǒng)時(shí)鐘同步的標(biāo)稱速率的標(biāo)稱缺口時(shí)鐘,并用該缺口時(shí)鐘讀取信號(hào)數(shù)據(jù)。
      12.根據(jù)權(quán)利要求10所述的方法,其特征在于,所述輸入混合傳輸系統(tǒng)的信號(hào)包括速率低于系統(tǒng)時(shí)鐘頻率1/4的信號(hào)和高于或等于系統(tǒng)時(shí)鐘頻率1/4的信號(hào);所述的同步處理包括對(duì)速率低于系統(tǒng)時(shí)鐘頻率1/4的信號(hào)的時(shí)鐘和數(shù)據(jù)進(jìn)行采樣;針對(duì)速率高于或等于系統(tǒng)時(shí)鐘頻率1/4的信號(hào),產(chǎn)生與系統(tǒng)時(shí)鐘同步的標(biāo)稱速率的標(biāo)稱缺口時(shí)鐘,并用該缺口時(shí)鐘讀取該信號(hào)的數(shù)據(jù)。
      13.根據(jù)權(quán)利要求12所述的方法,其特征在于,在所述的對(duì)速率低于系統(tǒng)時(shí)鐘頻率1/4的信號(hào)的時(shí)鐘和數(shù)據(jù)進(jìn)行采樣之后進(jìn)一步包括將所述采樣后的信號(hào)時(shí)鐘進(jìn)行寄存,并進(jìn)行組合邏輯處理后,生成與系統(tǒng)時(shí)鐘完全同步的上升沿或下降沿時(shí)鐘;對(duì)應(yīng)的將所述采樣后的信號(hào)數(shù)據(jù)進(jìn)行寄存,以使生成的信號(hào)數(shù)據(jù)和所述信號(hào)時(shí)鐘同步。
      14.根據(jù)權(quán)利要求11或12所述的方法,其特征在于,所述產(chǎn)生與系統(tǒng)時(shí)鐘同步的標(biāo)稱速率的標(biāo)稱缺口時(shí)鐘后進(jìn)一步包括根據(jù)所述信號(hào)的數(shù)據(jù)在存儲(chǔ)時(shí)偏離中線狀態(tài)的信息調(diào)整所生成的與系統(tǒng)時(shí)鐘同步的缺口時(shí)鐘;則所述的用該缺口時(shí)鐘讀取該信號(hào)的數(shù)據(jù)為用所述調(diào)整后的缺口時(shí)鐘讀取所述存儲(chǔ)的該信號(hào)的數(shù)據(jù)。
      15.根據(jù)權(quán)利要求10至13中任一所述的方法,其特征在于,所述的混合傳輸系統(tǒng)為準(zhǔn)同步數(shù)字系列和同步數(shù)字序列的混合傳輸系統(tǒng);所述業(yè)務(wù)相關(guān)處理包括復(fù)用、解復(fù)用、映射和解映射。
      全文摘要
      本發(fā)明公開(kāi)了一種混合傳輸系統(tǒng),包括大于一個(gè)的功能模塊,用于對(duì)輸入混合傳輸系統(tǒng)中的信號(hào)進(jìn)行業(yè)務(wù)相關(guān)處理,所述輸入混合傳輸系統(tǒng)的信號(hào)的時(shí)鐘大于一種;統(tǒng)一時(shí)鐘產(chǎn)生單元,用于生成統(tǒng)一的系統(tǒng)時(shí)鐘并提供給混合傳輸系統(tǒng)的所述功能模塊和所述同步模塊;同步模塊,用于根據(jù)所述統(tǒng)一時(shí)鐘產(chǎn)生單元產(chǎn)生的系統(tǒng)時(shí)鐘對(duì)輸入混合傳輸系統(tǒng)的信號(hào)進(jìn)行同步處理生成與所述系統(tǒng)時(shí)鐘同步的信號(hào),并將所述信號(hào)輸入對(duì)應(yīng)的功能模塊。本發(fā)明還公開(kāi)了一種混合傳輸系統(tǒng)的信號(hào)處理方法。本發(fā)明中,由于在混合傳輸系統(tǒng)內(nèi)部采用一種系統(tǒng)時(shí)鐘,并通過(guò)同步模塊使輸入信號(hào)的時(shí)鐘與系統(tǒng)時(shí)鐘同步,降低了混合傳輸系統(tǒng)中系統(tǒng)時(shí)鐘的復(fù)雜度和設(shè)計(jì)在集成電路中的難度。
      文檔編號(hào)H04L12/64GK1983920SQ200610072690
      公開(kāi)日2007年6月20日 申請(qǐng)日期2006年4月11日 優(yōu)先權(quán)日2006年4月11日
      發(fā)明者吳志忠 申請(qǐng)人:華為技術(shù)有限公司
      網(wǎng)友詢問(wèn)留言 已有0條留言
      • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1