專利名稱:用于接收數(shù)據(jù)流的方法、裝置和程序的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及數(shù)據(jù)流的接收處理,該數(shù)據(jù)流包括分布在多個(gè)數(shù)據(jù)包上的多個(gè)數(shù)據(jù)段和與所述每個(gè)數(shù)據(jù)段相關(guān)聯(lián)并一起傳送的錯(cuò)誤校正碼。
背景技術(shù):
通常,數(shù)據(jù)流進(jìn)入本身分布在多個(gè)數(shù)據(jù)包上的多個(gè)數(shù)據(jù)段中。這種情況以在MPEG、DVB-T、和DVB-H的標(biāo)準(zhǔn)化數(shù)據(jù)格式中為例,其中稱為程序具體信息(PSI)和系統(tǒng)信息(SI)的業(yè)務(wù)數(shù)據(jù)流被分布在稱為基本傳輸流的數(shù)據(jù)包上。
每個(gè)數(shù)據(jù)段攜帶一個(gè)例如循環(huán)冗余碼或指定檢驗(yàn)和的CRC的錯(cuò)誤校正碼,以驗(yàn)證傳輸?shù)恼w性。發(fā)射器計(jì)算該錯(cuò)誤校正碼,并將其與數(shù)據(jù)段一起傳送。在接收后,根據(jù)所接收到的數(shù)據(jù)段計(jì)算出一個(gè)新的錯(cuò)誤校正碼,并將該新的錯(cuò)誤校正碼與隨所述數(shù)據(jù)流一起接收到的錯(cuò)誤校正碼進(jìn)行比較?;蛘撸鰯?shù)據(jù)段攜帶發(fā)射器計(jì)算出的補(bǔ)碼,使得包括補(bǔ)碼的整個(gè)數(shù)據(jù)段的CRC等于零。因此,在接收后,計(jì)算所接收到的數(shù)據(jù)段的CRC并將其與零比較,以確定數(shù)據(jù)段是否完整。
用調(diào)諧器接收數(shù)據(jù)流,然后將該數(shù)據(jù)流經(jīng)由通常為解調(diào)器的一部分的接口模塊或接口芯片IC傳送到處理模塊或主處理器。
在圖1所示的現(xiàn)有技術(shù)的第一實(shí)施例中,傳輸流TS包括分布在四個(gè)數(shù)據(jù)包P1、P2、P3和P4上的四個(gè)數(shù)據(jù)段S1、S2、S3和S4,接口芯片IC從調(diào)諧器處接收所述傳輸流,并直接將接收到的數(shù)據(jù)包傳送給處理器PRO。因而,完全相同的數(shù)據(jù)流從接口芯片傳送到所述處理器,所述處理器重組多個(gè)數(shù)據(jù)段并計(jì)算CRC,以將S1、S2、S3和S4中的每個(gè)數(shù)據(jù)段與一個(gè)驗(yàn)證過(guò)的CRC一起傳送。
當(dāng)用所述元件實(shí)現(xiàn)全部計(jì)算時(shí),所述實(shí)施例耗費(fèi)處理器計(jì)算時(shí)間。
圖2所示的現(xiàn)有技術(shù)的第二實(shí)施例中,用接口芯片IC接收包括分布在四個(gè)數(shù)據(jù)包上的四個(gè)數(shù)據(jù)段的相同傳輸流。在本實(shí)施例中,所述IC實(shí)現(xiàn)全部計(jì)算,并將重組后的數(shù)據(jù)段連同驗(yàn)證過(guò)的用于傳輸?shù)腃RC一起直接提供給所述處理器。
在該實(shí)施例中,所述接口芯片需要更多的存儲(chǔ)器、元件和功率來(lái)緩存所接收到的多個(gè)數(shù)據(jù)包,以便重組多個(gè)數(shù)據(jù)段和計(jì)算CRC。
因此,現(xiàn)有的兩個(gè)實(shí)施例都需要價(jià)格昂貴的、高功耗的元件,在手持裝置中尤其不適合。
本發(fā)明的目的是提供一種有效的方法和相應(yīng)的裝置,用于接收包含分布在數(shù)據(jù)包上的數(shù)據(jù)段的數(shù)據(jù)流,不需要太多的存儲(chǔ)量,且能降低功耗,以解決上述問(wèn)題。
發(fā)明內(nèi)容
為了實(shí)現(xiàn)上述目的,本發(fā)明涉及如權(quán)利要求1中所述的接收數(shù)據(jù)流的方法和如權(quán)利要求8中所述的對(duì)應(yīng)裝置。本發(fā)明還涉及權(quán)利要求13中所述的程序。
借助在所述接口模塊中的錯(cuò)誤校正碼的增量計(jì)算,本發(fā)明通過(guò)使用尺寸減小了的存儲(chǔ)器和允許重新分配接口模塊與處理模塊之間的計(jì)算,實(shí)現(xiàn)了對(duì)數(shù)據(jù)流的有效接收。
本發(fā)明的其他特征和優(yōu)點(diǎn)通過(guò)以下結(jié)合附圖的描述將更為明顯。
圖1和2如前所述,示出了根據(jù)現(xiàn)有技術(shù)的兩個(gè)實(shí)施例的對(duì)傳輸流的接收;圖3A和3B分別示出了根據(jù)本發(fā)明的裝置對(duì)傳輸流的接收以及該裝置的詳細(xì)結(jié)構(gòu);圖4為根據(jù)本發(fā)明的方法的流程圖。
具體實(shí)施例方式
圖3A中,示出了根據(jù)本發(fā)明的數(shù)據(jù)流的接收。該數(shù)據(jù)流被示為傳輸流TS,其對(duì)應(yīng)于包含例如MPEG數(shù)據(jù)的DVB-H或DVB-T流。
圖3A中示出的TS的片段包括分布在四個(gè)數(shù)據(jù)包P1、P2、P3和P4上的四個(gè)數(shù)據(jù)段S1、S2、S3和S4。從S1至S4的每個(gè)數(shù)據(jù)段包括同CRC檢驗(yàn)和相對(duì)應(yīng)的分別示為CRC1至CRC4的錯(cuò)誤校正碼。
根據(jù)本發(fā)明,由設(shè)備2接收所述數(shù)據(jù)流TS。更確切地說(shuō),所述數(shù)據(jù)流由接口模塊或接口芯片(IC)4和解調(diào)器的一部分來(lái)接收。然后,該數(shù)據(jù)流被傳送至一個(gè)處理模塊或處理器(PRO)6。
在接收中,接口模塊4用于增量計(jì)算當(dāng)前數(shù)據(jù)段的錯(cuò)誤校正碼,這在下文將會(huì)更詳細(xì)描述。
在所述的實(shí)施例中,接口模塊4將數(shù)據(jù)段和經(jīng)過(guò)驗(yàn)證的CRC一起傳送到處理模塊6。更確切地說(shuō),在每個(gè)數(shù)據(jù)段中,用一個(gè)指示所述數(shù)據(jù)段是否完整的標(biāo)記來(lái)替換接收到的CRC,該標(biāo)志通過(guò)驗(yàn)證增量計(jì)算CRC來(lái)獲得。
因此,CRC的部分計(jì)算在接口模塊4中實(shí)現(xiàn),還有部分計(jì)算在處理模塊6中實(shí)現(xiàn)。這就允許用較小容量的存儲(chǔ)器,只需要處理器的少量的計(jì)算時(shí)間,功耗降低。
在所述的實(shí)施例中,接口模塊4還用于將所接收到的數(shù)據(jù)包在傳送到處理模塊6之前重新打包。
因此,接口模塊4將包括只來(lái)自一個(gè)數(shù)據(jù)段的數(shù)據(jù)且最大尺寸相當(dāng)于數(shù)據(jù)包的尺寸的多個(gè)數(shù)據(jù)包分割部分傳送到該處理模塊6。
因此,CRC驗(yàn)證通過(guò)極少量或無(wú)需額外的元件即可有效地實(shí)現(xiàn),并且不會(huì)降低處理模塊6的速度。而且,數(shù)據(jù)的重新打包允許處理模塊進(jìn)行更快速的處理和更好的電源管理。
參照?qǐng)D3A、圖3B和圖4,下面將更詳細(xì)地描述設(shè)備2的功能。
如圖3B所示,接口模塊4包括一個(gè)連接到容量在所述實(shí)施例中相當(dāng)于一個(gè)數(shù)據(jù)包大小的緩存器10的接收元件8。該緩存器10還連接到一個(gè)用于將數(shù)據(jù)傳送到處理模塊6的發(fā)射元件12。
該接口模塊4還包括一個(gè)CRC計(jì)算元件14、一個(gè)CRC驗(yàn)證元件16和一個(gè)控制該接口模塊4中全部元件的命令元件18。
所述設(shè)備2首先用于實(shí)現(xiàn)圖4中所示的步驟20數(shù)據(jù)包P1的接收,該數(shù)據(jù)包由接收元件8接收,并為存儲(chǔ)步驟22而被傳送到該緩存器10。
接口模塊4接收到數(shù)據(jù)包P1后,還將該數(shù)據(jù)傳送到CRC計(jì)算元件14,用于在步驟30中為當(dāng)前數(shù)據(jù)段S1增量計(jì)算錯(cuò)誤校正碼。
步驟30首先包括利用由CRC計(jì)算元件14獲得的可用數(shù)據(jù)來(lái)計(jì)算部分CRC碼的子步驟32。
在子步驟32之后的測(cè)試步驟34中,確定所接收到的數(shù)據(jù)是否是該數(shù)據(jù)段的最后一組數(shù)據(jù)。
在測(cè)試步驟34的結(jié)果為肯定,即表示已經(jīng)接收到整個(gè)數(shù)據(jù)段時(shí),所述方法包括為所述接收到的數(shù)據(jù)段傳送增量計(jì)算的錯(cuò)誤校正碼的子步驟36,該碼是在接收到當(dāng)前數(shù)據(jù)段的最后一組數(shù)據(jù)后計(jì)算的部分CRC。
在還沒有接收到數(shù)據(jù)段末端從而測(cè)試步驟34結(jié)果為否定時(shí),緊跟著是一個(gè)檢測(cè)數(shù)據(jù)包的末端的測(cè)試步驟40,以確定所接收到的該組數(shù)據(jù)是否是該數(shù)據(jù)包的最后一組數(shù)據(jù)。
測(cè)試步驟34和40分別通過(guò)檢測(cè)形成數(shù)據(jù)段或數(shù)據(jù)包的頭或尾的預(yù)定數(shù)據(jù)序列來(lái)實(shí)現(xiàn)。
在還沒有接收到整個(gè)數(shù)據(jù)包P1從而測(cè)試步驟40的結(jié)果為否定時(shí)。因此,該方法回到步驟20,以接收數(shù)據(jù)包P1的下一組數(shù)據(jù)。
重復(fù)相同的步驟直到接收到數(shù)據(jù)包P1的最后一組數(shù)據(jù)。在每個(gè)循環(huán)中,步驟22允許在緩存器10中存儲(chǔ)所接收到的數(shù)據(jù)組,步驟32為當(dāng)前數(shù)據(jù)段增量計(jì)算CRC。
當(dāng)測(cè)試步驟40的結(jié)果為肯定時(shí),即表示已經(jīng)接收到整個(gè)數(shù)據(jù)包,在隨后的步驟42中發(fā)送緩存器10中存儲(chǔ)的內(nèi)容。
在接收到整個(gè)數(shù)據(jù)包P1并將其從接口模塊4傳送到處理器模塊6后,在發(fā)送后的步驟44中清空緩存器10。但是,在存儲(chǔ)器中保留增量計(jì)算的CRC。
該方法接著回到步驟20,以接收并存儲(chǔ)數(shù)據(jù)包P2的第一組數(shù)據(jù)。執(zhí)行子步驟32,利用仍然包含有來(lái)自數(shù)據(jù)段S1的數(shù)據(jù)的數(shù)據(jù)包P2的第一組數(shù)據(jù)來(lái)增量計(jì)算部分CRC。
在測(cè)試步驟34檢測(cè)到數(shù)據(jù)段S1的末端時(shí),該方法進(jìn)到傳送增量計(jì)算的CRC的子步驟36。
在上述情況下,在計(jì)算CRC的步驟30后,在步驟46中驗(yàn)證增量計(jì)算的錯(cuò)誤校正碼。這通過(guò)與所接收到的錯(cuò)誤校正碼CRC1比較來(lái)實(shí)現(xiàn)。
驗(yàn)證元件16利用由CRC計(jì)算元件14提供的增量計(jì)算的CRC和接收元件8提供的當(dāng)前數(shù)據(jù)段的接收到的CRC輸入來(lái)實(shí)現(xiàn)該驗(yàn)證。
在實(shí)例中,所述驗(yàn)證步驟46傳送有效性指示符,以指示數(shù)據(jù)段S1是否完整,兩個(gè)CRC是否相等。
在步驟48中,在命令元件18控制下,與緩存器10中存儲(chǔ)的所述接收到的錯(cuò)誤校正碼CRC1相對(duì)應(yīng)的的數(shù)據(jù)組被該指示符或標(biāo)志替換。
此外,所述方法還包括發(fā)送緩存器10的內(nèi)容的步驟50,以傳送包括來(lái)自數(shù)據(jù)段S1的數(shù)據(jù)的數(shù)據(jù)包P2的分割部分至處理器模塊6。在所傳送的分割部分中,已經(jīng)用有效性指示符替換所述接收到的錯(cuò)誤校正碼。
一旦接收到具有無(wú)效指示符的數(shù)據(jù)段,處理模塊6可嘗試校正或丟棄所述數(shù)據(jù)段。
在步驟50后的步驟52中,消除緩存器10中的內(nèi)容和增量計(jì)算的CRC。
該方法接著回到步驟20,以接收下一組數(shù)據(jù)。在尚未完整接收數(shù)據(jù)包P2的情況下,該方法接著處理作為數(shù)據(jù)段S2的一部分的數(shù)據(jù)包P2的另一組數(shù)據(jù)。
數(shù)據(jù)段S2整個(gè)包含在數(shù)據(jù)包P2中,因而,當(dāng)接收到數(shù)據(jù)段S2的最后一組數(shù)據(jù),測(cè)試步驟34結(jié)果為肯定時(shí),傳送數(shù)據(jù)段S2。如上所述,在傳送之前,用步驟46中的比較步驟所產(chǎn)生的有效性指示符來(lái)替換所接收到的CRC。
然后,如圖3A所示,當(dāng)檢測(cè)到數(shù)據(jù)包P2的末端時(shí),將數(shù)據(jù)包P2中剩余的數(shù)據(jù)傳送到處理模塊6。在檢測(cè)到數(shù)據(jù)段S3的末端時(shí),將數(shù)據(jù)包P3的一個(gè)分割部分隨CRC指示符一起傳送,當(dāng)檢測(cè)到數(shù)據(jù)包P3的末端時(shí),傳送數(shù)據(jù)包P3中剩余的數(shù)據(jù)。當(dāng)檢測(cè)到數(shù)據(jù)段S4的末端時(shí),傳送數(shù)據(jù)段S4中剩余的數(shù)據(jù)和相應(yīng)的有效性指示符。
所上述實(shí)施例中,所述傳送在每次檢測(cè)到數(shù)據(jù)段的末端或數(shù)據(jù)包的末端時(shí)被觸發(fā)。因此,所傳送的數(shù)據(jù)包的數(shù)據(jù)分割部分包括只來(lái)自一個(gè)數(shù)據(jù)段的數(shù)據(jù),其最大尺寸等于一個(gè)數(shù)據(jù)包的尺寸。
當(dāng)然,可能還有許多其他的實(shí)施例。
根據(jù)實(shí)施例的不同,在數(shù)據(jù)流中傳送的錯(cuò)誤校正碼可以是在多個(gè)數(shù)據(jù)段上或者是補(bǔ)碼組上計(jì)算出的CRC,使得包括錯(cuò)誤校正碼的一個(gè)完整數(shù)據(jù)段的CRC等于一個(gè)確定的值,例如零。
在上述情況下,增量計(jì)算的CRC的驗(yàn)證就是與所述預(yù)先確定的值相比較。
在另一個(gè)實(shí)施例中,接口模塊也可將增量計(jì)算的錯(cuò)誤校正碼和包括所接收到的錯(cuò)誤校正碼的整個(gè)數(shù)據(jù)段傳送到處理模塊,以便處理模塊實(shí)現(xiàn)這兩個(gè)錯(cuò)誤校正碼之間的比較。有利地,如果所傳送的錯(cuò)誤校正碼是一個(gè)補(bǔ)碼,那么,可僅傳送增量計(jì)算的錯(cuò)誤校正碼,處理模塊將其和零相比較。
在另一個(gè)實(shí)施例中,接口模塊的緩存器的容量大于一個(gè)數(shù)據(jù)包大小,因此,只有當(dāng)檢測(cè)到一個(gè)數(shù)據(jù)段的末端時(shí)才觸發(fā)傳送。
本發(fā)明的方法也可以用包括指令的計(jì)算機(jī)程序?qū)嵤?,?dāng)用處理器執(zhí)行所述程序時(shí),使處理器接收數(shù)據(jù)流的數(shù)據(jù)包,并且一旦接收到數(shù)據(jù),在一個(gè)數(shù)據(jù)包接一個(gè)數(shù)據(jù)包地將數(shù)據(jù)流傳送到處理模塊之前,為當(dāng)前數(shù)據(jù)段增量計(jì)算一個(gè)錯(cuò)誤校正碼。
所述處理器程序可以用來(lái)實(shí)施上述的任何一個(gè)實(shí)施例,并可以用在任何一類電子產(chǎn)品中,例如,數(shù)字電視接收機(jī)、計(jì)算機(jī),膝上型計(jì)算機(jī)、掌上裝置等及其內(nèi)部元件。
權(quán)利要求
1.一種用于接收數(shù)據(jù)流(TS)的方法,所述數(shù)據(jù)流(TS)包括分布在數(shù)據(jù)包(P1、P2、P3和P4)上的數(shù)據(jù)段(S1、S2、S3和S4),和與每個(gè)數(shù)據(jù)段相關(guān)聯(lián)并一起傳送的錯(cuò)誤校正碼(CRC),所述方法包括以下步驟-通過(guò)接口模塊(4)接收(20,22)所述數(shù)據(jù)流的數(shù)據(jù)包;-按一個(gè)數(shù)據(jù)包接一個(gè)數(shù)據(jù)包的方式將所述數(shù)據(jù)流從所述的接口模塊傳送(42,50)到處理模塊(6);其特征在于,還包括-一旦接收到通過(guò)所述接口模塊的數(shù)據(jù),就增量計(jì)算(32)當(dāng)前數(shù)據(jù)段的錯(cuò)誤校正碼;-當(dāng)已接收了整個(gè)數(shù)據(jù)段時(shí),驗(yàn)證(36)所述增量計(jì)算的錯(cuò)誤校正碼以提供一個(gè)數(shù)據(jù)段有效性指示符。
2.根據(jù)權(quán)利要求1中所述的方法,其特征在于,所述驗(yàn)證步驟(36)包括將所述增量計(jì)算的錯(cuò)誤校正碼與一個(gè)預(yù)定值相比較。
3.根據(jù)權(quán)利要求1中所述的方法,其特征在于,所述驗(yàn)證步驟(36)包括將所述增量計(jì)算的錯(cuò)誤校正碼與所接收到的錯(cuò)誤校正碼相比較。
4.根據(jù)權(quán)利要求1-3中任一項(xiàng)所述的方法,其特征在于,當(dāng)已接收了整個(gè)數(shù)據(jù)段時(shí),通過(guò)所述的接口模塊將所述增量計(jì)算的錯(cuò)誤校正碼傳送到所述實(shí)現(xiàn)所述驗(yàn)證步驟的處理模塊。
5.根據(jù)權(quán)利要求1-3中任一項(xiàng)所述的方法,其特征在于,所述驗(yàn)證步驟通過(guò)所述接口模塊來(lái)實(shí)現(xiàn),該方法還包括在傳送到所述處理模塊之前,用所述有效性指示符替換(48)所述接收到的數(shù)據(jù)段中的錯(cuò)誤校正碼。
6.根據(jù)權(quán)利要求1-5中任一項(xiàng)所述的方法,其特征在于,該方法還包括在傳送到所述處理模塊之前,對(duì)由所述的接口模塊接收到的數(shù)據(jù)包重新打包。
7.根據(jù)權(quán)利要求6中所述的方法,其特征在于,所述重新打包步驟包括分割包含來(lái)自不同數(shù)據(jù)段的數(shù)據(jù)的多個(gè)數(shù)據(jù)包,以傳送(42,50)包含僅來(lái)自一個(gè)數(shù)據(jù)段的數(shù)據(jù)的數(shù)據(jù)包的分割部分。
8.一種用于接收數(shù)據(jù)流的裝置(2),所述數(shù)據(jù)流(TS)包括分布在數(shù)據(jù)包(P1、P2、P3和P4)上的數(shù)據(jù)段(S1、S2、S3和S4),和與每個(gè)數(shù)據(jù)段相關(guān)聯(lián)并一起傳送的錯(cuò)誤校正碼(CRC),包括接口模塊(4),用于接收所述數(shù)據(jù)流的多個(gè)數(shù)據(jù)包,并按一個(gè)數(shù)據(jù)包接一個(gè)數(shù)據(jù)包的方式傳送它們;處理模塊(6),用于處理用通過(guò)所述接口模塊傳送的所述數(shù)據(jù)包,其特征在于所述接口模塊還用于當(dāng)接收到數(shù)據(jù)時(shí),增量計(jì)算當(dāng)前數(shù)據(jù)段的錯(cuò)誤校正碼;所述裝置還用于驗(yàn)證增量計(jì)算的錯(cuò)誤校正碼,并提供數(shù)據(jù)段有效性指示符。
9.根據(jù)權(quán)利要求8中所述的裝置,其特征在于,所述接口模塊還用于將增量計(jì)算的錯(cuò)誤校正碼傳送到所述處理模塊,其中所述處理模塊還用于實(shí)現(xiàn)所述驗(yàn)證。
10.根據(jù)權(quán)利要求8中所述的裝置,其特征在于,所述接口模塊(4)還用于實(shí)現(xiàn)所述驗(yàn)證,并用所述有效性指示符替換所接收的所述數(shù)據(jù)段的錯(cuò)誤校正碼。
11.根據(jù)權(quán)利要求8-10中任一項(xiàng)所述的裝置,其特征在于,所述接口模塊(4)還用于在將所接收到的數(shù)據(jù)包傳送到所述處理模塊(6)之前重新打包所接收到的數(shù)據(jù)包。
12.根據(jù)權(quán)利要求11中所述的裝置,其特征在于,所述接口模塊(4)還用于,通過(guò)分割包含來(lái)自不同數(shù)據(jù)段的數(shù)據(jù)的多個(gè)數(shù)據(jù)包,對(duì)所述數(shù)據(jù)包重新打包,以提供所述包含僅來(lái)自一個(gè)數(shù)據(jù)段的數(shù)據(jù)的數(shù)據(jù)包的分割部分。
13.一種由處理器執(zhí)行的程序,所述程序包括當(dāng)由所述處理器執(zhí)行時(shí)使得所述處理器執(zhí)行以下步驟的指令-接收分布在數(shù)據(jù)包(P1、P2、P3和P4)上的數(shù)據(jù)流(S1、S2、S3和S4)和與每個(gè)數(shù)據(jù)段相關(guān)聯(lián)并一起傳送的錯(cuò)誤校正碼(CRC);-一旦接收到數(shù)據(jù),就增量計(jì)算當(dāng)前數(shù)據(jù)段的錯(cuò)誤校正碼(CRC);-按一個(gè)數(shù)據(jù)包接一個(gè)數(shù)據(jù)包的方式將所述數(shù)據(jù)流傳送到所述處理模塊。
14.根據(jù)權(quán)利要求13中所述的程序,其特征在于,還包括當(dāng)由所述處理器執(zhí)行時(shí)使得所述處理器執(zhí)行以下步驟的指令使處理器驗(yàn)證所述增量計(jì)算的錯(cuò)誤校正碼,并提供一個(gè)數(shù)據(jù)段有效性指示符。
全文摘要
一種用于接收包括分布在多個(gè)數(shù)據(jù)包上的多個(gè)數(shù)據(jù)段和與每個(gè)數(shù)據(jù)段相關(guān)聯(lián)并一起傳送的錯(cuò)誤校正碼的數(shù)據(jù)流的方法,包括以下步驟通過(guò)接口模塊(4)接收(20,22)所述數(shù)據(jù)流的數(shù)據(jù)包;按一個(gè)數(shù)據(jù)包接一個(gè)數(shù)據(jù)包的方式將所述數(shù)據(jù)流從所述接口模塊傳送(42,50)到處理模塊(6);其特征在于,還包括一旦接收到通過(guò)所述接口模塊的數(shù)據(jù),就增量計(jì)算(32)當(dāng)前數(shù)據(jù)段的錯(cuò)誤校正碼;當(dāng)整個(gè)數(shù)據(jù)段接收完畢時(shí),驗(yàn)證(36)所述增量計(jì)算的錯(cuò)誤校正碼以提供一個(gè)數(shù)據(jù)段有效性指示 符。
文檔編號(hào)H04N5/00GK1909669SQ20061010878
公開日2007年2月7日 申請(qǐng)日期2006年8月7日 優(yōu)先權(quán)日2005年8月5日
發(fā)明者斯特凡娜·德馬爾希, 亨利·法倫 申請(qǐng)人:迪康公司