專利名稱:一種視頻圖像數(shù)字處理芯片及封裝該芯片的dip集成電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及模擬電視的視頻圖像處理技術(shù),特別是CRT模擬電視采用視頻圖像數(shù)字處理芯片的技術(shù)。
背景技術(shù):
高清晰度數(shù)字電視(HDTV)作為數(shù)字電視的最高級別,是美國首先提出的,經(jīng)過八年的技術(shù)開發(fā),美國聯(lián)邦委員會(FCC)終于在1995年正式確定HDTV地面廣播方式和產(chǎn)品的規(guī)格。1998年,美國已正式開播數(shù)字高清晰度節(jié)目,雖然美國計劃到2006年將完全淘汰模擬電視,取而代之的是數(shù)字高清晰度電視,但是,近年來,技術(shù)開發(fā)實力較強的企業(yè)開始在視頻處理電路中采用數(shù)字技術(shù)處理信號,提高了模擬電路的性能,例如使模擬電視的行頻、場頻提高,實現(xiàn)逐行掃描和倍場(100HZ)掃描,以消除閃爍和提高圖像質(zhì)量,這些技術(shù)措施使模擬電視的清晰度得到有效提高,再加上人們對數(shù)字高清并沒有很快真正接受,因此CRT模擬電視即使在美國的銷售量仍然很大,使得美國淘汰模擬電視的計劃不得不推遲,而作為CRT模擬電視生產(chǎn)和銷售大國的中國,CRT模擬電視更是在市場上仍然占據(jù)著重要地位。
我國數(shù)字電視發(fā)展計劃預(yù)計將在2008年的北京奧運會上向全世界傳輸數(shù)字高清晰度電視節(jié)目,主要的大城市開始數(shù)字電視商業(yè)廣播;2015年數(shù)字電視成為我國電視播出的主要方式。但在2015年之前CRT模擬電視仍將在市場上占有主導(dǎo)地位。
目前,在CRT模擬電視上采用視頻圖像數(shù)字處理(Video Processing)技術(shù)還是必要的,因為有些操作例如縮放并不能通過或者不能夠簡單地用模擬電路來實現(xiàn)。要將視頻圖像數(shù)字處理芯片應(yīng)用于CRT模擬電視上,不但要加入數(shù)模、模數(shù)轉(zhuǎn)換單元,而且由于現(xiàn)有視頻圖像數(shù)字處理芯片大多采用QFP的封裝形式,封裝復(fù)雜,因此制作成的集成電路成本高,而如果現(xiàn)有生產(chǎn)CRT電視機的廠家要在生產(chǎn)線上生產(chǎn)這樣的集成電路,就要求電視機生產(chǎn)廠家必須擯棄單層的DIP封裝,采用雙層乃至多層電路板來適應(yīng)這樣的封裝形式,這樣一來電視機生產(chǎn)廠家已有的單層電路板生產(chǎn)線都不能沿用下來,只能花費巨資購置與安裝新的電路板生產(chǎn)線,且已有的質(zhì)量管理和質(zhì)量控制體系也將瓦解,對工人需要進行新的培訓(xùn),由此必然導(dǎo)致生產(chǎn)成本會大幅度提高。
發(fā)明內(nèi)容
針對現(xiàn)有視頻圖像數(shù)字處理芯片不適用于CRT模擬電視機的問題,本發(fā)明提供了一種可用DIP形式封裝的視頻圖像數(shù)字處理芯片以及采用DIP形式封裝該視頻圖像數(shù)字處理芯片的集成電路(IC),從而能得到價格低廉、具有視頻圖像數(shù)字處理功能的集成電路,使CRT模擬電視機生產(chǎn)廠家利用已有的生產(chǎn)技術(shù)即可生產(chǎn)出裝置有視頻圖像數(shù)字處理芯片的CRT模擬電視機。
在對本發(fā)明的技術(shù)方案進行詳細說明之前,對本文中的英文字母縮寫所代表的中文名稱列出對照ADCAnalog-to-Digital Converter模數(shù)轉(zhuǎn)換器。
AFEAnalog Front End模擬前端。
CLAMP鉗位電路。
DACDigital-to-Analog Converter數(shù)模轉(zhuǎn)換器。
DIPDual Inline Package雙列直插式封裝,本發(fā)明的DIP包含S-DIP(收縮雙列直插式封裝)和SK-DIP(窄形雙列直插式封裝)及P-DIP(塑料材質(zhì)雙列直插式封裝)。
Format Detection單元輸入格式檢測單元。
Host Interface芯片與外部接口模塊。
Memory存儲器。
PGAProgrammable Gain Amplifier可編程增益放大器。
PLLPhase Locked Loop鎖相環(huán)。
Sync Processing同步信號處理。
Video Processing視頻圖像數(shù)字處理單元。
本發(fā)明的技術(shù)方案是這樣的
視頻圖像數(shù)字處理芯片,包括依次電連接的模數(shù)轉(zhuǎn)換器單元、視頻圖像數(shù)字處理單元和數(shù)模轉(zhuǎn)換器單元,所述視頻圖像數(shù)字處理芯片具有適于雙列直插式封裝(DIP)形式封裝的結(jié)構(gòu),所述適于雙列直插式封裝形式封裝的結(jié)構(gòu)為所述芯片的焊點與所述雙列直插式封裝體接點之間連接的高頻信號線距離為最短的芯片結(jié)構(gòu)。優(yōu)選地,這種芯片結(jié)構(gòu)是指芯片的形狀為長方形,且模數(shù)轉(zhuǎn)換器單元和數(shù)模轉(zhuǎn)換器單元分別設(shè)置于長方形芯片的兩個短邊端。
上述視頻圖像數(shù)字處理芯片還包括可編程增益放大器單元,電連接于模數(shù)轉(zhuǎn)換器單元的信號前端,用于增益控制接收到的視頻模擬信號,并將處理結(jié)果輸出到模數(shù)轉(zhuǎn)換器單元。
上述視頻圖像數(shù)字處理芯片還包括鉗位電路單元,電連接于模數(shù)轉(zhuǎn)換器單元的信號前端,用于鉗位控制輸入的視頻模擬信號。
上述視頻圖像數(shù)字處理芯片還包括分別與視頻圖像數(shù)字處理單元和數(shù)模轉(zhuǎn)換器單元電連接的芯片與外部接口模塊,所述芯片與外部接口模塊用于接收外部的程序指令并傳遞給視頻圖像數(shù)字處理單元和數(shù)模轉(zhuǎn)換器單元。
上述視頻圖像數(shù)字處理芯片,還包括同步信號處理單元,電連接于視頻圖像數(shù)字處理單元的信號前端,所述同步信號處理單元用于檢測輸入的視頻模擬信號中的同步信息,并生成同步信號輸出給視頻圖像數(shù)字處理芯片的其他單元;還包括輸入格式檢測單元,電連接于視頻圖像數(shù)字處理單元的信號前端,所述輸入格式檢測單元用于判定輸入的視頻模擬信號的制式,并將結(jié)果輸出給視頻圖像數(shù)字處理單元。
優(yōu)化的視頻圖像數(shù)字處理芯片包括可編程增益放大器單元、鉗位電路單元、芯片與外部接口模塊、同步信號處理單元和輸入格式檢單元;還包括鎖相環(huán)單元,分別與視頻圖像數(shù)字處理單元和數(shù)模轉(zhuǎn)換器單元電連接,所述鎖相環(huán)單元產(chǎn)生所述視頻圖像數(shù)字處理芯片工作時需要的時鐘信號。
視頻圖像數(shù)字處理芯片還包括存儲器單元用于存儲數(shù)據(jù)。
所述視頻圖像數(shù)字處理芯片的視頻圖像數(shù)字處理單元與模數(shù)轉(zhuǎn)換器單元之間、視頻圖像數(shù)字處理單元與數(shù)模轉(zhuǎn)換器單元之間設(shè)置有電源環(huán)。
所述視頻圖像數(shù)字處理芯片的視頻圖像數(shù)字處理單元中頻率低的電路分別鄰模數(shù)轉(zhuǎn)換器單元和數(shù)模轉(zhuǎn)換器單元設(shè)置。
視頻圖像數(shù)字處理芯片的DIP集成電路,由所述視頻圖像數(shù)字處理芯片與雙列直插式封裝封裝體封裝組合而成。優(yōu)選地所述芯片的焊點與所述DIP接點之間連接的高頻信號線距離為最短。
視頻圖像數(shù)字處理芯片的DIP集成電路,其中視頻圖像數(shù)字處理芯片中的模數(shù)轉(zhuǎn)換器單元和數(shù)模轉(zhuǎn)換器單元分別設(shè)置于芯片兩個端部,所述兩個端部的位置是相對的,模數(shù)轉(zhuǎn)換器單元和數(shù)模轉(zhuǎn)換器單元所在的芯片的兩個端部分別朝向雙列直插式封裝體伸出引腳的一側(cè)設(shè)置(即接點排列邊)。
當(dāng)視頻圖像數(shù)字處理芯片的形狀為長方形,且模數(shù)轉(zhuǎn)換器單元和數(shù)模轉(zhuǎn)換器單元分別設(shè)置于長方形芯片的兩個短邊端時,所述兩個短邊端分別朝向雙列直插式封裝體伸出引腳的一側(cè)設(shè)置(即接點排列邊)。
技術(shù)效果采用本發(fā)明的視頻圖像數(shù)字處理芯片由于具有與DIP封裝相適應(yīng)的結(jié)構(gòu),能夠采用DIP形式封裝,因此可以提供一種封裝有視頻圖像數(shù)字處理芯片的DIP集成電路。DIP集成電路對于現(xiàn)有的CRT模擬電視機是一種成熟的技術(shù),可以適用于單層電路板,使得現(xiàn)有的CRT模擬電視機生產(chǎn)線不需要進行高成本的改造即可生產(chǎn)出裝置有視頻圖像數(shù)字處理芯片的CRT模擬電視機,由此也會節(jié)省改造質(zhì)量體系和重新進行工人培訓(xùn)的費用,從而使封裝有視頻圖像數(shù)字處理芯片的DIP集成電路生產(chǎn)簡便、成本低廉,并使現(xiàn)有的CRT模擬電視機做很小的投入就可獲得具有數(shù)字電視乃至高清數(shù)字電視相同的視頻圖像功能和效果,即能以最低成本使CRT模擬電視機能進行圖像處理。
本發(fā)明的視頻圖像數(shù)字處理芯片適于DIP形式封裝的結(jié)構(gòu)為所述芯片的焊點與所述DIP接點之間連接的高頻信號線距離為最短的芯片結(jié)構(gòu),高頻信號線包括輸入輸出信號線、進而包括寬帶信號線、模擬亮度視頻信號,使這些信號線封裝后連線最短,可有效減少這些高頻信號電磁場對芯片數(shù)字圖像處理電路的影響,從而使帶有視頻圖像數(shù)字處理功能的模數(shù)、數(shù)模轉(zhuǎn)換芯片實現(xiàn)DIP封裝,視頻圖像數(shù)字處理芯片的形狀為長方形,且ADC單元和DAC單元分別設(shè)置于長方形芯片的兩個短邊端,可以方便地使ADC單元和DAC單元的高頻信號的焊點到DIP封裝體接點之間的距離最短。
同樣為了降低噪聲對模擬電路的干擾,本發(fā)明在Video Processing單元與ADC和DAC之間設(shè)置有電源環(huán),這里的電源環(huán)是為視頻圖像數(shù)字處理芯片供電的電路,本身具有隔絕Video Processing單元對ADC、DAC的電感影響的作用,因此降低了噪音。
另外,由于低頻電路的電感影響小,即噪音小,因此Video Processing單元中頻率低的電路靠近ADC和DAC的設(shè)置可以進一步降低噪音對ADC和DAC的影響。
圖1為本發(fā)明視頻圖像數(shù)字處理芯片的電路原理圖;圖2為圖1增加更多功能單元的本發(fā)明視頻圖像數(shù)字處理芯片的原理圖;圖3為以DIP形式封裝長方形視頻圖像數(shù)字處理芯片的布局圖;圖4為DIP封裝本發(fā)明視頻圖像數(shù)字處理芯片后的整體布局圖;圖5為以DIP形式封裝方形結(jié)構(gòu)視頻圖像數(shù)字處理芯片的布局圖;圖6為以DIP形式封裝另一種方形結(jié)構(gòu)視頻圖像數(shù)字處理芯片的布局圖;圖7為以DIP形式封裝另一種長方形結(jié)構(gòu)視頻圖像數(shù)字處理芯片的布局圖;圖8為以DIP形式封裝第3種長方形結(jié)構(gòu)視頻圖像數(shù)字處理芯片的布局圖。
具體實施例方式
下面結(jié)合附圖對本發(fā)明進行詳細的說明如圖1所示,最外圍的方框內(nèi)為視頻圖像數(shù)字處理芯片電路,本實施例的視頻圖像數(shù)字處理芯片包括依次電連接的ADC單元、Video Processing單元和DAC單元,所述視頻圖像數(shù)字處理芯片具有適于DIP形式封裝的結(jié)構(gòu),DIP封裝通常是CRT電視機的廠家在生產(chǎn)線上生產(chǎn)集成電路應(yīng)用的封裝形式,而現(xiàn)有視頻圖像數(shù)字處理芯片大多采用QFP的封裝形式,因此,將視頻圖像數(shù)字處理芯片進行結(jié)構(gòu)上的設(shè)計,使其結(jié)構(gòu)與DIP封裝一致,則可實現(xiàn)DIP封裝,使現(xiàn)有CRT電視能進行與數(shù)字電視一樣的圖像處理功能,實現(xiàn)與數(shù)字電視一樣的高清晰度。
這種結(jié)構(gòu)設(shè)計優(yōu)選地使所述芯片的焊點與所述DIP封裝體接點之間連接的高頻信號線距離為最短,否則,如果高頻信號線的距離較長,由于其電磁場本來就強,易形成噪音,對芯片中的Video Processing單元造成影響,使芯片最后無法工作,或不能進行較好的圖像處理,使本CRT電視高清晰圖像處理的功能無法實現(xiàn)。
更優(yōu)選地,直接將本發(fā)明芯片設(shè)計成長方形,且ADC單元和DAC單元分別設(shè)置于長方形芯片的兩個短邊端,見圖3中心的本發(fā)明芯片的結(jié)構(gòu),并將長方形芯片水平放置于DIP封裝體的中心,見圖4。圖3、圖5、圖6、圖7、圖8中采用AFE(模擬前端)替代ADC,AFE至少包含ADC單元。從圖3顯示的以DIP形式封裝視頻圖像數(shù)字處理芯片的布局圖可見,視頻圖像數(shù)字處理芯片為長方形,AFE單元和DAC單元分別設(shè)置于長方形芯片的兩個短邊端,而長方形芯片的短邊端分別朝向DIP封裝體接點的一側(cè)設(shè)置,即視頻圖像數(shù)字處理芯片的長軸方向與芯片被封裝成的DIP集成電路的長軸方向垂直。因此,從芯片短邊端的焊點到封裝體接點之間的距離就很容易達到最短,該最短的連線為高頻信號線,如輸入、輸出線,高速視頻信號線或如S-Video的Y兩色度信號線等等,也就是說,在焊點與DIP封裝體接點的連線中相對最短的連線分配給高頻信號用,可以使各高頻信號線實現(xiàn)最短,從而使高頻信號電磁場的影響減少到最小,保證視頻圖像數(shù)字處理芯片處于良好的工作狀態(tài)。
圖3的芯片還可以是呈長條的形狀或者是轉(zhuǎn)角處帶弧度的近似長方形。
為了使本發(fā)明芯片封裝后更好的實現(xiàn)數(shù)字圖像處理,在圖1的電路原理圖上增加更多功能單元。
時鐘頻率合成器PLL用于向視頻圖像數(shù)字處理芯片中其他單元傳輸時鐘信號,包括向視頻信號的數(shù)字處理單元Video Processing及DAC單元傳送時鐘信號。傳輸?shù)揭曨l圖像數(shù)字處理芯片的視頻模擬信號首先由AFE單元處理,轉(zhuǎn)換成數(shù)字信號供視頻信號的數(shù)字處理單元Video Processing處理;VideoProcessing接收AFE傳遞的數(shù)字信號進行處理后將處理結(jié)果傳遞給DAC;DAC將接收到的數(shù)字信號轉(zhuǎn)換為可供電視機其他部分接收的模擬信號并傳出視頻圖像數(shù)字處理芯片。
視頻圖像數(shù)字處理芯片與外部連接的接口模塊Host Interface分別與所述視頻圖像數(shù)字處理單元和數(shù)模轉(zhuǎn)換器單元電連接,Host Interface可以接收外部的程序指令并傳遞給視頻信號的數(shù)字處理單元和DAC單元,這樣就可以從視頻圖像數(shù)字處理芯片的外部通過程序指令對Video Processing和DAC單元進行控制,提高視頻圖像數(shù)字處理芯片的適應(yīng)性和性能;同時,視頻圖像數(shù)字處理單元執(zhí)行指令后將必要的信息通過Host Interface反饋給指令發(fā)出單元。
輸入格式檢測單元Format Detection,電連接于視頻圖像數(shù)字處理單元的信號前端,輸入格式檢測單元用于對輸入的視頻模擬信號的制式進行判定,并將判定結(jié)果輸出給Video Processing單元。
Memory存儲單元用于存儲視頻圖像數(shù)字處理單元的輸出結(jié)果,有利于提高視頻圖像數(shù)字處理芯片的性能。同時,Memory存儲單元也可以存儲其他數(shù)據(jù),提高視頻圖像數(shù)字處理芯片的性能。
AFE單元增加了PGA電路用于增益控制接收到的視頻模擬信號,并將處理結(jié)果輸出到ADC;AFE單元增加的CLAMP電路用于鉗位控制輸入的視頻模擬信號,該電路設(shè)置在ADC單元前,并可設(shè)置于PGA電路前。
在芯片中,Video Processing單元與AFE和DAC之間設(shè)置有電源環(huán)。這里的電源環(huán)是為整個芯片供電的電路,將這一電路設(shè)置在這一位置可以降低Video Processing單元中高頻電路對AFE和DAC的電感影響,即降低噪聲對模擬電路的干擾,使視頻圖像數(shù)字處理芯片工作狀態(tài)良好。
另外,由于低頻電路的電感影響小,即噪音小,因此Video Processing單元中頻率低的電路設(shè)置在靠近AFE和DAC的兩邊,可以進一步降低噪音對AFE和DAC的影響。
圖5是以DIP形式封裝方形結(jié)構(gòu)視頻圖像數(shù)字處理芯片的布局圖,從圖中可見,通過對方形結(jié)構(gòu)的本發(fā)明的結(jié)構(gòu)設(shè)計,由于AFE單元與DAC單元多為模擬信號電路,使AFE單元與DAC單元分別位于方形芯片的兩對應(yīng)邊,對于AFE端使焊點R、G、B分別與DIP封裝體的接點50、55、45連線最短,對于DAC端,焊點IOG、IOB、IOR、VREFOUT分別與DIP封裝體的接點20、9、23、12連線最短,這些最短的連線用于分配給本發(fā)明芯片的高頻信號的信號線,如輸入、輸出信號、寬帶模擬視頻信號、模擬亮度信號等。
圖6是以DIP形式封裝另一種方形結(jié)構(gòu)視頻圖像數(shù)字處理芯片,從圖中可見,本芯片的結(jié)構(gòu)是焊點R、G、B、IOG、IOB、IOR、VREFOUT分別與DIP封裝體的接點34、39、29、4、57、7、62連線最短,這些連線為本發(fā)明芯片的高頻信號線。
圖7是以DIP形式封裝另一種長方形結(jié)構(gòu)視頻圖像數(shù)字處理芯片的布局圖,從圖中可見,本芯片的結(jié)構(gòu)是焊點R、G、B、IOG、IOB、IOR、VREFOUT分別與DIP封裝體的接點50、55、45、23、9、23、17連線最短,這些連線為本發(fā)明的高頻信號線。
圖8是以DIP形式封裝第3種長方形結(jié)構(gòu)視頻圖像數(shù)字處理芯片的布局圖,從圖中可見,本芯片的結(jié)構(gòu)是焊點R、G、B、IOG、IOB、IOR、VREFOUT分別與DIP封裝體的接點34、39、29、4、57、7、62連線最短,這些連線為本發(fā)明的高頻信號線。
應(yīng)當(dāng)指出,以上所述具體實施方式
可以使本領(lǐng)域的技術(shù)人員更全面地理解本發(fā)明,但不以任何方式限制本發(fā)明。因此,盡管本說明書參照附圖和具體實施方式
對本發(fā)明已進行了詳細的說明,但是,本領(lǐng)域技術(shù)人員應(yīng)當(dāng)理解,仍然可以對本發(fā)明進行修改或者等同替換;而一切不脫離本發(fā)明的精神和范圍的技術(shù)方案及其改進,其均應(yīng)涵蓋在本發(fā)明專利的保護范圍當(dāng)中。
權(quán)利要求
1.一種視頻圖像數(shù)字處理芯片,包括依次電連接的模數(shù)轉(zhuǎn)換器單元、視頻圖像數(shù)字處理單元和數(shù)模轉(zhuǎn)換器單元,其特征在于所述視頻圖像數(shù)字處理芯片具有適于雙列直插式封裝(DIP)形式封裝的結(jié)構(gòu)。
2.根據(jù)權(quán)利要求1所述的一種視頻圖像數(shù)字處理芯片,其特征在于所述適于雙列直插式封裝形式封裝的結(jié)構(gòu)為所述芯片的焊點與所述雙列直插式封裝體接點之間連接的高頻信號線距離為最短的芯片結(jié)構(gòu)。
3.根據(jù)權(quán)利要求2所述的一種視頻圖像數(shù)字處理芯片,其特征在于所述芯片結(jié)構(gòu)是指所述芯片的形狀為長方形,且模數(shù)轉(zhuǎn)換器單元和數(shù)模轉(zhuǎn)換器單元分別設(shè)置于長方形芯片的兩個短邊端。
4.根據(jù)權(quán)利要求1至3之一所述的一種視頻圖像數(shù)字處理芯片,其特征在于還包括可編程增益放大器單元,電連接于模數(shù)轉(zhuǎn)換器單元的信號前端,用于增益控制接收到的視頻模擬信號,并將處理結(jié)果輸出到模數(shù)轉(zhuǎn)換器單元。
5.根據(jù)權(quán)利要求1至3之一所述的一種視頻圖像數(shù)字處理芯片,其特征在于還包括鉗位電路單元,電連接于模數(shù)轉(zhuǎn)換器單元的信號前端,用于鉗位控制輸入的視頻模擬信號。
6.根據(jù)權(quán)利要求1至3之一所述的一種視頻圖像數(shù)字處理芯片,其特征在于還包括分別與所述視頻圖像數(shù)字處理單元和數(shù)模轉(zhuǎn)換器單元電連接的芯片與外部接口模塊,所述芯片與外部接口模塊用于接收外部的程序指令并傳遞給視頻圖像數(shù)字處理單元和數(shù)模轉(zhuǎn)換器單元。
7.根據(jù)權(quán)利要求1至3之一所述的一種視頻圖像數(shù)字處理芯片,其特征在于還包括同步信號處理單元,電連接于視頻圖像數(shù)字處理單元的信號前端,所述同步信號處理單元用于檢測輸入的視頻模擬信號中的同步信息,并生成同步信號輸出給視頻圖像數(shù)字處理芯片的其他單元;還包括輸入格式檢測單元,電連接于視頻圖像數(shù)字處理單元的信號前端,所述輸入格式檢測單元用于判定輸入的視頻模擬信號的制式,并將結(jié)果輸出給視頻圖像數(shù)字處理單元。
8.根據(jù)權(quán)利要求1至3之一所述的一種視頻圖像數(shù)字處理芯片,其特征在于包括可編程增益放大器單元、鉗位電路單元、芯片與外部接口模塊、同步信號處理單元、輸入格式檢單元和鎖相環(huán)單元;所述可編程增益放大器單元、鉗位電路單元連接于模數(shù)轉(zhuǎn)換器單元的信號前端,所述芯片與外部接口模塊分別與視頻圖像數(shù)字處理單元和數(shù)模轉(zhuǎn)換器單元電連接,還包括鎖相環(huán)單元,所述同步信號處理單元和輸入格式檢單元均電連接于視頻圖像數(shù)字處理單元的信號前端,所述鎖相環(huán)單元分別與視頻圖像數(shù)字處理單元和數(shù)模轉(zhuǎn)換器單元電連接,所述鎖相環(huán)單元產(chǎn)生所述視頻圖像數(shù)字處理芯片工作時需要的時鐘信號。
9.根據(jù)權(quán)利要求8所述的一種視頻圖像數(shù)字處理芯片,其特征在于還包括存儲器單元用于存儲數(shù)據(jù)。
10.根據(jù)權(quán)利要求8所述的一種視頻圖像數(shù)字處理芯片,其特征在于視頻圖像數(shù)字處理單元與模數(shù)轉(zhuǎn)換器單元之間、視頻圖像數(shù)字處理單元與數(shù)模轉(zhuǎn)換器單元之間設(shè)置有電源環(huán)。
11.根據(jù)權(quán)利要求1至3之一所述的一種視頻圖像數(shù)字處理芯片,其特征在于視頻圖像數(shù)字處理單元中頻率低的電路分別鄰近模數(shù)轉(zhuǎn)換器單元和數(shù)模轉(zhuǎn)換器單元設(shè)置。
12.根據(jù)權(quán)利要求8所述的一種視頻圖像數(shù)字處理芯片,其特征在于視頻圖像數(shù)字處理單元中頻率低的電路鄰近模數(shù)轉(zhuǎn)換器單元和數(shù)模轉(zhuǎn)換器單元設(shè)置。
13.根據(jù)權(quán)利要求8所述的一種視頻圖像數(shù)字處理芯片,其特征在于視頻圖像數(shù)字處理單元中頻率低的電路靠近模數(shù)轉(zhuǎn)換器單元和數(shù)模轉(zhuǎn)換器單元設(shè)置。
14.一種視頻圖像數(shù)字處理芯片的DIP集成電路,其特征在于由權(quán)利要求1至13之一所述視頻圖像數(shù)字處理芯片與DIP封裝體封裝組合而成。
15.根據(jù)權(quán)利要求14所述的視頻圖像數(shù)字處理芯片的DIP集成電路,其特征在于所述芯片的焊點與所述DIP接點之間連接的高頻信號線距離為最短。
16.根據(jù)權(quán)利要求15所述的視頻圖像數(shù)字處理芯片的DIP集成電路,其特征在于所述芯片的形狀為長方形,且模數(shù)轉(zhuǎn)換器單元和數(shù)模轉(zhuǎn)換器單元分別設(shè)置于長方形芯片的兩個短邊端,且兩個短邊端分別朝向雙列直插封裝體的接點排列邊。
全文摘要
本發(fā)明涉及CRT模擬電視采用視頻圖像數(shù)字處理芯片的技術(shù)。針對現(xiàn)有CRT模擬電視機生產(chǎn)廠家在采用視頻圖像數(shù)字處理芯片而需要高成本變更現(xiàn)有生產(chǎn)線的問題,本發(fā)明提供了一種可用DIP形式封裝的視頻圖像數(shù)字處理芯片以及采用DIP形式封裝該視頻圖像數(shù)字處理芯片的集成電路(IC)。視頻圖像數(shù)字處理芯片,包括Video Processing單元、ADC單元和DAC單元,所述視頻圖像數(shù)字處理芯片具有適于DIP形式封裝的結(jié)構(gòu)。這種技術(shù)的采用,使得現(xiàn)有的CRT模擬電視機生產(chǎn)線不需要進行高成本的改造即可生產(chǎn)出裝置有視頻圖像數(shù)字處理芯片的CRT模擬電視機。
文檔編號H04N5/06GK101068334SQ200710002968
公開日2007年11月7日 申請日期2007年1月30日 優(yōu)先權(quán)日2007年1月30日
發(fā)明者黃軍堂, 朱軍, 王瑞, 朱恩津 申請人:寶利微系統(tǒng)控股公司