国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      數(shù)字高清顯示控制裝置及方法

      文檔序號:7649039閱讀:235來源:國知局
      專利名稱:數(shù)字高清顯示控制裝置及方法
      技術(shù)領(lǐng)域
      本發(fā)明涉及高清晰數(shù)字電視輸出技術(shù)(HDTV),特別涉及的是一種用 于LED點陣屏的高清顯示控制裝置和方法。
      背景技術(shù)
      高清晰數(shù)字電視輸出技術(shù)(HDTV, High Definition Television)技術(shù)
      是采用數(shù)字信號傳輸?shù)碾娨曄到y(tǒng)。它從視頻的采集、制作到視頻的傳輸, 以及到用戶終端的接收全部實現(xiàn)數(shù)字化,因此HDTV給我們帶來了極高的 清晰度,其分辨率最高可達1920x1080,幀率可達60Q)s,和傳統(tǒng)模擬電視 相比,采用HDTV技術(shù)的數(shù)字電視具有高清晰畫面、高保真立體聲伴音、 電視信號可以存儲、可與計算機完成多媒體系統(tǒng)、頻率資源利用充分等多 種優(yōu)點。
      HDTV的最大特點就是高清晰,而目前大多數(shù)的背投、液晶、等離子 等顯示設(shè)備卻不一定能夠達到信號源的分辨率,也即是說,顯示設(shè)備無法 把信號源的優(yōu)勢發(fā)揮出來。
      近年來,隨著計算機技術(shù)和集成電路技術(shù)的飛速發(fā)展,以及高亮度 LED、藍色發(fā)光二極管的亮度、光效、色差等性能的極大提高,從而出現(xiàn) 了LED點陣電子顯示屏。
      LED點陣電子顯示屏是集微電子技術(shù)、計算機技術(shù)、信息處理技術(shù)于 一體的大型顯示屏系統(tǒng)。它以其色彩鮮艷,動態(tài)范圍廣,亮度高,壽命長, 工作穩(wěn)定可靠等優(yōu)點而成為眾多顯示媒體以及戶外作業(yè)顯示的理想選擇。 然而,由于現(xiàn)有的LED點陣電子顯示屏的分辨率不高、幀頻和灰度低等因素,使得它在視頻圖像顯示方面還達不到高清晰數(shù)字電視輸出技術(shù)(HDTV)
      的要求,因此還不能得到普及應(yīng)用。

      發(fā)明內(nèi)容
      為了解決現(xiàn)有的LED點陣電子顯示屏的分辨率不高、幀頻和灰度低, 不能滿足HDTV要求的問題,本發(fā)明的目的在于提供一種數(shù)字高清顯示控 制裝置及方法,以實現(xiàn)LED點陣電子顯示屏的終端分辨率可達到 1280x720,幀頻達到60Hz的HDTV顯示標準。
      為實現(xiàn)上述目的,本發(fā)明主要采用以下技術(shù)方案
      一種數(shù)字高清顯示控制裝置,其中包括有
      一DVI接口模塊,與外部視頻源連接,用于接入視頻信號;
      一截屏模塊,與DVI接口模塊連接,通過該截屏模塊將接入視頻信號 中的視頻數(shù)據(jù)按照1280x720的HDTV分辨率標準進行截??;
      一數(shù)據(jù)重組模塊,與截屏模塊相連,將來自截屏模塊的視頻數(shù)據(jù)按照 灰度級進行重組分類;
      一乒乓存儲控制模塊,與數(shù)據(jù)重組模塊相連,對重組分類后的視頻數(shù) 據(jù)進行緩沖存儲,并同時輸出視頻數(shù)據(jù)。
      一數(shù)據(jù)分配模塊,與乒乓存儲控制模塊連接,用于調(diào)整來自乒乓存儲 控制模塊視頻數(shù)據(jù)的輸出順序和匹配LED點陣屏的數(shù)據(jù)分區(qū)結(jié)構(gòu),并將該 視頻數(shù)據(jù)輸入LED點陣屏。
      其中還包括有一時鐘管理模塊,該時鐘管理模塊與DVI接口模塊、截 屏模塊、數(shù)據(jù)重組模塊、乒乓存儲控制模塊以及數(shù)據(jù)分配模塊連接,其通 過接收來自DVI接口模塊的時鐘信號,產(chǎn)生與截屏模塊、數(shù)據(jù)重組模塊、 乒乓存儲控制模塊以及數(shù)據(jù)分配模塊對應(yīng)的時鐘信號,并控制時序。
      其中還包括有一與時鐘管理模塊連接的顯示控制信號產(chǎn)生模塊,它根
      據(jù)時鐘管理模塊產(chǎn)生的時鐘,產(chǎn)生與視頻數(shù)據(jù)時序相配合的LED點陣屏控 制信號。
      其中所述乒乓存儲控制模塊上還連接有兩個存儲器,通過該存儲器實 現(xiàn)數(shù)據(jù)緩沖和數(shù)據(jù)傳輸?shù)倪B續(xù)性。
      其中所述截屏模塊包括行計數(shù)器、列計數(shù)器、行寄存器和列寄存器。 其中所述數(shù)據(jù)分配模塊包括數(shù)據(jù)鎖存陣列和并串轉(zhuǎn)換陣列。
      另外,為實現(xiàn)本發(fā)明的發(fā)明目的,本發(fā)明還采用如下方法 一種數(shù)字高清顯示控制方法,其中具體包括以下步驟
      A) : DVI接口模塊將外部視頻信號接入,并輸入到截屏模塊;
      B) :截屏模塊根據(jù)1280x720的HDTV分辨率標準對該視頻信號進行 截取,并將截取后的視頻信號傳送給數(shù)據(jù)重組模塊;
      C) :數(shù)據(jù)重組模塊將該視頻信號進行數(shù)據(jù)重組,并將重組后信號輸入 乒乓存儲控制模塊;
      D) :乒乓存儲控制模塊對重組后的視頻數(shù)據(jù)進行緩沖存儲處理,并使 該視頻數(shù)據(jù)以60Hz的HDTV幀頻連續(xù)輸出給數(shù)據(jù)分配模塊;
      E) :數(shù)據(jù)分配模塊調(diào)整視頻數(shù)據(jù)的輸出順序,將視頻數(shù)據(jù)輸出給LED 點陣屏。
      其中還包括DVI接口模塊將外部視頻信號中的時鐘信號輸入到時鐘 管理模塊,時鐘管理模塊根據(jù)該時鐘信號,產(chǎn)生與截屏模塊、數(shù)據(jù)重組模 塊、乒乓存儲控制模塊以及數(shù)據(jù)分配模塊對應(yīng)的時鐘信號,并控制時序。
      其中步驟E后還包括顯示控制信號產(chǎn)生模塊根據(jù)時鐘管理模塊產(chǎn)生 的時鐘,產(chǎn)生與視頻數(shù)據(jù)時序相配合的LED點陣屏控制信號,并將該控制
      信號輸入到LED點陣屏中。
      其中步驟C進一步包括首先數(shù)據(jù)重組模塊將來自截屏模塊的視頻信
      號打亂,并通過移位存儲器進行串并轉(zhuǎn)換;然后將經(jīng)過串并轉(zhuǎn)換的數(shù)據(jù)通 過顏色位選擇器,進行按灰度分類,并分別存儲在存儲器中。
      本發(fā)明中普通的視頻信號經(jīng)過截屏模塊按照1280x720的HDTV分辨率 的標準進行截取后,再由數(shù)據(jù)重組模塊按照視頻灰度級進行重組分類,以 便于灰度掃描控制;然后通過乒乓存儲模塊連續(xù)輸出頻幀為60Hz的HDTV 數(shù)據(jù)幀,最終輸出滿足HDTV標準的視頻數(shù)據(jù)信號、時鐘信號和控制信號 到LED點陣屏。采用本發(fā)明所述裝置和方法的LED點陣屏,其顯示效果比 常規(guī)顯示裝置要好,而且亮度要高。


      圖1為本發(fā)明結(jié)構(gòu)框圖。
      圖2為本發(fā)明中DVI接口模塊的工作示意圖。 圖3為本發(fā)明截屏模塊的工作示意圖。 圖4為本發(fā)明數(shù)據(jù)重組模塊的工作示意圖。 圖5為本發(fā)明乒乓存儲控制模塊的工作示意圖。 圖6為本發(fā)明數(shù)據(jù)分配模塊的工作示意圖。 圖7為本發(fā)明大屏幕顯示控制信號產(chǎn)生模塊的工作示意圖。 圖8為本發(fā)明方法流程示意圖。
      具體實施方式
      -
      下面將結(jié)合附圖和具體實施方式
      對本發(fā)明做進一步詳細描述。 請參見圖1所示,本發(fā)明涉及一種數(shù)字高清顯示控制裝置,其中DVI 接口模塊、截屏模塊、數(shù)據(jù)重組模塊、乒乓存儲控制模塊、數(shù)據(jù)分配模塊、
      顯示控制信號產(chǎn)生模塊和時鐘管理模塊集成在一片F(xiàn)PGA中,其中DVI接 口模塊與外部視頻源連接,用于接入視頻信號;截屏模塊與DVI接口模塊 連接,通過該截屏模塊將接入視頻信號中的視頻數(shù)據(jù)按照1280x720的 HDTV分辨率標準進行截??;數(shù)據(jù)重組模塊,與截屏模塊相連,將來自截 屏模塊的視頻數(shù)據(jù)按照灰度級進行重組分類;乒乓存儲控制模塊,與數(shù)據(jù) 重組模塊相連,對重組分類后的視頻數(shù)據(jù)^行緩沖存儲,并同時輸出視頻 數(shù)據(jù);數(shù)據(jù)分配模塊,與乒乓存儲控制模塊連接,用于調(diào)整來自乒乓存儲 控制模塊視頻數(shù)據(jù)的輸出順序,并將該視頻數(shù)據(jù)輸入LED點陣屏。
      其中時鐘管理模塊分別與DVI接口模塊、截屏模塊、數(shù)據(jù)重組模塊、 兵乓存儲控制模塊以及數(shù)據(jù)分配模塊連接,其中時鐘控制模塊接收DVI輸 出時鐘,時鐘經(jīng)過鎖相環(huán)進行頻率變換,產(chǎn)生讀時鐘frd,并串轉(zhuǎn)換時鐘Q)ts, 移位時鐘fsft,掃描時鐘fscn,鎖存時鐘flth,這些時鐘信號與截屏模塊、 數(shù)據(jù)重組模塊、乒乓存儲控制模塊以及數(shù)據(jù)分配模塊對應(yīng),并最終輸入到 LED點陣屏。
      如圖2所示,圖2為本發(fā)明中DVI接口模塊的工作示意圖。其中外界 視頻信號通過信號接入接口層輸入形成輸入碼流,該輸入碼流中包括30位 的視頻數(shù)據(jù),以及數(shù)據(jù)使能(DE)、像素數(shù)據(jù)、控制時鐘和時鐘等信號,該 輸入ni碼流信號在經(jīng)過TMDS發(fā)送器處理后由DVI線纜數(shù)據(jù)通道發(fā)送到 TMDS接收器,經(jīng)過TMDS接收器處理后再以輸入碼流的形式輸出到信號 輸出接口層,最終輸出到截屏模塊。
      如圖3所示,截屏模塊包括有行計數(shù)器、列計數(shù)器、行寄存器和列寄存 器,截屏模塊的作用是將DVI接口輸出視頻數(shù)據(jù),與LED點陣分辨率進行 匹配。采用行、列統(tǒng)計方法,對行、場同步信號進行統(tǒng)計,每來一次時鐘
      信號(CLK)上升沿列計數(shù)器跳變一次。列計數(shù)器產(chǎn)生的輸出值與列寄存 器中的設(shè)定值作比較,當(dāng)相等時停止接收這一行數(shù)據(jù);行計數(shù)器計數(shù)DE 上升沿,統(tǒng)計有效數(shù)據(jù)行的個數(shù)。行計數(shù)器產(chǎn)生的輸出值與行寄存器中的 設(shè)定值作比較,當(dāng)相等時停止接收數(shù)據(jù)。
      如圖4所示,視頻數(shù)據(jù)經(jīng)過截屏模塊截取處理后輸入數(shù)據(jù)重組模塊,數(shù) 據(jù)重組分為串并轉(zhuǎn)換、鎖存、數(shù)據(jù)選擇三個環(huán)節(jié)。由R、 G、 B三個顏色組 成的30位像素數(shù)據(jù)由接收模塊輸出,分別串行移位進入30個10位移位寄 存器,進行串并轉(zhuǎn)換,串并轉(zhuǎn)換后形成30個10比特數(shù)據(jù),由時鐘鎖存進 入30個10位鎖存器。通過顏色位選擇器,30個鎖存器中數(shù)值按灰度權(quán)值 分10次選通進入存儲器中的10個數(shù)據(jù)段,每次選擇R、 G、 B三個顏色中 各一個IO比特數(shù)據(jù)。這樣30位寬的存儲器中,每個段存儲有像素的同權(quán) 值數(shù)據(jù)。每個位寬存儲有10個像素的R、 G、 B顏色數(shù)據(jù)。數(shù)據(jù)重組模塊 將像素數(shù)據(jù)按灰度權(quán)值進行了分類,并分別存入了存儲器的IO個段中。
      如圖5所示,視頻數(shù)據(jù)經(jīng)過數(shù)據(jù)重組模塊按照灰度權(quán)值進行了分類后發(fā) 送給乒乓存儲控制模塊,而乒乓存儲控制模塊包括讀地址發(fā)生模塊、寫地 址發(fā)生模塊、雙向總線控制模塊。讀操作采用時鐘CLK—RD,寫操作采用 時鐘CLK—WR。用FLAG的上升沿計數(shù)產(chǎn)生乒乓狀態(tài)轉(zhuǎn)換信號SWITCH, 當(dāng)SWITCH為高電平時N—EN—WR_A輸出低電平,N_EN—RD—B輸出高電 平,執(zhí)行寫A存儲器,讀B存儲器操作,當(dāng)SWTICH為低電平時 N—EN—WR—B輸出高電平,N—EN_RD—A輸出低電平,執(zhí)行讀A,寫B(tài)。 ADD一A、 ADD—B分別為A、 B存儲器的地址輸出端。DQ—A、 DQ—B是連 接A、 B存儲器的雙向數(shù)據(jù)總線。
      如圖6所示,數(shù)據(jù)分配模塊為由數(shù)據(jù)鎖存陣列和并串轉(zhuǎn)換陣列組成,其
      中數(shù)據(jù)鎖存陣列共由90個IO位鎖存器組成,并串轉(zhuǎn)換陣列由90個并串轉(zhuǎn) 換器組成,每區(qū)對應(yīng)一個。每個并串轉(zhuǎn)換器由三個10位移位寄存器組成, 分別負責(zé)R、 G、 B三種顏色數(shù)據(jù)的并串轉(zhuǎn)換,RGB—S一OUTPUT為三位, 與LED點陣屏的R、 G、 B數(shù)據(jù)輸入端相連。
      另外顯示控制信號產(chǎn)生模塊如圖7所示,顯示控制信號產(chǎn)生模塊由鎖存 器、計數(shù)器、比較器、RS觸發(fā)器組成。計數(shù)器進位端與觸發(fā)器R端相連, 比較器輸出端與S端相連,鎖存器可由控制端置數(shù),EN為可調(diào)脈寬信號輸 出端。比較器在輸入相等時輸出為1,不相等時輸出為0。
      以上是對本發(fā)明提供的數(shù)字高清顯示控制裝置所進行的說明,下面將結(jié) 合圖8對本發(fā)明數(shù)字高清顯示控制的方法進行說明。
      如圖8所示,本發(fā)明還提供一種數(shù)字高清顯示控制裝置方法,其具體步 驟如下
      步驟A: DVI接口模塊將外部視頻信號接入,并輸入到截屏模塊; 其中步驟A中還具體包括有
      步驟A1:視頻信號輸入信號輸入接口層,并產(chǎn)生輸入碼流;
      其中所述輸入碼流包括有數(shù)據(jù)使能(DE)、 HE以及VS3位控制信號。 步驟A2:輸入碼流經(jīng)過TMDS發(fā)送器處理后,通過DVI線纜傳送給 TMDS接收器;
      步驟A3: TMDS接收器將輸入碼流信號進行復(fù)原,并以輸出碼流輸送 給信號輸出接口層;
      步驟A4:信號輸出接口層將視頻信號輸出到截屏模塊。 步驟B:截屏模塊根據(jù)1280x720的HDTV分辨率標準對該視頻信號進 行截取,并將截取后的視頻信號傳送給數(shù)據(jù)重組模塊;
      步驟B具體包括有
      步驟B1:截屏模塊通過行、列統(tǒng)計方法,對輸入的視頻信號進行信號 統(tǒng)計,當(dāng)每來一次時鐘信號上升沿,則列計數(shù)器^l〖變一次,并產(chǎn)生一個輸 出值;
      步驟B2:將列計數(shù)器產(chǎn)生的輸出值和列寄存器中的設(shè)定值進行比較, 當(dāng)二者數(shù)值相等時,則停止接收這一行數(shù)據(jù);
      步驟B3:行計數(shù)器計數(shù)數(shù)據(jù)使能上升沿,則統(tǒng)計有效數(shù)據(jù)行的個數(shù),
      此時將行計數(shù)器產(chǎn)生的輸出值與行寄存器中的設(shè)定值進行比較,如果相等,
      則停止接收數(shù)據(jù);
      步驟B4:截屏模塊根據(jù)1280x720的HDTV分辨率標準對該視頻信號 進行截取,并將截取后的視頻信號傳送給數(shù)據(jù)重組模塊。
      步驟C:數(shù)據(jù)重組模塊將該視頻信號進行數(shù)據(jù)重組,并將重組后信號 輸入乒乓存儲控制模塊;
      其中步驟C包括有
      步驟C1:數(shù)據(jù)重組模塊將來自截屏模塊的視頻數(shù)據(jù)打亂,并由R、 G、 B三個顏色組成的30位像素數(shù)據(jù)通過接收模塊輸出;
      步驟C2:所述像素數(shù)據(jù)分別串行移位進入30個10位移位寄存器,進
      行串并轉(zhuǎn)換;
      步驟C3:上述像素數(shù)據(jù)經(jīng)過串并轉(zhuǎn)換后形成30個10比特數(shù)據(jù),并由 時鐘鎖存進入30個10位鎖存器;
      步驟C4:通過顏色為選擇器,30個鎖存器中的數(shù)值按照灰度權(quán)值分別 10次選通進入存儲器中的10個數(shù)據(jù)段;
      其中每次選擇R、 G、 B三個顏色中各一個IO比特數(shù)據(jù),這樣30位寬
      的存儲器中,每個段存儲有像素的同權(quán)值數(shù)據(jù)。每個位寬存儲有io個像素 的R、 G、 B顏色數(shù)據(jù)。
      步驟C5:數(shù)據(jù)重組模塊將像素數(shù)據(jù)按灰度權(quán)值進行了分類,并分別存
      入了存儲器的10個段中,并且每段存儲相同權(quán)值比特數(shù),然后將分類處理 后的視頻數(shù)據(jù)下發(fā)到乒乓存儲控制模塊。
      步驟D:乒乓存儲控制模塊對重組后的視頻數(shù)據(jù)進行緩沖存儲處理, 并使該視頻數(shù)據(jù)以60Hz的HDTV幀頻連續(xù)輸出給數(shù)據(jù)分配模塊;
      其中乒乓存儲控制模塊包括讀地址發(fā)生模塊、寫地址發(fā)生模塊、雙向 總線控制模塊。
      其中步驟D具體包括
      步驟Dl:乒乓存儲控制模塊通過讀地址發(fā)生模塊讀取時鐘信號; 步驟D2:乒乓存儲控制模塊通過寫地址發(fā)生模塊寫入時鐘信號;
      步驟D3:乒乓存儲控制模塊通過FLAG的上升沿計數(shù)產(chǎn)生乒乓狀態(tài)轉(zhuǎn) 換信號SWITCH,當(dāng)SWITCH為高電平時,N—EN—WR—A輸出低電平, N—EN—RD_B輸出高電平,執(zhí)行寫A存儲器,讀B存儲器操作;而當(dāng)SWTICH 為低電平時,N—EN—WR一B輸出高電平,N—EN—RD—A輸出低電平,執(zhí)行 讀A,寫B(tài)。
      其中ADD一A、 ADD—B分別為A、 B存儲器的地址輸出端。DQ—A、 DQ—B是連接A、 B存儲器的雙向數(shù)據(jù)總線。
      步驟E:數(shù)據(jù)分配模塊調(diào)整視頻數(shù)據(jù)的輸出順序,將視頻數(shù)據(jù)輸出給 LED點陣屏。
      其中數(shù)據(jù)分配模塊是由數(shù)據(jù)鎖存陣列和并串轉(zhuǎn)換陣列組成。當(dāng)經(jīng)過乒 乓存儲控制模塊緩沖存儲的視頻信號,進入數(shù)據(jù)分配模塊后,通過數(shù)據(jù)鎖
      存陣列進行R、 G、 B三種顏色數(shù)據(jù)的并串轉(zhuǎn)換,最終輸出與LED點陣屏 相匹配的視頻數(shù)據(jù)信號。
      以上對本發(fā)明所提供的一種數(shù)字高清顯示控制裝置及方法進行了詳細 介紹,本文中應(yīng)用了具體個例對本發(fā)明的原理及實施方式進行了闡述,以
      上實施例的說明只是用于幫助理解本發(fā)明的方法及其核心思想;同時,對
      于本領(lǐng)域的一般技術(shù)人員,依據(jù)本發(fā)明的思想,在具體實施方式
      及應(yīng)用范 圍上均會有改變之處,綜上所述,本說明書內(nèi)容不應(yīng)理解為對本發(fā)明的限 制。
      權(quán)利要求
      1、一種數(shù)字高清顯示控制裝置,其特征在于包括有一DVI接口模塊,與外部視頻源連接,用于接入視頻信號;一截屏模塊,與DVI接口模塊連接,通過該截屏模塊將接入視頻信號中的視頻數(shù)據(jù)按照1280x720的HDTV分辨率標準進行截??;一數(shù)據(jù)重組模塊,與截屏模塊相連,將來自截屏模塊的視頻數(shù)據(jù)按照灰度級進行重組分類;一乒乓存儲控制模塊,與數(shù)據(jù)重組模塊相連,對重組分類后的視頻數(shù)據(jù)進行緩沖存儲,并同時輸出視頻數(shù)據(jù)。一數(shù)據(jù)分配模塊,與乒乓存儲控制模塊連接,用于調(diào)整來自乒乓存儲控制模塊視頻數(shù)據(jù)的輸出順序和匹配LED點陣屏的數(shù)據(jù)分區(qū)結(jié)構(gòu),并將該視頻數(shù)據(jù)輸入LED點陣屏。
      2、 根據(jù)權(quán)利要求1所述的數(shù)字高清顯示控制裝置,其特征在于還包括 有一時鐘管理模塊,該時鐘管理模塊與DVI接口模塊、截屏模塊、數(shù)據(jù)重 組模塊、乒乓存儲控制模塊以及數(shù)據(jù)分配模塊連接,其通過接收來自DVI 接口模塊的時鐘信號,產(chǎn)生與截屏模塊、數(shù)據(jù)重組模塊、乒乓存儲控制模 塊以及數(shù)據(jù)分配模塊對應(yīng)的時鐘信號,并控制時序。
      3、 根據(jù)權(quán)利要求2所述的數(shù)字高清顯示控制裝置,其特征在于還包括 有一與時鐘管理模塊連接的顯示控制信號產(chǎn)生模塊,它根據(jù)時鐘管理模塊 產(chǎn)生的時鐘,產(chǎn)生與視頻數(shù)據(jù)時序相配合的LED點陣屏控制信號。
      4、 根據(jù)權(quán)利要求1所述的數(shù)字高清顯示控制裝置,其特征在于所述 乒乓存儲控制模塊上還連接有兩個存儲器,通過該存儲器實現(xiàn)數(shù)據(jù)緩沖和 數(shù)據(jù)傳輸?shù)倪B續(xù)性。
      5、 根據(jù)權(quán)利要求1所述的數(shù)字高清顯示控制裝置,其特征在于所述 截屏模塊包括行計數(shù)器、列計數(shù)器、行寄存器和列寄存器。
      6、 根據(jù)權(quán)利要求1所述的數(shù)字高清顯示控制裝置,其特征在于所述 數(shù)據(jù)分配模塊包括數(shù)據(jù)鎖存陣列和并串轉(zhuǎn)換陣列。
      7、 一種數(shù)字高清顯示控制方法,其特征在于具體包括步驟A) : DVI接口模塊將外部視頻信號接入,并輸入到截屏模塊;B) :截屏模塊根據(jù)1280x720的HDTV分辨率標準對該視頻信號進行 截取,并將截取后的視頻信號傳送給數(shù)據(jù)重組模塊;C) :數(shù)據(jù)重組模塊將該視頻信號進行數(shù)據(jù)重組,并將重組后信號輸入 兵乓存儲控制模塊;D) :乒乓存儲控制模塊對重組后的視頻數(shù)據(jù)進行緩沖存儲處理,并使該視頻數(shù)據(jù)以60Hz的HDTV幀頻連續(xù)輸出給數(shù)據(jù)分配模塊;E) :數(shù)據(jù)分配模塊調(diào)整視頻數(shù)據(jù)的輸出順序,將視頻數(shù)據(jù)輸出給LED點陣屏。
      8、 根據(jù)權(quán)利要7所述的數(shù)字高清顯示控制方法,其特征在于還包括 DVI接口模塊將外部視頻信號中的時鐘信號輸入到時鐘管理模塊,時鐘管 理模塊根據(jù)該時鐘信號,產(chǎn)生與截屏模塊、數(shù)據(jù)重組模塊、乒乓存儲控制 模塊以及數(shù)據(jù)分配模塊對應(yīng)的時鐘信號,并控制時序。
      9、 根據(jù)權(quán)利要7所述的數(shù)字高清顯示控制方法,其特征在于步驟E后 還包括顯示控制信號產(chǎn)生模塊根據(jù)時鐘管理模塊產(chǎn)生的時鐘,產(chǎn)生與視 頻數(shù)據(jù)時序相配合的LED點陣屏控制信號,并將該控制信號輸入到LED 點陣屏中。
      10、根據(jù)權(quán)利要7所述的數(shù)字高清顯示控制方法,其特征在于步驟C進一步包括首先數(shù)據(jù)重組模塊將來自截屏模塊的視頻信號打亂,并通過 移位存儲器進行串并轉(zhuǎn)換;然后將經(jīng)過串并轉(zhuǎn)換的數(shù)據(jù)通過顏色位選擇器, 進行按灰度分類,并分別存儲在存儲器中。
      全文摘要
      本發(fā)明提供一種數(shù)字高清顯示控制裝置及方法,所述方法包括DVI接口模塊將外部視頻信號接入,并輸入到截屏模塊;截屏模塊根據(jù)1280×720的HDTV分辨率標準對該視頻信號進行截取,并將截取后的視頻信號傳送給數(shù)據(jù)重組模塊;數(shù)據(jù)重組模塊將該視頻信號進行數(shù)據(jù)重組,并將重組后信號輸入乒乓存儲控制模塊;乒乓存儲控制模塊對重組后的視頻數(shù)據(jù)進行緩沖存儲處理,并使該視頻數(shù)據(jù)以60Hz的HDTV幀頻連續(xù)輸出給數(shù)據(jù)分配模塊;數(shù)據(jù)分配模塊調(diào)整視頻數(shù)據(jù)的輸出順序,將視頻數(shù)據(jù)輸出給LED點陣屏。本發(fā)明可以使LED點陣屏的顯示效果達到1280×720@60Hz的HDTV的顯示標準。
      文檔編號H04N7/015GK101378483SQ200710076778
      公開日2009年3月4日 申請日期2007年8月30日 優(yōu)先權(quán)日2007年8月30日
      發(fā)明者寧 楊, 梁正愷, 挺 王, 肖從清, 蔡林飛 申請人:深圳市九洲光電子有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1