国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      總線信號控制方法、系統(tǒng)、接口單板及網(wǎng)絡設備內(nèi)部單板的制作方法

      文檔序號:7650432閱讀:287來源:國知局
      專利名稱:總線信號控制方法、系統(tǒng)、接口單板及網(wǎng)絡設備內(nèi)部單板的制作方法
      技術(shù)領(lǐng)域
      本發(fā)明涉及通信電子技術(shù)領(lǐng)域,具體的特別涉及一種總線信號控制方法、系統(tǒng)、接口單板及網(wǎng)絡設備內(nèi)單板。
      背景技術(shù)
      現(xiàn)有網(wǎng)絡設備主要指IP網(wǎng)絡上的路由器、以太網(wǎng)交換機、網(wǎng)關(guān)等進行數(shù)據(jù)通信的設備。網(wǎng)絡設備上包括可以插拔和更換的網(wǎng)絡設備內(nèi)部單板,簡稱內(nèi)部單板。這些內(nèi)部單板一般作為網(wǎng)絡設備對外提供的業(yè)務接口,或者用于實現(xiàn)交換網(wǎng)或主控板的功能等,網(wǎng)絡設備通過更換不同的內(nèi)部單板,以實現(xiàn)提供不同的業(yè)務接口或者升級為更高性能的主控板的目的。網(wǎng)絡設備一般都希望能夠長期不間斷地帶電工作,并且對于斷電恢復時間也有嚴格要求,因此要求網(wǎng)絡設備的內(nèi)部單板在自身故障的情況下可以實現(xiàn)帶電插拔,通常也稱作熱插拔,這樣就能保證在更換這些內(nèi)部單板的時候網(wǎng)絡設備本身可以不斷電工作。
      與網(wǎng)絡設備的內(nèi)部單板通過接插件實現(xiàn)物理相連的是外部的接口單板,它們能夠根據(jù)網(wǎng)絡設備的控制實現(xiàn)相應的具體功能。這些接口單板與內(nèi)部單板之間在工作時傳輸電氣信號,電氣信號包括電源信號、對應的地信號、控制信號以及總線信號。當根據(jù)業(yè)務變化更換與內(nèi)部單板相連的接口單板時,也需要在整個網(wǎng)絡設備不斷電的情況下實現(xiàn)該接口單板的插拔操作,以保證網(wǎng)絡設備的正常工作。
      由于網(wǎng)絡設備以及接口單板均為電子設備,因此要實現(xiàn)各種單板的帶電插拔功能就必須進行針對性設計,即要考慮在帶電插拔時保證網(wǎng)絡設備運行中的信號的完整性,并且在插拔過程中避免單板上器件的損壞,使器件上不會產(chǎn)生浪涌電流和信號沖突,以保證網(wǎng)絡設備和接口單板不會受到損壞。
      現(xiàn)有技術(shù)中的接口單板熱插拔實現(xiàn)框圖如圖1所示,這種接口單板熱插拔方法是通過在接口單板上增加上、下電的控制電路來實現(xiàn)熱插拔的。從圖1可以看出,接口單板上包括接插件、開關(guān)、控制開關(guān)的控制電路、以及與總線信號(輸入信號、輸出信號、雙向信號)相連的高速并行總線接口IC。接口單板需要的不同種類電源,如電源1、電源2、......、以及電源n,需要的各種總線信號,如輸入信號、輸出信號和雙向信號,以及需要的地信號等,都有各自對應的開關(guān);相應的,網(wǎng)絡設備內(nèi)部單板上也包括接插件,接口單板上的接插件通過與網(wǎng)絡設備內(nèi)部單板上的接插件對接,實現(xiàn)兩個單板的電源、地線以及各種總線信號線的連接,接口單板上的各種電源和總線信號線通過對應的開關(guān)與接口單板內(nèi)部的電路相連,這些開關(guān)的接通和斷開由單板上的控制電路進行控制,該控制電路根據(jù)與該接口單板相連的內(nèi)部單板提供的接口板上、下電控制信號進行工作。
      為了支持接口單板的帶電插拔,接口單板和相應的網(wǎng)絡設備內(nèi)部單板中的任意一側(cè)單板的接插件部分設置長度不同的插針,而剩余一側(cè)的單板上選用支持插針長度不同的接插件以保證接口單板能夠安全的插入和拔出。以接口單板插入內(nèi)部單板,且接口單板的接插件部分設置有插針為例進行描述,接口單板上連接地信號的插針最長,這樣接口單板插入內(nèi)部單板的過程中地信號能夠最先接通,并且拔出過程中地信號能夠最后斷開,保證了接口單板的安全插入或拔出;接口單板上的控制電路在地信號接通后隨即與內(nèi)部單板接通,為內(nèi)部單板提供接口板插拔狀態(tài)指示信號,內(nèi)部單板收到該指示信號后,檢測到該接口單板已經(jīng)插入在位,并為該控制電路返回接口板上、下電控制信號,控制電路控制各個開關(guān)閉合接通,完成接口單板的上電插入。
      由以上對現(xiàn)有技術(shù)的描述可知,在現(xiàn)有支持熱插拔的單板上,總線信號由于與高速并行總線接口IC相連,因此在該總線信號的回路中增加了進行總線隔離的電子開關(guān),以通過開關(guān)的接通和斷開控制高速并行總線接口IC實現(xiàn)不同功能,這種電子開關(guān)通常為集成IC器件,均支持帶電插拔,該IC器件的開關(guān)功能一般通過處于受控導通或者截至狀態(tài)的場效應管來實現(xiàn)。但是隨著網(wǎng)絡設備復雜度的增加,單板上的總線速率也越來越高,許多高速并行總線的一個有效工作時鐘周期已經(jīng)達到了幾個納秒至十幾個納秒之內(nèi),由于高速并行總線一般是多路數(shù)據(jù)總線的同步時序,因此現(xiàn)有能夠用于高速并行總線接口IC的插拔控制的電子開關(guān)采用多片/多路電子,而多片電子開關(guān)或同一片電子開關(guān)內(nèi)部不同通道之間的總線信號輸入輸出時延存在較大差別,一般信號的延時至少需要幾個納秒左右。因此這種電子開關(guān)在接通或斷開時,總線信號在通過這些開關(guān)之后,原來嚴格同步的并行總線時序之間會出現(xiàn)不同的延遲,導致了高速并行總線接口IC雖然能夠?qū)崿F(xiàn)帶電插拔,但是卻無法正常工作的問題。

      發(fā)明內(nèi)容
      本發(fā)明的目的在于提供一種總線信號控制方法,以克服現(xiàn)有技術(shù)中的接口單板在熱插拔時由于高速并行的總線信號之間傳輸出現(xiàn)延遲差,從而導致高速并行總線無法正常工作的問題。
      本發(fā)明的另一目的在于提供一種總線信號控制系統(tǒng),以解決現(xiàn)有技術(shù)中的系統(tǒng)在接口單板熱插拔時由于高速并行的總線信號之間傳輸出現(xiàn)延遲差,從而導致系統(tǒng)無法正常工作的問題。
      本發(fā)明的又一目的在于提供接口單板和網(wǎng)絡設備內(nèi)部單板,以克服現(xiàn)有接口單板在熱插拔時由于高速并行的總線信號之間傳輸出現(xiàn)延遲差導致接口單板無法正常工作的問題。
      為解決上述技術(shù)問題,本發(fā)明提供如下技術(shù)方案一種總線信號控制方法,包括A、接口單板轉(zhuǎn)換工作狀態(tài)時,使高速總線接口器件進入高阻態(tài),經(jīng)過所述高速總線接口器件的總線信號在所述高阻態(tài)下同步中斷;B、接口單板轉(zhuǎn)換工作狀態(tài)完成時,高速總線接口器件從所述高阻態(tài)進入正常工作態(tài),所述總線信號在所述正常工作態(tài)下同步恢復傳輸。
      所述接口單板轉(zhuǎn)換工作狀態(tài)包括所述接口單板從網(wǎng)絡設備內(nèi)部單板上拔出,或所述接口單板插入到網(wǎng)絡設備內(nèi)部單板上。
      所述高速總線接口器件進入高阻態(tài)或從高阻態(tài)進入正常工作態(tài)通過以下方式實現(xiàn)設置JTAG接口模擬控制電路并通過該控制電路向所述高速總線接口器件發(fā)送命令字。
      所述步驟A中將高速總線接口器件設置為高阻態(tài)通過以下步驟實現(xiàn)所述JTAG接口模擬控制電路向高速總線接口器件輸出接口時序,所述接口時序為觸發(fā)高速總線接口器件進入高阻態(tài)的命令字;所述高速總線接口器件接收所述命令字后進入高阻態(tài)。
      所述步驟B中高速總線接口器件進入正常工作態(tài)通過以下步驟實現(xiàn)所述JTAG接口模擬控制電路向高速總線接口器件輸出接口時序,所述接口時序為觸發(fā)高速總線接口器件進入正常工作態(tài)的命令字;所述高速總線接口器件接收所述命令字后進入正常工作態(tài)。
      所述高速總線接口器件位于所述接口單板上,或所述高速總線接口器件位于所述網(wǎng)絡設備內(nèi)部單板上。
      高速總線接口器件位于所述接口單板上且接口單板插入到網(wǎng)絡設備內(nèi)部單板時,所述JTAG接口模擬控制電路向所述高速總線接口器件發(fā)送命令字前進一步包括所述接口單板上的電源為所述高速總線接口器件和所述JTAG接口模擬控制電路供電。
      所述步驟A和步驟B之間進一步包括所述接口單板發(fā)送狀態(tài)指示信號到網(wǎng)絡設備內(nèi)部單板;網(wǎng)絡設備內(nèi)部單板根據(jù)所述狀態(tài)指示信號返回上電或下電控制信號控制接口單板上的電源接通或斷開。
      一種總線信號控制系統(tǒng),包括接口單板和網(wǎng)絡設備內(nèi)部單板,所述接口單板和網(wǎng)絡設備內(nèi)部單板中的任意一種單板進一步用于在所述接口單板轉(zhuǎn)換工作狀態(tài)時,使該任意一種單板上的高速總線接口器件進入高阻態(tài),并且所述接口單板轉(zhuǎn)換工作狀態(tài)完成時,使所述高速總線接口器件進入正常工作態(tài)。
      所述任意一種單板進一步包括JTAG接口模擬控制電路,用于向所述高速總線接口器件輸出接口時序,所述接口時序為觸發(fā)高速總線接口器件進入高阻態(tài)的命令字,或為觸發(fā)高速總線接口器件進入正常工作態(tài)的命令字;命令執(zhí)行單元,用于接收所述JTAG接口模擬控制電路發(fā)送的命令字后,使所述高速總線接口器件進入高阻態(tài)或正常工作態(tài)。
      所述高速總線接口器件位于所述接口單板上,所述接口單板進一步包括供電單元,用于接口單板插入網(wǎng)絡設備內(nèi)部單板時,所述JTAG接口模擬控制電路向高速總線接口器件輸出接口時序前為該高速總線接口器件和所述JTAG接口模擬控制電路供電。
      所述系統(tǒng)進一步包括發(fā)送信號單元,位于所述接口單板上,用于發(fā)送狀態(tài)指示信號到網(wǎng)絡設備內(nèi)部單板;返回信號單元,位于所述網(wǎng)絡設備內(nèi)部單板上,用于根據(jù)所述狀態(tài)指示信號返回上電或下電控制信號控制接口單板上的電源接通或斷開。
      一種接口單板,包括高速總線接口器件、電源和內(nèi)部電路,所述高速總線接口器件進一步用于所述接口單板轉(zhuǎn)換工作狀態(tài)時,使該接口單板上的高速總線接口器件進入高阻態(tài),并且所述接口單板轉(zhuǎn)換工作狀態(tài)完成時,使所述高速總線接口器件進入正常工作態(tài)。
      所述接口單板進一步包括JTAG接口模擬控制電路,用于向所述高速總線接口器件輸出接口時序,所述接口時序為觸發(fā)高速總線接口器件進入高阻態(tài)的命令字,或為觸發(fā)高速總線接口器件進入正常工作態(tài)的命令字;命令執(zhí)行單元,用于接收所述JTAG接口模擬控制電路發(fā)送的命令字后,使所述高速總線接口器件進入高阻態(tài)或正常工作態(tài)。
      所述接口單板進一步包括供電單元,用于接口單板插入網(wǎng)絡設備內(nèi)部單板時,所述JTAG接口模擬控制電路向高速總線接口器件輸出接口時序前,為該高速總線接口器件和所述JTAG接口模擬控制電路供電。
      所述接口單板進一步包括發(fā)送信號單元,用于發(fā)送狀態(tài)指示信號到網(wǎng)絡設備內(nèi)部單板。
      一種網(wǎng)絡設備內(nèi)部單板,包括高速并行總線接口器件、電源和內(nèi)部電路,所述高速并行總線接口器件進一步用于與所述內(nèi)部單板對應的接口單板轉(zhuǎn)換工作狀態(tài)時,使該高速總線接口器件進入高阻態(tài),并且所述接口單板轉(zhuǎn)換工作狀態(tài)完成時,使所述高速總線接口器件進入正常工作態(tài)。
      所述網(wǎng)絡設備內(nèi)部單板進一步包括JTAG接口模擬控制電路,用于向所述高速總線接口器件輸出接口時序,所述接口時序為觸發(fā)高速總線接口器件進入高阻態(tài)的命令字,或為觸發(fā)高速總線接口器件進入正常工作態(tài)的命令字;命令執(zhí)行單元,用于接收所述JTAG接口模擬控制電路發(fā)送的命令字后,使所述高速總線接口器件進入高阻態(tài)或正常工作態(tài)。
      所述內(nèi)部單板進一步包括返回信號單元,用于接收接口單板發(fā)送的狀態(tài)指示信號后,根據(jù)所述狀態(tài)指示信號返回上電或下電控制信號控制接口單板上的電源接通或斷開。
      由以上對本發(fā)明技術(shù)方案的描述可知,本發(fā)明在接口單板轉(zhuǎn)換工作狀態(tài)時,使高速總線接口器件進入高阻態(tài),從而使經(jīng)過該高速總線接口器件的總線信號同步中斷,并且該接口單板轉(zhuǎn)換工作狀態(tài)完成時,高速總線接口器件進入正常工作態(tài),總線信號同步恢復傳輸。該高速總線接口器件的工作狀態(tài)轉(zhuǎn)換通過在相應單板上設置JTAG接口模擬控制電路,并向高速總線接口器件發(fā)送命令字的方式實現(xiàn)。由于總線信號輸入高速并行總線接口器件,或輸出高速并行總線接口器件時均不會出現(xiàn)信號延時差,這是高速并行總線接口器件本身具有的性質(zhì),因此接口單板無需為總線信號設置IC開關(guān),只要通過控制高速并行總線接口IC在高阻態(tài)和正常工作態(tài)之間轉(zhuǎn)換,就可實現(xiàn)總線信號的接通和斷開,完成整個接口單板的熱插拔。并且由于該高速并行總線接口器件為單板本身就具有的器件,所以本發(fā)明可以在不增加額外器件的情況下,當接口單板熱插拔時能夠克服總線信號的延時差,使接口單板和網(wǎng)絡設備內(nèi)部單板均能正常工作。


      圖1為現(xiàn)有技術(shù)中的單板熱插拔的實現(xiàn)框圖;圖2為本發(fā)明高速并行總線接口器件示意圖;圖3為本發(fā)明方法第一實施例流程圖;圖4為本發(fā)明方法第二實施例流程圖;圖5為本發(fā)明方法第二實施例的實現(xiàn)框圖;圖6為本發(fā)明方法第二實施例的點對多點傳輸?shù)姆謱咏Y(jié)構(gòu)示意圖;圖7為本發(fā)明方法第三實施例流程圖;圖8為本發(fā)明方法第三實施例的實現(xiàn)框圖;圖9為本發(fā)明方法第四實施例的實現(xiàn)框圖;圖10為本發(fā)明系統(tǒng)第一實施例框圖;圖11為本發(fā)明系統(tǒng)第二實施例框圖;圖12為本發(fā)明接口單板的實施例框圖;圖13為本發(fā)明網(wǎng)絡設備內(nèi)部單板的實施例框圖。
      具體實施例方式
      本發(fā)明的核心是提供一種總線信號控制方法,該方法在接口單板轉(zhuǎn)換工作狀態(tài)時,使高速總線接口器件進入高阻態(tài),從而使經(jīng)過該高速總線接口器件的總線信號同步中斷,并且該接口單板轉(zhuǎn)換工作狀態(tài)完成時,高速總線接口器件進入正常工作態(tài),總線信號同步恢復傳輸。其中高速并行總線接口器件與總線信號的傳輸通道中不增加額外器件,通過在單板內(nèi)部設置的JTAG接口模擬控制電路發(fā)送命令字的方式實現(xiàn)該接口器件工作狀態(tài)的轉(zhuǎn)變,進而使接口單板與網(wǎng)絡設備內(nèi)部單板配合實現(xiàn)接口單板的帶電插拔,同時不影響接口單板的正常工作,并保證帶電插拔過程中接口單板及其上的器件沒有損壞。
      為了使本技術(shù)領(lǐng)域的人員更好地理解本發(fā)明方案,下面結(jié)合附圖和具體實施方式
      對本發(fā)明作進一步的詳細說明。
      本發(fā)明利用了IC(集成電路)器件內(nèi)部的專用BST(邊界掃描測試)接口來實現(xiàn)接口單板的熱插拔,BST是通過在IC內(nèi)核和管腳間增加一個邏輯單元,并將這些邏輯單元連接起來,用一個專門的控制器來實現(xiàn)對這些邏輯單元的控制,由于這些邏輯單元位于器件的最“邊緣”,因此叫做邊界掃描。圖2所示為本發(fā)明所應用的一個具有邊界掃描功能的高速并行總線接口器件示意圖,圖中與各個管腳相連的邏輯單元由TAP(測試端口)控制器控制,在正常工作狀態(tài)下相當于一個透明的單元,不影響該器件內(nèi)部與外部通過管腳連通,而在測試狀態(tài)下,各個邏輯單元可以控制與其相連的管腳的輸入和輸出,并能夠?qū)崿F(xiàn)數(shù)據(jù)的串行移動;TAP控制器用于從測試端口輸入控制指令,通過指令寄存器控制邏輯單元的輸入、輸出、控制數(shù)據(jù)在邏輯單元中的移動、以及控制數(shù)據(jù)從TDO(串行邊界掃描輸出數(shù)據(jù)信號)口輸出。
      如圖2所示的支持邊界掃描的高速總線接口器件包括本發(fā)明后續(xù)實施例中將要使用的高速并行總線接口IC,該高速并行總線接口IC通過JTAG(聯(lián)合測試行動組)控制接口來控制TAP控制器的狀態(tài)機。TAP控制器的狀態(tài)機可以使該高速并行總線接口IC在不同的狀態(tài)之間轉(zhuǎn)換,這些狀態(tài)包括IC的高阻態(tài)和IC的工作態(tài)。只要根據(jù)TAP控制器的狀態(tài)機轉(zhuǎn)換,就可以利用JTAG接口使該IC處于某種特定的功能工作模式。為了實現(xiàn)本發(fā)明中總線信號控制方法,可以通過JTAG控制接口使高速并行總線接口IC進入一種高阻態(tài),即HIGHZ模式,這種模式也是IEEE1149.1推薦的工作模式。在HIGHZ模式下,高速并行總線接口IC的所有輸出管腳和I/O(輸入/輸出)引腳都處于無效狀態(tài),這種無效狀態(tài)就是高阻態(tài)。根據(jù)IEEE1149.1的標準,在這種高阻態(tài)時,系統(tǒng)輸入和時鐘信號輸入有效的情況下,高速并行總線接口IC不能出現(xiàn)損壞。
      本發(fā)明方法第一實施例流程圖如圖3所示步驟301接口單板轉(zhuǎn)換工作狀態(tài)時使高速總線接口器件進入高阻態(tài),總線信號同步中斷。
      接口單板轉(zhuǎn)換工作狀態(tài)包括該接口單板從網(wǎng)絡設備內(nèi)部單板上拔出,或該接口單板插入到網(wǎng)絡設備內(nèi)部單板上。高速總線接口器件可以位于接口單板上,也可以位于網(wǎng)絡設備內(nèi)部單板上。
      具體的,單板上設置的JTAG接口模擬控制電路向高速總線接口器件輸出接口時序,該接口時序為觸發(fā)高速總線接口器件進入高阻態(tài)的命令字,高速總線接口器件接收該命令字后進入高阻態(tài)。
      當高速總線接口器件位于接口單板上時,在JTAG接口模擬控制電路向高速總線接口器件發(fā)送命令字前接口單板上的電源首先為該高速總線接口器件和該JTAG接口模擬控制電路供電。
      步驟302接口單板轉(zhuǎn)換工作狀態(tài)完成,高速總線接口器件進入正常工作態(tài),總線信號同步恢復傳輸。
      具體的,高速總線接口器件通過設置的JTAG接口模擬控制電路向高速總線接口器件輸出接口時序,該接口時序為觸發(fā)高速總線接口器件進入正常工作態(tài)的命令字,高速總線接口器件接收該命令字后進入正常工作態(tài)。
      進一步的,在步驟301和步驟302之間,接口單板發(fā)送狀態(tài)指示信號到網(wǎng)絡設備內(nèi)部單板,網(wǎng)絡設備內(nèi)部單板根據(jù)狀態(tài)指示信號返回上電或下電控制信號控制接口單板上的電源接通或斷開。
      本發(fā)明方法的第二實施例本發(fā)明方法第二實施例流程圖如圖4所示,該圖示出了將用于工作狀態(tài)轉(zhuǎn)換的高速并行總線接口器件及控制該接口器件的JTAG接口模擬控制電路設置在待插拔的接口單板上的流程。
      步驟401接口單板轉(zhuǎn)換工作狀態(tài)時為其上的高速總線接口器件和JTAG接口模擬控制電路供電。
      步驟402JTAG接口模擬控制電路向高速總線接口器件輸出進入高阻態(tài)的命令字。
      步驟403高速總線接口器件進入高阻態(tài),總線信號同步中斷。
      步驟404接口單板發(fā)送接口板插拔狀態(tài)指示信號到網(wǎng)絡設備內(nèi)部單板。
      步驟405網(wǎng)絡設備內(nèi)部單板返回接口板上電或下電控制信號。
      步驟406接口單板上的電源接通或斷開。
      步驟407JTAG接口模擬控制電路向高速總線接口器件輸出進入正常工作態(tài)的命令字。
      步驟408高速總線接口器件進入正常工作態(tài),總線信號同步恢復傳輸。
      應用本發(fā)明方法第二實施例流程進行總線信號控制,實現(xiàn)接口單板熱插拔的實現(xiàn)框圖如圖5所示。在該圖中高速并行總線接口IC和JTAG接口模擬控制電路通過對應接口相連,直觀表示出了該JTAG接口模擬控制電路對高速并行總線接口IC進行不同狀態(tài)工作模式的控制。
      為了支持接口單板的帶電插拔,接口單板的接插件部分設置了長度不同的插針,相應的網(wǎng)絡設備內(nèi)部單板上選用支持插針長度不同的插件以保證接口單板安全的插入和拔出。以接口單板插入網(wǎng)絡設備內(nèi)部單板為例進行描述,接口單板上連接地信號的插針最長,使得接口單板插入內(nèi)部單板的過程中地信號能夠最先接通,并且拔出過程中地信號能夠最后斷開,這樣可以保證接口單板的安全插入或拔出;與電源1、電源2、......、電源n相連的插針,在地信號接通后,這些電源首先接收到網(wǎng)絡設備提供的電信號,并且通過圖中的橢圓框連接為高速并行接口IC和JTAG接口模擬控制電路供電。JTAG接口模擬控制電路支持帶電插拔,一般為可編程邏輯器件,在接口單板插入的過程中,該JTAG接口模擬控制電路和高速并行總線接口IC首先通過橢圓框獲取電源,實現(xiàn)正常上電工作。JTAG接口模擬電路在上電后,該電路上的TRST接口、TCK接口、TMS接口以及TDO接口同時向高速并行總線接口IC發(fā)出接口時序,這個時序提供了一個模擬的JTAG邊界掃描測試命令,該邊界掃描測試命令在該電路中固化為一個使高速并行總線接口IC進入高阻態(tài)的命令字,高速并行總線接口IC接到該命令字后便進入了高阻態(tài)。
      對于支持JTAG接口的IC器件,如本實施例中的高速并行總線接口IC,要使該IC進入高阻態(tài)就需要將控制命令的位碼“00101”寫入該IC內(nèi)部邊界掃描功能模塊的指令寄存器。具體的,該高速并行總線接口IC要進入高阻態(tài)需要經(jīng)過以下步驟(1)設置TRST=1。
      (2)進入SHIFT-IR(指令寄存器移位)狀態(tài)在連續(xù)5個TCK上升沿,控制TMS=01100,即進入了SHIFT-IR狀態(tài)。
      (3)將指令碼寫入指令寄存器在SHIFT-IR狀態(tài),通過IC器件的TDI接口,即本實施例JTAG接口模擬控制電路的輸出TDO信號,將“00101”寫入指令寄存器,該寫入需要5個時鐘周期。
      (4)進入EXIT1-IR(出指令寄存器)狀態(tài)在SHIFT-IR狀態(tài)的第5個上升沿,即最后一個指令碼時,使TMS=1,則進入了EXIT1-IR狀態(tài)。
      (5)進入UPDATE-IR(更新指令寄存器)狀態(tài)進入EXIT1-IR狀態(tài)后,再使TMS=1,則進入UPDATE-IR狀態(tài)。
      (6)進入RUN-TEST/IDLE(運行測試)狀態(tài)進入UPDATE-IR狀態(tài)后,再使TMS=0,則進入RUN-TEST/IDLE狀態(tài),此時高速并行總線接口IC進入高阻態(tài)。
      上述的控制過程,一般可以利用可編程邏輯器件通過VHDL或者Verilog硬件描述語言通過編程來實現(xiàn),也可以通過數(shù)字電路的邏輯組合來實現(xiàn)。
      在接口單板插入內(nèi)部單板后,內(nèi)部單板與接口單板接插件上的插針接觸,接口單板內(nèi)部電路為網(wǎng)絡設備內(nèi)部單板提供接口板插拔狀態(tài)指示信號,內(nèi)部單板收到該指示信號后,檢測到該接口單板已經(jīng)完全插入,并向該內(nèi)部電路返回接口單板上、下電控制信號,控制電路控制接口單板上的各路電源,電源1、電源2、......、電源n的開關(guān)接通,這些電源為接口單板內(nèi)部電路供電。同時JTAG接口模擬控制電路可以通過一定的延時或者通過內(nèi)部單板提供的另外的上、下電控制信號,向高速并行總線接口IC輸出另外的模擬JTAG接口時序,該時序使高速并行總線接口IC退出高阻態(tài),進入正常工作狀態(tài),此時與該高速并行總線接口IC相連的總線信號(輸入信號、輸出信號、雙向信號)傳輸通路導通,整個接口單板完成上電工作。
      由于總線信號輸入高速并行總線接口IC,或輸出高速并行總線接口IC時均不會出現(xiàn)信號延時差,這是高速并行總線接口IC本身具有的性質(zhì),因此接口單板無需為總線信號設置IC開關(guān),只要通過控制高速并行總線接口IC在高阻態(tài)和正常工作態(tài)之間轉(zhuǎn)換,即可實現(xiàn)總線信號的接通和斷開,完成整個接口單板的熱插拔,因此在該實施例中高速并行總線接口IC相當于額外附加了開關(guān)功能,由于該高速并行總線接口IC為接口單板本身就具有的器件,所以本發(fā)明實施例在不增加額外器件的情況下,使接口單板在熱插拔時能夠克服延時正常工作。
      這種設置方式適用于網(wǎng)絡設備內(nèi)部單板和接口單板之間高速并行總線為點對多點傳輸?shù)那闆r,該點對多點傳輸?shù)姆謱咏Y(jié)構(gòu)示意圖如圖6所示。從圖中可以看出,每個網(wǎng)絡設備內(nèi)部單板對應多個接口單板,單板0、......、單板n,網(wǎng)絡設備內(nèi)部單板的高速并行總線接口IC、電源、控制信號接口通過高速并行總線分別與對應的n個接口單板的高速并行總線接口IC、電源、控制信號接口相連,內(nèi)部單板的高速并行總線接口IC通過高速并行總線與接口單板的高速并行接口總線IC之間進行總線信號傳輸。每個與網(wǎng)絡設備內(nèi)部單板通過高速并行總線傳輸總線信號的接口單板的熱插拔都是通過將自身的高速并行總線接口IC設置為高阻態(tài)來實現(xiàn)的,因此當網(wǎng)絡設備內(nèi)部單板連接有多個外部的接口單板時,任何一個外部接口單板的帶電插拔都不會影響網(wǎng)絡設備內(nèi)部單板和其它正常工作的接口單板之間的數(shù)據(jù)傳輸,因為這些接口單板都是單獨進行帶電熱插拔的。
      本發(fā)明方法的第三實施例本發(fā)明方法第三實施例流程圖如圖7所示,該圖示出了將用于工作狀態(tài)轉(zhuǎn)換的高速并行總線接口器件及控制該接口器件的JTAG接口模擬控制電路設置在網(wǎng)絡設備內(nèi)部單板上的流程。
      步驟701接口單板轉(zhuǎn)換工作狀態(tài)時,網(wǎng)絡設備內(nèi)部單板上的JTAG接口模擬控制電路向該內(nèi)部單板上的高速總線接口器件輸出進入高阻態(tài)的命令字。
      步驟702高速總線接口器件進入高阻態(tài),總線信號同步中斷。
      步驟703接口單板發(fā)送接口板插拔狀態(tài)指示信號到網(wǎng)絡設備內(nèi)部單板。
      步驟704網(wǎng)絡設備內(nèi)部單板返回接口板上電或下電控制信號。
      步驟705帶電插拔的接口單板上的電源接通或斷開。
      步驟706JTAG接口模擬控制電路向高速總線接口器件輸出進入正常工作態(tài)的命令字。
      步驟707高速總線接口器件進入正常工作態(tài),總線信號同步恢復傳輸。
      應用本發(fā)明方法第三實施例流程進行總線信號控制,實現(xiàn)接口單板熱插拔的實現(xiàn)框圖如圖8所示。在該圖中高速并行總線接口IC和JTAG接口模擬控制電路通過對應接口相連,直觀表示出了該JTAG接口模擬控制電路對高速并行總線接口IC進行不同狀態(tài)工作模式的控制。
      仍然以接口單板插入網(wǎng)絡設備內(nèi)部單板為例進行描述,接口單板上連接地信號的插針最長,當接口單板通過接插件插入網(wǎng)絡設備內(nèi)部單板時地信號最先接通,并且拔出過程中地信號最后斷開,以此保證接口單板的安全插入和拔出;內(nèi)部單板上的JTAG接口模擬控制電路一般為可編程邏輯器件,在接口單板的地信號接通后,該JTAG接口模擬控制電路控制高速并行總線接口IC進入高阻態(tài),即該JTAG模擬控制電路上的TRST接口、TCK接口、TMS接口以及TDO接口同時向高速并行總線接口IC發(fā)出接口時序,這個時序提供一個模擬的JTAG邊界掃描測試命令,該邊界掃描測試命令在該電路中固化為一個使高速并行總線接口IC進入高阻態(tài)的命令字,高速并行總線接口IC接到該命令字后便進入了高阻態(tài),此時內(nèi)部單板上通過該高速并行總線接口IC的總線信號(輸入信號、輸出信號、雙向信號)均中斷了傳輸。在接口單板完全插入到內(nèi)部單板后,該接口單板將標識在位狀態(tài)的接口板插拔狀態(tài)指示信號發(fā)送到內(nèi)部單板的電源控制電路上,電源控制電路收到該指示信號后,觸發(fā)內(nèi)部單板上的各路電源,電源1、電源2、......、電源n的開關(guān)接通,這些開關(guān)接通后可以為接口單板內(nèi)部的電路供電。同時JTAG接口模擬控制電路可以經(jīng)過一定的延時向內(nèi)部單板上的高速并行總線接口IC輸出另外的模擬JTAG接口時序,該時序使高速并行總線接口IC退出高阻態(tài),進入正常工作狀態(tài),此時內(nèi)部單板上經(jīng)過該高速并行總線接口IC的總線信號恢復傳輸,由于總線信號輸入高速并行總線接口IC、或輸出高速并行總線接口IC時均不會出現(xiàn)信號的延時差,這是高速并行總線接口IC本身具有的性質(zhì),因此無論是內(nèi)部單板還是需要進行熱插拔的接口單板都無需為總線信號的傳輸設置IC開關(guān),通過控制內(nèi)部單板的高速并行總線接口IC在高阻態(tài)和正常工作態(tài)之間轉(zhuǎn)換,就實現(xiàn)了總線信號的接通和斷開,當內(nèi)部單板的高速并行總線接口IC進入正常工作態(tài)后,接通的總線信號同步傳輸?shù)浇涌趩伟澹⒃谠摻涌趩伟宓母咚俨⑿锌偩€接口IC上并行同步傳輸。
      因此該實施例中網(wǎng)絡設備內(nèi)部單板上的高速并行總線接口IC在接口單板熱插拔的過程中,額外附加了開關(guān)的作用,該高速并行總線接口IC是內(nèi)部單板本身就具有的器件,因此本實施例在不增加額外器件的情況下,也可以實現(xiàn)接口單板熱插拔的過程中,各個設備及設備上的器件能夠同步正常工作。
      本實施例示出的這種設置方式僅適用于網(wǎng)絡設備內(nèi)部單板和接口單板之間高速并行總線為點對點傳輸?shù)那闆r,這是因為接口單板的熱插拔是通過將內(nèi)部單板的高速總線接口IC設置為高阻態(tài)來實現(xiàn)的,也就是說是通過中斷內(nèi)部單板高速并行總線的數(shù)據(jù)傳輸來實現(xiàn)的,如果外部有多個接口單板并行連接到這條內(nèi)部單板的公共高速并行總線接口IC上的話,任何一個外部接口單板的熱插拔都會將內(nèi)部單板的接口IC設置為高阻態(tài),因此會影響該接口IC對其它正常工作的接口單板進行數(shù)據(jù)傳輸?shù)倪^程,所以這種方式只適用于內(nèi)部單板對應一個外部接口單板的情況。
      本發(fā)明方法第四實施例本發(fā)明方法第四實施例的實現(xiàn)框圖如圖9所示。該圖示出了接口單板中同時存在高速并行總線接口IC和低速總線接口IC的情況,在該圖中高速并行總線接口IC由于需要輸入或輸出高速總線信號(高速輸入信號、高速輸出信號、高速雙向信號),因此在接口單板熱插拔的過程中需要通過JTAG接口模擬及控制電路控制該接口IC工作在高阻態(tài)和正常工作態(tài),以完成熱插拔過程中對高速總線信號接通和斷開的功能,保證高速總線信號輸入輸出過程中不會產(chǎn)生延時差,接口單板能夠正常工作。該接口單板上電插入時高速并行總線接口IC的工作過程與實施例二中一致,在此不再贅述。
      而接口單板熱插拔過程中,該接口單板上的低速總線接口IC與低速總線信號(低速輸入信號、低速輸出信號、低速雙向信號)相連,控制該低速總線信號接通和斷開仍然可以使用電子開關(guān),因為與低速總線信號的傳輸速度相比,電子開關(guān)的延時及延時差可以忽略不計,當接口單板上的電源控制電路接收到內(nèi)部單板發(fā)出的接口板上、下電控制信號時,該電源控制電路控制接口單板上的電源開關(guān)和低速信號開關(guān)同時閉合接通,完成接口單板的上電插入。
      本發(fā)明總線信號控制系統(tǒng)第一實施例框圖如圖10所示,該實施例中實現(xiàn)狀態(tài)轉(zhuǎn)換功能的高速總線接口器件位于接口單板上。
      該系統(tǒng)包括接口單板S1和網(wǎng)絡設備內(nèi)部單板S2。接口單板S1包括高速總線接口器件S11,在接口單板S1轉(zhuǎn)換工作狀態(tài)時,使高速總線接口器件S11進入高阻態(tài),并且接口單板S1轉(zhuǎn)換工作狀態(tài)完成時,使高速總線接口器件S11進入正常工作態(tài)。
      接口單板S1還包括JTAG接口模擬控制電路S12,用于向高速總線接口器件輸出接口時序,該接口時序為觸發(fā)高速總線接口器件S11進入高阻態(tài)的命令字,或為觸發(fā)高速總線接口器件S11進入正常工作態(tài)的命令字;命令執(zhí)行單元S13,用于接收JTAG接口模擬控制電路S12發(fā)送的命令字后,使高速總線接口器件S11進入高阻態(tài)或正常工作態(tài)。供電單元S14,用于接口單板S1插入網(wǎng)絡設備內(nèi)部單板S2時,JTAG接口模擬控制電路S12向高速總線接口器件S11輸出接口時序前為該高速總線接口器件S11以及JTAG接口模擬控制電路S12供電;發(fā)送信號單元S15,用于發(fā)送狀態(tài)指示信號到網(wǎng)絡設備內(nèi)部單板S2。
      網(wǎng)絡設備內(nèi)部單板S2包括返回信號單元S21,用于根據(jù)狀態(tài)指示信號返回上電或下電控制信號控制接口單板S1上的電源接通或斷開。
      本發(fā)明總線信號控制系統(tǒng)第二實施例框圖如圖11所示,該實施例中實現(xiàn)狀態(tài)轉(zhuǎn)換功能的高速總線接口器件位于網(wǎng)絡設備內(nèi)部單板上。
      該系統(tǒng)包括網(wǎng)絡設備內(nèi)部單板S3和接口單板S4。網(wǎng)絡設備內(nèi)部單板S3包括高速總線接口器件S31,在接口單板S4轉(zhuǎn)換工作狀態(tài)時,使高速總線接口器件S31進入高阻態(tài),并且接口單板S4轉(zhuǎn)換工作狀態(tài)完成時,使高速總線接口器件S31進入正常工作態(tài)。
      網(wǎng)絡設備內(nèi)部單板S3還包括JTAG接口模擬控制電路S32,用于向高速總線接口器件S31輸出接口時序,該接口時序為觸發(fā)高速總線接口器件S31進入高阻態(tài)的命令字,或為觸發(fā)高速總線接口器件S31進入正常工作態(tài)的命令字;命令執(zhí)行單元S33,用于接收JTAG接口模擬控制電路S32發(fā)送的命令字后,使高速總線接口器件S31進入高阻態(tài)或正常工作態(tài)。
      網(wǎng)絡設備內(nèi)部單板S3上還包括返回信號單元S34,用于根據(jù)狀態(tài)指示信號返回上電或下電控制信號控制接口單板S4上的電源接通或斷開。
      接口單板S4包括發(fā)送信號單元S41,用于發(fā)送狀態(tài)指示信號到網(wǎng)絡設備內(nèi)部單板S3。
      本發(fā)明接口單板的實施例框圖如圖12所示,該接口單板包括高速總線接口器件、電源以及完成各種功能的內(nèi)部電路,為了便于說明,圖12的框圖中未畫出電源和各種內(nèi)部電路該接口單板包括高速總線接口器件S51,進一步用于接口單板轉(zhuǎn)換工作狀態(tài)時,使該接口單板上的高速總線接口器件S51進入高阻態(tài),并且接口單板轉(zhuǎn)換工作狀態(tài)完成時,使高速總線接口器件S51進入正常工作態(tài)。該接口單板還包括JTAG接口模擬控制電路S52,用于向高速總線接口器件S51輸出接口時序,該接口時序為觸發(fā)高速總線接口器件S51進入高阻態(tài)的命令字,或為觸發(fā)高速總線接口器件S51進入正常工作態(tài)的命令字;命令執(zhí)行單元S53,用于接收JTAG接口模擬控制電路S52發(fā)送的命令字后,使高速總線接口器件S5進入高阻態(tài)或正常工作態(tài)。
      該接口單板還包括供電單元S54,用于接口單板插入網(wǎng)絡設備內(nèi)部單板時,JTAG接口模擬控制電路S52向高速總線接口器件S51輸出接口時序前,為該高速總線接口器件S51以及該JTAG接口模擬控制電路S52供電;發(fā)送信號單元S55,用于發(fā)送狀態(tài)指示信號到網(wǎng)絡設備內(nèi)部單板。
      本發(fā)明網(wǎng)絡設備內(nèi)部單板的實施例框圖如圖13所示,該內(nèi)部單板包括高速總線接口器件、電源以及完成各種功能的內(nèi)部電路,為了便于說明,圖13的框圖中未畫出電源和各種內(nèi)部電路該網(wǎng)絡設備內(nèi)部單板包括高速總線接口器件S61,進一步用于與該內(nèi)部單板對應的接口單板轉(zhuǎn)換工作狀態(tài)時,使該高速總線接口器件S61進入高阻態(tài),并且接口單板轉(zhuǎn)換工作狀態(tài)完成時,使高速總線接口器件S61進入正常工作態(tài)。該網(wǎng)絡設備內(nèi)部單板還包括JTAG接口模擬控制電路S62,用于向高速總線接口器件S61輸出接口時序,該接口時序為觸發(fā)高速總線接口器件S61進入高阻態(tài)的命令字,或為觸發(fā)高速總線接口器件S61進入正常工作態(tài)的命令字;命令執(zhí)行單元S63,用于接收JTAG接口模擬控制電路S62發(fā)送的命令字后,使高速總線接口器件S61進入高阻態(tài)或正常工作態(tài)。
      該網(wǎng)絡設備內(nèi)部單板還包括返回信號單元S64,用于接收接口單板發(fā)送的狀態(tài)指示信號后,根據(jù)狀態(tài)指示信號返回上電或下電控制信號控制接口單板上的電源接通或斷開。
      由以上本發(fā)明實施例的描述可知,本發(fā)明應用了高速并行總線接口器件在總線信號輸入或輸出時均不會出現(xiàn)信號延時差的特性,通過控制高速并行總線接口器件在高阻態(tài)和正常工作態(tài)之間轉(zhuǎn)換,就可實現(xiàn)總線信號的接通和斷開,并且由于該高速并行總線接口器件為單板本身就具有的器件,所以本發(fā)明可以在不增加額外器件的情況下,當接口單板熱插拔時能夠克服總線信號的延時差,使接口單板和網(wǎng)絡設備內(nèi)部單板均能正常工作。
      雖然通過實施例描繪了本發(fā)明,本領(lǐng)域普通技術(shù)人員知道,本發(fā)明有許多變形和變化而不脫離本發(fā)明的精神,希望所附的權(quán)利要求包括這些變形和變化而不脫離本發(fā)明的精神。
      權(quán)利要求
      1.一種總線信號控制方法,其特征在于,包括A、接口單板轉(zhuǎn)換工作狀態(tài)時,使高速總線接口器件進入高阻態(tài),經(jīng)過所述高速總線接口器件的總線信號在所述高阻態(tài)下同步中斷;B、接口單板轉(zhuǎn)換工作狀態(tài)完成時,高速總線接口器件從所述高阻態(tài)進入正常工作態(tài),所述總線信號在所述正常工作態(tài)下同步恢復傳輸。
      2.根據(jù)權(quán)利要求1所述的方法,其特征在于,所述接口單板轉(zhuǎn)換工作狀態(tài)包括所述接口單板從網(wǎng)絡設備內(nèi)部單板上拔出,或所述接口單板插入到網(wǎng)絡設備內(nèi)部單板上。
      3.根據(jù)權(quán)利要求2所述的方法,其特征在于,所述高速總線接口器件進入高阻態(tài)或從高阻態(tài)進入正常工作態(tài)通過以下方式實現(xiàn)設置JTAG接口模擬控制電路并通過該控制電路向所述高速總線接口器件發(fā)送命令字。
      4.根據(jù)權(quán)利要求3所述的方法,其特征在于,所述步驟A中將高速總線接口器件設置為高阻態(tài)通過以下步驟實現(xiàn)所述JTAG接口模擬控制電路向高速總線接口器件輸出接口時序,所述接口時序為觸發(fā)高速總線接口器件進入高阻態(tài)的命令字;所述高速總線接口器件接收所述命令字后進入高阻態(tài)。
      5.根據(jù)權(quán)利要求3所述的方法,其特征在于,所述步驟B中高速總線接口器件進入正常工作態(tài)通過以下步驟實現(xiàn)所述JTAG接口模擬控制電路向高速總線接口器件輸出接口時序,所述接口時序為觸發(fā)高速總線接口器件進入正常工作態(tài)的命令字;所述高速總線接口器件接收所述命令字后進入正常工作態(tài)。
      6.根據(jù)權(quán)利要求3至5任意一項所述的方法,其特征在于,所述高速總線接口器件位于所述接口單板上,或所述高速總線接口器件位于所述網(wǎng)絡設備內(nèi)部單板上。
      7.根據(jù)權(quán)利要求6所述的方法,其特征在于,高速總線接口器件位于所述接口單板上且接口單板插入到網(wǎng)絡設備內(nèi)部單板時,所述JTAG接口模擬控制電路向所述高速總線接口器件發(fā)送命令字前進一步包括所述接口單板上的電源為所述高速總線接口器件和所述JTAG接口模擬控制電路供電。
      8.根據(jù)權(quán)利要求2所述的方法,其特征在于,所述步驟A和步驟B之間進一步包括所述接口單板發(fā)送狀態(tài)指示信號到網(wǎng)絡設備內(nèi)部單板;網(wǎng)絡設備內(nèi)部單板根據(jù)所述狀態(tài)指示信號返回上電或下電控制信號控制接口單板上的電源接通或斷開。
      9.一種總線信號控制系統(tǒng),包括接口單板和網(wǎng)絡設備內(nèi)部單板,其特征在于,所述接口單板和網(wǎng)絡設備內(nèi)部單板中的任意一種單板進一步用于在所述接口單板轉(zhuǎn)換工作狀態(tài)時,使該任意一種單板上的高速總線接口器件進入高阻態(tài),并且所述接口單板轉(zhuǎn)換工作狀態(tài)完成時,使所述高速總線接口器件進入正常工作態(tài)。
      10.根據(jù)權(quán)利要求9所述的系統(tǒng),其特征在于,所述任意一種單板進一步包括JTAG接口模擬控制電路,用于向所述高速總線接口器件輸出接口時序,所述接口時序為觸發(fā)高速總線接口器件進入高阻態(tài)的命令字,或為觸發(fā)高速總線接口器件進入正常工作態(tài)的命令字;命令執(zhí)行單元,用于接收所述JTAG接口模擬控制電路發(fā)送的命令字后,使所述高速總線接口器件進入高阻態(tài)或正常工作態(tài)。
      11.根據(jù)權(quán)利要求10所述的系統(tǒng),其特征在于,所述高速總線接口器件位于所述接口單板上,所述接口單板進一步包括供電單元,用于接口單板插入網(wǎng)絡設備內(nèi)部單板時,所述JTAG接口模擬控制電路向高速總線接口器件輸出接口時序前為該高速總線接口器件和所述JTAG接口模擬控制電路供電。
      12.根據(jù)權(quán)利要求9所述的系統(tǒng),其特征在于,所述系統(tǒng)進一步包括發(fā)送信號單元,位于所述接口單板上,用于發(fā)送狀態(tài)指示信號到網(wǎng)絡設備內(nèi)部單板;返回信號單元,位于所述網(wǎng)絡設備內(nèi)部單板上,用于根據(jù)所述狀態(tài)指示信號返回上電或下電控制信號控制接口單板上的電源接通或斷開。
      13.一種接口單板,包括高速總線接口器件、電源和內(nèi)部電路,其特征在于,所述高速總線接口器件進一步用于所述接口單板轉(zhuǎn)換工作狀態(tài)時,使該接口單板上的高速總線接口器件進入高阻態(tài),并且所述接口單板轉(zhuǎn)換工作狀態(tài)完成時,使所述高速總線接口器件進入正常工作態(tài)。
      14.根據(jù)權(quán)利要求13所述的接口單板,其特征在于,所述接口單板進一步包括JTAG接口模擬控制電路,用于向所述高速總線接口器件輸出接口時序,所述接口時序為觸發(fā)高速總線接口器件進入高阻態(tài)的命令字,或為觸發(fā)高速總線接口器件進入正常工作態(tài)的命令字;命令執(zhí)行單元,用于接收所述JTAG接口模擬控制電路發(fā)送的命令字后,使所述高速總線接口器件進入高阻態(tài)或正常工作態(tài)。
      15.根據(jù)權(quán)利要求14所述的接口單板,其特征在于,所述接口單板進一步包括供電單元,用于接口單板插入網(wǎng)絡設備內(nèi)部單板時,所述JTAG接口模擬控制電路向高速總線接口器件輸出接口時序前,為該高速總線接口器件和所述JTAG接口模擬控制電路供電。
      16.根據(jù)權(quán)利要求13所述的接口單板,其特征在于,所述接口單板進一步包括發(fā)送信號單元,用于發(fā)送狀態(tài)指示信號到網(wǎng)絡設備內(nèi)部單板。
      17.一種網(wǎng)絡設備內(nèi)部單板,包括高速并行總線接口器件、電源和內(nèi)部電路,其特征在于,所述高速并行總線接口器件進一步用于與所述內(nèi)部單板對應的接口單板轉(zhuǎn)換工作狀態(tài)時,使該高速總線接口器件進入高阻態(tài),并且所述接口單板轉(zhuǎn)換工作狀態(tài)完成時,使所述高速總線接口器件進入正常工作態(tài)。
      18.根據(jù)權(quán)利要求17所述的內(nèi)部單板,其特征在于,所述網(wǎng)絡設備內(nèi)部單板進一步包括JTAG接口模擬控制電路,用于向所述高速總線接口器件輸出接口時序,所述接口時序為觸發(fā)高速總線接口器件進入高阻態(tài)的命令字,或為觸發(fā)高速總線接口器件進入正常工作態(tài)的命令字;命令執(zhí)行單元,用于接收所述JTAG接口模擬控制電路發(fā)送的命令字后,使所述高速總線接口器件進入高阻態(tài)或正常工作態(tài)。
      19.根據(jù)權(quán)利要求17所述的內(nèi)部單板,其特征在于,所述內(nèi)部單板進一步包括返回信號單元,用于接收接口單板發(fā)送的狀態(tài)指示信號后,根據(jù)所述狀態(tài)指示信號返回上電或下電控制信號控制接口單板上的電源接通或斷開。
      全文摘要
      本發(fā)明公開了一種總線信號控制方法,包括A.接口單板轉(zhuǎn)換工作狀態(tài)時,使高速總線接口器件進入高阻態(tài),經(jīng)過所述高速總線接口器件的總線信號在所述高阻態(tài)下同步中斷;B.接口單板轉(zhuǎn)換工作狀態(tài)完成時,高速總線接口器件從所述高阻態(tài)進入正常工作態(tài),所述總線信號在所述正常工作態(tài)下同步恢復傳輸。本發(fā)明還公開了一種總線信號控制系統(tǒng),接口單板和網(wǎng)絡設備內(nèi)部單板。本發(fā)明應用了高速并行總線接口器件在總線信號輸入或輸出時均不會出現(xiàn)信號延時差的特性,通過控制高速并行總線接口器件在高阻態(tài)和正常工作態(tài)之間轉(zhuǎn)換,實現(xiàn)了總線信號的接通和斷開,本發(fā)明可以克服常規(guī)熱插拔時接口單板高速并行總線的延時差問題,使單板均能正常工作。
      文檔編號H04L12/02GK101046793SQ200710087498
      公開日2007年10月3日 申請日期2007年3月19日 優(yōu)先權(quán)日2007年3月19日
      發(fā)明者王心遠 申請人:杭州華為三康技術(shù)有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1