專利名稱:微處理器的保護電路的制作方法
技術(shù)領(lǐng)域:
本實用新型是關(guān)于微處理器的保護電路,特別是利用偏壓裝置及重置裝 置避免微處理器失效的保護電路。
背景技術(shù):
一般的電子裝置在其電路上熱插拔時會產(chǎn)生很大啟動電流和電壓波動,這些現(xiàn)象將影響電子裝置內(nèi)集成電路(IC)的正常工作,甚至導(dǎo)致整個系統(tǒng)的損害。舉例而言,圖1A為一衛(wèi)星接收器系統(tǒng),其衛(wèi)星接收器102內(nèi)含微處理器, 它接收自衛(wèi)星或有線電視前端發(fā)送的數(shù)字電視信號,在經(jīng)連接后,由綜合解 碼接收才幾(Integrated Receiver Decoder) 104將凄t字電i見信號進4亍通道解碼 及信源解碼轉(zhuǎn)換成原先壓縮的形式,再經(jīng)D/A和視頻編碼送往普通的電視接 收器106。圖1B為一未使用保護電路的含微處理器的衛(wèi)星接收器的線路方塊 圖。其為一原始設(shè)計的衛(wèi)星接收器102,使用者會在輸入端有插拔連接至綜 合解碼接收器(IRD) 102的信號線的操作,此插拔操作瞬間會伴隨高電壓脈沖 信號進入微處理器108,導(dǎo)致某些自.我保護能力較差的微處理器失效(此處r失 效J意指當(dāng)機,不一定是損毀)。傳統(tǒng)的保護電路具有可靠性低、維護成本高等缺點,本實用新型提出一 種于含微處理器的電子裝置上實施信號線熱插拔的保護電路,其在很少的周 邊元件下可以實現(xiàn)更高安全性和更低的整體成本。發(fā)明內(nèi)容本實用新型的目的為提供一種微處理器的保護電路,當(dāng)微處理器所在的 電子裝置有插拔信號線的操作時,可避免信號線插拔所致的噪聲或脈沖令微 處理器失效。本實用新型提出一種用于微處理器的保護電路,其包括輸入端、偏壓 裝置、重置裝置及輸出端;偏壓裝置,耦接至該輸入端,當(dāng)該輸入端接收輸入信號時,用以將該輸入信號轉(zhuǎn)換為偏壓信號;以及重置裝置,耦接至該偏壓裝置,當(dāng)接收到該偏壓信號時,輸出重置信號至該輸出端用以將該處理器 重置,避免使用者因為不當(dāng)?shù)臒岵灏味刮⑻幚砥魇А1緦嵱眯滦偷挠幸嫘Ч谟诋?dāng)微處理器所在的電子裝置有插拔信號線的 操作時可避免信號線插拔所致的噪聲或脈沖令微處理器失效。為了讓本實用新型的上述目的、特征、和優(yōu)點能更明顯易懂,下文特舉 若干較佳實施例,并配合所附圖式,詳細說明如下。
圖1A是一衛(wèi)星接收器的系統(tǒng)示意圖。圖1B是一內(nèi)含微處理器的衛(wèi)星接收器線路方塊圖。圖2是一于微處理器輸入端加裝保護電路的線路方塊圖。圖3A為本實用新型第一實施例的線路方塊圖。圖3B為本實用新型第一實施例的電路代表圖。圖4A為本實用新型第二實施例的線路方塊圖。圖4B為本實用新型第二實施例的電路代表圖。圖5A為本實用新型第三實施例的線路方塊圖。圖5B為本實用新型第三實施例的電路代表圖。圖6A為本實用新型第四實施例的線路方塊圖。圖6B為本實用新型第四實施例的電路代表圖。圖7A為偏壓裝置采用第一種取代方式的電路圖。圖7B為偏壓裝置采用第二種取代方式的電路圖。圖7C為偏壓裝置采用第三種取代方式的電路圖。圖8為電源轉(zhuǎn)換裝置采用另一取代方式的電路圖。[主要元件標(biāo)號說明〗100-衛(wèi)星接收系統(tǒng),102-衛(wèi)星接收器,104 綜合解碼接收器,106 ~ 電視接收器,108-微處理器,110 其它電路,112-保護電路,300 ~保護 電路,302 ~輸入端,303 輸入信號,304 -偏壓裝置,305 偏壓信號,306 -重置裝置,307 重置信號,308 ~輸出端,400 保護電路,410~雜波抑制 裝置,500 保護電路,510-電壓轉(zhuǎn)換裝置,600 -保護電路,610~電壓鉗 位裝置,701~ 703 ~保護電路,710 偏壓裝置,720 偏壓裝置,730 ~偏壓裝置,800 保護電路,810-電壓轉(zhuǎn)換裝置,d 電容,Dr二極管,R卜R4~ 電阻,Z廣Z廣齊納二極管,V。。 電壓源。
具體實施方式
為了使貴審查員能更進一步了解本實用新型為達成預(yù)定目的所采取的技 術(shù)、手段及功效,請參閱以下有關(guān)本實用新型的詳細說明及附圖,相信本實 用新型的目的、特征及特點,當(dāng)可由此得一深入且具體的了解,然而所附圖 示僅提供參考及說明用,并非用來對本實用新型加以限制。第一實施例圖2是一于微處理器輸入端加裝保護電路的線路方塊圖。舉凡電子裝置 中的微處理器必定會有重置(Reset)端,而在輸入端與重置端之間加上保護電 路后,便可避免信號線插拔該電子裝置瞬間造成的失效現(xiàn)象。圖3A表示本實 用新型的第一實施例線路方塊圖。圖3A所示為本實用新型的微處理器的保護 電路300,其中偏壓裝置304自輸入端302接收輸入信號303并產(chǎn)生偏壓信 號305,該重置裝置306接收偏壓信號305而產(chǎn)生重置信號307,經(jīng)由輸出端 308將耦接于其上的微處理器重置。圖3B為本實用新型的第一實施例電路代 表圖,且圖中與已知傳統(tǒng)技術(shù)相同的零件均以相同的標(biāo)號標(biāo)示。如圖3B所示, 輸入端302接收輸入信號303,偏壓裝置304耦接至該輸入端302,該偏壓裝 置304中電阻Id串接電阻R2,該輸入信號303經(jīng)兩電阻的分壓作用后于A端 點產(chǎn)生偏壓信號305。耦接至該偏壓裝置304為重置裝置306,該重置裝置 306包括開關(guān)裝置Qi,在本實施例中,為雙極結(jié)型晶體管(Bipolar Junction Transistor),此目的為簡化說明,然非用以限制本發(fā)明。該開關(guān)裝置Qi的集 電極耦接至電壓源V ,其集電極與發(fā)射極間的導(dǎo)通受耦接至基極的該偏壓信 號305所控制,且重置裝置306接收偏壓信號305后于B點產(chǎn)生重置信號307。 上述保護電路300具有兩種操作狀態(tài),詳細操:作說明如下(一) 當(dāng)使用者尚未將信號線插上輸入端302時因為偏壓裝置304中的電阻R2接地,故A點電位接近零伏特而呈截止?fàn)?態(tài)(Cut off state);此時開關(guān)裝置Q!截止故于B點無電流導(dǎo)通,輸出端308 為低電位,所以微處理器將不會工作。(二) 當(dāng)使用者將信號線插上輸入端302時當(dāng)任何信號由輸入端302進入時,偏壓裝置304中的電阻Ri及電阻R2將輸入信號分壓后于A點產(chǎn)生偏壓信號305。本領(lǐng)域技術(shù)人員可通過設(shè)計電阻R!及電阻R2的比例,而使該偏壓信號的大小能將耦接該開關(guān)裝置Q,導(dǎo)通卻不 至于超出其耐壓范圍。當(dāng)該重置裝置306的開關(guān)裝置(h導(dǎo)通后,B端點的電 壓達到略低于該電壓源L的高電壓電平,致使微處理器重置而保護微處理器 免于因信號線插入導(dǎo)致的脈沖或噪聲而失效。 第二實施例圖4A為本實用新型的第二實施例的線路方塊圖。圖4B為本實用新型的 第二實施例的電路代表圖。相似于第一實施例,其用于微處理器的保護電路 400包括輸入端302、偏壓裝置304、重置裝置306、輸出端308;此外, 還包括雜波抑制裝置410。如圖4B所示,本實施例中的電容Ci作用為防止其 它噪聲干擾,可增加此電路穩(wěn)定性,但當(dāng)微處理器內(nèi)部已有足夠電容效應(yīng)時, 可省略此元件。第三實施例圖5A為本實用新型的第三實施例的線路方塊圖。圖5B為本實用新型的 第三實施例的電路圖。相似于第一實施例,其用于微處理器的保護電路500 包括輸入端302、偏壓裝置304、重置裝置306、輸出端308;此外,還包 括電壓轉(zhuǎn)換裝置510。如圖5B所示,該電壓轉(zhuǎn)換裝置510的輸入端in耦接 該輸入信號而于輸入端out產(chǎn)生所要提供至該重置裝置306的電壓V_第四實施例圖6A為本實用新型的第三實施例的線路方塊圖。圖6B為本實用新型的 第三實施例的電路圖。相似于第一實施例,其用于微處理器的保護電路600 包括輸入端302、偏壓裝置304、重置裝置306、輸出端308;此外,還包 括電壓鉗位裝置610,用以限制該重置裝置306輸出的重置信號的電壓大小, 以符合微處理器的規(guī)格。其它實施例上述的所有實施例中,偏壓裝置304可不限于兩電阻串聯(lián),其可以單一 電阻R,取代之,如圖7A所示;其可以電阻Ri串聯(lián)齊納二極管Z!并耦接至該 電壓源取代之,如圖7B所示;其亦可以電阻R!串聯(lián)至二極管Di后接地且該 電阻Ri又串聯(lián)至齊納二極管Z!后耦接至該電壓源L取代之,如圖7C所示。上述的所有實施例中,電壓轉(zhuǎn)換器可以另一形式取代,該形式如圖8所 示,其包括電阻^及齊納二極管Z2,該兩元件于C點產(chǎn)生電壓,使其得以取代該電壓源Vcc。上述所揭露的圖式、說明,僅為本實用新型的實施例而已,凡本領(lǐng)域技 術(shù)人員當(dāng)可依據(jù)上述的說明作為其它種種的改良,而這些改變?nèi)詫儆诒緦嵱?新型的發(fā)明精神及上述所界定的權(quán)利要求范圍中。
權(quán)利要求1.一種用于微處理器的保護電路,其特征在于包括輸入端;輸出端,耦接該微處理器的重置端;偏壓裝置,耦接至該輸入端,當(dāng)該輸入端接收輸入信號時,用以將該輸入信號轉(zhuǎn)換為偏壓信號;以及重置裝置,耦接至該偏壓裝置,當(dāng)接收到該偏壓信號時,輸出重置信號至該輸出端用以將該處理器重置。
2. 根據(jù)權(quán)利要求l.所述的用于微處理器的保護電路,其特征在亍其中該 偏壓裝置至少包括電阻,用以將該偏壓信號限制在重置裝置的耐壓范圍內(nèi)。
3. 根據(jù)權(quán)利要求1所述的用于微處理器的保護電路,其特征在于其中該 重置裝置包括開關(guān)裝置,耦接于電壓源與該輸出端之間,由該偏壓信號控制 其導(dǎo)通后,而于該輸出端產(chǎn)生該重置信號。
4. 根據(jù)權(quán)利要求1所述的用于微處理器的保護電路,其特征在于還包括 雜波抑制裝置耦接該輸出端,用以抑制噪聲對該重置信號的影響。
5. 根據(jù)權(quán)利要求3所述的用于微處理器的保護電路,其特征在于其中該 電壓源包括電壓轉(zhuǎn)換器,該電壓轉(zhuǎn)換器耦接該輸入信號或該偏壓信號而產(chǎn)生 該電壓源所要提供至該開關(guān)裝置的電壓。
6. 根據(jù)權(quán)利要求1所述的用于微處理器的保護電路,其特征在于還包括 電壓鉗位裝置耦接該輸出端,用以限制該重置信號的電壓電平能符合該微處 理器之用。
7. 根據(jù)權(quán)利要求3所述的用于微處理器的保護電路,其特征在于其中該 開關(guān)裝置包括晶體管。
8. 根據(jù)權(quán)利要求6所迷的用于微處理器的保護電路,其特征在于其中該 電壓鉗位裝置包括齊納二極管。
9. 根據(jù)權(quán)利要求4所述的用于微處理器的保護電路,其特征在于其中該 雜波抑制裝置包括電容。
專利摘要一種用于微處理器的保護電路,其至少包括輸入端、偏壓裝置、重置裝置及輸出端。該偏壓裝置耦接至該輸入端用以接收輸入信號并產(chǎn)生偏壓信號。該重置裝置耦接至該偏壓裝置用以接收偏壓信號并產(chǎn)生重置信號。該輸出端將該重置信號輸出至該微處理器的重置端以重置該微處理而避免其失效。
文檔編號H04N5/44GK201118778SQ20072019327
公開日2008年9月17日 申請日期2007年11月20日 優(yōu)先權(quán)日2007年11月20日
發(fā)明者劉曜誠, 蔡聰行, 黃振家 申請人:啟碁科技股份有限公司