專利名稱:一種掃描板信號傳輸電路的制作方法
技術(shù)領(lǐng)域:
本實用新型涉及一種LED顯示屏控制系統(tǒng)的掃描板信號傳輸電 路,具體地涉及一種總線方式的掃描板信號傳輸電路。
背景技術(shù):
目前,國內(nèi)研發(fā)的LED顯示屏控制系統(tǒng)的掃描板在視頻圖像數(shù) 據(jù)傳輸過程中,普遍采用掃描板通過網(wǎng)線級聯(lián)的方式,數(shù)據(jù)分配器(或 控制器)下載的數(shù)據(jù)經(jīng)過第一塊掃描板的接口芯片(千兆網(wǎng)或LVDS 芯片)傳送給FPGA控制芯片,經(jīng)過FPGA內(nèi)部的可編程邏輯電路判 斷確認此數(shù)據(jù)是屬于其它掃描板,然后再將該數(shù)據(jù)通過接口芯片(千 兆網(wǎng)或LVDS芯片)發(fā)送出去,其它掃描板的數(shù)據(jù)傳輸依此類推。
現(xiàn)有的掃描板視頻數(shù)據(jù)傳輸技術(shù),嚴重影響了數(shù)據(jù)的傳輸速率, 當(dāng)LED顯示屏尺寸較大時,經(jīng)常出現(xiàn)視頻圖像抖動的現(xiàn)象。
實用新型內(nèi)容
本實用新型為解決上述現(xiàn)有技術(shù)數(shù)據(jù)的傳輸速率低、易出現(xiàn)視頻 圖像抖動的缺點,提供總線方式的掃描板信號傳輸電路。
本實用新型實現(xiàn)發(fā)明目的采用的技術(shù)方案是, 一種掃描板信號傳 輸電路,包括信號輸入接口電路、解碼電路、數(shù)據(jù)處理芯片、編碼電 路和信號輸出接口電路,數(shù)據(jù)分配器下載的數(shù)據(jù)經(jīng)信號輸入接口電路 接入掃描板信號傳輸電路,依次經(jīng)解碼電路、數(shù)據(jù)處理芯片、編碼電 路和信號輸出接口電路輸出,所述解碼電路接出有一信號驅(qū)動電路,信號驅(qū)動電路與數(shù)據(jù)處理芯片和編碼電路連接。
更好地,所述信號驅(qū)動電路為由二個SN74LVCR2245芯片構(gòu)成的 開關(guān)電路;所述數(shù)據(jù)處理芯片為FPGA控制芯片;所述解碼電路為 LVDS解碼芯片,所述編碼電路為LVDS編碼芯片。
本實用新型的有益效果是,很大地提高了數(shù)據(jù)傳輸速率,解決了 視頻圖像抖動的問題。
圖l,現(xiàn)有掃描板信號傳輸電路連接圖。
圖2,本實用新型掃描板信號傳輸電路連接圖。
圖3,本實用新型控制流程圖。
圖4,信號驅(qū)動電路圖。
圖5, LVDS解碼電路圖。
圖6, LVDS編碼電路圖。
圖7,輸入和輸出接口電路圖。
圖中,l輸入接口電路、2LVDS解碼電路、3FPGA控制芯片、 4LVDS編碼電路、5輸出接口電路、6信號驅(qū)動電路、7數(shù)據(jù)采集模 塊、8數(shù)據(jù)處理模塊、9數(shù)據(jù)輸出模塊。
具體實施方式
參看附圖1, 一種掃描板信號傳輸電路,包括輸入接口電路1、 LVDS解碼電路2、 FPGA控制芯片3、 LVDS編碼電路4和輸出接口 電路5, FPGA控制芯片3由數(shù)據(jù)采集模塊7、數(shù)據(jù)處理模塊8和數(shù) 據(jù)輸出模塊9組成,數(shù)據(jù)分配器下載的數(shù)據(jù)經(jīng)輸入接口電路1接入掃 描板信號傳輸電路,依次經(jīng)LVDS解碼電路2、 FPGA控制芯片3、 LVDS編碼電路4和輸出接口電路5輸出,所述LVDS解碼電路2連接信號驅(qū)動電路6,信號驅(qū)動電路6連接FPGA控制芯片3的數(shù)據(jù)處
理模塊8和LVDS編碼電路4。
參看附圖4,所述信號驅(qū)動電路6為由二個SN74LVCR2245芯片
構(gòu)成的開關(guān)電路。
參看附圖5,所述LVDS解碼電路2采用SN65LV1023芯片。 參看附圖6,所述LVDS編碼電路4采用SN65LV1224芯片。 所述輸入接口電路1和輸出接口電路5為RJ45電路,參看附圖7。
數(shù)據(jù)分配器(或控制器)下載的視頻數(shù)據(jù)經(jīng)過掃描板的接口保護 芯片SN74LVCR2245傳送給SN65LV1023芯片,通過SN65LV1023 芯片將LVDS傳輸信號轉(zhuǎn)換成數(shù)字信號再輸入給FPGA控制芯片3, 同時另一路通過由二片SN74LVCR2245芯片構(gòu)成的開關(guān)電路傳輸給 數(shù)據(jù)輸出SN65LV1224芯片。
其工作原理參看附圖3,在每次掃描板通電時,由二片 SN74LVCR2245芯片構(gòu)成的開關(guān)電路是處于斷開的狀態(tài),此時的掃描 板數(shù)據(jù)傳輸通道與改進前的電路一樣,用于完成模組的ID號確認。 模組的ID號確認完成后,F(xiàn)PGA控制芯片通過設(shè)置FPGA—OE—C信 號線為低打開由二片SN74LVCR2245芯片構(gòu)成的開關(guān)電路的數(shù)據(jù)傳 輸通道,同時關(guān)閉內(nèi)部的視頻數(shù)據(jù)輸出通道,數(shù)據(jù)傳輸方式由級聯(lián)轉(zhuǎn) 化成總線方式,提高了數(shù)據(jù)傳輸速率。
權(quán)利要求1、一種掃描板信號傳輸電路,包括信號輸入接口電路、解碼電路、數(shù)據(jù)處理芯片、編碼電路和信號輸出接口電路,數(shù)據(jù)分配器下載的數(shù)據(jù)經(jīng)信號輸入接口電路接入掃描板信號傳輸電路,依次經(jīng)解碼電路、數(shù)據(jù)處理芯片、編碼電路和信號輸出接口電路輸出,其特征在于所述解碼電路接出有一信號驅(qū)動電路,信號驅(qū)動電路與數(shù)據(jù)處理芯片和編碼電路連接。
2、 根據(jù)權(quán)利要求1所述的一種掃描板信號傳輸電路,其特征在于所述信號驅(qū)動電路為由二個SN74LVCR2245芯片構(gòu)成的開關(guān)電 路。
3、 根據(jù)權(quán)利要求1所述的一種掃描板信號傳輸電路,其特征在 于所述數(shù)據(jù)處理芯片為FPGA控制芯片。
4、 根據(jù)權(quán)利要求1至3所述的任一掃描板信號傳輸電路,其特 征在于所述解碼電路為LVDS解碼芯片,所述編碼電路為LVDS編碼芯片。
5、 根據(jù)權(quán)利要求4所述的一種掃描板信號傳輸電路,其特征在 于所述LVDS編碼芯片為SN65LV1023芯片。
6、 根據(jù)權(quán)利要求4所述的一種掃描板信號傳輸電路,其特征在 于所述LVDS編碼芯片為SN65LV1224芯片。
專利摘要本實用新型為解決現(xiàn)有掃描板信號傳輸電路數(shù)據(jù)的傳輸速率低、易出現(xiàn)視頻圖像抖動的缺點,提供一種總線方式的掃描板信號傳輸電路,包括信號輸入接口電路、解碼電路、數(shù)據(jù)處理芯片、編碼電路和信號輸出接口電路,數(shù)據(jù)分配器下載的數(shù)據(jù)經(jīng)信號輸入接口電路接入掃描板信號傳輸電路,依次經(jīng)解碼電路、數(shù)據(jù)處理芯片、編碼電路和信號輸出接口電路輸出,所述解碼電路接出有一信號驅(qū)動電路,信號驅(qū)動電路與數(shù)據(jù)處理芯片和編碼電路連接。其有益效果是,很大地提高了數(shù)據(jù)傳輸速率,解決了視頻圖像抖動的問題。
文檔編號H04N7/24GK201369797SQ20082023518
公開日2009年12月23日 申請日期2008年12月18日 優(yōu)先權(quán)日2008年12月18日
發(fā)明者李春明 申請人:康佳集團股份有限公司