国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      通信系統(tǒng)的發(fā)射機(jī)結(jié)構(gòu)的制作方法

      文檔序號:7708639閱讀:204來源:國知局

      專利名稱::通信系統(tǒng)的發(fā)射機(jī)結(jié)構(gòu)的制作方法
      技術(shù)領(lǐng)域
      :本發(fā)明涉及通信系統(tǒng)中的電子電路,尤其涉及提供改進(jìn)性能的發(fā)射機(jī)結(jié)構(gòu)。
      背景技術(shù)
      :各種設(shè)計考慮使高性能發(fā)射機(jī)的設(shè)計成為有挑戰(zhàn)性的。對于許多應(yīng)用,要求高性能以滿足系統(tǒng)規(guī)格。可以由發(fā)射信號通路的線性度、控制發(fā)射功率的寬動態(tài)范圍以及其它特性來描述高性能的特征。而且,對于諸如蜂窩網(wǎng)通信系統(tǒng)的某些應(yīng)用來說,由于蜂窩網(wǎng)電話機(jī)的可攜帶的本質(zhì),功率消耗是很重要的考慮因素。對于許多集成于大量生產(chǎn)的用戶產(chǎn)品中的發(fā)射機(jī)設(shè)計來說,成本也是主要考慮因素。高性能、低功率消耗以及低成本一般是互相矛盾的設(shè)計考慮。這些各種設(shè)計考慮影響諸如蜂窩網(wǎng)電話機(jī)的用戶產(chǎn)品的性能和可接受程度。蜂窩網(wǎng)通信系統(tǒng)的例子包括碼分多址(CDMA)、時分多址(TDMA)以及模擬調(diào)頻(FM)通信系統(tǒng)。在名為"SPREADSPECTRUMMULTIPLEACCESSCOMMUNICATIONSYSYTEMUSINGSATELLITEORTERRESTRIALREPEATERS"的美國專利號4,901,307以及名為"SYSYTEMANDMETHODFORGENERATIINGWAVEFORMSINACDMACELLULARTELEPHONESYSTEM"的美國專利號5,103,459中揭示了CDMA通信系統(tǒng),兩者皆被轉(zhuǎn)讓給本發(fā)明的受讓人,并在此引用作為參考。還由"TIA/EIA/IS-95-AMobileStation-BaseStationCompatibilityStandardforDual-ModeWidebandSpreadSpectrumCellularSystem"禾口"TIA/EIA/IS-95-BMobileStation-BaseStationCompatibilityStandardforWidebandSpreadSpectrumCellularSystem"定義了CDMA通信系統(tǒng),兩者在此被引用作為參考。在CDMA通信系統(tǒng)中,發(fā)射機(jī)中的非線性產(chǎn)生表現(xiàn)為互調(diào)失真并降低系統(tǒng)性能。為了降低非線性,把發(fā)射信號通路中的元件設(shè)計成在它們的線性范圍內(nèi)工作,結(jié)果消耗了大量功率。要求寬動態(tài)范圍以充分地控制輸出發(fā)射功率。在CDMA系統(tǒng)中,調(diào)整發(fā)射功率電平以提供所要求的系統(tǒng)性能(即某一誤碼率)、對其它元件的低干擾以及降低的功率消耗。發(fā)射機(jī)的低功率消耗允許使用常轉(zhuǎn)化成較小型電話機(jī)的較小型的電池。由于電話機(jī)的可攜帶特性,較小型是非常想要的。發(fā)射機(jī)的低功率消耗對于規(guī)定的電池大小進(jìn)一步提供了增加的通話和待機(jī)時間。如所能看出的那樣,提供高性能、第功率消耗以及低成本的發(fā)射機(jī)結(jié)構(gòu)是非常合乎需要的。
      發(fā)明內(nèi)容本發(fā)明提供控制通信系統(tǒng)的發(fā)射機(jī)的操作,以提供比常規(guī)發(fā)射機(jī)改進(jìn)的性能的控制器電路。所述改進(jìn)包括下面的組合對控制信號的快速響應(yīng)時間、輸出功率調(diào)整中改進(jìn)的線性度、降低的干擾、降低的功率消耗、較低的電路復(fù)雜程度以及較低成本。對于蜂窩網(wǎng)應(yīng)用,這些改進(jìn)將導(dǎo)致增加的系統(tǒng)容量、較小的電話機(jī)尺寸、增加的通話和待機(jī)時間以及較大的產(chǎn)品的公眾接受度。本發(fā)明的一方面提供了包括可變增益元件、功率放大部分以及控制器電路的通信系統(tǒng)中的發(fā)射機(jī)。所述可變增益元件具有覆蓋某一增益范圍的可變增益。所述功率放大部分耦合至所述可變增益元件并包括若干離散增益設(shè)置值,其中所述增益設(shè)置值之一是旁路設(shè)置值。所述控制器電路提供所述可變增益元件和所述功率放大部分的控制信號。更新所述可變增益元件以及所述功率放大部分的增益,以在某種意義上降低輸出發(fā)射功率中的瞬變現(xiàn)象并提供所述輸出發(fā)射功率電平的線性調(diào)整。還例如通過當(dāng)不需要時使一個或多個部分?jǐn)嚯?,控制所述可變增益元件和所述功率放大部分以降低功率消耗。本發(fā)明的另一方面提供一種用于調(diào)整發(fā)射機(jī)中的電路元件的增益的方法和裝置。根據(jù)該方法和裝置,接收包括對電路元件的增益設(shè)置值的增益控制信號。然后產(chǎn)生對應(yīng)于所述增益設(shè)置值中的變化的過激脈沖。對所述過激脈沖和所述增益設(shè)置值求和,以產(chǎn)生經(jīng)調(diào)整的控制信號,對該信號濾波以產(chǎn)生經(jīng)濾波的控制信號。然后根據(jù)所述經(jīng)濾波的控制信號調(diào)整所述電路元件的增益。所述過激脈沖可具有與所述增益設(shè)置值中的變化幅度相關(guān)聯(lián)的幅度并還可具有可編程的持續(xù)時間。本發(fā)明的另一方面提供一種用于調(diào)整具有第l增益元件和第2增益元件的發(fā)射機(jī)中的信號增益的方法和裝置。所述第1增益元件響應(yīng)第1更新時鐘,而所述第2增益元件響應(yīng)第2更新時鐘。所述第1和第2更新時鐘是異步的。根據(jù)該方法和裝置,分別確定了所述第1和第2增益元件的第1和第2增益轉(zhuǎn)移特性。根據(jù)所述第l和第2增益轉(zhuǎn)移特性產(chǎn)生增益補(bǔ)償表。在正常操作期間,分別接收所述第1和第2增益元件的第1和第2增益設(shè)置值。根據(jù)所述第1增益設(shè)置值,用某一增益偏移值調(diào)整所述第2增益設(shè)置值。然后從所述增益補(bǔ)償表中接收對應(yīng)于所述經(jīng)調(diào)整的第2增益設(shè)置值的線性化的增益設(shè)置值。分別用所述第1和線性化的增益設(shè)置值調(diào)整所述第1和第2增益元件。本發(fā)明的另一方面提供一種用于調(diào)整具有第l增益元件和第2增益元件的發(fā)射機(jī)中的信號增益的方法和裝置。所述第1增益元件響應(yīng)第1更新時鐘,而所述第2增益元件響應(yīng)第2更新時鐘。所述第2更新時鐘比所述第1更新時鐘快,并且所述第l和第2更新時鐘是異步的。根據(jù)該方法和裝置,分別為所述第1和第2增益元件接收第1和第2增益設(shè)置值。然后產(chǎn)生分別代表所述第1和第2增益設(shè)置值的第1和第2增益控制信號。所述第1和第2增益控制信號分別與所述第1和第2更新時鐘對準(zhǔn)。檢測所述第1增益元件的增益設(shè)置值中的變化。如果檢測到所述增益設(shè)置值中的變化,所述第2增益控制信號就對準(zhǔn)所述第l更新時鐘;而如果檢測到所述增益設(shè)置值中無變化,所述第2增益控制信號就對準(zhǔn)所述第2更新時鐘。分別用所述對準(zhǔn)的第1和第2增益控制信號調(diào)整所述第1和第2增益元件的增益。本發(fā)明的另一方面提供了一種用于提供發(fā)射機(jī)的輸出功率電平的線性調(diào)整的方法和裝置。所述發(fā)射機(jī)包括具有若干離散增益設(shè)置的元件以及具有連續(xù)可變增益設(shè)置的元件。根據(jù)該方法和裝置,對每個離散增益設(shè)置值確定所述發(fā)射機(jī)的增益轉(zhuǎn)移函數(shù)。對于所述離散增益設(shè)置的每一個,根據(jù)所確定的增益轉(zhuǎn)移函數(shù)產(chǎn)生增益補(bǔ)償表。接收具有離散增益設(shè)置的元件的第l增益設(shè)置值。所述第l增益設(shè)置值標(biāo)識所述離散增益設(shè)置之一。還接收具有離散增益設(shè)置的元件的第2增益設(shè)置值。對應(yīng)于由所述第l增益設(shè)置值標(biāo)識的離散增益設(shè)置,從所述增益補(bǔ)償表中取回經(jīng)補(bǔ)償?shù)脑鲆嬖O(shè)置值。用所述第l增益設(shè)置值調(diào)整具有離散增益設(shè)置的元件的增益,而用經(jīng)補(bǔ)償?shù)脑鲆嬖O(shè)置值調(diào)整具有可變增益設(shè)置的元件的增益。本發(fā)明的另一方面提供了一種用于在信號發(fā)射期間控制發(fā)射機(jī)的輸出功率中的瞬變現(xiàn)象的方法和裝置。所述發(fā)射機(jī)包括具有第1時間響應(yīng)的第1增益元件和具有第2時間響應(yīng)的第2增益元件。所述第1時間響應(yīng)比所述第2時間響應(yīng)快。根據(jù)該方法和裝置,接收第l和第2命令來分別調(diào)整所述第l和第2元件的增益。由某一時間周期延遲所述第1命令。分別用所述經(jīng)延遲的第1命令和所述第2命令調(diào)整所述第1和第2增益元件的增益。選擇某一時間周期來減少由于所述第1和第2元件的增益調(diào)整而造成的發(fā)射機(jī)的輸出功率電平的增加。在一個實(shí)施例中,當(dāng)檢測到所述第l元件的增益中的增加時,延遲所述第1命令。本發(fā)明的另一方面提供了一種用于在信號發(fā)射期間控制發(fā)射機(jī)中的功率放大器的方法和裝置。根據(jù)該方法和裝置,首先確定所要求的輸出發(fā)射功率電平。如果所要求的輸出發(fā)射功率電平低于某一閾值之下,就旁路所述功率放大器并使之?dāng)嚯?。如果所要求的輸出發(fā)射功率電平超過所述某一門限,就對所述功率放大器加電達(dá)至少預(yù)熱時間,并然后選擇使用。當(dāng)不使用時可使所述功率放大器斷電??梢栽趯?yīng)于所發(fā)射的編碼符號的邊界處不時地進(jìn)行對所述功率放大器的選擇以及旁路/斷電,以使系統(tǒng)性能中的降低程度減至最小。類似地,當(dāng)不使用時可以使發(fā)射信號通路(如發(fā)射射頻(RF)和中頻(IF)通路)以及偏置電路斷電。當(dāng)參考下面的說明、權(quán)利要求以及附圖時,本發(fā)明的上述的以及其它方面將變得更清楚。圖1示出了通信系統(tǒng)的發(fā)射機(jī)的實(shí)施例的框圖2示出了提供優(yōu)于圖1中的發(fā)射機(jī)的優(yōu)點(diǎn)的發(fā)射機(jī)的實(shí)施例的框圖;圖3示出對圖2中的發(fā)射機(jī)產(chǎn)生控制信號的控制器的實(shí)施例的框圖;圖4示出了包括接口電路的實(shí)施例的增益控制機(jī)構(gòu)的一部分的圖;圖5示出了所述接口電路的詳細(xì)實(shí)施例的圖;圖6示出了增益補(bǔ)償電路的實(shí)施例的框圖7A是功放驅(qū)動器(driver-PA)和可變增益放大器(VGA)的控制信號的時序圖7B示出了產(chǎn)生driver-PA和VGA的控制信號的實(shí)施例的框圖7C和7D分別示出了定時同步電路中的比較器和邏輯電路的實(shí)施例的框圖8A和8B分別示出了具有多個增益設(shè)置和一個旁路設(shè)置的高效率功率放大器(HEPA)和功率放大電路的實(shí)施例的框圖8C示出了具有多個增益設(shè)置而無旁路設(shè)置的功率放大器(PA)的實(shí)施例的圖9A示出了諸如VGA、驅(qū)動器(driver)或PA的典型電路的增益轉(zhuǎn)移函數(shù)曲線(或曲線)。圖9B和9C是分別示出具有2個增益狀態(tài)的電路元件的功率遲滯現(xiàn)象以及功率和定時遲滯現(xiàn)象的曲線;圖9D和犯是分別示出具有4個增益狀態(tài)的電路元件的功率遲滯現(xiàn)象以及功率和定時遲滯現(xiàn)象的曲線;圖IOA和IOB分別示出了對于向下和向上增益階躍變化,由于driver-PA和VGA的響應(yīng)時間中的失配造成的輸出發(fā)射功率中的瞬變現(xiàn)象的曲線;圖IOC和IOD示出了對于兩個不同的時間延遲,由于(故意引入的)driver-PA和VGA的控制信號在時間對準(zhǔn)中的失配造成的輸出發(fā)射功率中的瞬變現(xiàn)象的曲線;圖10E示出了延遲driver-PA的控制信號以當(dāng)切換所述driver-PA的增益時能控制輸出發(fā)射功率中的瞬變現(xiàn)象的電路的實(shí)施例的框圖IIA和IIB示出了根據(jù)本發(fā)明的一方面用于控制PA和發(fā)射鏈路的信號的時序圖11C示出了產(chǎn)生控制信號PA—ON來使所述PA通電或斷電的電路的實(shí)施例的圖IID示出了產(chǎn)生控制信號PA—R[1:0]的電路的實(shí)施例的圖。具體實(shí)施方式發(fā)射機(jī)結(jié)構(gòu)圖1示出了通信系統(tǒng)的發(fā)射機(jī)100的實(shí)施例的框圖。圖1中所示的發(fā)射機(jī)可用于各種應(yīng)用,包括蜂窩網(wǎng)電話機(jī)、高清晰度電視機(jī)(HDTV)、有線電視機(jī)以及其它。在發(fā)射通路中,中頻(IF)信號由可變增益放大器(VGA)120放大,由混頻器122用來自本地振蕩器(LO)124的正弦信號上變頻成射頻(RF),由驅(qū)動器(driver)126放大,并由驅(qū)動天線130的功率放大器(PA)128緩沖。根據(jù)所要求的線性度,driver126和功率放大器128通過由控制信號PA—Rl控制的開關(guān)132耦合至高供電源(VDD—high)或低供電源(VDD—low)。發(fā)射機(jī)100的發(fā)射鏈路包括發(fā)射信號通路(即從混頻器122至天線130)中的元件,但不支持諸如本地振蕩器124的電路。所述發(fā)射鏈路包括混頻器122、driver126和PA128。在圖l所示的實(shí)施例中,當(dāng)由控制信號PA—0N啟用時,PA128提供固定增益(如29dB),并且根據(jù)控制信號PA—R0的狀態(tài),driver126提供第1或第2增益(如分別是26dB或-2dB)。VGA120提供足夠的增益控制以覆蓋系統(tǒng)規(guī)格所要求的動態(tài)范圍(如85dB)??刂破?40產(chǎn)生啟動PA128的控制信號,設(shè)置driver126的增益、控制PA128和driver126的偏置并設(shè)置VGA120的增益。要求發(fā)射機(jī)IOO滿足各種系統(tǒng)規(guī)格。對于CDMA應(yīng)用,要求發(fā)射機(jī)以直到規(guī)定量的非線性工作并提供規(guī)定的動態(tài)范圍。通過以高發(fā)射功率電平向driver126和PA128提供高電源供電(VDD—high)以及通過為driver126選擇適當(dāng)?shù)脑鲆?如高增益),部分地降低非線性性。雖然driver126可在兩個增益設(shè)置之一操作,但是由于下述原因由VGA120提供所要求的動態(tài)范圍。在圖l所示的發(fā)射機(jī)結(jié)構(gòu)中,由具有一更新速率的機(jī)構(gòu)控制driver126和PA128,而由具有第2更新速率的另一機(jī)構(gòu)控制VGA120。一般地,通過對高功率驅(qū)動級旁路或斷電,實(shí)現(xiàn)driver126的低增益狀態(tài)。當(dāng)driver126改變增益狀態(tài)時,常發(fā)生增益短時脈沖波形干擾以及不想要的且不可預(yù)測的相位偏移。這些不利影響降低了系統(tǒng)的性能。結(jié)果,以低速率切換driver126的增益,以降低有害影響。相反,所述VGA120的增益控制機(jī)構(gòu)具有一般比driver126的快的更新速率。所述較快更新速率用于迅速地調(diào)整發(fā)射信號通路的增益,以響應(yīng)工作條件中的迅速變化。在CDMA通信系統(tǒng)中,所述功放驅(qū)動器(driver-PA)控制機(jī)構(gòu)的更新時鐘和所述VGA控制機(jī)構(gòu)的更新時鐘是頻率鎖定的,但可以不是(并且通常不是)相位鎖定的。實(shí)質(zhì)上可把這些更新時鐘看作是異步的。由于如下所述的系統(tǒng)設(shè)計考慮,所述driver-PA的更新時鐘來源于在其中有發(fā)射機(jī)的單元(如用戶單元)的調(diào)制器,而所述VGA控制機(jī)構(gòu)的更新時鐘來源于解調(diào)器??刂芼river126和PA128的機(jī)構(gòu)一般具有比控制VGA120的機(jī)構(gòu)快的響應(yīng)時間。如圖1中所示,driver126和PA128的控制信號(PA—R0和PA—Rl)本質(zhì)上是數(shù)字的并具有(相對)較快的轉(zhuǎn)變時間。相反,VGA120的控制信號VGA—GAIN由具有某一時間響應(yīng)i的低通濾波器142濾波。把濾波器142的帶寬設(shè)計成較窄,以如系統(tǒng)規(guī)格所要求的那樣將增益控制信號TX—AGC上的波紋幅度降至特定值。窄帶寬導(dǎo)致對控制信號VGA一GAIN中的階躍變化的(相對)較長的響應(yīng)時間(如is330微秒)。由于上述理由(即不同的更新速率、異步的更新時鐘以及不同的響應(yīng)時間)中的至少一些原因,把所述driver-PA控制機(jī)構(gòu)和所述VGA控制機(jī)構(gòu)典型地設(shè)計成彼此獨(dú)立地工作。然而,為了在當(dāng)driver126的增益從低增益設(shè)置切換到高增益設(shè)置時保持近似恒定的輸出發(fā)射功率電平,并且反之亦然,就耦合所述兩個控制機(jī)構(gòu)。當(dāng)在增益設(shè)置間切換driver126的增益時,在所述發(fā)射鏈路中引入了突然的增益階躍,這將導(dǎo)致輸出發(fā)射功率電平中的變化。為了補(bǔ)償該增益階躍,用偏移增益調(diào)整VGA120的增益,以在切換driver126之前或之后提供近似相似的整個發(fā)射信號通路增益。例如,如果將driver126從-2dB增益切換到+26dB增益,在近似同一時刻將VGA的增益減少28dB以補(bǔ)償所述driver增益變化。VGA120的響應(yīng)時間應(yīng)該精密地匹配driver126的響應(yīng)時間。如果切換了driver126的增益而沒有適當(dāng)?shù)卣{(diào)整VGA120的增益(即由于較慢的響應(yīng)時間),則發(fā)生增益瞬變現(xiàn)象,這導(dǎo)致在輸出發(fā)射功率中的對應(yīng)的瞬變現(xiàn)象。所述功率瞬變現(xiàn)象能導(dǎo)致發(fā)射機(jī)的性能的降低。圖1示出了同步所述2個控制機(jī)構(gòu)以當(dāng)切換所述driver時減少增益瞬變現(xiàn)象的實(shí)現(xiàn)。低通濾波器142耦合至控制器140,并接收及濾波可變控制信號VGA—GAIN,以產(chǎn)生提供給加法放大器148的模擬電壓。driver126的控制信號PA一RO耦合并控制開關(guān)144,所述開關(guān)耦合于低通濾波器146和加法放大器148之間。濾波器146耦合至控制器140,并接收及濾波恒定的控制信號OS—GAIN,以產(chǎn)生提供給加法放大器148的恒定模擬電壓。然后放大器148對接收到的電壓求和,以產(chǎn)生VGA控制信號TX一AGC。從而,當(dāng)切換driver126的增益時,對應(yīng)的固定增益補(bǔ)償電壓(即經(jīng)濾波的OS—GAIN)提供給VGA120。所述增益補(bǔ)償電壓以相反的方向調(diào)整VGA120的增益以保持近似恒定的整個發(fā)射信號通路增益。放大器148的響應(yīng)時間是可忽略的,并且driver126的響應(yīng)時間接近控制信號PA一RO中的變化。由于相對于driver126的快響應(yīng)時間(一般可忽略)來說,濾波器142的響應(yīng)時間(大約330微秒)太慢,在濾波器142前不用數(shù)字的方法添加所述增益補(bǔ)償電壓(即在控制器140中)。由于若干原因,圖1中所示的發(fā)射機(jī)結(jié)構(gòu)不是最佳的。首先,由于driver126和VGA120的增益控制機(jī)構(gòu)的獨(dú)立操作,整個動態(tài)范圍要求(如85dB)就施加在VGA120上。該寬動態(tài)范圍要求導(dǎo)致復(fù)雜的以及功率消耗的VGA設(shè)計。其次,當(dāng)切換driver126時為保持近似恒定的輸出發(fā)射功率電平而需要的額外元件(如,外部的一開關(guān)144、濾波器146以及加法放大器148;以及內(nèi)部的一用于信號0S_GAIN的D/A轉(zhuǎn)換的額外的PDM)將增加發(fā)射硬件復(fù)雜程度和成本。圖1中所示的發(fā)射機(jī)結(jié)構(gòu)還不能滿足某些系統(tǒng)要求。例如,TIA/EIA/IS-98-A要求發(fā)射機(jī)的平均輸出功率電平要在接收有效功率控制比特之后的少于500微秒內(nèi)處于最終值的0.3dB之內(nèi)。要求具有快速建立時間的寬帶寬功率控制機(jī)構(gòu)來滿足該規(guī)定。接收并確定功率控制比特的有效性所需的處理時間差不多是400微秒,僅給發(fā)射機(jī)留下IOO微秒時間來響應(yīng)所檢測到的有效功率控制比特。如果濾波器142的響應(yīng)時間大于IOO微秒(在典型設(shè)計中大約是330微秒),則很難(如果不是不可能的)滿足該規(guī)定。如所能看出的那樣,各種設(shè)計考慮和系統(tǒng)要求將速率和精確性要求施加于所述發(fā)射鏈路的增益控制機(jī)構(gòu)上。圖2示出了提供優(yōu)于圖1中的發(fā)射機(jī)100的發(fā)射機(jī)200的實(shí)施例的框圖。在發(fā)射通路中,中頻(IF)信號由VGA220放大,由混頻器222用來自本地振蕩器224的正弦信號上變頻成射頻,由driver226放大,并由驅(qū)動天線230的PA228緩沖。driver226和PA228耦合至PA控制電路232,該電路接收來自控制器240的控制信號PA—RO和PA一R1。發(fā)射機(jī)200的發(fā)射鏈路包括VGA220、混頻器222、driver226以及PA228。還可把PA控制電路232實(shí)現(xiàn)于控制器240之中。在圖2所示的詳細(xì)實(shí)施例中,PA228具有3個增益設(shè)置而driver226具有2個增益設(shè)置。所述PA增益設(shè)置包括低增益、高增益以及旁路,而所述driver增益設(shè)置包括低增益和高增益??刂破?40產(chǎn)生啟動PA228的控制信號,設(shè)置driver226和PA228的增益,控制driver226和PA228的偏置并設(shè)置VGA220的增益。把VGA增益控制信號CGA—GAIN提供給濾波器242,所述濾波器對所述信號進(jìn)行濾波以產(chǎn)生提供給VGA200的增益控制信號TX一AGC。發(fā)射機(jī)200包括下面的特點(diǎn)和優(yōu)點(diǎn)。首先,如下所述,把增益元件(VGA220、driver260以及PA228)的增益控制機(jī)構(gòu)集成在一起以提供改進(jìn)的性能。部分地通過為所述VGA增益控制信號提供較快響應(yīng)時間的電路使所述控制機(jī)構(gòu)集成。其次,動態(tài)范圍要求分布于發(fā)射鏈路中的增益元件中。使用集成的增益控制機(jī)構(gòu),可以潛在地使用PA228的3個增益設(shè)置和driver226的2個增益設(shè)置,以提供某些所要求的動態(tài)范圍,從而降低了對VGA220的動態(tài)范圍要求。例如,可以分布85dB的動態(tài)范圍要求(圖1中的VGA120提供的),使得driver226和PA228提供55dB動態(tài)范圍,而VGA提供剩余30dB的動態(tài)范圍。用較低的動態(tài)范圍要求,可以把VGA220設(shè)計成更加功率有效,從而降低功率消耗,并還可在RF上實(shí)現(xiàn)(這將在直接上變頻發(fā)射機(jī)結(jié)構(gòu)中所需)。下面進(jìn)一步描述了基于圖2的發(fā)射機(jī)結(jié)構(gòu)中的改進(jìn)的額外的好處和優(yōu)點(diǎn)。圖3示出對圖2中的發(fā)射機(jī)200產(chǎn)生控制信號的控制器240的實(shí)施例的框圖。在控制器240中,自動增益控制(AGC)信號被提供給對該控制信號進(jìn)行濾波的環(huán)路濾波器310。把上/下命令提供給閉環(huán)功率控制電路312,該電路產(chǎn)生階躍增益值以響應(yīng)所接收的上/下命令。把來自環(huán)路濾波器310的輸出和來自功率控制電路312的輸出提供給加法器314并組合。然后把來自加法器314的組合信號提供給功率限制器316,限制信號以防止來自發(fā)射機(jī)200的過度發(fā)射。把來自所述限制器316的受限信號提供給加法器318,該加法器還接收來自增益補(bǔ)償電路320的增益補(bǔ)償信號。加法器318將所述兩個輸入信號相加,以產(chǎn)生提供給增益線性化電路330的增益信號。增益線性化電路330產(chǎn)生經(jīng)補(bǔ)償?shù)?即"線性化的")控制信號,該信號是用于解決發(fā)射鏈路中的增益元件的非線性的。把所述經(jīng)補(bǔ)償?shù)目刂菩盘柼峁┙o產(chǎn)生所述控制信號VGA—GAIN的接口電路350。PA一RANGE控制電路360接收指示發(fā)射機(jī)的操作方式的控制輸入、想要的工作特性以及TX—AGC值。然后,作為響應(yīng),控制電路360控制增益線性化電路330的工作并產(chǎn)生控制信號PA—RO、PA—R1和PA—0N。定時同步電路340將所述VGA控制信號與driver-PA控制信號同步。下面進(jìn)一步詳細(xì)描述了控制器240中的每個元件的操作。具有快速響應(yīng)時間的增益控制機(jī)構(gòu)具有快速響應(yīng)時間的增益控制機(jī)構(gòu)提供了若干優(yōu)點(diǎn)。首先,由于有快速響應(yīng)時間,可以用數(shù)字的方法產(chǎn)生VGA的控制信號和VGA的增益補(bǔ)償信號(即由于所述driver-PA的增益的切換)并將它們組合以形成單個組合的VGA增益控制信號。對于圖1中所示的發(fā)射機(jī)結(jié)構(gòu),對于所述driver-PA的增益中的每個可能變化,將要求額外的PDM、額外的一組開關(guān)144和濾波器146以及運(yùn)算放大器加法電路148以產(chǎn)生并耦合某一增益補(bǔ)償信號。從而,如果所述driver-PA包括4個可能的增益設(shè)置,需要3組PDM、開關(guān)和濾波器以及運(yùn)算放大器加法電路,以產(chǎn)生對應(yīng)于driver-PA中從driver-PA額定增益變化的3個可能變化的3個補(bǔ)償信號。所述額外的開關(guān)、濾波器以及運(yùn)算放大器加法電路增加了發(fā)射機(jī)硬件復(fù)雜程度。此外,對于4個可能的增益設(shè)置,當(dāng)前可用的控制器140不能提供額外的所要求的PDM。根據(jù)本發(fā)明的一方面,所述VGA的增益補(bǔ)償信號(即由于所述driver-PA增益中的變化)以數(shù)字方式產(chǎn)生并以數(shù)字方式與VGA的增益控制信號相加,以產(chǎn)生VGA的單個全部增益控制信號。作為結(jié)果,僅需要一個PDM和一個外部的低通濾波器,以產(chǎn)生所述VGA增益控制信號。然而,如上所述,driver226和PA228對其控制信號中的變化的時間響應(yīng)可以相對較快。VGA的增益補(bǔ)償信號應(yīng)具有近似相似的時間響應(yīng),以使發(fā)射信號通路中的增益瞬變現(xiàn)象降至最低。這可以通過設(shè)計具有寬帶寬以提供近似匹配driver226和PA228的響應(yīng)時間的響應(yīng)時間的低通濾波器242來實(shí)現(xiàn)。在詳細(xì)實(shí)施例中,濾波器242具有大約為IO微秒的70%的建立時間,這使得發(fā)射機(jī)能符合IS-98A要求。增加濾波器242的時間常數(shù)增加了控制信號TX—AGC上的波紋幅度。在典型實(shí)現(xiàn)中,所述控制信號VGA一GAIN是包括高和低值序列的脈沖密度調(diào)制(PDM)信號。有濾波器242對所述高和低值進(jìn)行濾波以獲得平均化的值。對應(yīng)于該平均化值的模擬控制信號驅(qū)動所述VGA。所述高和低值在所述模擬控制信號中產(chǎn)生降低發(fā)射機(jī)性能的波紋。為了降低波紋幅度,可進(jìn)行額外的濾波(即通過降低濾波器帶寬)。所述額外的濾波雖然降低了波紋幅度,但是相對地減慢了響應(yīng)時間。圖4示出了包括接口電路350的實(shí)施例的增益控制機(jī)構(gòu)的一部分的圖。接口電路提供了改進(jìn)的時間響應(yīng)而保持(或降低)所述波紋幅度。把來自增益線性化電路330的經(jīng)補(bǔ)償?shù)目刂菩盘柼峁┙o接口電路350中的時間響應(yīng)調(diào)整電路412。如下面將描述的那樣,電路412產(chǎn)生具有經(jīng)調(diào)整的時間響應(yīng)的"經(jīng)調(diào)整的"控制信號。把所述經(jīng)調(diào)整的信號提供給產(chǎn)生調(diào)制器信號的S-A調(diào)制器414。所述調(diào)制器信號包括對應(yīng)于所述經(jīng)調(diào)整的控制信號中的值的波形序列。濾波器242對所述調(diào)制器信號接收并濾波以提供所述VGA控制信號TX_AGC。圖5示出了所述接口電路350的詳細(xì)實(shí)施例的圖。接口電路350包括時間響應(yīng)調(diào)整電路412以及一階S-A調(diào)制器414。所述經(jīng)補(bǔ)償?shù)目刂菩盘杧[n]提供給時間響應(yīng)調(diào)整電路412,該電路產(chǎn)生經(jīng)調(diào)整的控制信號y[n]。在一個實(shí)施例中,所述經(jīng)調(diào)整的控制信號包括對提供較快或修改的響應(yīng)時間的經(jīng)補(bǔ)償?shù)目刂菩盘柕男拚T跁r間響應(yīng)調(diào)整電路412中,把信號x[n]提供給增益元件520和延遲元件522。增益元件520以可以是固定的或可編程的縮放因子(Av)縮放信號x[n]。在詳細(xì)實(shí)施例中,所述縮放因子是2。延遲元件522以也可以是固定的或可編程的時間間隔延遲信號x[n]。所述縮放因子和所述延遲量取決于在其中使用接口電路350的特定應(yīng)用的要求。把來自增益元件520的經(jīng)縮放的信號和來自延遲元件522的經(jīng)延遲的信號提供給加法器524,該加法器從所述經(jīng)縮放的信號中減去所述經(jīng)延遲的信號。在一個實(shí)施例中,加法器524是飽和加法器,將其輸出限制到落在后面的i:-A調(diào)制器414的輸入范圍內(nèi)的N比特值。把來自加法器524的信號y[n]提供給2-A調(diào)制器414。在2-A調(diào)制器414中,把信號y[n]提供給加法器530,該加法器用來自寄存器532的N個最低有效比特(LSB)加信號y[n]。把加法器530的(N+l)比特輸出提供給寄存器532并由其存儲。來自寄存器532的最高有效比特包括提供給濾波器242的經(jīng)量化的調(diào)制器信號k[n]。如圖5中的實(shí)施例所示,延遲元件522和寄存器532用相同的時鐘信號(SYSCLK)計時,雖然這不是必需的條件。濾波器242將來自調(diào)制器414的調(diào)制器信號濾波以產(chǎn)生模擬控制信號TX—AGC。在圖5中所示的詳細(xì)實(shí)施例中,濾波器242是包括兩個電阻器和兩個電容器的二階低通濾波器。為了提高所述控制信號TX—AGC的響應(yīng)時間,把時間響應(yīng)調(diào)整電路412設(shè)計成產(chǎn)生輔助濾波器242的響應(yīng)的過激脈沖。例如,當(dāng)把增益元件520的增益設(shè)置成2(Av=2)時,電路412產(chǎn)生具有等于所述信號x[n]中的變化的幅度的過激脈沖。根據(jù)x[n]的值和x[n]中變化的幅度,在某些情況下所述過激脈沖的幅度可以較小。每個過激脈沖具有由所述延遲元件確定的M"s的持續(xù)時間。A調(diào)制器414提供調(diào)制器信號k[n],該信號包括對應(yīng)于其輸入處的經(jīng)調(diào)整控制信號y[n]的信號的高和低值序列(即輸出波形序列)。S-A調(diào)制器414在輸出波形之中均勻地分布高值間的間隔,以提供比常規(guī)脈寬調(diào)制(PWM)以及常規(guī)PDM改進(jìn)的穩(wěn)態(tài)波紋性能。此特性導(dǎo)致較小的波紋幅度,因?yàn)闉V波器242中的電容器對每組高和低值進(jìn)行充電和放電具有相同的時間量。分析指出用9比特分辨率(N=9),2-A調(diào)制器414能將峰-峰波紋幅度的糟糕情況降低到1/3或更小些。這些波紋性能中的改進(jìn)可用于換取較快的響應(yīng)時間。特別地,通過增加3倍所述低通濾波器的帶寬,對于相同波紋幅度可獲得響應(yīng)時間的3倍提咼。一階低通濾波器典型地用于對來自所述調(diào)制器的調(diào)制器信號k[n]進(jìn)行濾波。可以用單個電阻器和單個電容器實(shí)現(xiàn)所述一階濾波器。雖然一階濾波器導(dǎo)致較少的元件數(shù),但是對于某些應(yīng)用所述響應(yīng)時間和波紋性能不令人滿意。對于具有兩個極點(diǎn)的二階濾波器,濾波器的頻率響應(yīng)在第1和第2極點(diǎn)的頻率間以l/f衰減,并在所述第2極點(diǎn)的頻率之后以1/f2衰減。通過選擇兩個極點(diǎn)的頻率低于波紋分量(即fp,和fp2<f驗(yàn)),所述波紋以40dB/10倍的斜率衰減,這比用一階濾波器獲得的20dB/10倍的斜率快。然后波紋中的改進(jìn)可以換取濾波器的響應(yīng)時間中的提高。換句話說,為了滿足特定的波紋要求,所述二階濾波器的極點(diǎn)可以增加到比一階濾波器的極點(diǎn)高,從而導(dǎo)致較快的響應(yīng)時間而不犧牲波紋性能。所述波紋性能是調(diào)制器類型(如常規(guī)PDM、S-A調(diào)制器等等)、所述低通濾波器的帶寬以及調(diào)制器時鐘的速率的函數(shù)??墒境?,加速所述S-A調(diào)制器的時鐘頻率導(dǎo)致波紋量的對應(yīng)減少。然后通過增加模擬濾波器的帶寬,波紋性能中的改進(jìn)可用于換取較快的響應(yīng)時間。在相關(guān)專利申請序列號19622-2中進(jìn)一步詳細(xì)描述了電路412、2-A調(diào)制器414以及濾波器242的實(shí)現(xiàn)和操作。發(fā)射鏈路的集成的增益控制機(jī)構(gòu)用提供快速響應(yīng)時間用于控制VGA增益的電路,driver226和PA228的增益控制機(jī)構(gòu)可與VGA220的增益控制機(jī)構(gòu)集成在一起。在一個實(shí)現(xiàn)中,以額定的方式由控制信號PA—R0和PA—Rl控制driver226和PA228的增益。當(dāng)改變driver226或PA228或兩者的增益時,從VGA控制信號中以數(shù)字方式減去對應(yīng)于所述driver-PA增益中的變化的增益補(bǔ)償值。然后對整個VGA控制信號進(jìn)行濾波并提供給VGA220。在圖2所示的實(shí)施例中,driver226包括2個增益設(shè)置,而PA228包括3個增益設(shè)置??梢越M合這些增益設(shè)置以形成3至6個driver-PA增益設(shè)置。在詳細(xì)實(shí)施例中,組合這些元素以形成由表1定義的4個增益設(shè)置。表l-driver和PA的增益狀態(tài)<table>tableseeoriginaldocumentpage20</column></row><table>當(dāng)改變所述driver-PA增益時,相應(yīng)地補(bǔ)償VGA220的增益,以說明driver-PA增益中的變化,以在所述driver-PA增益變化前后保持近似相同的發(fā)射功率電平。例如,當(dāng)所述driver-PA增益從增益狀態(tài)1改變到增益狀態(tài)2時,所述driver-PA增益增加了大約18dB。從而,把以18dB減少所述VGA的增益的增益補(bǔ)償值加到所述VGA控制信號。在改變所述driver-PA的增益的大約同一時刻,調(diào)整所述VGA增益,使得所述輸出發(fā)射功率中的瞬變現(xiàn)象最小。圖6示出了增益補(bǔ)償電路的實(shí)施例的框圖。把4個增益補(bǔ)償值提供給多路復(fù)用器(MUX)612,一個增益補(bǔ)償值對應(yīng)于所述driver-PA增益狀態(tài)的每一個??梢园堰@些增益補(bǔ)償值存儲于存儲器(如RAM、R0M、閃存或其它存儲器技術(shù))、一組寄存器、控制器或其它電路中。MUX612還接收控制信號PA一RANGE—STATE[1:0],該控制信號選擇所述增益補(bǔ)償值之一來提供給加法器318。然后加法器318從VGA增益值中減去所選擇的增益補(bǔ)償值,以提供所述整體VGA增益值。對于所述driver和PA的4個增益狀態(tài),僅需要3個增益補(bǔ)償值(來自額定增益值)。從而可降低MUX612的復(fù)雜程度。然而,用4個增益補(bǔ)償值的實(shí)現(xiàn),其中一個增益補(bǔ)償值對應(yīng)于所述driver-PA增益狀態(tài)的每一個,允許發(fā)射機(jī)設(shè)計中更大的靈活性并還避免了數(shù)據(jù)通路的飽和。如上面所指示出的那樣,對于CDMA通信系統(tǒng),典型地使用一個更新時鐘產(chǎn)生driver226和PA228的控制信號,而使用另一更新時鐘產(chǎn)生VGA220的控制信號。這兩個時鐘典型的是頻率鎖定的,而一般不是相位鎖定的。對于發(fā)射增益控制機(jī)構(gòu)來說,由于需要對齊所述driver-PA和VGA的控制信號以降低輸出發(fā)射功率中的瞬變現(xiàn)象,所述兩個時鐘之間相位差異實(shí)質(zhì)上是有問題的。在順應(yīng)IS-95-A的CDMA通信系統(tǒng)中,貫穿Walsh碼元的傳輸過程中發(fā)生從用戶單元到基站的數(shù)據(jù)傳輸。在用戶單元中,產(chǎn)生、編碼數(shù)據(jù)比特,并將之分組成每組6個編碼數(shù)據(jù)比特的組。每組用于指出一個Walsh碼元的表。每個Walsh碼元是64比特并具有208微秒的持續(xù)時間,即導(dǎo)致4.8kHz的Walsh碼元速率。對所述Walsh碼元進(jìn)行調(diào)制并將其發(fā)送到所述基站。在基站處,接收并解調(diào)經(jīng)發(fā)送的信號。通常在每個Walsh碼元周期上進(jìn)行相干解調(diào),而在多個Walsh碼元上進(jìn)行非相干解調(diào)。對于相干解調(diào),所接收的信號的相位信息對解調(diào)性能有很大影響。在詳細(xì)實(shí)施例中,由于所述driver或所述PA的增益的切換易于在輸出發(fā)射信號中產(chǎn)生瞬時相位波動和間斷,故把所述driver和PA的切換限制到所述Walsh碼元的邊界,以將性能降低減至最小。通過將所述driver和PA的增益的切換與所述Walsh碼元的邊界對齊,輸出發(fā)射功率中的瞬變現(xiàn)象出現(xiàn)在所述碼元的邊界處,并且減少了系統(tǒng)性能的降低程度。該設(shè)計選擇導(dǎo)致以4.8kHz的Walsh碼元速率切換所述driver和PA。對于增益狀態(tài)間的切換來說4.8kHz更新速率一般是足夠的,但是對于VGA增益控制來說是典型不夠的。一般需要較快的更新速率使VGA能夠迅速地調(diào)整輸出發(fā)射功率電平,以響應(yīng)工作條件中的急劇變化。在詳細(xì)實(shí)現(xiàn)中,VGA的更新速率是38.4kHz。在詳細(xì)實(shí)現(xiàn)中,所述driver-PA增益設(shè)置電路的更新時鐘是源自于用戶單元中的發(fā)射部分中的調(diào)制器的4.8kHz時鐘,而所述VGA增益設(shè)置電路的更新時鐘是源自于用戶單元的接收部分中的解調(diào)器的38.4kHz時鐘。對于順應(yīng)IS-95-A的通信系統(tǒng),在接收幀邊界和發(fā)送幀邊界間的定時延遲上施加了10微秒的要求。該延遲典型地比用戶單元的處理延遲短。從而,在接收所接收的幀之前,預(yù)先進(jìn)行發(fā)射機(jī)中的某些處理。所述發(fā)射機(jī)定時與接收機(jī)定時動態(tài)相關(guān),導(dǎo)致發(fā)射機(jī)和接收機(jī)間的異步定時。這導(dǎo)致源自于發(fā)射機(jī)定時的driver-PA控制信號與源自于接收機(jī)定時的VGA控制信號之間的異步定時。如下所述,為了提供集成化的增益控制機(jī)構(gòu),當(dāng)有必要時(即當(dāng)所述driver-PA改變增益設(shè)置時)同步所述driver-PA和VGA的控制信號。圖7A是driver-PA和VGA的控制信號的時序圖??勺⒁獾絛river-PA的4.8kHz更新時鐘沒有與VGA的38.4kHz更新時鐘對齊。在時刻t,處,當(dāng)前和先前的增益狀態(tài)是相同的(即皆處于增益狀態(tài)00處),并且以38.4kHz時鐘的額定方式的控制值更新接口電路350的輸入。在時刻"處,當(dāng)前和先前的增益狀態(tài)是不同的(即從增益狀態(tài)OO改變到增益狀態(tài)Ol),并且用使用4.8kHz時鐘的控制值更新接口電路350的輸入。產(chǎn)生中間控制信號SAME和ALIGN來輔助將VGA控制值對齊到適當(dāng)?shù)母聲r鐘。在一個實(shí)施例中,如果所述SAME控制信號是低,即指示出driver-PA狀態(tài)中的改變,則在4.8kHz的前沿之前和之后,所述ALIGN控制信號阻止接口電路350的更新達(dá)一個38.4kHz時鐘周期。這確保了接口電路350不對VGA產(chǎn)生大的驅(qū)動不足或過激控制信號,以響應(yīng)增益狀態(tài)中的變化,并確保所述PDM濾波器有足夠的時間對大的增益階躍進(jìn)行濾波。如果所述SAME控制信號是高,即指示出在所述driver-PA狀態(tài)中無變化,則以正常的方式更新接口電路350的輸入。根據(jù)圖7A的頂部示出的"早期"版本的4.8kHz時鐘(標(biāo)明為4.8kHz—E)產(chǎn)生所述控制信號SAME和ALIGN。在圖7A的底部示出的控制信號LOAD—EN1說明了接口電路350的輸入的更新時間。圖7B示出了產(chǎn)生driver-PA和VGA的控制信號的實(shí)施例的框圖。所述增益狀態(tài)由PA—R認(rèn)GE控制電路360確定(即根據(jù)控制輸入以及TX—AGC值)并被提供給定時同步電路340中的比較器722。比較器還接收時鐘信號SYSCLK以及所述4.8kHz—E時鐘,將當(dāng)前增益狀態(tài)與driver-PA前一增益狀態(tài)比較,并產(chǎn)生指示driver-PA增益狀態(tài)中是否發(fā)生變化的所述SAME和ALIGN控制信號。把所述SAME和ALIGN控制信號提供給邏輯電路724,所述邏輯電路對增益線性化電路330和接口電路350產(chǎn)生載入允許信號。載入允許信號LOAD—ENO用于鎖存增益線性化電路330的輸出(該輸出是接口電路350的輸入),而載入允許信號LOAD—ENl用于啟用接口電路350中的延遲元件522。所述信號LOAD—ENO和LOAD—ENl確保在同一時刻更新/啟用到接口電路350以及接口電路350中的延遲元件522的輸入。如圖7A所示,所述載入允許信號LOAD—ENl包括啟動脈沖,所述啟動脈沖在正常工作期間對齊到38.4kHz時鐘,而當(dāng)在driver-PA增益狀態(tài)中發(fā)生變化時,它對齊到4.8kHz時鐘。系統(tǒng)時鐘SYSCLK(或具有相似相位的時鐘)鎖存接口電路350的輸出VGA—GAIN以及控制電路360的輸出PA—R0、PA—R1和PA—0N,以將這些控制信號的相位對齊。圖7C示出了比較器722的實(shí)施例的框圖。在比較器722中,把PA—RANGE—STATE信號提供給寄存器732的數(shù)據(jù)輸入以及比較器734和736的A輸入。用時鐘信號SYSCLK對寄存器732計時,而用所述4.8kHz—E時鐘啟用寄存器732,并且把寄存器732的輸出提供給比較器734和736的B輸入。寄存器732保持driver-PA的前一增益狀態(tài)值。比較器734和736每一個比較A(即當(dāng)前driver-PA增益狀態(tài))和B(即driver-PA前一增益狀態(tài))輸入值。然后比較器734和736分別產(chǎn)生SAME和BIGGER控制信號。分別把4.8kHz時鐘和4.8kHz—E時鐘提供給延遲元件742和744。延遲元件742提供一個38.4kHz時鐘周期的延遲,而延遲元件744提供延遲(tPR0C)以說明在VGA控制值的計算中的處理延遲(即包括增益線性化電路330的處理延遲)。4.8kHz時鐘和4.8kHz—E時鐘之間的延遲是2個38.4kHz時鐘周期,這對于VGA增益線性化塊來說是足夠的時間,以用適當(dāng)?shù)膁river-PA補(bǔ)償(貫穿TX一AGC塊的最大處理延遲)得到更新,使得在某一時刻(如Walsh碼元邊界)所述VGA和driver-PA增益都將準(zhǔn)備好。因?yàn)樗?.8kHz時鐘和38.4kHz時鐘是頻率鎖定的(即源于公用共系統(tǒng)時鐘),即使它們不是相位鎖定的(即源于使用不同的機(jī)構(gòu))也能產(chǎn)生所述4.8kHz時鐘和38.4kHz時鐘之間的延遲。把來自延遲元件724和744的經(jīng)延遲的時鐘分別提供給鎖存器746的R和S輸入。把鎖存器746的輸出提供給"或"門748的一個輸入,并把來自延遲元件742的所述經(jīng)延遲的4.8kHz時鐘提供給所述"或"門748的另一輸入。"或"門748的輸出構(gòu)成ALIGN信號。圖7D分別示出了邏輯電路724的實(shí)施例的框圖。在邏輯電路724中,把所述4.8kHz時鐘和所述ALIGN以及SAME信號提供給"或"門752的輸入。"或"門752的輸出構(gòu)成所述載入允許信號LOAD—EN0。把所述4.8kHz時鐘和所述SAME信號分別提供給"與"門754的非反相輸入和反相輸入。把所述ALIGN和SAME信號分別提供給"或"門754。把早期的38.4kHz時鐘禾口"或"門756的輸出提供給"與"門758的輸入。把"與"門754和756的輸出提供給"或"門760的輸入。"或"門760的輸出構(gòu)成所述載入允許信號LOAD—EN1。發(fā)射鏈路的分布的動態(tài)范圍利用集成的增益控制機(jī)構(gòu),可以把發(fā)射機(jī)的動態(tài)范圍要求分布于所述發(fā)射鏈路中的各個增益元件中。在圖2中的發(fā)射機(jī)200的詳細(xì)實(shí)施例中,driver226和PA228提供了大約55dB的所要求的動態(tài)范圍,而VGA220提供了剩下的30dB的所要求的動態(tài)范圍。所要求的動態(tài)范圍的不同分布是可能的并處于本發(fā)明的范圍之內(nèi)。圖8A示出了具有多個增益設(shè)置和一個旁路設(shè)置的高效率功率放大器(HEPA)800的實(shí)施例的框圖。HEPA800可以代替圖2中驅(qū)動器226和PA228的組合。在HEPA800中把RF信號提供給開關(guān)812的輸入。開關(guān)812的一個輸出耦合至放大器814的輸入,而開關(guān)812的另一輸出耦合至開關(guān)816的輸入。開關(guān)816的一個輸出耦合至旁路通路818的一端,而開關(guān)816的另一輸出耦合至衰減器820的一端。衰減器820的另一端以及旁路通路818耦合至開關(guān)822的兩個輸入。開關(guān)822的輸出以及放大器814的輸出耦合至開關(guān)824的兩個輸入。開關(guān)824的輸出構(gòu)成HEPA800的射頻輸出。在圖8A所示的詳細(xì)實(shí)施例中,放大器814包括低增益狀態(tài)和高增益狀態(tài)。開關(guān)816和822由控制信號SWO控制,而開關(guān)812和824由另一控制信號SWl控制。放大器814的增益由控制信號PA—GAIN控制。還可由控制信號PA—ON使放大器814通電或斷電。可由PA控制電路232(見圖2)從兩個控制信號PA一R0和PA—Rl中產(chǎn)生控制信號SWO、SWl以及PA—GAIN。表2-HEPA的增益狀態(tài)<table>tableseeoriginaldocumentpage24</column></row><table>HEPA提供了若干優(yōu)點(diǎn)。首先HEPA為發(fā)射通路提供了所要求的動態(tài)范圍的一部分,從而降低了VGA的動態(tài)范圍要求。由于較低的動態(tài)范圍要求,可把VGA設(shè)計成消耗較少功率并占據(jù)較少的管芯區(qū)域(diearea)。典型地通過用大電流量偏置所述放大器或提供多個增益級或兩者,實(shí)現(xiàn)高動態(tài)范圍。通過降低動態(tài)范圍要求,可以減少偏置電流或可消除一個或多個放大器級。降低VGA的動態(tài)范圍要求還允許發(fā)射機(jī)結(jié)構(gòu)中的進(jìn)一步改進(jìn)。參考圖2,通過圖2中未示出的先前的上變頻級將輸入到VGA220的中頻信號從基帶上變頻到中頻頻率。然后通過用混頻器222實(shí)現(xiàn)的第2上變頻級將該中頻信號上變頻到射頻。在某些發(fā)射機(jī)設(shè)計中,用單個直接上變頻級將基帶信號直接上變頻到射頻頻率是有利的。所述直接上變頻結(jié)構(gòu)可以降低發(fā)射機(jī)電路的復(fù)雜程度,這可引起減少的電路規(guī)模和成本。所述直接上變頻結(jié)構(gòu)還可提供改進(jìn)的性能。對于直接上變頻結(jié)構(gòu),在射頻頻率上實(shí)現(xiàn)VGA。在射頻頻率上設(shè)計VGA能提供整個動態(tài)范圍要求(如85dB),但這可能極其困難。因此,所述直接上變頻結(jié)構(gòu)可以以VGA的動態(tài)范圍要求中的降低為前提。圖8B示出了具有多個增益設(shè)置和一個旁路設(shè)置的功率放大電路840的實(shí)施例的圖。PA電路840代替了圖2中的PA228。在PA電路840中,把來自driver226的射頻信號提供給開關(guān)842的輸入。開關(guān)842的一個輸出耦合至PA844的輸入,而開關(guān)842的另一輸出耦合至旁路通路846的一端。旁路通路846的另一端耦合至開關(guān)848的一個輸入,而PA844的輸出耦合至開關(guān)848的另一輸入。開關(guān)848的輸出構(gòu)成了PA電路840的射頻輸出。PA電路840和driver226結(jié)合以提供直到4個增益設(shè)置。開關(guān)842和848由控制信號SW1控制,而PA844的偏置由另一控制信號SW0通過開關(guān)850控制??捎蒔A控制電路232(見圖2)從兩個控制信號PA_R0和PA一R1中產(chǎn)生控制信號SW0和SW1。圖8C示出了具有多個增益設(shè)置而無旁路設(shè)置的PA860的實(shí)施例的圖。PA860代替了圖2中的PA228。PA860和driver246可結(jié)合以提供直到4個增益設(shè)置。這種實(shí)現(xiàn)可比圖8A和8B的實(shí)現(xiàn)較不復(fù)雜,并在某些應(yīng)用中是較佳的??刂菩盘朠A—R0和PA—Rl可由圖2中的控制器240產(chǎn)生。25發(fā)射功率的線性化在CDMA通信系統(tǒng)中,在與基站的通信期間調(diào)整用戶單元(如蜂窩網(wǎng)電話機(jī))的發(fā)射功率電平。在反向鏈路上,每個發(fā)射用戶單元作為對網(wǎng)絡(luò)中的其它用戶單元的干擾。反向鏈路容量受到用戶單元從小區(qū)中的其它發(fā)射用戶單元受到的全部干擾的限制。為了使干擾最小并使反向鏈路容量最大,每個用戶單元的發(fā)射功率由2個功率控制回路控制。第l功率控制回路調(diào)整用戶單元的發(fā)射功率,使得在基站接收到的信號的信號質(zhì)量(由每比特能量與噪聲加干擾的比Eb/(No+Io)測量)保持在恒定水平。把該水平稱為Eb/(No+Io)設(shè)置點(diǎn)。第2功率控制回路調(diào)整所述設(shè)置點(diǎn),使得保持所想要的性能水平(由幀差錯速率(FER)測量)。所述第1功率控制回路常被稱為反向鏈路閉環(huán)功率控制回路,而所述第2功率控制回路常被稱為反向鏈路外部功率控制回路。在轉(zhuǎn)讓給本發(fā)明的受讓人并在此引用作為參考的名為"MethodandApparatusforControllingTransmissionPowerinaCDMACellularMobileTelephoneSystem"的美國專利號5,056,109中,揭示了反向鏈路的功率控制機(jī)構(gòu)。在反向鏈路閉環(huán)功率控制回路中,基站測量所接收到的來自每個用戶單元的Eb/(No+l0),并將測量值與閾值比較。如果所述經(jīng)測量的Eb/(No+Io)低于所述閾值,該基站向該用戶單元發(fā)送1比特命令(也稱為功率控制比特),指導(dǎo)該用戶站以某一量(如對于順應(yīng)IS-95-A的CDMA通信系統(tǒng)來說是ldB)增加其發(fā)射功率。另一方面,如果所述經(jīng)測量的Eb/(No+Io)在所述閾值之上,該基站向該用戶單元發(fā)送1比特命令,指導(dǎo)該用戶站以某一量(對于順應(yīng)IS-95-A的系統(tǒng)來說也是ldB)降低其發(fā)射功率。一當(dāng)接收該l比特命令,所述用戶單元的閉環(huán)功率控制機(jī)構(gòu)相應(yīng)地向上或向下調(diào)整其輸出發(fā)射功率電平。TIA/EIA/IS-95-B要求在有效功率控制比特的接收之后,用戶單元的平均輸出發(fā)射功率對于一個功率控制組中的ldB步長在最終值的土O.5dB范圍內(nèi)。需要精確的增益設(shè)置機(jī)構(gòu)來滿足此規(guī)范。并且,由于每個發(fā)射用戶單元對其它用戶單元造成干擾,對于改進(jìn)的系統(tǒng)性能和增加的系統(tǒng)容量來說輸出發(fā)射功率電平的精確控制是有利的。圖9A示出了具有代表性的電路元件(如VGA、driver或PA)的增益轉(zhuǎn)移函數(shù)曲線(或曲線)910圖。在區(qū)域912周圍的低輸出功率電平處,電路元件易于具有線性增益。如果所述電路元件是AB類,在區(qū)域910周圍的中點(diǎn)功率電平處,所述電路元件易于提供(相對)較高的增益。在區(qū)域914周圍的高輸出功率電平處,所述電路元件的增益降低。從而在中點(diǎn)輸出功率電平處可擴(kuò)大所述電路元件的增益,而在較高輸出功率電平處可壓縮所述電路元件的增益。使用增益線性化機(jī)構(gòu)以考慮到輸出發(fā)射功率的線性控制(即如IS-95-A規(guī)范所要求的ldB增量的線性控制)。所述增益線性化機(jī)構(gòu)的一個實(shí)現(xiàn)是通過增益校準(zhǔn)表的使用。為了將某一電路元件線性化,首先對該電路元件測量增益轉(zhuǎn)移曲線。然后根據(jù)所測量的增益轉(zhuǎn)移曲線產(chǎn)生增益校準(zhǔn)表。所述增益校準(zhǔn)表包含校準(zhǔn)曲線,所述校準(zhǔn)曲線是所測量的增益轉(zhuǎn)移曲線的逆曲線。校準(zhǔn)曲線與增益轉(zhuǎn)移曲線的組合是近似線性的。所述增益校準(zhǔn)表提供設(shè)置所述增益元件的輸出增益控制值,使得所述增益隨輸入到所述校準(zhǔn)表的輸入線性變化。所述輸出發(fā)射功率是發(fā)射信號通路中所有元件的函數(shù)。為了允許對輸出發(fā)射功率的線性控制,以發(fā)射信號通路中的所有元件的非線性性來產(chǎn)生并考慮增益校準(zhǔn)表。圖9B是示出具有2個增益狀態(tài)的電路元件(如圖2中示出的driver226)的功率遲滯現(xiàn)象曲線。提供功率遲滯典型地用于防止增益設(shè)置間的急速反轉(zhuǎn)。例如,當(dāng)所述輸出發(fā)射功率電平超過上升閾值(如-4dBm)時,可以把所述driver從低增益設(shè)置切換到高增益設(shè)置,但不切回到所述低增益狀態(tài)除非所述輸出發(fā)射功率電平下降到下落閾值(如-8dBm)之下。當(dāng)所述輸出發(fā)射功率電平在所述上升和下落閾值之間(如-4dBm和-8dBm之間)時,不改變driver的增益。所述上升和下落閾值間的范圍構(gòu)成功率遲滯,防止由于輸出發(fā)射功率電平中的正常變化而造成的driver增益的反轉(zhuǎn)。對于圖1和2中所示的發(fā)射機(jī),對于低輸出發(fā)射功率電平所述driver-PA在低增益設(shè)置工作,而對于高輸出發(fā)射功率電平來說在高增益設(shè)置工作。為簡單起見,根據(jù)對信號通路的所測量的增益轉(zhuǎn)移曲線,對整個發(fā)射信號通路產(chǎn)生一個增益校準(zhǔn)表。例如,為了測量圖1中的發(fā)射信號通路的增益轉(zhuǎn)移曲線,把所述driver-PA設(shè)置到一個增益設(shè)置(如低增益),所述VGA控制信號(如VGA—GAIN)從低增益步進(jìn)到高增益,并且當(dāng)所述VGA控制信號階躍時測量所述輸出發(fā)射功率。經(jīng)測量的輸出發(fā)射功率用于確定所述發(fā)射信號通路的增益轉(zhuǎn)移曲線。當(dāng)所述輸出發(fā)射功率電平穿過所述上升和下落閾值間的中點(diǎn)(如-6dBm)時,把所述driver-PA設(shè)置到另一增益設(shè)置(如高增益),調(diào)整OS—GAIN(如圖1中所示)直到全部發(fā)射輸出功率返回到最后的值,并且所述處理繼續(xù)。然后從所測量的增益轉(zhuǎn)移曲線產(chǎn)生增益校準(zhǔn)表。所述增益校準(zhǔn)表將所述發(fā)射信號通路"線性化"并提供VGA的控制值,使得所述輸出發(fā)射功率電平隨輸入到所述校準(zhǔn)表的輸入線性變化。把OS—GAIN的最終值作為固定增益階躍。用一個增益校準(zhǔn)表來覆蓋所述driver-PA的2個狀態(tài),典型地在所述上升和下落閾值間的中點(diǎn)(如-6dBm處)處進(jìn)行增益階躍0S—GAIN的校準(zhǔn)。如圖9B所示,在所述上升和下落閾值之間的遲滯區(qū)域中,通過以下兩個設(shè)置之一可獲得相同的輸出發(fā)射功率電平(1)所述driver-PA處于低增益設(shè)置而VGA高增益,或(2)所述driver-PA處于高增益設(shè)置而VGA低增益。在靠近所述下落門限(下落l)的點(diǎn)922處,用所述driver-PA處于低增益設(shè)置而VGA高增益來進(jìn)行校準(zhǔn)。然而,在實(shí)際發(fā)射期間,發(fā)射機(jī)可能在點(diǎn)924處的遲滯區(qū)域中,以所述driver-PA處于高增益設(shè)置而VGA低增益工作。該工作條件沒有被校準(zhǔn)并且從校準(zhǔn)表中的可用數(shù)據(jù)推斷點(diǎn)924處的VGA增益。然而,由于增益擴(kuò)展以及發(fā)射信號通路中的電路元件的壓縮(如圖9A所示)造成的非線性性可造成線性響應(yīng)的偏離。結(jié)果,所推斷出的VGA增益(如在點(diǎn)924處)偏離所述線性響應(yīng)。該偏離對于所述上升和下落門限點(diǎn)是很嚴(yán)重的(即遠(yuǎn)離測量所述增益階躍0S—GAIN之處),并可超過所要求的線性性(如IS-98-B所要求的土0.5dB)。例如,所述偏離可導(dǎo)致輸出發(fā)射功率電平超過線性化的輸出發(fā)射功率電平ldB,從而超出了IS-98-B規(guī)范的范圍。此外,在利用暫時遲滯的設(shè)計中,在多個增益狀態(tài)處,即使在所述上升和下落門限間的功率遲滯之外,也可獲得特定的輸出發(fā)射功率電平。這可使偏離線性響應(yīng)更為嚴(yán)重,并致使不能實(shí)行(不可能)僅用一個校準(zhǔn)表來線性化到所要求的線性性。為了更好地理解該現(xiàn)象,給出了作為支持定時遲滯的思想的簡要回顧。在某些CDMA實(shí)現(xiàn)中,由于系統(tǒng)性能考慮,使用慢速率時鐘切換所述driver-PA增益狀態(tài)。此外,僅在某一時間延遲遲滯才可切換所述driver-PA增益狀態(tài)。例如,在一個系統(tǒng)實(shí)現(xiàn)中,當(dāng)檢測到改變到新的driver-PA增益狀態(tài)的請求時,啟動定時器。在所述計時器期滿時,如果所述對改變到新增益狀態(tài)的請求持續(xù)(或如果接收到新的請求以改變到與前一請求相同增益方向的另一增益狀態(tài)),那么就改變增益狀態(tài)。該延遲周期模仿了暫時遲滯,阻止了由于工作條件中的急劇波動而造成的增益狀態(tài)中的迅速變化(即增益狀態(tài)間切換)。圖9C是示出具有2個driver-PA增益狀態(tài)的電路元件的功率遲滯現(xiàn)象,外加僅在向下轉(zhuǎn)換上實(shí)現(xiàn)的定時遲滯(即僅當(dāng)從較高driver-PA增益狀態(tài)向較低狀態(tài)轉(zhuǎn)換時給出計時器)的曲線圖。如圖9C中所說明的那樣,根據(jù)計時器持續(xù)時間以及所接收的功率電平中的變化,有效地轉(zhuǎn)移所述下落閾值并且所述下落閾值可取任何低于原始下落閾值的置。在該情況下,通過如前所述的兩個設(shè)置之一可獲得相同的功率一一個是用低driver-PA增益設(shè)置和高VGA增益設(shè)置,而另一個是用高driver-PA增益設(shè)置和低VGA增益設(shè)置。所述高driver-PA增益設(shè)置和低VGA增益可用于原始上升和下落閾值間的遲滯區(qū)域,并還可用于任何所要求的小于原始下落閾值的發(fā)射輸出功率。用driver-PA處于低增益設(shè)置可獲得圖9C中在點(diǎn)930至點(diǎn)933處的發(fā)射鏈路的校準(zhǔn)。然而,在實(shí)際發(fā)射期間,由于定時遲滯,用高driver-PA增益設(shè)置,發(fā)射機(jī)可工作在點(diǎn)940、941、942或943處,該工作條件未被校準(zhǔn)。實(shí)際響應(yīng)將很可能偏離所想要的線性響應(yīng),從而不可能保證IS-98標(biāo)準(zhǔn)所要求的線性性。圖9D是示出具有4個增益狀態(tài)的發(fā)射機(jī)的遲滯現(xiàn)象的曲線。每個增益狀態(tài)與上升和下落門限有關(guān),以提供類似于上述對于兩個增益狀態(tài)的曲線的功率遲滯。圖9E說明了添加僅在向下轉(zhuǎn)換上實(shí)現(xiàn)的定時遲滯的影響。隨著增益狀態(tài)的數(shù)量的增加,對線性響應(yīng)的可累積并變得更嚴(yán)重。如果在多個增益狀態(tài)可獲得特定的輸出發(fā)射功率電平,所述偏離是尤其嚴(yán)重的。例如,可以通過兩個增益狀態(tài)(如圖9D中所示的例子所述,在功率遲滯區(qū)域之中)以及通過所有允許的增益狀態(tài)(如圖9E中在點(diǎn)950、952、954以及956處所說明的那樣,在定時遲滯區(qū)域中)獲得特定的輸出發(fā)射功率電平。29根據(jù)本發(fā)明的一方面,在發(fā)射機(jī)中為發(fā)射信號通路產(chǎn)生多個校準(zhǔn)表,其中每個增益狀態(tài)一個校準(zhǔn)表。從對增益狀態(tài)測量的增益轉(zhuǎn)移曲線中確定每個增益狀態(tài)的校準(zhǔn)表。通過將所述driver-PA設(shè)置到某一增益狀態(tài),在整個可能的VGA增益調(diào)整范圍(如圖2的VGA220的增益范圍)中進(jìn)行步進(jìn)操作,隨可調(diào)增益元件(如VGA)的增益的改變測量輸出發(fā)射功率電平,并然后對driver-PA每個增益狀態(tài)重復(fù)處理來確定所述增益轉(zhuǎn)移曲線。例如,對于具有4個增益狀態(tài)的圖2中的發(fā)射機(jī),通過將driver-PA設(shè)置到增益狀態(tài)OO,貫穿整個VGA的增益范圍變化,并隨VGA增益的改變測量輸出發(fā)射功率來測量第1增益轉(zhuǎn)移曲線。通過將所述driver-PA設(shè)置到增益狀態(tài)01,在VGA的增益范圍中進(jìn)行步進(jìn)操作,并測量輸出發(fā)射功率來測量第2增益轉(zhuǎn)移曲線。通過分別將所述driver-PA設(shè)置到IO和11,并重復(fù)相同的測量過程,來測量第3和第4曲線。然后使用這4條增益轉(zhuǎn)移曲線得出4個單獨(dú)的校準(zhǔn)表。對每個增益狀態(tài)使用校準(zhǔn)表提供了若干優(yōu)點(diǎn)。首先,對于發(fā)射機(jī)的所有增益狀態(tài),即使當(dāng)所述輸出發(fā)射功率電平落在功率遲滯區(qū)域內(nèi),也能精確并線性地控制所述輸出發(fā)射功率電平。由于以對所有的增益狀態(tài)測量并存儲了VGA的整個增益調(diào)整范圍,線性功率控制是可實(shí)現(xiàn)的。例如,假設(shè)發(fā)射機(jī)設(shè)計具有4個增益狀態(tài)并且VGA具有85dB的動態(tài)范圍。為了在所述driver-PA4個增益狀態(tài)中的任一狀態(tài)處,將所述輸出發(fā)射功率電平設(shè)置到某一電平(如-20dBm),訪問適當(dāng)?shù)男?zhǔn)表來取回對driver-PA該特定狀態(tài)提供所想要的輸出發(fā)射功率電平的VGA增益控制值。即使在有定時遲滯的情況下,多個校準(zhǔn)表的使用進(jìn)一步允許對輸出發(fā)射功率電平的精確和線性的控制。即使在有定時遲滯的情況下,通過在整個輸出發(fā)射功率范圍上對每個可能的driver-PA增益狀態(tài)校準(zhǔn)發(fā)射鏈路響應(yīng),多個校準(zhǔn)表的使用(如每個driver-PA增益狀態(tài)一個)允許發(fā)射機(jī)滿足上述的IS-98-B規(guī)范。如上所述,以相對于VGA的更新速率(如38.4kHz)較慢的更新速率(如4.8kHz)切換所述driver-PA。在所述時間延遲周期期間,通過調(diào)整VGA的增益將所述輸出發(fā)射功率調(diào)整到適當(dāng)?shù)墓β孰娖?。在所述時間延遲周期期滿時,所請求的新的增益狀態(tài)可以是不同于當(dāng)前增益狀態(tài)的若干狀態(tài)。通過對driver-PA每個增益狀態(tài)使用一個校準(zhǔn)表并允許單獨(dú)地校準(zhǔn)每個增益狀態(tài),即使當(dāng)在多個driver-PA增益范圍(如圖犯中的點(diǎn)950、952、954以及956)處可實(shí)現(xiàn)狀態(tài)間的轉(zhuǎn)換,也可以對任何增益狀態(tài)間的轉(zhuǎn)換精確地設(shè)置輸出發(fā)射功率電平。根據(jù)所選擇的driver-PA增益狀態(tài),從4個表之一取回適當(dāng)?shù)木€性化值。例如,如果所述driver-PA增益狀態(tài)是"0",用表#1線性化所述輸出功率(如點(diǎn)950),如果所述driver-PA增益狀態(tài)是"1",用表tt2線性化所述輸出功率(如點(diǎn)952),如果所述driver-PA增益狀態(tài)是"2",用表tt3線性化所述輸出功率(如點(diǎn)954),或者如果所述driver-PA增益狀態(tài)是"3",用表共4線性化所述輸出功率(如點(diǎn)956)。在一個實(shí)施例中,用查表實(shí)現(xiàn)所述增益線性化機(jī)構(gòu)。每個查表映射輸入增益控制值以對應(yīng)提供線性輸出發(fā)射功率電平的VGA增益控制值。例如,對于具有10比特輸入分辨率和9比特輸出分辨率的校準(zhǔn)表,使用具有1024乘512個項(xiàng)的表。所述表可以實(shí)現(xiàn)為ROM、RAM、閃存或其它存儲器技術(shù)。輸出發(fā)射功率瞬變driver-PA的增益中的變化和VGA的補(bǔ)償增益中的變化應(yīng)同時發(fā)生,以將輸出發(fā)射功率中的瞬變(或短時脈沖波形干擾)降至最低。所述VGA的增益控制信號TX一AGC在提供給VGA之前由低通濾波器濾波。一不同的控制機(jī)構(gòu)響應(yīng)所述控制信號PA一RO和PA—Rl來調(diào)整所述driver-PA增益。把所述低通濾波器的響應(yīng)時間設(shè)計成近似于driver-PA的控制機(jī)構(gòu)的響應(yīng)時間。然而,這是不能確保的,并且當(dāng)切換driver-PA的增益時,兩個響應(yīng)時間之間的差異可造成瞬變現(xiàn)象或短時脈沖波形干擾。所述短時脈沖波形干擾是可以是嚴(yán)重的,并可接近所述driver-PA的增益中的變化的幅度(如+20dB或更多短時脈沖波形干擾)。圖IOA和IOB分別示出了對于向下和向上增益階躍變化,由于driver-PA和VGA的響應(yīng)時間中的失配造成的輸出發(fā)射功率中的瞬變現(xiàn)象的曲線。如圖10A所示所述driver-PA的響應(yīng)時間比所述VGA的響應(yīng)時間快。從而,當(dāng)所述driver-PA增益降低時,所述輸出發(fā)射功率減小并在所述VGA增益到達(dá)其最終值的很短時間之后返回到額定值。在圖10B中,當(dāng)所述driver-PA從低切換到高增益時,響應(yīng)時間中的相同的失配造成輸出發(fā)射功率中向上的短時脈沖波形干擾。輸出發(fā)射功率中的瞬變可降低系統(tǒng)性能。由于CDMA通信系統(tǒng)的容量是受干擾限制的,用戶單元的輸出發(fā)射功率中的向上短時脈沖波形干擾引起對其它用戶單元額外的干擾,并降低小區(qū)的容量。此外,當(dāng)用戶單元正發(fā)射時,由于寄生發(fā)射,向上短時脈沖波形干擾可造成CDMA波形不能滿足IS-98-A規(guī)范。根據(jù)本發(fā)明的一方面,控制所述driver-PA和VGA的增益,使得輸出發(fā)射功率中的瞬變是向下的(如圖10A所示),而不是向上的(如圖10B所示),以減少干擾并使CDMA波形能符合IS-98-A規(guī)范。所述瞬變的持續(xù)時間保持足夠短。為了確保所述瞬變是向下的,提供電路以當(dāng)改變到較高增益狀態(tài)時,延遲所述driver-PA增益的切換。圖IOC和IOD示出了對于兩個不同的時間延遲,由于(故意引入的)driver-PA和VGA的控制信號在時間對準(zhǔn)中的失配造成的輸出發(fā)射功率中的瞬變現(xiàn)象的曲線。在圖10C中,driver-PA的控制信號以時間延遲td,延遲,該延遲比VGA的控制信號的響應(yīng)時間短。從而,輸出發(fā)射功率向下轉(zhuǎn)移直到切換了driver-PA的增益為止。然后所述輸出發(fā)射功率向上形成短時脈沖波形,(也許)超過額定的輸出功率電平,并然后向下轉(zhuǎn)移。在圖10D中,driver-PA的控制信號以時間延遲td2延遲,該延遲近似等于VGA的控制信號的響應(yīng)時間。從而,輸出發(fā)射功率向下轉(zhuǎn)移直到切換了driver-PA的增益為止,在此時刻所述輸出發(fā)射功率返回到其額定值。如圖10C和10D所示,對于driver-PA控制信號中的不同延遲量獲得不同的瞬變響應(yīng)。在一個實(shí)施例中,對于向下的driver-PA增益階躍,不調(diào)整driver-PA和VGA的控制信號的定時(即所述信號以額定方式對齊)。圖10E示出了延遲driver-PA的控制信號以當(dāng)切換所述driver-PA的增益時能控制輸出發(fā)射功率中的瞬變現(xiàn)象的電路的實(shí)施例的框圖。如上所述,使用4.8kHz時鐘更新driver-PA的控制信號。在PA—RANGE控制電路360中,把4.8kHz時鐘提供給延遲元件1012的輸入以及MUX1014的輸入。把延遲元件1012的輸出提供給MUX1014的另一個輸入。把控制信號BIGGER提供給MUX1014的控制輸入。所述控制信號BIGGER由圖7B和7C所示的電路產(chǎn)生,并且當(dāng)所述driver-PA改變到較高增益狀態(tài)時產(chǎn)生。MUX1014的輸出是鎖存器770的啟32動信號。鎖存器770提供driver-PA的控制信號PA—R0和PA—Rl。當(dāng)所述控制信號BIGGER是高時,指示出到較高driver-PA增益狀態(tài)的變化,把經(jīng)延遲的4.8kHz時鐘提供給鎖存器770的啟動輸入,從而延遲了driver-PA控制信號中的轉(zhuǎn)移。延遲元件1012提供的時間延遲可由延遲控制信號控制。在詳細(xì)實(shí)施例中,延遲元件1012提供26微秒、13微秒以及6.5微秒的可編程的延遲。延遲元件1012還可用于說明歸因于圖4所示的時間響應(yīng)調(diào)整電路的VGA控制信號的不同響應(yīng)時間。根據(jù)發(fā)射機(jī)和系統(tǒng)要求的特定實(shí)現(xiàn),還可使用其它延遲值。功率保存為了將干擾最小化并保存功率,每個用戶單元根據(jù)用戶會話中的話音活動性級別以不同的比特速率發(fā)射。在用戶單元中,當(dāng)用戶活躍地講話時,可變速率話音聲碼器以全速率提供話音數(shù)據(jù),而在無聲周期期間(如暫停)以低速率提供。在轉(zhuǎn)讓給本發(fā)明的受讓人并在此引用作為參考的,名為"VariableRateVocoder"的,美國專利號5,414,796中描述了可變速率聲碼器。當(dāng)用戶降低話音活動性或停止講話時,CDMA通信系統(tǒng)通過發(fā)射較少比特,從而使用較少功率并降低干擾,來增加反向鏈路容量。在反向鏈路上,通過在話音活動性低的周期期間的一小部分時間中關(guān)閉發(fā)射機(jī)來降低干擾。根據(jù)IS-95-A標(biāo)準(zhǔn),在某一稱為"功率控制組"時間增量(如1.25毫秒)中打開或關(guān)閉發(fā)射機(jī)。如果在該時間增量期間發(fā)射數(shù)據(jù),就認(rèn)為功率控制組是"有效的"。根據(jù)本發(fā)明的一方面,除了當(dāng)無發(fā)射發(fā)生時在功率控制組期間關(guān)斷PA的電源之外,提供控制機(jī)構(gòu)以(1)當(dāng)無必要提供所要求的輸出發(fā)射功率電平時,即使在"有效"功率控制組期間,也使PA斷電,或(2)當(dāng)電話機(jī)沒有發(fā)射時關(guān)斷發(fā)射鏈路的整個信號通路以及相關(guān)的偏置電路,或者(1)和(2)。已經(jīng)發(fā)現(xiàn)在某些情況期間(如在低輸出發(fā)射功率電平),可以由單獨(dú)的driver提供發(fā)射期間所要求的輸出發(fā)射功率電平。在這些情況下,可以旁路并關(guān)斷所述PA以保存功率。還發(fā)現(xiàn)在某些其它情況下(如在無發(fā)射發(fā)生的功率控制組期間),可以關(guān)斷整個發(fā)射信號通路來提供更多的功率保存。所述功率保持尤其在移動用戶單元中是有利的,并且有利地增加待機(jī)和通話時間。在使用PA(即提供RF信號)之前,典型地要使它們通電,預(yù)熱達(dá)某一預(yù)熱時間并穩(wěn)定在適當(dāng)?shù)钠蒙?。不能正?dāng)?shù)仡A(yù)熱所述PA,導(dǎo)致能降低系統(tǒng)性能的輸出發(fā)射功率中的瞬變。根據(jù)某一PA設(shè)計,所述預(yù)熱時間可以從150微秒到500微秒(或更多)變化。圖IIA和IIB示出了根據(jù)本發(fā)明的實(shí)施例的用于控制PA和發(fā)射鏈路的信號的時序圖??刂菩盘朤X一OUT指示出有效功率控制組,或用戶單元發(fā)射數(shù)據(jù)的時間。如上所述,每個功率控制組具有特定的周期(如對于順應(yīng)IS-95-A的系統(tǒng)來說是1.25毫秒)。所述控制信號TX—OUT取決于如用戶的話音活動性??刂菩盘朠A—INTERNAL—STATE1指示出要求PA的功率增益的時間。已經(jīng)發(fā)現(xiàn)在某一輸出發(fā)射功率電平之下,由于單獨(dú)的driver能提供所要求的功率電平,可旁路并關(guān)閉所述PA。所述控制信號PA—INTERNAL—STATE1取決于如用戶單元的工作條件。依次使用所述控制信號PA—INTERNAL—STATE1來得出控制信號PA—POWERUP和PA—Rl。所述控制信號PA—POWERUP指示出在發(fā)射期間(包括預(yù)熱時間)何時需要開啟PA,以及所述控制信號PA一R1指示出何時要使用經(jīng)預(yù)熱的PA。參考圖8A和8B,這些PA結(jié)構(gòu)允許通過將輸入射頻信號經(jīng)旁路通路切換到輸出來旁路所述PA。旁路所述PA的開關(guān)的控制信號SWO和SWl還控制所述PA的增益,并可源自于識別所述driver-PA增益狀態(tài)的控制信號PA—R0和PA_R1。例如,在圖8A和8B中所示的結(jié)構(gòu)中,控制信號PA一R1與所述開關(guān)控制信號SWl相關(guān)(并且在圖8A中所示的結(jié)構(gòu)中,控制信號PA—RO與開關(guān)控制信號SWO相關(guān))。控制信號PA—WA賜UP用于產(chǎn)生控制所述PA通電和斷電的信號PA—0N。當(dāng)要求高輸出發(fā)射功率電平時,把所述driver-PA典型地設(shè)置到高增益。參考圖9D,當(dāng)輸出發(fā)射功率電平增加時,所述driver-PA提供更多增益。對于表l中示出的詳細(xì)實(shí)施例,對于增益狀態(tài)lO和ll,使所述PA通電并處于使用中,所述增益狀態(tài)對應(yīng)于兩個最高的driver-PA增益設(shè)置。在一個實(shí)施例中,如圖IIC中所示以及如圖IIA和IIB的時序圖所說明的那樣,使PA通電或斷電的控制信號PA—ON源自于PA—ON—old和PA—P0WERUP控制信號。所述控制信號PA—ON—old在"無效"功率控制組期間控制PA的通電/斷電,而所述控制信號PA一POWERUP在"有效"功率控制組期間控制PA的通電/斷電。在一個實(shí)施例中,在有效功率控制組期間(當(dāng)發(fā)射機(jī)正在發(fā)射數(shù)據(jù)時)以及當(dāng)需要所述PA來提供所要求的功率電平時,所述PA通電。從而當(dāng)所述控制信號PA—ON—old和PA—POWERUP都發(fā)生時,發(fā)生控制信號PA—0N。然而,在PA輸入處的射頻信號到達(dá)之前(如在時刻U和te),所述控制信號PA—ON聲明了特定的時間量(tPA—WA既UP)。根據(jù)特定PA設(shè)計的要求,所述PA預(yù)熱時間(tpA,n一up)是可編程的。當(dāng)不需要時(如在時刻tB和t。),可以立即使所述PA斷電而不會降低系統(tǒng)性能。在一個實(shí)施例中,在有效功率控制組期間接通所述發(fā)射信號通路和所述偏置電路,而當(dāng)發(fā)生無數(shù)據(jù)發(fā)射時就將它們切斷。從而當(dāng)聲明了控制信號TX一OUT時,聲明控制信號TX—0N。然而,在發(fā)射信號通路的輸入處的信號到達(dá)之前(如在時刻tA和tc),所述控制信號TX—ON聲明了特定的時間量(tTX—WARM_UP)。根據(jù)特定發(fā)射信號通路設(shè)計的要求,鏈路的預(yù)熱時間(tTX—WAROP)也是可編程的。同樣地,所述鏈路的預(yù)熱時間(tTX_WARM_UP)可以類似于或不同于所述PA的預(yù)熱時間Upa_warop)。參考圖2中所示的發(fā)射機(jī)結(jié)構(gòu),所述控制信號TX—0N可用于切斷VGA220、混頻器222以及driver226。圖11C示出了產(chǎn)生控制信號PA—ON來使所述PA通電或斷電的電路的實(shí)施例的圖。把控制信號PA一R1和PA—INTERNAL—STATE1分別提供給"與"門1112的反相輸入和非反相輸入。把控制信號PA—P0WERUP的前一值PA—POWERUP[n-l]提供給"與"門1112的另一反相輸入。"與"門1112的輸出是指示出需要預(yù)熱所述PA的信號,并把它提供給延遲元件1114的輸入。延遲元件1114以由控制輸入PA一WARMUP指示的某一延遲延遲該信號。延遲元件1114的輸出是對應(yīng)于所要求的PA預(yù)熱時間的脈沖,并把它提供給"或"門1118的輸入。把控制信號PA—INTERNAL—STATE1提供給"或"門1118的另一輸入,當(dāng)所述PA變得被要求時,聲明所述控制信號。把"或"門1118的輸出提供給鎖存器1122的數(shù)據(jù)輸入,所述鎖存器將該控制信號與發(fā)射信號通路的其它控制信號同步。鎖存器1122的輸出構(gòu)成控制信號PA—P0WERUP。然后對所述控制信號PA一POWERUP和PA—ON—old求"與"以提供所述控制信號PA一ON。可以以與產(chǎn)生控制信號PA一0N—old類似的方式產(chǎn)生所述控制信號TX—0N。圖11D示出了產(chǎn)生控制信號PA—R[1:0]的電路的實(shí)施例的圖。把控制信號35PA—R[l:3]—RISE和PA一R[l:3]—FALL、前一控制信號PA_RANGE—STATE[1:0]以及TX—AGC一VALUE提供給優(yōu)先編碼器(有遲滯)1140,所述編碼器提供一組控制信號。這些信號由觸發(fā)器1142用4.8kHz—E時鐘鎖存,以提供控制信號PA—INTERNAL—STATE[1:0]。把所述控制信號PA_INTERNAL—STATE[1:0]禾口PA—R[l:O]提供給MUX1144,所述MUX1144根據(jù)控制信號WARMING選擇所述控制信號之一。MUX1144的輸出由觸發(fā)器1146以4.8kHz時鐘鎖存,以提供所述控制信號PA—R[l:O]??傊?,當(dāng)所要求的發(fā)射功率指示出對PA范圍狀態(tài)從旁路(如OO、01)到非旁路(如IO、11)的改變的需要時,或等價地當(dāng)PA—INTERNAL一STATE1從0轉(zhuǎn)移到1并且PA—POWERUP是0時,在下一4.8kHz時鐘處聲明PA—POWERUP。PA—POWERUP保持為高達(dá)至少PA—WARMUP周期的持續(xù)時間(軟件可編程)(即當(dāng)圖11C中的信號WARMING是高時),使得在使用前預(yù)熱PA。只要PA—INTERNAL1為高或只要PA處于使用中,PA—POWERUP保持為高。這說明于圖IIC中。圖IID說明了只要WARMING是高(即所述PA正在預(yù)熱),即使PA—INTERNAL—STATE[l:O]指示到非旁路狀態(tài)(10、11)的改變,真正的內(nèi)部狀態(tài)PA—RANGE—STATE[l:O]以及引腳PA—R[l:O]將保持前一旁路PA狀態(tài)(00、01)。這確保了當(dāng)PA未預(yù)熱前將不使用它。在所述(軟件可編程的)PA—WARMUP時間到期時,信號WARMING轉(zhuǎn)移到低,指示出PA已預(yù)熱并準(zhǔn)備好使用。然后圖11D中的MUX1144允許新的非旁路狀態(tài)(10、11)擴(kuò)散到真正的PA內(nèi)部狀態(tài)PA—INTERNAL—STATE[1:0]以及引腳PA—R[1:0],指示出現(xiàn)在可使用該P(yáng)A。然后關(guān)閉圖8A和8B中PA周圍的開關(guān)SW1(即PA—Rl是高),經(jīng)預(yù)熱的PA現(xiàn)在處于使用中,并且從所述VGA增益中減去適當(dāng)?shù)脑鲆骐A躍。如圖6中所示,PA—RANGE—STATE[1:0]控制從VGA中減去適當(dāng)增益階躍GAIN—OFFSET。只要工作條件指示出非旁路PA狀態(tài)(10、11),即只要PA—INTERNAL1是高,所述PA仍然處于使用中。在圖IIA中示出的實(shí)施例中,當(dāng)關(guān)閉所述發(fā)射機(jī)時(如無數(shù)據(jù)發(fā)射的周期)以及當(dāng)在發(fā)射期間不需要PA時(如當(dāng)要求低輸出發(fā)射功率電平時),切斷所述PA的電源。給出了較佳實(shí)施例的先前說明,使本領(lǐng)域中的任何普通技術(shù)人員能夠制造或使用本發(fā)明。對于本領(lǐng)域中的普通技術(shù)人員來說,這些實(shí)施例的各種修正是顯而易見的,并且這里定義的一般原則可適用于其它實(shí)施例,而不使用創(chuàng)造能力。從而,本發(fā)明不限于這里示出的實(shí)施例,而是要將最寬泛的范圍符合在此揭示的原理和新穎特點(diǎn)。權(quán)利要求1.一種用于調(diào)整發(fā)射機(jī)中電路元件的增益的設(shè)備,該設(shè)備包括時間響應(yīng)調(diào)整電路,用于輸入信號并產(chǎn)生經(jīng)調(diào)整的信號,其中所述輸入信號包括所述電路元件的增益設(shè)置值,而所述經(jīng)調(diào)整的信號包括所述增益設(shè)置值與過激脈沖,所述過激脈沖對應(yīng)于所述增益設(shè)置值中的變化;和調(diào)制器,用于接收所述經(jīng)調(diào)整的信號并產(chǎn)生調(diào)制器輸出信號,其中所述調(diào)制器輸出信號包括對應(yīng)于所述經(jīng)調(diào)整的信號的高值和低值序列。2.如權(quán)利要求l所述的設(shè)備,其特征在于,所述調(diào)制器是S-A調(diào)制器。3.如權(quán)利要求l所述的設(shè)備,其特征在于,還包括低通濾波器,用于對所述調(diào)制器輸出信號濾波。4.如權(quán)利要求l所述的設(shè)備,其特征在于,所述過激脈沖具有可編程的持續(xù)時間。5.如權(quán)利要求l所述的設(shè)備,其特征在于,所述電路元件是可變增益放大器。6.—種用于調(diào)整發(fā)射機(jī)中電路元件的增益的設(shè)備,所述設(shè)備包括時間響應(yīng)調(diào)整電路,而所述時間響應(yīng)調(diào)整電路包括增益元件,用于接收所述電路元件的增益設(shè)置值,并用縮放因子縮放所述增益設(shè)置值;延遲元件,用于接收所述增益設(shè)置值,并用一時延延遲所述增益設(shè)置值;和加法器,用于接收所述增益元件和所述延遲元件的輸出信號,并將所述輸出信號相加,以產(chǎn)生經(jīng)調(diào)整的信號;所述設(shè)備還包括調(diào)制器,所述調(diào)制器與所述時間響應(yīng)調(diào)整電路耦合,用于接收所述經(jīng)調(diào)整的信號并產(chǎn)生調(diào)制器信號。7.如權(quán)利要求6所述的設(shè)備,其特征在于,還包括濾波器,其與所述調(diào)制器耦合,用于接收所述調(diào)制器信號,并產(chǎn)生模擬信號用于調(diào)整所述發(fā)射機(jī)中電路元件的增益。8.如權(quán)利要求6所述的設(shè)備,其特征在于,所述調(diào)制器是Z-A調(diào)制器,而所述2-A調(diào)制器包括加法器和寄存器,所述加法器將所述經(jīng)調(diào)整的信號與所述寄存器輸出的最低有效位相加,所述寄存器存儲所述加法器的輸出,所述調(diào)制器提供存儲在所述寄存器中的最高有效位,以產(chǎn)生高值和低值序列。9.如權(quán)利要求8所述的設(shè)備,其特征在于,所述輸出寄存器的最低有效位包括除所述最高有效位的所有位。10.—種發(fā)射機(jī)電路元件,該元件具有由模擬控制信號構(gòu)造的可調(diào)整增益,所述控制信號從經(jīng)調(diào)整的信號中導(dǎo)出,而所述經(jīng)調(diào)整的信號包括所述電路元件的增益設(shè)置信號與過激脈沖信號的和,所述過激脈沖信號對應(yīng)于所述增益設(shè)置信號中的變化。11.如權(quán)利要求IO所述的發(fā)射機(jī)電路元件,其特征在于,所述經(jīng)調(diào)整的信號還經(jīng)S-A調(diào)制器調(diào)制,產(chǎn)生經(jīng)調(diào)制的信號,所述經(jīng)調(diào)制的信號包括對應(yīng)于所述經(jīng)調(diào)整的信號的高值和低值序列,所述模擬控制信號從所述經(jīng)調(diào)制的信號中導(dǎo)出。12.如權(quán)利要求ll所述的發(fā)射機(jī)電路元件,其特征在于,用低通濾波器對所述經(jīng)調(diào)制的信號濾波。13.—種用于調(diào)整發(fā)射機(jī)中電路元件的增益的方法,所述方法包括接收輸入信號,所述輸入信號包括所述電路元件的增益設(shè)置值;產(chǎn)生經(jīng)調(diào)整的信號,所述經(jīng)調(diào)整的信號包括所述增益設(shè)置值與過激脈沖的和,所述過激脈沖對應(yīng)于所述增益設(shè)置值中的變化;從所述經(jīng)調(diào)整的信號產(chǎn)生調(diào)制器輸出信號,所述調(diào)制器輸出信號包括對應(yīng)于所述經(jīng)調(diào)整的信號的高值和低值序列。14.一種用于調(diào)整發(fā)射機(jī)中電路單元的增益的方法,所述方法包括接收所述電路單元的增益設(shè)置值,并用縮放因子縮放所述增益設(shè)置值;用一時延延遲所述增益設(shè)置值;將所述增益設(shè)置值與所述經(jīng)延遲的增益設(shè)置值相加,產(chǎn)生經(jīng)調(diào)整的信號;從所述經(jīng)調(diào)整的信號產(chǎn)生調(diào)制器信號。15.—種在信號發(fā)射期間控制發(fā)射機(jī)輸出功率中的瞬變的方法,其中所述發(fā)射機(jī)包括具有第一時間響應(yīng)的第一元件和具有第二時間響應(yīng)的第二元件,所述第一時間響應(yīng)快于所述第二時間響應(yīng),所述方法包括以下步驟接收第一命令,以調(diào)整所述第一元件的增益;接收第二命令,以調(diào)整所述第二元件的增益;將所述第一命令延遲一特定時間段;根據(jù)所述第二命令調(diào)整所述第二增益元件的增益;和根據(jù)所述經(jīng)延遲的第一命令,調(diào)整所述第一增益元件的增益。16.如權(quán)利要求15所述的方法,其特征在于,還包括確定所述發(fā)射機(jī)所要求的發(fā)射功率輸出電平;如果所要求的發(fā)射功率輸出電平低于一特定閾值,則旁路所述第一元件;如果所要求的發(fā)射功率輸出電平超過所述特定閾值,則在發(fā)射之前預(yù)定的預(yù)熱期對所述第一元件加電。17.如權(quán)利要求16所述的方法,其特征在于,還包括如果所要求的發(fā)射功率輸出電平低于一特定閾值,則對所述第一元件斷電。18.如權(quán)利要求16所述的方法,其特征在于,用于對所述第一元件加電的所述步驟在對應(yīng)于所發(fā)射的編碼符號的邊界時刻執(zhí)行。19.如權(quán)利要求16所述的方法,其特征在于,用于對所述第一元件旁路的所述步驟在對應(yīng)于所發(fā)射的編碼符號的邊界時刻執(zhí)行。20.如權(quán)利要求15所述的方法,其特征在于,所述第一命令指示增加所述第一元件的增益,所述第二命令指示降低所述第二元件的增益。21.如權(quán)利要求15所述的方法,其特征在于,所述第一元件是所述發(fā)射機(jī)中的功率放大器或功放驅(qū)動器。22.如權(quán)利要求15所述的方法,其特征在于,所述第二元件是發(fā)射路徑中的可變增益元件。23.如權(quán)利要求15所述的方法,其特征在于,所述特定時間段是通過輸入控制值可編程的。24.—種在信號發(fā)射期間控制發(fā)射機(jī)輸出功率中的瞬變的方法,其中所述發(fā)射機(jī)包括具有第一時間響應(yīng)的第一元件和具有第二時間響應(yīng)的第二增益元件,所述第一時間響應(yīng)快于所述第二時間響應(yīng),所述設(shè)備包括用于將第一命令相對第二命令延遲的延遲電路,所述第一命令增加所述第一元件的增益,并且所述第二命令降低第二元件的增益。25.如權(quán)利要求24所述的設(shè)備,其特征在于,所述延遲電路將一命令延遲一特定時間段,所述特定時間段是通過輸入控制值可編程的。26.如權(quán)利要求24所述的設(shè)備,其特征在于,所述設(shè)備還包括控制電路,如果所要求的發(fā)射功率輸出電平低于一閾值,則所述控制電路產(chǎn)生信號,以旁路所述第一元件或?qū)λ龅谝辉嚯?,如果所要求的發(fā)射功率輸出電平超過所述閾值,則所述控制電路在數(shù)據(jù)發(fā)射之前的預(yù)熱期對所述第一元件加電。27.如權(quán)利要求24所述的設(shè)備,其特征在于,所述設(shè)備還包括信號發(fā)生器,如果在所述發(fā)射信號路徑中存在數(shù)據(jù)發(fā)射,則所述信號發(fā)生器生成一信號,以對所述發(fā)射機(jī)中所述各元件斷電,并且在所述發(fā)射信號路徑中進(jìn)行數(shù)據(jù)發(fā)射之前的預(yù)熱期對所述發(fā)射機(jī)中的所述元件加電。全文摘要本發(fā)明涉及用于通信系統(tǒng)的發(fā)射機(jī)結(jié)構(gòu),該結(jié)構(gòu)具有比常規(guī)發(fā)射機(jī)結(jié)構(gòu)改進(jìn)性能。所述改進(jìn)包括下列的組合對控制信號的較快的響應(yīng)時間、提高的線性度、降低的干擾、減少的功率消耗、較低的電路復(fù)雜程度以及較低成本。對于蜂窩網(wǎng)應(yīng)用,這些改進(jìn)可引起增加的系統(tǒng)容量、較小的電話機(jī)大小、增加的通話和待機(jī)時間以及較大的產(chǎn)品接受程度。提供電路以加速控制信號的響應(yīng)時間。把發(fā)射信號通路中的各種元件的控制回路集成在一起。增益控制機(jī)構(gòu)允許對輸出發(fā)射功率電平的精確調(diào)整。提供控制機(jī)構(gòu),以當(dāng)不需要時切斷功率放大器或整個發(fā)射信號通路??刂扑霭l(fā)射信號通路中的各種元件的增益,以降低輸出發(fā)射功率中的瞬變,并還確保所述瞬變是向下的。文檔編號H04B7/005GK101557206SQ20091014543公開日2009年10月14日申請日期2001年3月2日優(yōu)先權(quán)日2000年3月4日發(fā)明者D·菲利波維奇,E·希米奇,R·考夫曼,S·尤尼斯,T·威爾伯恩,張海濤,林明宇申請人:高通股份有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點(diǎn)贊!
      1