專利名稱:Rgb、音頻、數(shù)據(jù)光端機(jī)的制作方法
技術(shù)領(lǐng)域:
本產(chǎn)品屬實(shí)用新型的一種工業(yè)級(jí)遠(yuǎn)距離光纖傳輸高清畫面RGB、音頻、.數(shù)據(jù) 光端機(jī)。
背景技術(shù):
目前,市場(chǎng)在多媒體應(yīng)用系統(tǒng)中,往往需要把計(jì)算機(jī)顯示信號(hào)送到遠(yuǎn)處進(jìn)行 顯示,現(xiàn)在市場(chǎng)上欠缺此類產(chǎn)品。 發(fā)明內(nèi)容
本實(shí)用新型的目的在于克服現(xiàn)有技術(shù)上的不足,提供用于工業(yè)級(jí)專業(yè)光纖通 信網(wǎng)絡(luò)的光端機(jī),以滿足通訊網(wǎng)絡(luò)的需求。
本實(shí)用新型RGB、音頻、數(shù)據(jù)光端機(jī),包括光發(fā)射機(jī)和光接收機(jī)兩部分,光 發(fā)射機(jī)、光接收機(jī)均為一個(gè)獨(dú)立的模塊化結(jié)構(gòu),光發(fā)射機(jī)的輸出端通過四根光 纖連接到光接收機(jī)的輸入端。
光發(fā)射機(jī)(見圖3)包括一個(gè)音頻芯片(5)、 一個(gè)數(shù)據(jù)芯片(6)、 一個(gè)FPGA 輔助芯片(8),三者的輸出端均與一個(gè)FPGA (7)連接,A/D轉(zhuǎn)換芯片(3)的 輸出端和FPGA (7)的輸出端均連接在一個(gè)串并轉(zhuǎn)換芯片(4)的輸入端上,串 并轉(zhuǎn)換芯片(4)的輸出端與兩個(gè)光模塊(9)的輸入端相連。光接收機(jī)包括兩 個(gè)光模塊(9),其輸出端連于一個(gè)串并轉(zhuǎn)換芯片(4)的輸入端上,串并轉(zhuǎn)換芯 片(4)的輸出端分別連接一個(gè)FPGA (7)和一個(gè)D/A轉(zhuǎn)換芯片(3), 一個(gè)FPGA輔 助芯片(8)連接在FPGA (7)上,F(xiàn)PGA (7)的輸出分別連接一個(gè)音頻芯片(5) 和一個(gè)數(shù)據(jù)芯片(6)。
本RGB、音頻、數(shù)據(jù)光端機(jī)的光發(fā)射機(jī)、光接收機(jī)均為一個(gè)獨(dú)立的模塊化結(jié)構(gòu),結(jié)構(gòu)緊湊,輸入、輸出端口通過接插件連接,使用、維護(hù)方便。其功耗低,
失真小,可在刷新率在60Hz、分辨率為1024x768、 1280xl024或1600xl200的情 況下傳輸RGB、音頻和數(shù)據(jù)信號(hào)。
本光端機(jī)經(jīng)光纖通信系統(tǒng)使用證明其運(yùn)行穩(wěn)定,單模傳輸距離可達(dá)到10km, 多模傳輸距離可達(dá)到300米。而且使用方便,安裝簡(jiǎn)單,能直接接入現(xiàn)有計(jì)算機(jī) 顯示傳輸系統(tǒng)中,產(chǎn)品性價(jià)比高。
下面結(jié)合實(shí)施附圖對(duì)本實(shí)用新型監(jiān)視器進(jìn)一步說明-,
圖l是本實(shí)用新型光端機(jī)結(jié)構(gòu)示意圖2是其軸測(cè)圖
圖3是其光發(fā)射機(jī)原理方框圖4是其光接收機(jī)原理方框圖5、圖6、圖7、圖8是其光發(fā)射機(jī)的實(shí)施電路圖9、圖10、圖ll、圖12是光其光接收機(jī)的實(shí)施電路圖13是其使用示意具體實(shí)施方式
下面結(jié)合實(shí)施附圖進(jìn)一步說明。
參照結(jié)構(gòu)示意圖1和軸測(cè)圖2,本實(shí)用新型本RGB、音頻、數(shù)據(jù)光端機(jī),包括 光發(fā)射機(jī)和光接收機(jī)兩部分,光發(fā)射機(jī)、光接收機(jī)均為一個(gè)獨(dú)立的模塊化結(jié)構(gòu), 光發(fā)射機(jī)的輸出通過四根光纖連接到光接收機(jī)的輸入端。
如原理方框圖3所示,光發(fā)射機(jī)包括一個(gè)A/D轉(zhuǎn)換芯片(3)、一個(gè)音頻芯片(8)、 一個(gè)數(shù)據(jù)芯片(6)、 一個(gè)FPGA (7)、 一個(gè)FPGA輔助芯片(8)、 一個(gè)串并轉(zhuǎn)換芯 片(4)和兩個(gè)光模塊(9)。 VGA (1)與A/D轉(zhuǎn)換芯片(3)相連,A/D轉(zhuǎn)換芯片(3)與串并轉(zhuǎn)換芯片(4)和FPGA (7)相連,螺旋端子(2)與音頻芯片(8) 和數(shù)據(jù)芯片(6)相連,音頻芯片(8)和數(shù)據(jù)芯片(6)分別與FPGA (7)相連, FPGA (7)再與串并轉(zhuǎn)換芯片(4)、兩個(gè)光模塊(9)依次相連。由VGA (1)接 入的RGB信號(hào)首先經(jīng)過A/D轉(zhuǎn)換芯片(3)將模擬信號(hào)轉(zhuǎn)換為并行數(shù)字信號(hào),由螺 旋端子(2)輸入的兩路音頻信號(hào)經(jīng)音頻芯片(8)轉(zhuǎn)化為數(shù)字信號(hào)送至由FPGA 輔助芯片(8)配置過的FPGA (7)中,由螺旋端子(2)輸入的RS232數(shù)據(jù)信號(hào) 經(jīng)數(shù)據(jù)芯片(6)送至FPGA (7)中,由FPGA (7)輸出的音頻和數(shù)據(jù)混合信號(hào)及 由A/D轉(zhuǎn)換芯片(3)輸出的并行數(shù)字視頻信號(hào)經(jīng)過串并轉(zhuǎn)換芯片(4),將并行 數(shù)字信號(hào)轉(zhuǎn)換為串行數(shù)字信號(hào),再由光模塊(9)將電信號(hào)轉(zhuǎn)換為光信號(hào)通過光 纖發(fā)送出去。
如原理方框圖4所示,光接收機(jī)包括兩個(gè)光模塊(9)、 一個(gè)串并轉(zhuǎn)換芯片(4)、 一個(gè)FPGA (7)、 一個(gè)FPGA輔助芯片(8)、 一個(gè)D/A轉(zhuǎn)換芯片(10)、 一個(gè)音頻芯 片(5)和一個(gè)數(shù)據(jù)芯片(6)。兩個(gè)光模塊(9)與串并轉(zhuǎn)換芯片(4)相連,串 并轉(zhuǎn)換芯片(4)再分別與D/A轉(zhuǎn)換芯片(10)和FPGA (7)相連,D/A轉(zhuǎn)換芯片
(10)與VGA (1)相連,F(xiàn)PGA (7)與音頻芯片(8)和數(shù)據(jù)芯片(6)分別相連, 最后音頻芯片(8)和數(shù)據(jù)芯片(6)分別與螺旋端子(2)相連。由光纖傳送來 的光信號(hào)經(jīng)由光模塊(9)將光信號(hào)轉(zhuǎn)換為電信號(hào),傳送至串并轉(zhuǎn)換芯片(4), 轉(zhuǎn)換為并行信號(hào)后分別傳送給D/A轉(zhuǎn)換芯片(10)和由FPGA輔助芯片(8)配置 過的FPGA (7), D/A轉(zhuǎn)換芯片(10)將并行數(shù)字視頻信號(hào)轉(zhuǎn)換為RGB信號(hào)傳送給 VGA (1), FPGA (7)將其收到的音頻和數(shù)據(jù)信號(hào)解串,然后分別傳送至音頻芯 片(5)和數(shù)據(jù)芯片(6),音頻芯片(5)將數(shù)字化的音頻數(shù)據(jù)轉(zhuǎn)換為模擬數(shù)據(jù) 送給螺旋端子(2)輸出,數(shù)據(jù)芯片(6)將數(shù)據(jù)轉(zhuǎn)換為RS232數(shù)據(jù)送給螺旋端子
(2)輸出。圖5、圖6為本RGB、音頻、數(shù)據(jù)光端機(jī)的光發(fā)射機(jī)電路圖。其中,光發(fā)射機(jī) 的A/D轉(zhuǎn)換芯片(3)采用集成電路AD9888等,音頻芯片(8)采用集成電路 TLV320AIC23,數(shù)據(jù)芯片(6)采用集成電路MAX232, FPGA (7)采用集成電路 EP1C6T144C8,串并轉(zhuǎn)換芯片(4)采用集成電路TFP410,光模塊采用可插拔式 光模塊LTD132T; RGB信號(hào)從CN101輸入,經(jīng)UIOI (AD9888)轉(zhuǎn)換為數(shù)字信號(hào)R0-R7、 GO-G7、 B0-B7后傳送給U201 (TFP410);由CN500 (螺旋端子)輸入的數(shù)據(jù)232-I-A 經(jīng)由U503 (MAX232)傳送給U80 (EP1C6T144C8);由CN500 (螺旋端子)輸入的 音頻AIN1、 AIN2經(jīng)由U306 ( TLV320AIC23 )轉(zhuǎn)換為數(shù)字信號(hào)后傳送給U80 (EP1C6T144C8); U80 (EP1C6T144C8)將其接收到的音頻和數(shù)據(jù)編碼后送給U201 (TFP410); U201 (TFP410)將其接收到的并行數(shù)字信號(hào)串化成BTXO+、 BTXO-、 GTXl+、 GTX1-、 RTX2+、 RTX2-、 CTXC+、 CTXC-,再分別由CN201 (LTD132T)和 CN202 (LTD132T)轉(zhuǎn)換為光信號(hào)通過四根光纖傳送出去。
圖7、圖8為本RGB、音頻、數(shù)據(jù)光端機(jī)的光接收機(jī)電路圖。其中,光接收機(jī) 的D/A轉(zhuǎn)換芯片(10)采用集成電路ADV7125,音頻芯片(8)采用集成電路 TLV320AIC23,數(shù)據(jù)芯片(6)采用集成電路MAX232, FPGA (7)采用集成電路 EP1C6T144C8,串并轉(zhuǎn)換芯片(4)采用集成電路TFP410,光模塊采用可插拔式 光模塊LTD132R;由光纖輸入的光信號(hào)經(jīng)光模塊CN201和CN202轉(zhuǎn)換成電信號(hào) BTXO+、 BTXO-、 GTXl+、 GTX1-、 RTX2+、 RTX2-、 CTXC+、 CTXC-后,送入U(xiǎn)1 (TFP410) 和U80 (EP1C6T144C8); U1將串行信號(hào)轉(zhuǎn)換為并行信號(hào)后送給U2 (ADV7125), U2 將數(shù)字信號(hào)轉(zhuǎn)換為模擬信號(hào),再將RGB信號(hào)通過VGA接口送出;U80將接收到的信 號(hào)解碼成音頻及數(shù)據(jù)信號(hào)后,分別經(jīng)由U306 (TLV320AIC23)禾QU503 (MAX232),
從螺旋端子輸出出去。
本RGB、音頻、數(shù)據(jù)光端機(jī)的連接使用參照示意圖9。光發(fā)射機(jī)和光接收機(jī)可直接接入計(jì)算機(jī)顯示傳輸系統(tǒng)中,光發(fā)射機(jī)的輸出端
和光接收機(jī)輸入端通過四根單?;蚨嗄9饫w連接,可在刷新率在60Hz、分辨率 為1024x768、 1280xl024或1600xl200的情況下傳輸RGB、音頻和數(shù)據(jù)信號(hào),從VGA IN傳來的視頻信號(hào)可經(jīng)發(fā)射機(jī)由光纖傳送到接收機(jī),并由VGA OUT輸出至ljMonitor 顯示。
本光端機(jī)經(jīng)光纖通信系統(tǒng)使用證明其運(yùn)行穩(wěn)定,單模傳輸距離可達(dá)到10km, 多模傳輸距離可達(dá)到300米。而且使用方便,安裝簡(jiǎn)單,能直接接入現(xiàn)有計(jì)算機(jī) 顯示傳輸系統(tǒng)中,產(chǎn)品性價(jià)比高。
權(quán)利要求1、一種RGB、音頻、數(shù)據(jù)光端機(jī),包括光發(fā)射機(jī)和光接收機(jī),其特征是光發(fā)射機(jī)包括一個(gè)音頻芯片(5)、一個(gè)數(shù)據(jù)芯片(6)和一個(gè)FPGA輔助芯片(8),三者的輸出端均與一個(gè)FPGA(7)連接,A/D轉(zhuǎn)換芯片(3)的輸出端和FPGA(7)的輸出端均連接在一個(gè)串并轉(zhuǎn)換芯片(4)的輸入端上,串并轉(zhuǎn)換芯片(4)的輸出端與兩個(gè)光模塊(9)的輸入端相連,光接收機(jī)包括兩個(gè)光模塊(9),其輸出端連于一個(gè)串并轉(zhuǎn)換芯片(4)的輸入端上,串并轉(zhuǎn)換芯片(4)的輸出端分別連接一個(gè)FPGA(7)和一個(gè)D/A轉(zhuǎn)換芯片(10),一個(gè)FPGA輔助芯片(8)連接在FPGA(7)上,F(xiàn)PGA(7)的輸出分別連接一個(gè)音頻芯片(5)和一個(gè)數(shù)據(jù)芯片(6)。
2、 根據(jù)權(quán)利要求1所述RGB、音頻、數(shù)據(jù)光端機(jī),其特征是對(duì)光發(fā)射機(jī), 由VGA (1)接入的RGB信號(hào)首先經(jīng)過A/D轉(zhuǎn)換芯片(3)將模擬信號(hào)轉(zhuǎn)換為并行 數(shù)字信號(hào),由螺旋端子(2)輸入的兩路音頻信號(hào)經(jīng)音頻芯片(8)轉(zhuǎn)化為數(shù)字 信號(hào)送至由FPGA輔助芯片(8)配置過的FPGA (7)中,由螺旋端子(2)輸入 的RS232數(shù)據(jù)信號(hào)經(jīng)數(shù)據(jù)芯片(6)送至FPGA (7)中,由FPGA (7)輸出的音 頻和數(shù)據(jù)混合信號(hào)及由A/D轉(zhuǎn)換芯片(3)輸出的并行數(shù)字視頻信號(hào)經(jīng)過串并轉(zhuǎn) 換芯片(4),將并行數(shù)字信號(hào)轉(zhuǎn)換為串行數(shù)字信號(hào),再由光模塊(9)將電信號(hào) 轉(zhuǎn)換為光信號(hào)通過光纖發(fā)送出去;對(duì)于光接收機(jī),由光纖傳送來的光信號(hào)經(jīng)由 光模塊(9)將光信號(hào)轉(zhuǎn)換為電信號(hào),傳送至串并轉(zhuǎn)換芯片(4),轉(zhuǎn)換為并行信 號(hào)后分別傳送給D/A轉(zhuǎn)換芯片(10)和由FPGA輔助芯片(8)配置過的FPGA (7), D/A轉(zhuǎn)換芯片(10)將并行數(shù)字視頻信號(hào)轉(zhuǎn)換為RGB信號(hào)傳送給VGA (1), FPGA(7)將其收到的音頻和數(shù)據(jù)信號(hào)解串,然后分別傳送至音頻芯片(5)和數(shù)據(jù) 芯片(6),音頻芯片(5)將數(shù)字化的音頻數(shù)據(jù)轉(zhuǎn)換為模擬數(shù)據(jù)送給螺旋端子(2) 輸出,數(shù)據(jù)芯片(6)將數(shù)據(jù)轉(zhuǎn)換為RS232數(shù)據(jù)送給螺旋端子(2)輸出。
3、 根據(jù)權(quán)利要求2所述VGA、音頻、數(shù)據(jù)信號(hào)光端機(jī),其特征是A/D轉(zhuǎn)換 芯片采用集成電路AD9888。
4、 根據(jù)權(quán)利要求2所述VGA、音頻、數(shù)據(jù)信號(hào)光端機(jī),其特征是D/A轉(zhuǎn)換 芯片采用集成電路ADV7125。
5、 根據(jù)權(quán)利要求2所述VGA、音頻、數(shù)據(jù)信號(hào)光端機(jī),其特征是音頻芯片 (8)釆用集成電路TLV320AIC23。
6、 根據(jù)權(quán)利要求2所述VGA、音頻、數(shù)據(jù)信號(hào)光端機(jī),其特征是數(shù)據(jù)芯片 (6)采用集成電路MAX232。
7、 根據(jù)權(quán)利要求2所述VGA、音頻、數(shù)據(jù)信號(hào)光端機(jī),其特征是FPGA (7) 采用集成電路EP1C6T144C8。
8、 根據(jù)權(quán)利要求2所述VGA、音頻、數(shù)據(jù)信號(hào)光端機(jī),其特征是串并轉(zhuǎn)換 芯片(4)采用集成電路TFP410。
9、 根據(jù)權(quán)利要求2所述VGA、音頻、數(shù)據(jù)信號(hào)光端機(jī),其特征是數(shù)據(jù)芯片 (6)采用集成電路MAX232。
10、 根據(jù)權(quán)利要求1所述VGA、音頻、數(shù)據(jù)信號(hào)光端機(jī),其特征是所述光 發(fā)射機(jī)和光接收機(jī)均為獨(dú)立的模塊化結(jié)構(gòu),光發(fā)射機(jī)輸出的光信號(hào)通過四根單 ?;蚨嗄9饫w連接到光接收機(jī)的輸入端。
專利摘要一種RGB、音頻、數(shù)據(jù)光端機(jī),包括光發(fā)射機(jī)和光接收機(jī),其特征是光發(fā)射機(jī)包括一個(gè)音頻芯片、一個(gè)數(shù)據(jù)芯片和一個(gè)FPGA輔助芯片,三者的輸出端均與一個(gè)FPGA連接,A/D轉(zhuǎn)換芯片的輸出端和FPGA的輸出端均連接在一個(gè)串并轉(zhuǎn)換芯片的輸入端上,串并轉(zhuǎn)換芯片的輸出端與兩個(gè)光模塊的輸入端相連。光接收機(jī)包括兩個(gè)光模塊,其輸出端連于一個(gè)串并轉(zhuǎn)換芯片的輸入端上,串并轉(zhuǎn)換芯片的輸出端分別連接一個(gè)FPGA和一個(gè)D/A轉(zhuǎn)換芯片,一個(gè)FPGA輔助芯片連接在FPGA上,F(xiàn)PGA的輸出分別連接一個(gè)音頻芯片和一個(gè)數(shù)據(jù)芯片。其分為兩個(gè)獨(dú)立的模塊化結(jié)構(gòu),結(jié)構(gòu)緊湊,輸入、輸出端口通過接插件連接,使用、維護(hù)方便。其功耗低,失真小,可在刷新率在60Hz、分辨率為1024x768、1280x1024或1600x1200的情況下傳輸RGB、音頻和數(shù)據(jù)信號(hào)。
文檔編號(hào)H04B10/14GK201345654SQ20092000478
公開日2009年11月11日 申請(qǐng)日期2009年2月11日 優(yōu)先權(quán)日2009年2月11日
發(fā)明者(請(qǐng)求不公開姓名) 申請(qǐng)人:北京正榮網(wǎng)際科技有限公司