專利名稱:攝像頭共用處理結(jié)構(gòu)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種視頻處理領(lǐng)域,尤其涉及一種攝像頭共用處理結(jié)構(gòu)。
背景技術(shù):
現(xiàn)有的處理芯片對攝像頭的影像信號處理方式是采用一個輸入端口對應(yīng)一個攝像頭輸入信號。如果一個監(jiān)控系統(tǒng)中有多臺攝像頭,則可能需要多顆處理芯片或者采用更加高端的處理芯片,造成成本過高,數(shù)據(jù)線過多,EMI過高。參見圖1,圖中所示,該處理芯片包括Pl和P2兩個信號處理輸入端口,Pl端口包括 8 個引腳,分別是 Pl. O、Pl. I、Pl. 2、Pl. 3、Pl. 4、Pl. 5、Pl. 6、Pl. 7 ;P2 端口包括 8 個引腳,分別是P2. 0、Ρ2· 1、Ρ2· 2、Ρ2· 3、Ρ2· 4、Ρ2· 5、Ρ2· 6、Ρ2· 7。第一攝像頭的8條數(shù)據(jù)線送入 PI. O PL 7,第二攝像頭的8條數(shù)據(jù)線送入P2. O P2. 7。這樣,處理芯片的一個輸入端口就只能對應(yīng)一個攝像頭的輸入信號。因此,急需一種可以在不增加處理芯片數(shù)量或者端口數(shù)量的前提下,以一個輸入端口對應(yīng)2個攝像頭的輸入信號,這樣可以顯著節(jié)省成本,且減少數(shù)據(jù)線的數(shù)量,降低EMI。
發(fā)明內(nèi)容
本發(fā)明主要解決的技術(shù)問題是提供一種攝像頭共用處理結(jié)構(gòu),該結(jié)構(gòu)在不增加處理芯片的前提下,一個輸入端口對應(yīng)2個或以上攝像頭的輸入信號,這樣可以節(jié)省成本,且減少數(shù)據(jù)線的數(shù)量,降低EMI。為解決上述技術(shù)問題,本發(fā)明采用的一個技術(shù)方案是提供一種攝像頭共用處理結(jié)構(gòu),包括處理芯片、數(shù)據(jù)線和攝像頭,所述處理芯片至少包括一個信號處理輸入端口,所述一個信號處理輸入端口至少與兩個攝像頭電連接。其中,所述處理結(jié)構(gòu)還包括用于對攝像頭采集的信號進(jìn)行前端處理的前端訊號處理模塊,所述多個攝像頭通過一個前端訊號處理模塊與處理芯片的一個信號處理輸入端口電連接。其中,所述處理結(jié)構(gòu)還包括用于對攝像頭采集的信號進(jìn)行前端處理的前端訊號處理模塊,所述處理芯片的信號處理端口的處理端子至少分為兩組,每一組處理端子通過一個訊號處理模塊與至少兩個攝像頭電連接。其中,所述處理芯片為8 32位數(shù)據(jù)處理芯片,每個信號處理端口具有8 32個處理端子,每個攝像頭的輸出端口具有8 32個輸出端子。其中,所述攝像頭數(shù)量為四個,前端信號處理模塊數(shù)量為四個,處理芯片數(shù)量為一個,處理芯片包括第一輸入端口和第二輸入端口,第一輸入端口包括八個引腳,第二輸入端口包括八個引腳,第一攝像頭的八條數(shù)據(jù)線經(jīng)第一前端訊號處理模塊處理后由四條數(shù)據(jù)線送入處理芯片第一輸入端口的第一 四輸入端子,第二攝像頭的八條數(shù)據(jù)線經(jīng)第二前端訊號處理模塊處理后由四條數(shù)據(jù)線送入第一輸入端口的第五 八輸入端子,第三攝像頭的八條數(shù)據(jù)線經(jīng)第三前端訊號處理模塊處理后由四條數(shù)據(jù)線送入第二輸入端口的第一 四輸入端子,第四攝像頭的八條數(shù)據(jù)線經(jīng)第四前端訊號處理模塊處理后由四條數(shù)據(jù)線送入第二輸入端口的第五 八輸入端子。其中,所述的前端訊號處理模塊位于攝像頭內(nèi)部或外部。其中,所述攝像頭為100萬像素以上的攝像頭。其中,所述攝像頭帶有紅外燈,該攝像頭為日夜型攝像頭。其中,所述處理結(jié)構(gòu)還包括一個同步模塊,所述同步模塊對直接與處理芯片的一個端口中連接的至少兩個攝像頭進(jìn)行信號同步,所述同步模塊的輸出端與處理芯片的I/o 使能端電連接。其中,所述處理結(jié)構(gòu)還包括至少兩個同步模塊,所述同步模塊對直接與處理芯片的一個端口中連接的至少兩個攝像頭進(jìn)行信號同步,所述同步模塊的輸出端與處理芯片的 I/o使能端電連接。其中,所述的同步模塊位于攝像頭內(nèi)部或外部。其中,所述攝像頭為100萬像素以上的攝像頭。其中,所述攝像頭帶有紅外燈,該攝像頭為日夜型攝像頭。本發(fā)明的有益效果是區(qū)別于現(xiàn)有技術(shù)的一個信號處理輸入端口對應(yīng)一個攝像頭的結(jié)構(gòu),本發(fā)明提出了一個信號處理輸入端口對應(yīng)兩個或多個攝像頭的結(jié)構(gòu),這樣可以節(jié)省成本,且減少數(shù)據(jù)線的數(shù)量,降低EMI。
圖I是現(xiàn)有技術(shù)的結(jié)構(gòu)示意圖;圖2是本發(fā)明實施例一的結(jié)構(gòu)示意圖;圖3是本發(fā)明實施例二的結(jié)構(gòu)示意圖。
具體實施例方式為詳細(xì)說明本發(fā)明的技術(shù)內(nèi)容、構(gòu)造特征、所實現(xiàn)目的及效果,以下結(jié)合實施方式并配合附圖詳予說明。請參閱圖2,本發(fā)明攝像頭共用處理結(jié)構(gòu)具體實施例的結(jié)構(gòu)示意圖,圖中所示,該處理芯片I包括Pl和P2信號處理輸入端口,Pl端口包括8個引腳,分別是Pl. O、Pl. I、 Pl. 2,Pl. 3,Pl. 4,Pl. 5,Pl. 6,Pl. 7 ;P2 端口包括 8 個引腳,分別是 P2. 0、Ρ2· 1、Ρ2· 2、Ρ2· 3、 Ρ2. 4、Ρ2. 5、Ρ2. 6、Ρ2. 7。第一攝像頭2Α的8條數(shù)據(jù)線經(jīng)第一前端訊號處理模塊3Α處理后稱為4條數(shù)據(jù)線送入Pl. O Pl. 3,第二攝像頭2Β的8條數(shù)據(jù)線經(jīng)第二前端訊號處理模塊 3Β處理后稱為4條數(shù)據(jù)線送入Pl. 4 Pl. 7,第三攝像頭2C的8條數(shù)據(jù)線經(jīng)第三前端訊號處理模塊3C處理后稱為4條數(shù)據(jù)線送入Ρ2. O Ρ2. 3,第四攝像頭2D的8條數(shù)據(jù)線經(jīng)第四前端訊號處理模塊3D處理后稱為4條數(shù)據(jù)線送入Ρ2. 4 Ρ2. 7。處理芯片還包括前端訊號處理模塊控制端子ΚΖ1、ΚΖ2、ΚΖ3、ΚΖ4、前端訊號處理模塊控制端子KZl用來控制第一前端訊號處理模塊3Α工作,前端訊號處理模塊控制端子ΚΖ2用來控制第二前端訊號處理模塊 3Β工作,前端訊號處理模塊控制端子ΚΖ3用來控制第三前端訊號處理模塊3C工作,前端訊號處理模塊控制端子ΚΖ4用來控制第四前端訊號處理模塊3D工作。當(dāng)然,一個前端訊號處理模塊可以連接接一個攝像頭,也可以一個前端訊號處理模塊連接兩個以上的攝像頭,或者通過前端訊號處理模塊組成樹形結(jié)構(gòu)、或者網(wǎng)狀結(jié)構(gòu),只要是通過前端訊號處理模塊使得多個攝像頭與處理芯片的一個處理端口連接,達(dá)到多個攝像頭共用一個處理端口的結(jié)構(gòu),都應(yīng)該認(rèn)為是本發(fā)明的等同替換,落入本發(fā)明的保護(hù)范圍。上述的第一前端訊號處理模塊3A可以位于第一攝像頭2A內(nèi)部,作為內(nèi)部電路的一部分。該第一前端訊號處理模塊3A也可以位于第一攝像頭2A的外部,成為外圍電路。上述的第二前端訊號處理模塊3B可以位于第二攝像頭2B內(nèi)部,作為內(nèi)部電路的一部分。該第二前端訊號處理模塊3B也可以位于第二攝像頭2B的外部,成為外圍電路。上述的第三前端訊號處理模塊3C可以位于第三攝像頭2C內(nèi)部,作為內(nèi)部電路的一部分。該第三前端訊號處理模塊3C也可以位于第三攝像頭2C的外部,成為外圍電路。上述的第四前端訊號處理模塊3D可以位于第四攝像頭2D內(nèi)部,作為內(nèi)部電路的一部分。該第四前端訊號處理模塊3D也可以位于第四攝像頭2D的外部,成為外圍電路。上述的前端訊號處理模塊主要用于對攝像頭的圖像訊號進(jìn)行調(diào)整,使得訊號的幅度的差距縮小,幅度的波動減小,使得訊號更加容易處理。如攝像頭產(chǎn)生的圖像訊號水平為 O 255位,通過前端訊號處理模塊處理后的圖像訊號水平變?yōu)镺 128,這樣原來需要占用處理芯片的8個引腳的訊號,經(jīng)處理后就僅僅需要占用處理芯片的4個引腳。以此類推, 如果在圖像質(zhì)量允許的情況下,可以使用前端訊號處理模塊處理后的圖像訊號水平可以變得更小,以使得可以用一個信號處理輸入端口對應(yīng)多個攝像頭。攝像頭產(chǎn)生的圖像訊號水平也可以為O 1024位,通過前端訊號處理模塊處理后的圖像訊號水平變?yōu)镺 4、0 8,O 16,O 32,O 64,O 128,O 256或O 512, 這樣一個信號處理輸入端口就可以對應(yīng)多個攝像頭。參見圖3,本發(fā)明的另一個實施例的結(jié)構(gòu)示意圖,圖中所示,處理芯片I’的輸入端口為8 32個輸入端子,第一攝像2A’、第二攝像頭2B’、第三攝像頭2C’或第四攝像頭2D’ 有8 32個輸出端子,該第一攝像頭2A’、第二攝像頭2B’、第三攝像頭2C’或第四攝像頭 2D’的8 32個輸出端子中的2 31個端子直接與處理芯片I’的輸入端子電連接。第一攝像頭2A’還具有第一信號使能端SK1,第二攝像頭2B’還具有第二信號使能端SK2,第三攝像頭2C’還具有第三信號使能端SK3,第四攝像頭2D’還具有第四信號使能端SK4,第一信號使能端SKl與第二信號使能端SK2通過同步模塊4A’進(jìn)行與邏輯運算后送入處理芯片的第一組I/O 口使能端,第三信號使能端SK3與第四信號使能端SK4通過同步模塊4B’進(jìn)行與邏輯運算后送入處理芯片的第二組I/O 口使能端。處理芯片還具有同步模塊控制端子KTl和KT2,控制端子KTl用來控制同步模塊4A’工作,控制端子KT2用來控制同步模塊4B’工作。當(dāng)然,一個同步模塊可以接一個攝像頭,也可以一個同步模塊連接兩個以上的攝像頭,或者通過同步模塊組成樹形結(jié)構(gòu)、或者網(wǎng)狀結(jié)構(gòu),只要是通過同步模塊使得多個攝像頭與處理芯片的一個處理端口連接,達(dá)到多個攝像頭共用一個處理端口的結(jié)構(gòu),都應(yīng)該認(rèn)為是本發(fā)明的等同替換,落入本發(fā)明的保護(hù)范圍。上述攝像頭可以為100萬以下的攝像頭,進(jìn)一步也可以為100萬像素以上的攝像頭。進(jìn)一步,該攝像頭可以帶有紅外燈,使得該攝像頭成為日夜型攝像頭。因此,本發(fā)明提出了一個信號處理輸入端口對應(yīng)兩個或多個攝像頭的新型結(jié)構(gòu), 這樣可以節(jié)省成本,且減少數(shù)據(jù)線的數(shù)量,降低EMI。
本發(fā)明所述的攝像頭,應(yīng)該理解為一種影像感測器,該影像感測器可以為矩形陣列的感應(yīng)像素,也可以為橫向線性的感應(yīng)像素或縱向線性的感應(yīng)像素排列的影像感測器。以上所述僅為本發(fā)明的實施例,并非因此限制本發(fā)明的專利范圍,凡是利用本發(fā)明說明書及附圖內(nèi)容所作的等效結(jié)構(gòu)或等效流程變換,或直接或間接運用在其他相關(guān)的技術(shù)領(lǐng)域,均同理包括在本發(fā)明的專利保護(hù)范圍內(nèi)。
權(quán)利要求
1.一種攝像頭共用處理結(jié)構(gòu),其特征在于,包括處理芯片、數(shù)據(jù)線和攝像頭,所述處理芯片至少包括一個信號處理輸入端口,所述一個信號處理輸入端口至少與兩個攝像頭電連接。
2.根據(jù)權(quán)利要求I所述的攝像頭共用處理結(jié)構(gòu),其特征在于所述處理結(jié)構(gòu)還包括用于對攝像頭采集的信號進(jìn)行前端處理的前端訊號處理模塊,所述多個攝像頭通過一個前端訊號處理模塊與處理芯片的一個信號處理輸入端口電連接。
3.根據(jù)權(quán)利要求I所述的攝像頭共用處理結(jié)構(gòu),其特征在于所述處理結(jié)構(gòu)還包括用于對攝像頭采集的信號進(jìn)行前端處理的前端訊號處理模塊,所述處理芯片的信號處理端口的處理端子至少分為兩組,每一組處理端子通過一個訊號處理模塊與至少兩個攝像頭電連接。
4.根據(jù)權(quán)利要求I 3任一項所述的攝像頭共用處理結(jié)構(gòu),其特征在于所述處理芯片為8 32位數(shù)據(jù)處理芯片,每個信號處理端口具有8 32個處理端子,每個攝像頭的輸出端口具有8 32個輸出端子。
5.根據(jù)權(quán)利要求4所述的攝像頭共用處理結(jié)構(gòu),其特征在于所述攝像頭數(shù)量為四個, 前端信號處理模塊數(shù)量為四個,處理芯片數(shù)量為一個,處理芯片包括第一輸入端口和第二輸入端口,第一輸入端口包括八個引腳,第二輸入端口包括八個引腳,第一攝像頭的八條數(shù)據(jù)線經(jīng)第一前端訊號處理模塊處理后由四條數(shù)據(jù)線送入處理芯片第一輸入端口的第一 四輸入端子,第二攝像頭的八條數(shù)據(jù)線經(jīng)第二前端訊號處理模塊處理后由四條數(shù)據(jù)線送入第一輸入端口的第五 八輸入端子,第三攝像頭的八條數(shù)據(jù)線經(jīng)第三前端訊號處理模塊處理后由四條數(shù)據(jù)線送入第二輸入端口的第一 四輸入端子,第四攝像頭的八條數(shù)據(jù)線經(jīng)第四前端訊號處理模塊處理后由四條數(shù)據(jù)線送入第二輸入端口的第五 八輸入端子。
6.根據(jù)權(quán)利要求5所述的攝像頭共用處理結(jié)構(gòu),其特征在于所述的前端訊號處理模塊位于攝像頭內(nèi)部或外部。
7.根據(jù)權(quán)利要求6所述的攝像頭共用處理結(jié)構(gòu),其特征在于所述攝像頭為100萬像素以上的攝像頭。
8.根據(jù)權(quán)利要求7所述的攝像頭共用處理結(jié)構(gòu),其特征在于所述攝像頭帶有紅外燈, 該攝像頭為日夜型攝像頭。
9.根據(jù)權(quán)利要求I所述的攝像頭共用處理結(jié)構(gòu),其特征在于,所述處理結(jié)構(gòu)還包括一個同步模塊,所述同步模塊對直接與處理芯片的一個端口中連接的至少兩個攝像頭進(jìn)行信號同步,所述同步模塊的輸出端與處理芯片的I/o使能端電連接。
10.根據(jù)權(quán)利要求I所述的攝像頭共用處理結(jié)構(gòu),其特征在于,所述處理結(jié)構(gòu)還包括至少兩個同步模塊,所述同步模塊對直接與處理芯片的一個端口中連接的至少兩個攝像頭進(jìn)行信號同步,所述同步模塊的輸出端與處理芯片的I/o使能端電連接。
11.根據(jù)權(quán)利要求9或10所述的攝像頭共用處理結(jié)構(gòu),其特征在于所述的同步模塊位于攝像頭內(nèi)部或外部。
12.根據(jù)權(quán)利要求11所述的攝像頭共用處理結(jié)構(gòu),其特征在于所述攝像頭為100萬像素以上的攝像頭。
13.根據(jù)權(quán)利要求12所述的攝像頭共用處理結(jié)構(gòu),其特征在于所述攝像頭帶有紅外燈,該攝像頭為日夜型攝像頭。
全文摘要
本發(fā)明公開了一種攝像頭共用處理結(jié)構(gòu),所述處理結(jié)構(gòu)包括處理芯片、數(shù)據(jù)線和攝像頭,所述處理芯片至少包括一個信號處理輸入端口,所述一個信號處理輸入端口至少與兩個攝像頭電連接。本發(fā)明的有益效果是區(qū)別于現(xiàn)有技術(shù)的一個信號處理輸入端口對應(yīng)一個攝像頭的結(jié)構(gòu),本發(fā)明提出了一個信號處理輸入端口對應(yīng)兩個或多個攝像頭的結(jié)構(gòu),這樣可以節(jié)省成本,且減少數(shù)據(jù)線的數(shù)量,降低EMI。
文檔編號H04N5/14GK102611833SQ20111008528
公開日2012年7月25日 申請日期2011年4月6日 優(yōu)先權(quán)日2011年4月6日
發(fā)明者曾嘉建, 李鵬飛, 杜啟明, 趙魁華, 陳淵康 申請人:世大光電(深圳)有限公司