專利名稱:一種智能bypass系統(tǒng)的制作方法
技術領域:
本發(fā)明涉及網(wǎng)絡通訊領域,具體是指一種智能BYPASS系統(tǒng)。
背景技術:
在科技高速發(fā)展今天,網(wǎng)絡與企業(yè)的運營密切相關,為了保障企業(yè)在網(wǎng)絡中的安全,防火墻服務器得到大量的應用;若防火墻服務器出現(xiàn)故障,如死機、突然斷電等等,就會中斷企業(yè)的網(wǎng)絡通路,影響企業(yè)正常運營,造成很大的損失。為了解決以上問題,很多防火墻服務器供應商想到了使用BYPASS (旁路)的方法來保證企業(yè)網(wǎng)絡的連續(xù)暢通。目前,現(xiàn)有的BYPASS都是通過電源觸發(fā)的方式來實現(xiàn)的, 然而采用這種方式,一般是在設備沒有通電的情況下,BYPASS功能打開,設備一旦通電后, BYPASS立即調(diào)整為關閉狀態(tài),BYPASS就不能實現(xiàn)智能控制。
發(fā)明內(nèi)容
本發(fā)明的目的在于克服目前BYPASS系統(tǒng)在設備沒有通電的情況下,BYPASS功能能打開,而一旦通電后就會立即調(diào)整為關閉狀態(tài),不能實現(xiàn)智能控制的缺陷,提供一種智能 BYPASS 系統(tǒng)。本發(fā)明通過以下技術方案來實現(xiàn)一種智能BYPASS系統(tǒng),主要由網(wǎng)絡接口電路組成,同時還包括用于控制網(wǎng)絡接口電路網(wǎng)絡切換狀態(tài)的繼電器開關電路,為繼電器開關電路提供控制信號以控制繼電器開關電路中繼電器導通和截止的GPIO邏輯控制電路,為繼電器開關電路和GPIO邏輯控制電路提供工作電源的電源供電電路組成。所述的網(wǎng)絡接口電路由LANA端口和LANB端口構成,所述的LANA端口由RJ45連接器、電阻R50、電阻R51及電容C56組成,電阻R51與電阻R50串接后分別與RJ45連接器的TX+和TX-端口相連接,電容C56的一端與電阻R50和電阻R51的連接點相連,其另一端則接地。所述的繼電器開關電路則為由電阻、MOS管、繼電器及與門所組成的開關電路。所述的GPIO邏輯控制電路由電阻R6、M0S管Q4及二極管Dl組成;電阻R6與二極管Dl相并聯(lián),其P極則與MOS管Q4相連接。所述的電源供電電路包括電源芯片Q1,電阻Rl與電阻R2串接后其連接點與電源芯片Ql相連接,電阻R2的另一端接地;電阻Rl的另一端與電源芯片Ql相連接;電容Cl的一端與電源芯片Ql相連接,其另一端則接地。所述的邏輯控制開關電路由電阻、MOS管、繼電器及與門組成,其中VBYPASS電源經(jīng)過電阻R12和電阻R13后分別和與門U1、與門U2相連接;GPI0B、GPI0C分別連接到與門 Ul和與門U2的1腳;與門U1、與門U2的3腳接地,與門U1、與門U2的5腳接VBYPASS電源;與門Ul和與門U2的輸出腳4腳分別連接到MOS管Q5、MOS管Q6的G極,MOS管Q5和 MOS管Q6的S極接地,MOS管Q5和MOS管Q6的D極通過電阻R9、電阻RlO接到VBYPASS電源;
同時MOS管Q5和MOS管Q6的D極分別連接到繼電器Kll的1腳和8腳,GPIOD連接到MOS管Ql的G極,VBYPASS電源通過Rll連接到MOS管Ql的D極,MOS管Ql的D極直接連接到繼電器Kl的8腳,繼電器Kl的1腳直接連接到VBYPASS電源,繼電器Kll的2腳與繼電器Kl的3腳、繼電器K4的2腳連接,繼電器Kll的3腳與繼電器Kl的4腳、繼電器 K2的2腳連接,繼電器Kll的7腳與繼電器Kl的6腳、繼電器K4的7腳連接,繼電器Kll 的6腳與繼電器Kl的5腳、繼電器K2的7腳連接,繼電器K2的3、6腳分別與LANAl的1、 2腳連接,繼電器K4的3、6腳分別與LANBl的1、2腳連接。本發(fā)明與現(xiàn)有技術相比,具有以下優(yōu)點及有益效果(1)本發(fā)明不僅結構簡單,而且實現(xiàn)成本低廉,操作靈活。(2)本發(fā)明能夠?qū)崿F(xiàn)在設備沒有通電的情況下,該BYPASS系統(tǒng)能夠關閉或者開啟,而在設備通電后,該BYPASS系統(tǒng)也能夠關閉或者開啟的功能,為防火墻服務器提供強有力的支持。
圖1為本發(fā)明的整體結構示意框圖。圖2為本發(fā)明的網(wǎng)絡接口電路結構圖。圖3為繼電器開關電路的結構圖。圖4為GPIO邏輯控制電路結構圖。圖5為電源供電電路結構圖。其中,附圖中的附圖標記名稱分別為1-網(wǎng)絡接口電路,2-繼電器開關電路,3-GPI0邏輯控制電路,4-電源供電電路。
具體實施例方式下面結合實施例對本發(fā)明作進一步地詳細說明,但本發(fā)明的實施方式不限于此。實施例如圖1 5所示,本發(fā)明包括網(wǎng)絡接口電路1、繼電器開關電路2、GPI0邏輯控制電路3和電源供電電路4。其中,網(wǎng)絡接口電路1由LANA和LANB兩個網(wǎng)絡端口構成,所述的 LANA端口由RJ45連接器,電阻R51、R50和電容C56構成,連接時,電阻R51與電阻R50串接后分別與RJ45連接器的TX+和TX-接口相連接;電容C56的一端與電阻R51和電阻R50 之間,另一端則接地。所述的網(wǎng)絡接口電路由LANA端口和LANB端口構成,所述的LANA端口由RJ45連接器、電阻R50、電阻R51及電容C56組成,電阻R51與電阻R50串接后分別與RJ45連接器的TX+和TX-端口相連接,電容C56的一端與電阻R50和電阻R51的連接點相連,其另一端則接地。所述的繼電器開關電路2則由電阻、MOS管、繼電器、與門組成,VBYPASS電源經(jīng)過電阻R12、電阻R13后分別和與門U1、與門U2的2腳連接;GPI0B、GPIOC分別連接到與門 Ul、與門U2的1腳,與門Ul、與門U2的3腳接地,與門Ul、與門U2的5腳接VBYPASS電源, 與門U1、與門U2的輸出腳4腳分別連接到MOS管Q5、M0S管Q6的1腳柵極(G極);MOS管 Q5、MOS管Q6的2腳源極(S極)接地,MOS管Q5、MOS管Q6的3腳漏極(D極)通過電阻
4R9、電阻RlO接到VBYPASS電源;同時MOS管Q5、MOS管Q6的3腳漏極(D極)分別連接到繼電器Kll的1腳和8腳,GPIOD連接到MOS管Ql的1腳柵極(G極),VBYPASS電源通過電阻Rll連接到MOS管Ql的漏極(D極),M0S管Ql的3腳漏極(D極)直接連接到繼電器 Kl的8腳,繼電器Kl的1腳直接連接到VBYPASS電源,繼電器Kll的2腳與繼電器Kl的3 腳、繼電器K4的2腳連接,繼電器Kll的3腳與繼電器Kl的4腳、繼電器K2的2腳連接, 繼電器Kll的7腳與繼電器Kl的6腳、繼電器K4的7腳連接,繼電器Kll的6腳與繼電器 Kl的5腳、繼電器K2的7腳連接,繼電器K2的3、6腳分別與LANAl的1、2腳連接,繼電器 K4的3、6腳分別與LANBl的1、2腳連接。所述的GPIO邏輯控制電路由電阻R6、M0S管Q4及二極管Dl組成;電阻R6與二極管Dl相并聯(lián),其P極則與MOS管Q4相連接。所述的電源供電電路包括電源芯片Q1,電阻Rl與電阻R2串接后其連接點與電源芯片Ql相連接,電阻R2的另一端接地;電阻Rl的另一端與電源芯片Ql相連接;電容Cl的一端與電源芯片Ql相連接,其另一端則接地。運行時,首先由電源芯片Ql提供VBYPASS電源供電,然后再設置GPI0A、GPI0B、 GPIOC、GPIOD 的狀態(tài),并通過 GPI0A、GPI0B、GPIOC、GPIOD 來控制 MOS 管 Ql、MOS 管 Q4、MOS 管Q5及MOS管Q6的導通截止狀態(tài);最后,通過MOS管Q1、M0S管Q4、M0S管Q5和MOS管Q6 的導通截止狀態(tài)來控制繼電器K1、K2、K4、K11的開關閉合狀態(tài),進而通過繼電器Κ1、繼電器 Κ2、繼電器Κ4及繼電器Kll的開關閉合狀態(tài)來控制LANAl和LANBl的BYPASS狀態(tài)。例如在操作系統(tǒng)下關閉BYPASS功能運行程序使GPIOA = 1,GPIOD = 0。第一步電源芯片Ql提供VBYPASS電源;第二步GPI0A= 1 — Q4 處于導通狀態(tài)一RELAY_A = 1,Cathode = 0 —,繼電器 K2、K4的3腳與4腳、5腳與6腳導通;第三步GPI0D = O-Ql處于截止狀態(tài)一繼電器Kl的1腳為1,繼電器Kl的8腳為1 —繼電器Kl的2腳與3腳、6腳與7腳導通;第四步通過1,2的操作使得LANAl的1、2腳與LANBl的1、2腳斷開;即關閉的了 BYPASS 功能。如上所述,便可較好的實現(xiàn)本發(fā)明。
權利要求
1.一種智能BYPASS系統(tǒng),其特征在于主要由網(wǎng)絡接口電路⑴、用于控制網(wǎng)絡接口電路(1)進行網(wǎng)絡切換狀態(tài)的繼電器開關電路(2)、為繼電器開關電路(2)提供控制信號以控制繼電器開關電路O)中繼電器導通和截止的GPIO邏輯控制電路(3),以及為繼電器開關電路(2)和GPIO邏輯控制電路(3)提供工作電源的電源供電電路⑷組成。
2.根據(jù)權利要求1所述的一種智能BYPASS系統(tǒng),其特征在于所述的網(wǎng)絡接口電路 (1)由LANA端口和LANB端口構成,所述的LANA端口由RJ45連接器、電阻R50、電阻R51及電容C56組成,電阻R51與電阻R50串接后分別與RJ45連接器的TX+和TX-端口相連接, 電容C56的一端與電阻R50和電阻R51的連接點相連,其另一端則接地。
3.根據(jù)權利要求1所述的一種智能BYPASS系統(tǒng),其特征在于所述的繼電器開關電路 ⑵為由電阻、MOS管、繼電器及與門所組成的邏輯控制開關電路。
4.根據(jù)權利要求1所述的一種智能BYPASS系統(tǒng),其特征在于所述的GPIO邏輯控制電路(3)由電阻R6、MOS管Q4及二極管Dl組成;電阻R6與二極管Dl相并聯(lián),其P極則與 MOS管Q4相連接。
5.根據(jù)權利要求1所述的一種智能BYPASS系統(tǒng),其特征在于所述的電源供電電路 (4)包括電源芯片Ql,電阻Rl與電阻R2串接后其連接點與電源芯片Ql相連接,電阻R2的另一端接地;電阻Rl的另一端與電源芯片Ql相連接;電容Cl的一端與電源芯片Ql相連接,其另一端則接地。
6.根據(jù)權利要求3所述的一種智能BYPASS系統(tǒng),其特征在于所述的邏輯控制開關電路由電阻、MOS管、繼電器及與門組成,其中VBYPASS電源經(jīng)過電阻R12和電阻R13后分別和與門U1、與門U2相連接;GPI0B、GPIOC分別連接到與門Ul和與門U2的1腳;與門UU 與門U2的3腳接地,與門U1、與門U2的5腳接VBYPASS電源;與門Ul和與門U2的輸出腳 4腳分別連接到MOS管Q5、M0S管Q6的G極,MOS管Q5和MOS管Q6的S極接地,MOS管Q5 和MOS管Q6的D極通過電阻R9、電阻RlO接到VBYPASS電源;同時MOS管Q5和MOS管Q6 的D極分別連接到繼電器Kll的1腳和8腳,GPIOD連接到MOS管Ql的G極,VBYPASS電源通過Rll連接到MOS管Ql的D極,MOS管Ql的D極直接連接到繼電器Kl的8腳,繼電器 Kl的1腳直接連接到VBYPASS電源,繼電器Kll的2腳與繼電器Kl的3腳、繼電器K4的2 腳連接,繼電器Kll的3腳與繼電器Kl的4腳、繼電器K2的2腳連接,繼電器Kll的7腳與繼電器Kl的6腳、繼電器K4的7腳連接,繼電器Kll的6腳與繼電器Kl的5腳、繼電器 K2的7腳連接,繼電器K2的3、6腳分別與LANAl的1、2腳連接,繼電器K4的3、6腳分別與 LANBl的1、2腳連接。
全文摘要
本發(fā)明公開一種智能BYPASS系統(tǒng),主要由網(wǎng)絡接口電路(1)組成,其特征在于還包括用于控制網(wǎng)絡接口電路(1)網(wǎng)絡切換狀態(tài)的繼電器開關電路(2),為繼電器開關電路(2)提供控制信號以控制繼電器開關電路(2)中繼電器導通和截止的GPIO邏輯控制電路(3),為繼電器開關電路(2)和GPIO邏輯控制電路(3)提供工作電源的電源供電電路(4)組成。本發(fā)明能夠?qū)崿F(xiàn)在設備沒有通電的情況下,該BYPASS系統(tǒng)能夠關閉或者開啟;設備通電后,該BYPASS系統(tǒng)也能夠關閉或者開啟,為防火墻服務器提供強有力的支持。
文檔編號H04L12/24GK102413001SQ20111045373
公開日2012年4月11日 申請日期2011年12月29日 優(yōu)先權日2011年12月29日
發(fā)明者劉輝, 王青國, 秦偉 申請人:深圳華北工控股份有限公司