專利名稱:基于分步式存儲結(jié)構(gòu)的多路畫面合成器的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及多路畫面合成器,具體為基于分步式存儲結(jié)構(gòu)的多路畫面合成器。
背景技術(shù):
隨著LED (Light Emitting Diode)大屏應(yīng)用的擴(kuò)展,其所接收的輸入視頻來源較多,有S端子輸入的監(jiān)控視頻,計算機(jī)顯卡傳輸輸出的視頻,以及廣電網(wǎng)絡(luò)傳輸?shù)碾娨曅盘柕?。其分辨率從普通?024*768的分辨率發(fā)展至1920*1080P,伴隨的時鐘頻率從65MHz至148.5MHz。而在應(yīng)用中,需要把這些不同類的視頻信號同時輸出至一塊大屏上,為解決該問題,在此變換過程中,需要ー種視頻圖像合成設(shè)備。目前設(shè)備的工作原理是各路視頻經(jīng) 過2路輸入采集部分按照固定的位置進(jìn)入視頻交換處理部分處理,其是由ASIC (Specialintegrated circuit)陣列構(gòu)成,后由存儲至集成存儲設(shè)備進(jìn)行緩沖,再輸出。此方案存在的不足為由于任意的兩路輸入視頻處理部分的輸出是按照固定位置輸入至視頻交換處理部分,因此不能進(jìn)行替換,如接收2路S端子視頻的部分不能與接收2路VGA視頻的部分進(jìn)行替換;由于采用了圖像ASIC陣列進(jìn)行處理,成本較高,且延遲時間較長;交換合成輸出圖像固定,輸出通道數(shù)少,不具有靈活性,通用性差。
實(shí)用新型內(nèi)容本實(shí)用新型所解決的技術(shù)問題在于提供基于分步式存儲結(jié)構(gòu)的多路畫面合成器,以解決上述背景技術(shù)中的缺點(diǎn)。本實(shí)用新型所解決的技術(shù)問題采用以下技術(shù)方案來實(shí)現(xiàn)基于分步式存儲結(jié)構(gòu)的多路畫面合成器,包括視頻輸入端、存儲裝置、視頻輸入采集裝置、視頻交換處理裝置、本地多路同步時鐘產(chǎn)生電路和視頻合成輸出設(shè)備,所述視頻輸入端與視頻輸入采集裝置連接在一起,所述視頻輸入采集裝置上連接著存儲裝置,所述視頻交換處理裝置上連接著至少三個視頻輸入采集裝置,所述視頻交換處理裝置下部連接著視頻合成輸出設(shè)備,所述視頻交換處理裝置上連接著視頻合成輸出設(shè)備。本實(shí)用新型中,視頻輸入端由兩路圖像采集模塊部分構(gòu)成。有益效果本實(shí)用新型采用了基于分布式存儲的方法,2路視頻的采集部分可按照需求任意替換;與已有的大部分產(chǎn)品采用外交換ASIC芯片陣列的方式比較,在FPGA內(nèi)部集成多路畫面合成,其可實(shí)現(xiàn)高速數(shù)據(jù)交換,提高了集成度,方便系統(tǒng)的集成設(shè)計;采用本地多路同步時鐘產(chǎn)生,可實(shí)現(xiàn)動態(tài)變換時鐘輸出,滿足不同視頻格式的需要,能提高多畫面合成電路的應(yīng)用范圍。
圖I為本實(shí)用新型的結(jié)構(gòu)原理圖。
具體實(shí)施方式
為了使本實(shí)用新型實(shí)現(xiàn)的技術(shù)手段、創(chuàng)作特征、達(dá)成目的與功效易于明白了解,下面結(jié)合具體圖示,進(jìn)ー步闡述本實(shí)用新型。參見圖1,基于分步式存儲結(jié)構(gòu)的多路畫面合成器的結(jié)構(gòu)原理圖,基于分步式存儲結(jié)構(gòu)的多路畫面合成器,包括視頻輸入端I、存儲裝置2、視頻輸入采集裝置3、視頻交換處理裝置4、本地多路同步時鐘產(chǎn)生電路5和視頻合成輸出設(shè)備6,所述視頻輸入端I與視頻輸入采集裝置3連接在一起,所述視頻輸入采集裝置3上連 接著存儲裝置2,所述視頻交換處理裝置4上連接著至少三個視頻輸入采集裝置3,所述視頻交換處理裝置4下部連接著視頻合成輸出設(shè)備6,所述視頻交換處理裝置4上連接著視頻合成輸出設(shè)備6 ;視頻輸入端I由兩路圖像采集模塊部分構(gòu)成。本實(shí)用新型使用I片F(xiàn)PGA以及不采用ASIC陣列交換芯片的前提下,實(shí)現(xiàn)多路非同源視頻的畫面合成輸出。本實(shí)用新型的工作流程為本地多路同步時鐘產(chǎn)生電路5產(chǎn)生多路同步時鐘輸出給各個視頻輸入采集裝置3以及視頻交換處理裝置4 ;任意2路視頻輸入經(jīng)過視頻輸入采集裝置3,后進(jìn)入視頻交換處理裝置4進(jìn)行交換合成輸出。其中視頻交換處理裝置4是由FPGA構(gòu)建的邏輯電路組成,其產(chǎn)生控制信號,包括行場同步信號以及協(xié)議控制信號。在這些控制信號的控制下,視頻輸入采集裝置3的數(shù)據(jù)輸出進(jìn)入FPGA內(nèi)部的進(jìn)行交換輸出。以上顯示和描述了本實(shí)用新型的基本原理和主要特征及本實(shí)用新型的優(yōu)點(diǎn),本行業(yè)的技術(shù)人員應(yīng)該了解,本實(shí)用新型不受上述實(shí)施例的限制,上述實(shí)施例和說明書中描述的只是說明本實(shí)用新型的原理,在不脫離本實(shí)用新型精神和范圍的前提下,本實(shí)用新型還會有各種變化和改進(jìn),這些變化和改進(jìn)都落入要求保護(hù)的本實(shí)用新型范圍內(nèi),本實(shí)用新型要求保護(hù)范圍由所附的權(quán)利要求書及其等效物界定。
權(quán)利要求1.基于分步式存儲結(jié)構(gòu)的多路畫面合成器,包括視頻輸入端、存儲裝置、視頻輸入采集裝置、視頻交換處理裝置、本地多路同步時鐘產(chǎn)生電路和視頻合成輸出設(shè)備,其特征在于,所述視頻輸入端與視頻輸入采集裝置連接在一起,所述視頻輸入采集裝置上連接著存儲裝置,所述視頻交換處理裝置上連接著至少三個視頻輸入采集裝置,所述視頻交換處理裝置下部連接著視頻合成輸出設(shè) 備,所述視頻交換處理裝置上連接著視頻合成輸出設(shè)備。
2.根據(jù)權(quán)利要求I所述的基于分步式存儲結(jié)構(gòu)的多路畫面合成器,其特征在于,視頻輸入端由兩路圖像采集模塊部分構(gòu)成。
專利摘要基于分步式存儲結(jié)構(gòu)的多路畫面合成器,包括視頻輸入端、存儲裝置、視頻輸入采集裝置、視頻交換處理裝置、本地多路同步時鐘產(chǎn)生電路和視頻合成輸出設(shè)備,所述視頻輸入端與視頻輸入采集裝置連接在一起,所述視頻輸入采集裝置上連接著存儲裝置,所述視頻交換處理裝置上連接著至少三個視頻輸入采集裝置,所述視頻交換處理裝置下部連接著視頻合成輸出設(shè)備,所述視頻交換處理裝置上連接著視頻合成輸出設(shè)備。本實(shí)用新型采用了基于分布式存儲的方法,2路視頻的采集部分可按照需求任意替換。
文檔編號H04N5/265GK202395869SQ201120566860
公開日2012年8月22日 申請日期2011年12月30日 優(yōu)先權(quán)日2011年12月30日
發(fā)明者劉金華, 唐清善, 李亞捷 申請人:湖南高科電子科技有限公司