專(zhuān)利名稱(chēng):基于lms算法校正數(shù)字直放站帶內(nèi)平坦度的系統(tǒng)及方法
技術(shù)領(lǐng)域:
本發(fā)明涉及通信領(lǐng)域,特別是一種基于LMS自適應(yīng)算法校正數(shù)字直放站帶內(nèi)平坦度的系統(tǒng)及方法。
背景技術(shù):
由于數(shù)字直放站的零器件存在一致性差的問(wèn)題,因而數(shù)字直放站經(jīng)常會(huì)出現(xiàn)帶內(nèi) 平坦度不一致的現(xiàn)象,這種帶內(nèi)平坦度不一致需要通過(guò)某種手段予以校正?,F(xiàn)有的校正方案主要是通過(guò)硬件調(diào)試,即不斷更改數(shù)字直放站的零器件中電阻和電容的值來(lái)實(shí)現(xiàn)平坦度的校正。但是這種校正方案需要使用不同參數(shù)值的元器件,因而增加了生產(chǎn)調(diào)試人員的工作量,降低了調(diào)試人員的工作效率,同時(shí)也導(dǎo)致了元器件的浪費(fèi)。
發(fā)明內(nèi)容
為了解決上述的技術(shù)問(wèn)題,本發(fā)明提供了一種基于LMS自適應(yīng)算法校正數(shù)字直放站帶內(nèi)平坦度的系統(tǒng)及方法。本發(fā)明為解決其技術(shù)問(wèn)題所提出的技術(shù)方案為
根據(jù)本發(fā)明的一方面,提供一種基于LMS算法校正數(shù)字直放站帶內(nèi)平坦度的系統(tǒng),包括模數(shù)轉(zhuǎn)換模塊、數(shù)模轉(zhuǎn)換模塊和FPGA模塊,模數(shù)轉(zhuǎn)換模塊的輸出端連接到FPGA模塊的輸入端,F(xiàn)PGA模塊的輸出端連接到數(shù)模轉(zhuǎn)換模塊的輸入端,數(shù)模轉(zhuǎn)換模塊的輸出端連接到模數(shù)轉(zhuǎn)換模塊的輸入端,所述FPGA模塊包含平坦度校正模塊和數(shù)字信號(hào)處理模塊。進(jìn)一步,所述數(shù)模轉(zhuǎn)換模塊的輸出端同模數(shù)轉(zhuǎn)換模塊的輸入端通過(guò)射頻耦合連接。進(jìn)一步,所述數(shù)字信號(hào)處理模塊包括數(shù)字下變頻模塊,數(shù)字下變頻模塊依次連接有抽取濾波模塊、第一補(bǔ)償濾波器模塊、雙位開(kāi)關(guān)、基帶處理模塊、內(nèi)插濾波模塊和數(shù)字上變頻模塊;數(shù)字下變頻模塊的輸入端與模數(shù)轉(zhuǎn)換模塊的輸出端連接;數(shù)字上變頻模塊的輸出端與數(shù)模轉(zhuǎn)換模塊的輸入端連接;雙位開(kāi)關(guān)的公共端連接基帶處理模塊的輸入端,雙位開(kāi)關(guān)的非公共端的一端連接第一補(bǔ)償濾波器模塊的輸出端。進(jìn)一步,所述平坦度校正模塊包括LMS算法模塊、訓(xùn)練序列模塊和EPROM模塊;所述LMS算法模塊的第一輸入端連接抽取濾波模塊的輸出端,LMS算法模塊的第二輸入端連接訓(xùn)練序列模塊的輸出端,LMS算法模塊的輸出端連接EPROM模塊的輸入端;EPR0M模塊的輸出端連接第一補(bǔ)償濾波器模塊;訓(xùn)練序列模塊的輸出端還與所述雙位開(kāi)關(guān)非公共端的另
一端相連接。進(jìn)一步,所述LMS算法模塊包括信道估計(jì)模塊、第二補(bǔ)償濾波器模塊和減法器;信道估計(jì)模塊的第一輸入端和第二補(bǔ)償濾波器模塊的第一輸入端以及抽取濾波模塊的輸出端相連接,信道估計(jì)模塊的第二輸入端連接減法器的輸出端,第二補(bǔ)償濾波器模塊的第二輸入端連接信道估計(jì)模塊的輸出端,減法器的第一輸入端與第二補(bǔ)償濾波器模塊的輸出端連接,減法器的第二輸入端與訓(xùn)練序列模塊的輸出端連接,信道估計(jì)模塊的輸出端還與EPROM模塊的輸入端連接。根據(jù)本發(fā)明的另一方面,提供一種基于LMS算法校正數(shù)字直放站帶內(nèi)平坦度的方法,包括以下步驟
A、訓(xùn)練序列模塊產(chǎn)生一個(gè)訓(xùn)練序列信號(hào)d(n);B、打開(kāi)訓(xùn)練序列模塊與基帶處理模塊的開(kāi)關(guān);
C、訓(xùn)練序列信號(hào) /命)經(jīng)過(guò)基帶處理、內(nèi)插濾波、數(shù)字上變頻后,由數(shù)模轉(zhuǎn)換模塊變成模擬中頻信號(hào);
D、接入射頻耦合連接,將所述模擬中頻信號(hào)通過(guò)射頻耦合輸入到模數(shù)轉(zhuǎn)換模塊的輸入端,對(duì)其進(jìn)行模數(shù)轉(zhuǎn)換、數(shù)字下變頻、抽取濾波,得到濾波信號(hào)χ );
E、將濾波信號(hào)與原訓(xùn)練序列信號(hào)一起進(jìn)行LMS算法更新,得到最佳的補(bǔ)償濾波器系數(shù);
F、將所述補(bǔ)償濾波器系數(shù)存儲(chǔ)于EPROM模塊中;
G、斷開(kāi)射頻耦合連接,打開(kāi)第一補(bǔ)償濾波器模塊與基帶處理模塊的開(kāi)關(guān),將EPROM模塊中的補(bǔ)償濾波器系數(shù)導(dǎo)入到第一補(bǔ)償濾波器模塊中,即可實(shí)現(xiàn)平坦度校正。進(jìn)一步,所述步驟E包括
Al、根據(jù)濾波信號(hào)計(jì)算信道的沖擊響應(yīng);
Bi、根據(jù)所述信道的沖擊響應(yīng)rrw,模擬得到訓(xùn)練序列信號(hào) /命)經(jīng)過(guò)信道的逆模型信號(hào) y(n);
Cl、計(jì)算濾波信號(hào)^ )及逆模型信號(hào)_7如的差值-.e(n)= χ(n)~ y(η);
D1、根據(jù)所述差值調(diào)整信道的抽頭系數(shù);重復(fù)步驟Al至D1,直到差值處在預(yù)設(shè)范圍內(nèi);
El、獲取最后得到的沖擊響應(yīng)r如,即得到最佳的補(bǔ)償濾波器系數(shù)。進(jìn)一步,所述步驟E的LMS算法更新,采用以下公式,把根據(jù)LMS算法的復(fù)數(shù)運(yùn)算方程轉(zhuǎn)化成實(shí)數(shù)的形式
抽頭輸入向量
% Ik I - ) %自“& I
期望信號(hào)£/⑴=心11+ 4,⑷
抽頭權(quán)系數(shù)W山..W,山“
濾波器輸出,r<iA+1
估計(jì)誤差信號(hào)山 相應(yīng)的更新方程
VrH Λ 卜 r; I A. I' (I} - χμΑ A )
}\A A. > 二:x:j k m f(ii
WiI蚤-I)n Jii + §jeAkl%,ik)- iw,Ak)%uiki + 1.1= w(,<A)-f μ \fit%,Ik^Iik}其中I、Q表示信號(hào)進(jìn)行下變頻后的在復(fù)平面上的橫向分量和縱向分量。本發(fā)明的有益效果是本發(fā)明的基于LMS算法校正數(shù)字直放站帶內(nèi)平坦度的系統(tǒng)及方法,設(shè)計(jì)有平坦度校正模塊,該模塊中的訓(xùn)練序列模塊產(chǎn)生的訓(xùn)練序列經(jīng)過(guò)一系列變換后,在LMS算法模塊的作用下產(chǎn)生一個(gè)補(bǔ)償濾波器系數(shù),通過(guò)該補(bǔ)償濾波系數(shù)對(duì)第一補(bǔ)償濾波器模塊的校正就可以實(shí)現(xiàn)直放站的帶內(nèi)平坦度的校正。避免了使用當(dāng)前方案中的硬件調(diào)試方法,即通過(guò)不斷更改電阻和電容值來(lái)實(shí)現(xiàn)平坦度的校正,從而減少了調(diào)試人員的工作量,增加了調(diào)試人員的工作效率,同時(shí)節(jié)約了元器件的使用。
下面結(jié)合附圖和實(shí)施例對(duì)本發(fā)明作進(jìn)一步說(shuō)明。圖I是基于LMS自適應(yīng)算法校正數(shù)字直放站帶內(nèi)平坦度的系統(tǒng)的結(jié)構(gòu)框圖; 圖2是FPGA模塊的內(nèi)部結(jié)構(gòu)框 圖3是LMS算法模塊的內(nèi)部結(jié)構(gòu)框圖。附圖標(biāo)記
I.模數(shù)轉(zhuǎn)換模塊,2.數(shù)模轉(zhuǎn)換模塊,3. FPGA模塊,4.平坦度校正模塊,5.數(shù)字信號(hào)處理模塊,6.數(shù)字下變頻模塊,7.抽取濾波模塊,8.第一補(bǔ)償濾波器模塊,9.雙位開(kāi)關(guān),
10.基帶處理模塊,11.內(nèi)插濾波模塊,12.數(shù)字上變頻模塊,13. LMS算法模塊,14.訓(xùn)練序列模塊;15. EPROM模塊;16.信道估計(jì)模塊,17.第二補(bǔ)償濾波器模塊,18.減法器。
具體實(shí)施例方式為方便下文的描述,首先給出一些基本名字的定義
LMS算法(Least Mean Square算法)最小均方算法;
EPROM(ErasabIe Programmable Read-Only Memory):可擦除可編程的只讀內(nèi)存; FPGA (Field Programmable Gate Array):現(xiàn)場(chǎng)可編程門(mén)陣列。參照?qǐng)DI,根據(jù)本發(fā)明的一方面,提供一種基于LMS算法校正數(shù)字直放站帶內(nèi)平坦度的系統(tǒng),包括模數(shù)轉(zhuǎn)換模塊I、數(shù)模轉(zhuǎn)換模塊2和FPGA模塊3,模數(shù)轉(zhuǎn)換模塊I的輸出端連接到FPGA模塊3的輸入端,F(xiàn)PGA模塊3的輸出端連接到數(shù)模轉(zhuǎn)換模塊2的輸入端,數(shù)模轉(zhuǎn)換模塊2的輸出端連接到模數(shù)轉(zhuǎn)換模塊I的輸入端,所述FPGA模塊3包含平坦度校正模塊4和數(shù)字信號(hào)處理模塊5。進(jìn)一步,所述數(shù)模轉(zhuǎn)換模塊2的輸出端同模數(shù)轉(zhuǎn)換模塊I的輸入端通過(guò)射頻耦合連接。進(jìn)一步,參照?qǐng)D2,所述數(shù)字信號(hào)處理模塊5包括數(shù)字下變頻模塊6,數(shù)字下變頻模塊6依次連接有抽取濾波模塊7、第一補(bǔ)償濾波器模塊8、雙位開(kāi)關(guān)9、基帶處理模塊10、內(nèi)插濾波模塊11和數(shù)字上變頻模塊12 ;數(shù)字下變頻模塊6的輸入端與模數(shù)轉(zhuǎn)換模塊I的輸出端連接;數(shù)字上變頻模塊12的輸出端與數(shù)模轉(zhuǎn)換模塊2的輸入端連接;雙位開(kāi)關(guān)9的公共端連接基帶處理模塊12的輸入端,雙位開(kāi)關(guān)9的非公共端的一端連接第一補(bǔ)償濾波器模塊8的輸出端。進(jìn)一步,所述平坦度校正模塊4包括LMS算法模塊13、訓(xùn)練序列模塊14和EPROM模塊15 ;所述LMS算法模塊13的第一輸入端連接抽取濾波模塊7的輸出端,LMS算法模塊13的第二輸入端連接訓(xùn)練序列模塊14的輸出端,LMS算法模塊13的輸出端連接EPROM模塊15的輸入端;EPR0M模塊15的輸出端連接第一補(bǔ)償濾波器模塊8 ;訓(xùn)練序列模塊14的輸出端還與所述雙位開(kāi)關(guān)9非公共端的另一端相連接。進(jìn)一步,參照?qǐng)D3,所述LMS算法模塊13包括信道估計(jì)模塊16、第二補(bǔ)償濾波器模塊17和減法器18 ;信道估計(jì)模塊16的第一輸入端和第二補(bǔ)償濾波器模塊17的第一輸入端以及抽取濾波模塊7的輸出端相連接,信道估計(jì)模塊16的第二輸入端連接減法器18的輸出端,第二補(bǔ)償濾波器模塊17的第二輸入端連接信道估計(jì)模塊16的輸出端,減法器18的第一輸入端與第二補(bǔ)償濾波器模塊17的輸出端連接,減法器18的第二輸入端與訓(xùn)練序列模塊14的輸出端連接,信道估計(jì)模塊16的輸出端還與EPROM模塊15的輸入端連接。根據(jù)本發(fā)明的另一方面,提供一種基于LMS算法校正數(shù)字直放站帶內(nèi)平坦度的方法,包括以下步驟
A、訓(xùn)練序列模塊14產(chǎn)生一個(gè)訓(xùn)練序列信號(hào);
B、打開(kāi)訓(xùn)練序列模塊14與基帶處理模塊10的開(kāi)關(guān);
C、訓(xùn)練序列信號(hào) /命)經(jīng)過(guò)基帶處理、內(nèi)插濾波、數(shù)字上變頻后,由數(shù)模轉(zhuǎn)換模塊變成模擬中頻信號(hào);
D、接入射頻耦合連接,將所述模擬中頻信號(hào)通過(guò)射頻耦合輸入到模數(shù)轉(zhuǎn)換模塊I的輸入端,對(duì)其進(jìn)行模數(shù)轉(zhuǎn)換、數(shù)字下變頻、抽取濾波,得到濾波信號(hào)z (η);
Ε、將濾波信號(hào)與原訓(xùn)練序列信號(hào)一起進(jìn)行LMS算法更新,得到最佳的補(bǔ)償濾波器系數(shù);
F、將所述補(bǔ)償濾波器系數(shù)存儲(chǔ)于EPROM模塊15中;
G、斷開(kāi)射頻耦合連接,打開(kāi)第一補(bǔ)償濾波器模塊8與基帶處理模塊10的開(kāi)關(guān),將EPROM模塊15中的補(bǔ)償濾波器系數(shù)導(dǎo)入到第一補(bǔ)償濾波器模塊8中,即可實(shí)現(xiàn)平坦度校正。進(jìn)一步,所述步驟E包括
Al、根據(jù)濾波信號(hào)計(jì)算信道的沖擊響應(yīng);
Bi、根據(jù)所述信道的沖擊響應(yīng)rrw,模擬得到訓(xùn)練序列信號(hào) /命)經(jīng)過(guò)信道的逆模型信號(hào) y(n);
Cl、計(jì)算濾波信號(hào)^ )及逆模型信號(hào)_7如的差值-.e(n)= χ(n)~ y(η);
D1、根據(jù)所述差值調(diào)整信道的抽頭系數(shù);重復(fù)步驟Al至D1,直到差值處在預(yù)設(shè)范圍內(nèi);
El、獲取最后得到的沖擊響應(yīng)r如,即得到最佳的補(bǔ)償濾波器系數(shù)。這里,根據(jù)差值不斷的調(diào)整信道沖擊響應(yīng)的抽頭系數(shù),令更加接近真實(shí)的信道,當(dāng)收斂到預(yù)設(shè)范圍以內(nèi)即鎖定不再更新系數(shù),此時(shí)的即最佳的補(bǔ)償濾波器系數(shù)。進(jìn)一步,所述步驟E的LMS算法更新,采用以下公式,把根據(jù)LMS算法的復(fù)數(shù)運(yùn)算方程轉(zhuǎn)化成實(shí)數(shù)的形式
抽頭輸入向量
權(quán)利要求
1.基于LMS算法校正數(shù)字直放站帶內(nèi)平坦度的系統(tǒng),包括模數(shù)轉(zhuǎn)換模塊(I)、數(shù)模轉(zhuǎn)換模塊(2 )和FPGA模塊(3 ),模數(shù)轉(zhuǎn)換模塊(I)的輸出端連接到FPGA模塊(3 )的輸入端,F(xiàn)PGA模塊(3)的輸出端連接到數(shù)模轉(zhuǎn)換模塊(2)的輸入端,數(shù)模轉(zhuǎn)換模塊(2)的輸出端連接到模數(shù)轉(zhuǎn)換模塊(I)的輸入端,其特征在于所述FPGA模塊(3)包含平坦度校正模塊(4)和數(shù)字信號(hào)處理模塊(5)。
2.根據(jù)權(quán)利要求I所述的基于LMS算法校正數(shù)字直放站帶內(nèi)平坦度的系統(tǒng),其特征在于所述數(shù)模轉(zhuǎn)換模塊(2)的輸出端同模數(shù)轉(zhuǎn)換模塊(I)的輸入端通過(guò)射頻耦合連接。
3.根據(jù)權(quán)利要求2所述的基于LMS算法校正數(shù)字直放站帶內(nèi)平坦度的系統(tǒng),其特征在于所述數(shù)字信號(hào)處理模塊(5)包括數(shù)字下變頻模塊(6),數(shù)字下變頻模塊(6)依次連接有抽取濾波模塊(7)、第一補(bǔ)償濾波器模塊(8)、雙位開(kāi)關(guān)(9)、基帶處理模塊(10)、內(nèi)插濾波模塊(11)和數(shù)字上變頻模塊(12);數(shù)字下變頻模塊(6)的輸入端與模數(shù)轉(zhuǎn)換模塊(I)的輸出端連接;數(shù)字上變頻模塊(12)的輸出端與數(shù)模轉(zhuǎn)換模塊(2)的輸入端連接;雙位開(kāi)關(guān)(9)的公共端連接基帶處理模塊(12)的輸入端,雙位開(kāi)關(guān)(9)的非公共端的一端連接第一補(bǔ)償濾波器模塊(8)的輸出端。
4.根據(jù)權(quán)利要求3所述的基于LMS算法校正數(shù)字直放站帶內(nèi)平坦度的系統(tǒng),其特征在于所述平坦度校正模塊(4)包括LMS算法模塊(13)、訓(xùn)練序列模塊(14)和EPROM模塊(15);所述LMS算法模塊(13)的第一輸入端連接抽取濾波模塊(7)的輸出端,LMS算法模塊(13)的第二輸入端連接訓(xùn)練序列模塊(14)的輸出端,LMS算法模塊(13)的輸出端連接EPROM模塊(15)的輸入端;EPR0M模塊(15)的輸出端連接第一補(bǔ)償濾波器模塊(8);訓(xùn)練序列模塊(14)的輸出端還與所述雙位開(kāi)關(guān)(9)非公共端的另一端相連接。
5.根據(jù)權(quán)利要求4所述的基于LMS算法校正數(shù)字直放站帶內(nèi)平坦度的系統(tǒng),其特征在于所述LMS算法模塊(13)包括信道估計(jì)模塊(16)、第二補(bǔ)償濾波器模塊(17)和減法器(18);信道估計(jì)模塊(16)的第一輸入端和第二補(bǔ)償濾波器模塊(17)的第一輸入端以及抽取濾波模塊(7)的輸出端相連接,信道估計(jì)模塊(16)的第二輸入端連接減法器(18)的輸出端,第二補(bǔ)償濾波器模塊(17)的第二輸入端連接信道估計(jì)模塊(16)的輸出端,減法器(18)的第一輸入端與第二補(bǔ)償濾波器模塊(17)的輸出端連接,減法器(18)的第二輸入端與訓(xùn)練序列模塊(14)的輸出端連接,信道估計(jì)模塊(16)的輸出端還與EPROM模塊(15)的輸入端連接。
6.基于LMS算法校正數(shù)字直放站帶內(nèi)平坦度的方法,其特征在于,包括以下步驟 A、訓(xùn)練序列模塊(14)產(chǎn)生一個(gè)訓(xùn)練序列信號(hào)d(n); B、打開(kāi)訓(xùn)練序列模塊(14)與基帶處理模塊(10)的開(kāi)關(guān); C、訓(xùn)練序列信號(hào) /命)經(jīng)過(guò)基帶處理、內(nèi)插濾波、數(shù)字上變頻后,由數(shù)模轉(zhuǎn)換模塊變成模擬中頻信號(hào); D、接入射頻耦合連接,將所述模擬中頻信號(hào)通過(guò)射頻耦合輸入到模數(shù)轉(zhuǎn)換模塊(I)的輸入端,對(duì)其進(jìn)行模數(shù)轉(zhuǎn)換、數(shù)字下變頻、抽取濾波,得到濾波信號(hào)z (η); Ε、將濾波信號(hào)與原訓(xùn)練序列信號(hào)一起進(jìn)行LMS算法更新,得到最佳的補(bǔ)償濾波器系數(shù); F、將所述補(bǔ)償濾波器系數(shù)存儲(chǔ)于EPROM模塊(15)中; G、斷開(kāi)射頻耦合連接,打開(kāi)第一補(bǔ)償濾波器模塊(8)與基帶處理模塊(10)的開(kāi)關(guān),將EPROM模塊(15)中的補(bǔ)償濾波器系數(shù)導(dǎo)入到第一補(bǔ)償濾波器模塊(8)中,即可實(shí)現(xiàn)平坦度校正。
7.根據(jù)權(quán)利要求6所述的基于LMS算法校正數(shù)字直放站帶內(nèi)平坦度的方法,其特征在于,所述步驟E包括 Al、根據(jù)濾波信號(hào)計(jì)算信道的沖擊響應(yīng); Bi、根據(jù)所述信道的沖擊響應(yīng)rrw,模擬得到訓(xùn)練序列信號(hào) /命)經(jīng)過(guò)信道的逆模型信號(hào) y(n); Cl、計(jì)算濾波信號(hào)^ )及逆模型信號(hào)_7如的差值-.e(n)= χ(n)~ y(η); D1、根據(jù)所述差值調(diào)整信道的抽頭系數(shù);重復(fù)步驟Al至D1,直到差值處在預(yù)設(shè)范圍內(nèi); El、獲取最后得到的沖擊響應(yīng)r如,即得到最佳的補(bǔ)償濾波器系數(shù)。
8.根據(jù)權(quán)利要求7所述的基于LMS算法校正數(shù)字直放站帶內(nèi)平坦度的方法,其特征在于 所述步驟E的LMS算法更新,采用以下公式,把根據(jù)LMS算法的復(fù)數(shù)運(yùn)算方程轉(zhuǎn)化成實(shí)數(shù)的形式 抽頭輸入向量 I*) = 期望信號(hào)“ I = .H tiji) 抽頭權(quán)系數(shù)W “卜 濾波器輸出“ i = ) + y,M1 估計(jì)誤差信號(hào)= ·+<:#+> 相應(yīng)的更新方程 _1%I.句{A''rn :ik } — %ik ι!( jw, k -羅)::mβτ,(Α.Ι、0.卜 Ui-\sik)%(J{k) A- + " = W^A) + /r(J IkyxiAkj- μι\ E k )%J k I 其中I、Q表示信號(hào)進(jìn)行下變頻后的在復(fù)平面上的橫向分量和縱向分量。
全文摘要
本發(fā)明公開(kāi)了一種基于LMS算法校正數(shù)字直放站帶內(nèi)平坦度的系統(tǒng)及方法,該系統(tǒng)包括模數(shù)轉(zhuǎn)換模塊、數(shù)模轉(zhuǎn)換模塊和FPGA模塊,模數(shù)轉(zhuǎn)換模塊的輸出端連接到FPGA模塊的輸入端,F(xiàn)PGA模塊的輸出端連接到數(shù)模轉(zhuǎn)換模塊的輸入端,數(shù)模轉(zhuǎn)換模塊的輸出端連接到模數(shù)轉(zhuǎn)換模塊的輸入端,所述FPGA模塊包含平坦度校正模塊和數(shù)字信號(hào)處理模塊。本發(fā)明能夠?qū)崿F(xiàn)數(shù)字直放站的帶內(nèi)平坦度的自主校正,避免通過(guò)更改電阻和電容值來(lái)實(shí)現(xiàn)平坦度的校正硬件調(diào)試方法,從而減少了調(diào)試人員的工作量,提高了調(diào)試人員的工作效率,同時(shí)節(jié)約了元器件的使用。本發(fā)明作為一種性能優(yōu)良的基于LMS算法校正數(shù)字直放站帶內(nèi)平坦度的系統(tǒng)及方法可廣泛應(yīng)用于通信領(lǐng)域中。
文檔編號(hào)H04B7/155GK102832987SQ20121027397
公開(kāi)日2012年12月19日 申請(qǐng)日期2012年8月2日 優(yōu)先權(quán)日2012年8月2日
發(fā)明者郝祿國(guó), 楊建坡, 鄭輝明, 余嘉池, 楊舜君, 曾文彬 申請(qǐng)人:奧維通信股份有限公司