數(shù)字功放設(shè)備的控制電路及其控制方法
【專利摘要】本發(fā)明涉及一種數(shù)字功放設(shè)備的控制電路,其中包括振蕩器、串行音頻接收裝置、采樣頻率自動檢測裝置、鎖相環(huán)PLL控制裝置、I2C從設(shè)備、系統(tǒng)控制裝置、數(shù)字音頻處理裝置。本發(fā)明還涉及一種數(shù)字功放設(shè)備的控制方法。采用該種數(shù)字功放設(shè)備的控制電路及其控制方法,具有芯片面積小,精度高,外圍簡單等特點(diǎn),同時控制方法清晰明了,并且接收裝置皆為從設(shè)備且符合通用總線協(xié)議,具有實(shí)施方便,狀態(tài)清晰,而且由于控制電路中加入了噪聲控制裝置,在狀態(tài)或者外部音頻切換時不產(chǎn)生爆破聲,音質(zhì)有了較大提升,使得控制誤差較小,電路結(jié)構(gòu)簡單實(shí)用,工作性能穩(wěn)定可靠,適用范圍較為廣泛。
【專利說明】數(shù)字功放設(shè)備的控制電路及其控制方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及功率放大電路領(lǐng)域,特別涉及數(shù)字功放控制【技術(shù)領(lǐng)域】,具體是指一種數(shù)字功放設(shè)備的控制電路及其控制方法。
【背景技術(shù)】
[0002]數(shù)字功放的基本電路是早已存在的D類放大器(國內(nèi)稱丁類放大器)。以前,由于價格和技術(shù)上的原因,這種放大器只是在實(shí)驗(yàn)室和高價位的測試儀器中應(yīng)用。這幾年的技術(shù)發(fā)展使數(shù)字功放的元件集成到一兩塊芯片中,價格也不斷下降。
[0003]數(shù)字功放具有失真小、噪音低、動態(tài)范圍大等特點(diǎn),在音質(zhì)的透明度、解析力,背景的寧靜、低頻的震撼力度方面是傳統(tǒng)功放不可比擬的。
[0004]數(shù)字功放輸入的是I2S數(shù)字音頻信號,經(jīng)過PWM電路調(diào)制處理后,形成占空比同輸入信號成一定比例的脈沖鏈,經(jīng)過開關(guān)電路放大后,再由低通濾波器濾除高頻成分,還原出已放大的輸入信號波形,由揚(yáng)聲器放音。
[0005]在現(xiàn)有的數(shù)字功放設(shè)計中,為了能準(zhǔn)確地區(qū)分I2S輸入音頻信號的采樣頻率,使PWM調(diào)制電路能準(zhǔn)確地進(jìn)行信號處理,另外需要一個時鐘信號作為采樣基準(zhǔn)。這個時鐘信號可以外接,也可以內(nèi)置。外接時鐘信號可以采用外接晶振,優(yōu)點(diǎn)是誤差小,時鐘穩(wěn)定,缺點(diǎn)是方案成本較高,需要額外芯片Pin腳。內(nèi)置時鐘信號采用內(nèi)置振蕩器產(chǎn)生時鐘,優(yōu)點(diǎn)是成本較外接時鐘較小,不需要額外時鐘Pin腳,但是缺點(diǎn)是時鐘準(zhǔn)確度取決于制造工藝及成功率,偏差較大。用此時鐘用于檢測I2S音頻信號,由此產(chǎn)生的誤差較大。
【發(fā)明內(nèi)容】
[0006]本發(fā)明的目的是克服了上述現(xiàn)有技術(shù)中的缺點(diǎn),提供一種能夠有效控制數(shù)字功放設(shè)備中的I2S輸入音頻信號到PWM調(diào)制輸出的工作過程、顯著提升音質(zhì)、控制誤差較小、電路結(jié)構(gòu)簡單實(shí)用、工作性能穩(wěn)定可靠、適用范圍較為廣泛的數(shù)字功放設(shè)備的控制電路及其控制方法。
[0007]為了實(shí)現(xiàn)上述的目的,本發(fā)明提供一種數(shù)字功放設(shè)備的控制電路,該控制電路包括:
[0008]振蕩器,用于產(chǎn)生內(nèi)部時鐘并調(diào)節(jié)至所需頻率范圍;
[0009]串行音頻接收裝置,用于接收外部串行音頻數(shù)據(jù),并轉(zhuǎn)換為并行音頻數(shù)據(jù);
[0010]采樣頻率自動檢測裝置,用于接收外部音頻串行時鐘,自適應(yīng)地檢測音頻時鐘采樣率的變化,并將檢測結(jié)果送出;
[0011 ] 鎖相環(huán)PLL控制裝置,用于接收外部音頻串行時鐘,并控制內(nèi)部鎖相環(huán)PLL的工作方式,同時輸出系統(tǒng)內(nèi)部的運(yùn)算時鐘;
[0012]I2C從設(shè)備,用于接收外部串行控制信號,并將所接收到的控制命令送出;
[0013]系統(tǒng)控制裝置,用于接收所述的振蕩器、串行音頻接收裝置、采樣頻率自動檢測裝置、鎖相環(huán)PLL控制裝置、I2C從設(shè)備的輸出信號,還用于控制所述的數(shù)字功放設(shè)備的工作方式,并監(jiān)視該數(shù)字功放設(shè)備的工作狀態(tài);
[0014]數(shù)字音頻處理裝置,用于接收所述的串行音頻接收裝置的輸出信號,在所述的系統(tǒng)控制裝置的控制下進(jìn)行音量控制、均衡器調(diào)節(jié)以及PWM調(diào)制,并輸出至外部揚(yáng)聲設(shè)備。
[0015]在其中一實(shí)施例中,所述數(shù)字功放設(shè)備的控制電路中的系統(tǒng)控制裝置包括:
[0016]寄存器讀寫單元,用于接收所述的I2C從設(shè)備輸出的內(nèi)部寄存器讀寫總線,并輸出均衡器讀寫寄存器系統(tǒng);
[0017]內(nèi)部控制單元,用于控制數(shù)字功放設(shè)備的工作狀態(tài);
[0018]噪聲控制單元,用于控制減少由信號切換帶來的爆破聲;
[0019]內(nèi)部存儲單元,用于存儲所述的寄存器讀寫單元所輸出的均衡器讀寫寄存器系數(shù)。
[0020]進(jìn)一步的,所述數(shù)字功放設(shè)備的控制電路中的工作狀態(tài)包括復(fù)位狀態(tài)、復(fù)位等待狀態(tài)、軟靜音狀態(tài)、靜音狀態(tài)和正常工作。
[0021 ] 更進(jìn)一步的,所述數(shù)字功放設(shè)備為數(shù)字功放芯片。
[0022]為了實(shí)現(xiàn)上述目的,本發(fā)明還提供了一種數(shù)字功放設(shè)備的控制方法,該方法包括以下步驟:
[0023]進(jìn)行復(fù)位操作,并控制所述的數(shù)字功放設(shè)備進(jìn)入復(fù)位狀態(tài);
[0024]進(jìn)入復(fù)位等待狀態(tài),并進(jìn)行復(fù)位等待計時;
[0025]控制所述的數(shù)字功放設(shè)備進(jìn)入正常工作狀態(tài);
[0026]在正常工作狀態(tài)中出現(xiàn)異常狀態(tài)的情況下,進(jìn)入靜音狀態(tài),并將所述的電路結(jié)構(gòu)中的各個裝置復(fù)位;
[0027]在正常工作狀態(tài)中收到用戶輸入的軟靜音控制命令的情況下,控制所述的數(shù)字功放設(shè)備進(jìn)入軟靜音狀態(tài)。
[0028]在其中又一實(shí)施例中,所述數(shù)字功放設(shè)備的控制方法中的控制數(shù)字功放設(shè)備進(jìn)入復(fù)位狀態(tài),包括以下步驟:
[0029]控制外部的靜音信號皆為使能狀態(tài);
[0030]控制寄存器皆處于復(fù)位狀態(tài);
[0031]處于復(fù)位靜音狀態(tài)。
[0032]在其中又一實(shí)施例中,所述數(shù)字功放設(shè)備的控制方法中的復(fù)位等待計時的步驟包括:系統(tǒng)將內(nèi)部的復(fù)位計時器設(shè)置為工作狀態(tài),進(jìn)行復(fù)位等待計時;所述復(fù)位計時器的超時時間具體由外部主設(shè)備通過所述的I2C從設(shè)備進(jìn)行配置。
[0033]在其中又一實(shí)施例中,所述實(shí)現(xiàn)數(shù)字功放設(shè)備的控制方法中的控制數(shù)字功放設(shè)備進(jìn)入正常工作狀態(tài)的步驟包括:
[0034]控制外部輸入的靜音信號進(jìn)入無效狀態(tài)。
[0035]在其中又一實(shí)施例中,所述數(shù)字功放設(shè)備的控制方法中的異常狀態(tài)可以為輸入源切換、外部電流異常、外部電壓異?;蛘邷囟犬惓?。
[0036]在其中又一實(shí)施例中,所述數(shù)字功放設(shè)備的控制方法中的控制數(shù)字功放設(shè)備進(jìn)入軟靜音狀態(tài),包括以下步驟:
[0037]緩慢降低外部輸入音頻信號的音量;
[0038]當(dāng)外部輸入音頻信號的音量降至O時,控制所述的數(shù)字功放設(shè)備進(jìn)入靜音狀態(tài);
[0039]在靜音狀態(tài)中檢測到外部異常狀態(tài)恢復(fù)時,控制所述的數(shù)字功放設(shè)備恢復(fù)到正常工作狀態(tài)。
[0040]本發(fā)明技術(shù)效果為采用了該發(fā)明的數(shù)字功放設(shè)備的控制電路及其控制方法,由于采用了內(nèi)部振蕩器作為采樣時鐘,并且可自動調(diào)節(jié)至所需頻率范圍,相比現(xiàn)有技術(shù)方案具有芯片面積小,精度高,外圍簡單等特點(diǎn),同時控制方法清晰明了,并且接收裝置皆為從設(shè)備且符合通用總線協(xié)議,具有實(shí)施方便,狀態(tài)清晰,而且由于控制電路中加入了噪聲控制裝置,在狀態(tài)或者外部音頻切換時不產(chǎn)生爆破聲,音質(zhì)有了較大提升,使得控制誤差較小,電路結(jié)構(gòu)簡單實(shí)用,工作性能穩(wěn)定可靠,適用范圍較為廣泛。
【專利附圖】
【附圖說明】
[0041]圖1是本發(fā)明一實(shí)施例為數(shù)字功放設(shè)備的控制電路的整體功能架構(gòu)示意圖。
[0042]圖2是本發(fā)明一實(shí)施例為數(shù)字功放設(shè)備的控制電路中的系統(tǒng)控制裝置內(nèi)部架構(gòu)示意圖。
[0043]圖3是本發(fā)明一實(shí)施例為實(shí)現(xiàn)數(shù)字功放設(shè)備的控制方法的工作流程圖。
【具體實(shí)施方式】
[0044]為了能夠更清楚地理解本發(fā)明的技術(shù)內(nèi)容,特舉以下實(shí)施例詳細(xì)說明。
[0045]本發(fā)明中所涉及的“系統(tǒng)”指的均為“數(shù)字功放設(shè)備的控制電路所構(gòu)成的整個系統(tǒng)”。
[0046]請參閱圖1和圖2所示,該數(shù)字功放設(shè)備的控制電路,其中包括:
[0047]振蕩器0,產(chǎn)生內(nèi)部時鐘并調(diào)節(jié)至所需頻率范圍;
[0048]串行音頻接收裝置1,接收外部串行音頻數(shù)據(jù),并轉(zhuǎn)換為并行音頻數(shù)據(jù);
[0049]采樣頻率自動檢測裝置2,接收外部音頻串行時鐘,自適應(yīng)的檢測音頻時鐘采樣率的變化,并將檢測結(jié)果送出;
[0050]鎖相環(huán)PLL控制裝置3,接收外部音頻串行時鐘,并控制內(nèi)部鎖相環(huán)PLL的工作方式,同時輸出系統(tǒng)內(nèi)部的運(yùn)算時鐘;
[0051]I2C從設(shè)備4,接收外部串行控制信號,并將所接收到的控制命令送出;
[0052]系統(tǒng)控制裝置6,接收所述的振蕩器O、串行音頻接收裝置1、采樣頻率自動檢測裝置2、鎖相環(huán)PLL控制裝置3、I2C從設(shè)備4的輸出信號,控制所述的數(shù)字功放設(shè)備的工作方式,并監(jiān)視該數(shù)字功放設(shè)備的工作狀態(tài);其中,該系統(tǒng)控制裝置包括:
[0053]寄存器讀寫單元61,接收所述的I2C從設(shè)備輸出的內(nèi)部寄存器讀寫總線,并輸出均衡器讀寫寄存器系統(tǒng);
[0054]內(nèi)部控制單元62,控制數(shù)字功放設(shè)備的工作狀態(tài);所述的工作狀態(tài)包括復(fù)位狀態(tài)、復(fù)位等待狀態(tài)、軟靜音狀態(tài)、靜音狀態(tài)和正常工作;
[0055]噪聲控制單元63,控制減少由信號切換帶來的爆破聲;
[0056]內(nèi)部存儲單元64,存儲所述的寄存器讀寫單元所輸出的均衡器讀寫寄存器系數(shù)。
[0057]數(shù)字音頻處理裝置5,接收所述的串行音頻接收裝置的輸出信號,在所述的系統(tǒng)控制裝置的控制下進(jìn)行音量控制、均衡器調(diào)節(jié)以及PWM調(diào)制,并輸出至外部揚(yáng)聲設(shè)備。
[0058]其中,所述的數(shù)字功放設(shè)備為數(shù)字功放芯片。
[0059]再請參與圖3所示,該基于上述的電路結(jié)構(gòu)實(shí)現(xiàn)數(shù)字功放設(shè)備的控制方法,其中,所述的方法包括以下步驟:
[0060]步驟SlO:系統(tǒng)進(jìn)行復(fù)位操作,并控制所述的數(shù)字功放設(shè)備進(jìn)入復(fù)位狀態(tài),包括以下步驟:
[0061](a)系統(tǒng)控制外部的靜音信號皆為使能狀態(tài);
[0062](b)系統(tǒng)控制寄存器皆處于復(fù)位狀態(tài);
[0063](C)系統(tǒng)處于復(fù)位靜音狀態(tài)。
[0064]步驟S20:復(fù)位結(jié)束后系統(tǒng)進(jìn)入復(fù)位等待狀態(tài),并進(jìn)行復(fù)位等待計時,具體為:
[0065]系統(tǒng)將內(nèi)部的復(fù)位計時器設(shè)置于工作狀態(tài),進(jìn)行復(fù)位等待計時;該復(fù)位計時器的超時時間由外部主設(shè)備通過所述的I2C從設(shè)備進(jìn)行配置。
[0066]步驟S30:復(fù)位等待狀態(tài)結(jié)束后系統(tǒng)控制所述的數(shù)字功放設(shè)備進(jìn)入正常工作狀態(tài),具體為:
[0067]控制外部輸入的靜音信號進(jìn)入無效狀態(tài)。如:所述無效狀態(tài)為控制外部輸入的靜音信號由高轉(zhuǎn)低。
[0068]步驟S40:在正常工作狀態(tài)中出現(xiàn)異常狀態(tài)的情況下,則系統(tǒng)進(jìn)入靜音狀態(tài),并將所述的電路中的各個裝置復(fù)位;該異常狀態(tài)可以為輸入源切換、外部電流異常、外部電壓異?;蛘邷囟犬惓5?。
[0069]步驟S50:在正常工作狀態(tài)中收到用戶輸入的軟靜音控制命令的情況下,則系統(tǒng)控制所述的數(shù)字功放設(shè)備進(jìn)入軟靜音狀態(tài),包括以下步驟:
[0070](a)系統(tǒng)緩慢降低外部輸入音頻信號的音量;
[0071](b)當(dāng)系統(tǒng)將外部輸入音頻信號的音量降至O時,則系統(tǒng)控制所述的數(shù)字功放設(shè)備進(jìn)入靜音狀態(tài);
[0072](C)在靜音狀態(tài)中檢測到外部異常狀態(tài)恢復(fù)的情況下,則系統(tǒng)控制所述的數(shù)字功放設(shè)備恢復(fù)到正常工作狀態(tài)。
[0073]在實(shí)際使用當(dāng)中,請參閱圖1所示,根據(jù)本發(fā)明的實(shí)施例的數(shù)字功放的控制設(shè)備包括:振蕩器0,用于產(chǎn)生內(nèi)部時鐘并且可由系統(tǒng)控制裝置6調(diào)節(jié)至所需頻率范圍;
[0074]串行音頻接收裝置1,用于接收串行音頻數(shù)據(jù);
[0075]采樣頻率自動檢測裝置2,用于自適應(yīng)的檢測音頻時鐘采樣率的變化,并將檢測結(jié)果送出;
[0076]PLL控制裝置3,用于接收音頻時鐘并控制內(nèi)部PLL的工作方式;
[0077]I2C從設(shè)備裝置4,用于接收外部I2C主設(shè)備控制,并將所收命令送出;
[0078]系統(tǒng)控制裝置6,用于控制數(shù)字功放設(shè)備的工作方式及監(jiān)視數(shù)字功放設(shè)備的工作狀態(tài);
[0079]數(shù)字音頻處理裝置5,用于處理音量控制,均衡器調(diào)節(jié)以及PWM調(diào)制等功能。
[0080]數(shù)字音頻數(shù)據(jù)信號以串行方式輸入,由串行音頻接收裝置I轉(zhuǎn)為并行音頻數(shù)據(jù),送往數(shù)字音頻處理裝置5。根據(jù)I2S協(xié)議約定,外部輸入音頻數(shù)據(jù)的制式有三種分別為I2S模式、左對齊模式、右對齊模式。串行音頻接收裝置I根據(jù)系統(tǒng)控制裝置6的指示將串行信號轉(zhuǎn)化為并行音頻數(shù)據(jù),并送出相應(yīng)的有效信號供數(shù)字音頻處理裝置5作為初始數(shù)據(jù)進(jìn)行數(shù)據(jù)處理。
[0081]數(shù)字音頻時鐘信號組輸入,經(jīng)由采樣頻率自動檢測裝置2,用以檢測當(dāng)前串行時鐘的采樣頻率。根據(jù)數(shù)字音頻時鐘信號不同,數(shù)字音頻時鐘信號的采樣頻率可分為8K/16K/32KU1.025K/22.05K/44.1K、12K/24K/48K三大類9種采樣頻率。由內(nèi)部振蕩器時鐘對采樣頻率時鐘信號進(jìn)行采樣,并將結(jié)果與默認(rèn)的標(biāo)準(zhǔn)進(jìn)行比較,忽略必要的誤差范圍,就可得到當(dāng)前的采樣頻率,并將結(jié)果輸出用于數(shù)字音頻處理時使用。
[0082]數(shù)字音頻時鐘信號同時輸入到PLL控制裝置3,用于PLL時鐘的控制,PLL控制裝置3輸出的時鐘為系統(tǒng)內(nèi)部的運(yùn)算時鐘。
[0083]同時,外部I2C主設(shè)備通過I2C總線輸入控制命令,通過接收I2C從設(shè)備裝置4轉(zhuǎn)化為自定義的內(nèi)部寄存器讀寫總線,輸出給系統(tǒng)控制裝置6。
[0084]數(shù)字音頻處理裝置5接收串行音頻接收裝置I送出的并行音頻數(shù)據(jù),并對之進(jìn)行均衡器控制、音量控制、去加重等操作后,由PWM調(diào)制輸出至揚(yáng)聲器。
[0085]再請參閱圖2所示,根據(jù)本發(fā)明實(shí)施例的數(shù)字功放控制設(shè)備的系統(tǒng)控制裝置包括:
[0086]寄存器讀寫單元61,用于接收I2C從設(shè)備4送入的內(nèi)部寄存器讀寫總線,并將讀寫的寄存器送出;
[0087]內(nèi)部控制單元62,用于控制工作狀態(tài);
[0088]噪聲控制單元63,用于減少由信號切換帶來的爆破聲;
[0089]內(nèi)部存儲單元64,用于存儲均衡器的寄存器系數(shù);
[0090]寄存器總線輸入為圖1中I2C從設(shè)備4所發(fā),寄存器讀寫單元61根據(jù)地址地圖分布,將輸入命令暫存并輸出。值得注意的是,在實(shí)施例中,由于均衡器所需寄存器系數(shù)較多,將存儲在內(nèi)部存儲單元64中,由內(nèi)部存儲單元讀寫總線與之通信;
[0091]內(nèi)部控制單元62控制整個數(shù)字功放芯片的工作狀態(tài),包括復(fù)位、復(fù)位等待、軟靜音、靜音、正常工作等狀態(tài)。
[0092]再請參閱圖3所示,其是系統(tǒng)狀態(tài)控制流程,具體流程描述如下:
[0093]當(dāng)系統(tǒng)復(fù)位時,數(shù)字功放芯片進(jìn)入復(fù)位狀態(tài),此時控制外部的靜音信號皆為高(使能狀態(tài)),寄存器皆處于復(fù)位狀態(tài),整個系統(tǒng)處于復(fù)位靜音;當(dāng)復(fù)位結(jié)束時,為了保證工作時序,系統(tǒng)進(jìn)入復(fù)位等待狀態(tài),此時系統(tǒng)內(nèi)部有一復(fù)位計時器處于工作狀態(tài),用于復(fù)位等待計時,該時間可由外部主設(shè)備通過從設(shè)備配置;復(fù)位計時結(jié)束,系統(tǒng)進(jìn)入正常工作狀態(tài),此時控制外部的靜音信號由高轉(zhuǎn)低(無效狀態(tài));當(dāng)正常工作狀態(tài)中出現(xiàn)異常狀態(tài)(如輸入源切換、外部電流電壓以及溫度出現(xiàn)異常等),系統(tǒng)進(jìn)入靜音狀態(tài)以避免出現(xiàn)噪聲,同時將外部裝置復(fù)位;當(dāng)正常工作狀態(tài)時,主設(shè)備輸入軟靜音控制命令時,系統(tǒng)進(jìn)入軟靜音狀態(tài),此時系統(tǒng)緩慢降低輸入音頻音量;當(dāng)軟靜音狀態(tài)時,系統(tǒng)將音頻音量降至O時,系統(tǒng)再度進(jìn)入靜音狀態(tài)。在靜音狀態(tài)檢測到外部異常狀態(tài)恢復(fù)后,系統(tǒng)再度恢復(fù)到正常工作狀態(tài)。值得注意的是,任何狀態(tài)遭遇復(fù)位即回到復(fù)位狀態(tài)。
[0094]噪聲控制單元63的工作方式與上述狀態(tài)機(jī)處理軟靜音的方式雷同。當(dāng)系統(tǒng)出現(xiàn)異常并且需要切換狀態(tài)時,噪聲控制單元63將控制音量的緩慢變化以消除即將出現(xiàn)的爆破聲。
[0095]采用了上述的數(shù)字功放設(shè)備的控制電路及其控制方法,由于采用了內(nèi)部振蕩器作為采樣時鐘,并且可自動調(diào)節(jié)至所需頻率范圍,相比現(xiàn)有技術(shù)方案具有芯片面積小,精度高,外圍簡單等特點(diǎn),同時控制方法清晰明了,并且接收裝置皆為從設(shè)備且符合通用總線協(xié)議,具有實(shí)施方便,狀態(tài)清晰,而且由于控制電路中加入了噪聲控制裝置,在狀態(tài)或者外部音頻切換時不產(chǎn)生爆破聲,音質(zhì)有了較大提升,使得控制誤差較小,電路結(jié)構(gòu)簡單實(shí)用,工作性能穩(wěn)定可靠,適用范圍較為廣泛。
[0096]在此說明書中,本發(fā)明已參照其特定的實(shí)施例作了描述。但是,很顯然仍可以作出各種修改和變換而不背離本發(fā)明的精神和范圍。因此,說明書和附圖應(yīng)被認(rèn)為是說明性的而非限制性的。
【權(quán)利要求】
1.一種數(shù)字功放設(shè)備的控制電路,其特征在于,所述電路包括: 振蕩器,用于產(chǎn)生內(nèi)部時鐘并調(diào)節(jié)至所需頻率范圍; 串行音頻接收裝置,用于接收外部串行音頻數(shù)據(jù),并轉(zhuǎn)換為并行音頻數(shù)據(jù); 采樣頻率自動檢測裝置,用于接收外部音頻串行時鐘,自適應(yīng)地檢測音頻時鐘采樣頻率的變化,并將檢測結(jié)果送出; 鎖相環(huán)PLL控制裝置,用于接收外部音頻串行時鐘,并控制內(nèi)部鎖相環(huán)PLL的工作方式,同時輸出系統(tǒng)內(nèi)部的運(yùn)算時鐘; I2C從設(shè)備,用于接收外部串行控制信號,并將所接收到的控制命令送出; 系統(tǒng)控制裝置,用于接收所述的振蕩器、串行音頻接收裝置、采樣頻率自動檢測裝置、鎖相環(huán)PLL控制裝置、I2C從設(shè)備的輸出信號,并還用于控制所述的數(shù)字功放設(shè)備的工作方式,并監(jiān)視該數(shù)字功放設(shè)備的工作狀態(tài); 數(shù)字音頻處理裝置,用于接收所述的串行音頻接收裝置的輸出信號,在所述系統(tǒng)控制裝置的控制下進(jìn)行音量控制、均衡器調(diào)節(jié)以及PWM調(diào)制,并輸出至外部揚(yáng)聲設(shè)備。
2.根據(jù)權(quán)利要求1所述的數(shù)字功放設(shè)備的控制電路,其特征在于,所述的系統(tǒng)控制裝置包括: 寄存器讀寫單元,用于接收所述的I2C從設(shè)備輸出的內(nèi)部寄存器讀寫總線,并輸出均衡器讀寫寄存器系統(tǒng); 內(nèi)部控制單元,用于控制數(shù)字功放設(shè)備的工作狀態(tài); 噪聲控制單元,用于控制減少由信號切換帶來的爆破聲; 內(nèi)部存儲單元,用于存儲所述的寄存器讀寫單元所輸出的均衡器讀寫寄存器系數(shù)。
3.根據(jù)權(quán)利要求2所述的數(shù)字功放設(shè)備的控制電路,其特征在于,所述的工作狀態(tài)包括復(fù)位狀態(tài)、復(fù)位等待狀態(tài)、軟靜音狀態(tài)、靜音狀態(tài)和正常工作。
4.根據(jù)權(quán)利要求1至3中任一項(xiàng)所述的數(shù)字功放設(shè)備的控制電路,其特征在于,所述的數(shù)字功放設(shè)備為數(shù)字功放芯片。
5.一種數(shù)字功放設(shè)備的控制方法,其特征在于,該方法包括以下步驟: 進(jìn)行復(fù)位操作,并控制所述的數(shù)字功放設(shè)備進(jìn)入復(fù)位狀態(tài); 進(jìn)入復(fù)位等待狀態(tài),并進(jìn)行復(fù)位等待計時; 控制所述的數(shù)字功放設(shè)備進(jìn)入正常工作狀態(tài); 在正常工作狀態(tài)中出現(xiàn)異常狀態(tài)的情況下,進(jìn)入靜音狀態(tài),并將數(shù)字功放設(shè)備的控制電路中的各個裝置復(fù)位; 在正常工作狀態(tài)中收到用戶輸入的軟靜音控制命令的情況下,控制所述的數(shù)字功放設(shè)備進(jìn)入軟靜音狀態(tài)。
6.根據(jù)權(quán)利要求5所述的實(shí)現(xiàn)數(shù)字功放設(shè)備的控制方法,其特征在于,所述控制數(shù)字功放設(shè)備進(jìn)入復(fù)位狀態(tài),包括以下步驟: 控制外部的靜音信號皆為使能狀態(tài); 控制寄存器皆處于復(fù)位狀態(tài); 處于復(fù)位靜音狀態(tài)。
7.根據(jù)權(quán)利要求5所述的實(shí)現(xiàn)數(shù)字功放設(shè)備的控制方法,其特征在于,所述的復(fù)位等待計時的步驟包括將復(fù)位計時器設(shè)置為工作狀態(tài),進(jìn)行復(fù)位等待計時;所述的復(fù)位計時器的超時時間由外部主設(shè)備通過所述的I2C從設(shè)備進(jìn)行配置。
8.根據(jù)權(quán)利要求5所述的實(shí)現(xiàn)數(shù)字功放設(shè)備的控制方法,其特征在于,所述的控制數(shù)字功放設(shè)備進(jìn)入正常工作狀態(tài)的步驟包括:控制外部輸入的靜音信號進(jìn)入無效狀態(tài)。
9.根據(jù)權(quán)利要求5所述的實(shí)現(xiàn)數(shù)字功放設(shè)備的控制方法,其特征在于,所述的異常狀態(tài)為輸入源切換、外部電流異常、外部電壓異?;蛘邷囟犬惓?。
10.根據(jù)權(quán)利要求5所述的實(shí)現(xiàn)數(shù)字功放設(shè)備的控制方法,其特征在于,所述的控制數(shù)字功放設(shè)備進(jìn)入軟靜音狀態(tài),包括以下步驟: 緩慢降低外部輸入音頻信號的音量; 當(dāng)外部輸入音頻信號的音量降至O時,控制所述的數(shù)字功放設(shè)備進(jìn)入靜音狀態(tài);在靜音狀態(tài)中檢測到外部異常狀態(tài)恢復(fù)時,控制所述的數(shù)字功放設(shè)備恢復(fù)到正常工作狀態(tài)。
【文檔編號】H04R3/00GK104168524SQ201310186798
【公開日】2014年11月26日 申請日期:2013年5月17日 優(yōu)先權(quán)日:2013年5月17日
【發(fā)明者】蔣小良, 強(qiáng)小燕, 翟昊方 申請人:無錫華潤矽科微電子有限公司