具有多個仿真通路的fc網(wǎng)絡仿真器的制造方法
【專利摘要】本實用新型公開了具有多個仿真通路的FC網(wǎng)絡仿真器,包括中央處理器、接口測試適配器、PCI-EXPRESSX4接口、接口芯片、第一參考時鐘芯片、第二參考時鐘芯片和現(xiàn)場可編程門陣列FPGA,所述的接口測試適配器、PCI-EXPRESSX4接口、第一參考時鐘芯片、第二參考時鐘芯片和現(xiàn)場可編程門陣列FPGA均與中央處理器連接;所述的現(xiàn)場可編程門陣列FPGA上連接接口芯片。本實用新型通過上述原理,F(xiàn)C網(wǎng)絡仿真器能夠同時實現(xiàn)多通路同時進行仿真,仿真效果更準確,提高了網(wǎng)絡通信的可靠性。
【專利說明】具有多個仿真通路的FC網(wǎng)絡仿真器
【技術(shù)領域】
[0001]本實用新型涉及FC網(wǎng)絡仿真器,具體涉及具有多個仿真通路的FC網(wǎng)絡仿真器?!颈尘凹夹g(shù)】
[0002]FC網(wǎng)絡仿真器能夠模擬機載網(wǎng)絡終端的數(shù)據(jù)通信過程。它通過上層產(chǎn)生一系列各種類型的消息,如緊急消息、周期消息、事件消息、大數(shù)據(jù)塊消息、網(wǎng)絡管理消息,來模擬機載通信網(wǎng)絡通信中的各種通信事件,并把這些消息組成不同的FC數(shù)據(jù)幀,通過FC仿真板卡發(fā)送到光纖通道上。同時,將接收到的FC數(shù)據(jù)幀通過板卡傳輸?shù)接嬎銠C上,進行處理和分析。該系統(tǒng)可以很好地模擬機載網(wǎng)絡上設備間的數(shù)據(jù)通信情況,通過仿真可為機載網(wǎng)絡綜合通信提供可靠的依據(jù)和可供參考的重要數(shù)據(jù)。不過現(xiàn)有的FC網(wǎng)絡仿真器的仿真通路都比較單一,不能同時對多條通路同時進行仿真,仿真效果不佳,測試結(jié)過不準確,影響后期網(wǎng)絡通信的可靠性。
實用新型內(nèi)容
[0003]本實用新型克服了現(xiàn)有技術(shù)的不足,提供具有多個仿真通路的FC網(wǎng)絡仿真器,F(xiàn)C網(wǎng)絡仿真器能夠同時實現(xiàn)多通路同時進行仿真,仿真效果更準確,提高了網(wǎng)絡通信的可靠性。
[0004]為解決上述的技術(shù)問題,本實用新型采用以下技術(shù)方案:具有多個仿真通路的FC網(wǎng)絡仿真器,包括中央處理器、接口測試適配器、PC1-EXPRESS X4接口、接口芯片、第一參考時鐘芯片、第二參考時鐘芯片和現(xiàn)場可編程門陣列FPGA,所述的接口測試適配器、PC1-EXPRESS X4接口、第一參考時鐘芯片、第二參考時鐘芯片和現(xiàn)場可編程門陣列FPGA均與中央處理器連接;所述的現(xiàn)場可編程門陣列FPGA上連接接口芯片。
[0005]所述的接口芯片上連接RS485接口和RS422接口。
[0006]所述的接口測試適配器上連接測試端口。
[0007]所述的現(xiàn)場可編程門陣列FPGA上連接數(shù)據(jù)緩沖存儲器FLASH、靜態(tài)隨機存儲器SRAM和光收發(fā)模塊。
[0008]所述的光收發(fā)模塊的型號為FTRJ-8519-1-2.5。
[0009]所述的接口芯片的型號為MAX1482。
[0010]與現(xiàn)有技術(shù)相比,本實用新型的有益效果是:
[0011]1、本實用新型的FC網(wǎng)絡仿真器能夠同時實現(xiàn)多通路同時進行仿真,仿真效果更準確,提高了網(wǎng)絡通信的可靠性。
[0012]2、本實用新型采用全雙工接口 RS485或RS422,通過接口芯片與現(xiàn)場可編程門陣列FPGA或中央處理器進行數(shù)據(jù)通信,通信效果更佳。
【專利附圖】
【附圖說明】
[0013]圖1為本實用新型的原理框圖?!揪唧w實施方式】
[0014]下面結(jié)合附圖對本實用新型作進一步闡述,本實用新型的實施例不限于此。
[0015]實施例:
[0016]如圖1所示,本實用新型包括中央處理器、接口測試適配器、PC1-EXPRESS X4接口、接口芯片、第一參考時鐘芯片、第二參考時鐘芯片和現(xiàn)場可編程門陣列FPGA。本實施例的接口測試適配器、PC1-EXPRESS X4接口、第一參考時鐘芯片、第二參考時鐘芯片和現(xiàn)場可編程門陣列FPGA均與中央處理器連接,現(xiàn)場可編程門陣列FPGA上連接數(shù)據(jù)緩沖存儲器FLASH、靜態(tài)隨機存儲器SRAM和光收發(fā)模塊,光收發(fā)模塊的型號為FTRJ-8519-1-2.5,接口芯片的型號為MAX1482。本實施例的現(xiàn)場可編程門陣列FPGA上連接接口芯片,接口芯片上連接RS485接口和RS422接口,接口測試適配器上連接測試端口。其中的第一參考時鐘芯片的型號為MAX DS4106,第二參考時鐘芯片的型號為MAX DS4212,現(xiàn)場可編程門陣列FPGA的型號為XC5VLX110T,中央處理器的型號為ARMC0RTEX M3。
[0017]FC網(wǎng)絡仿真器能夠同時實現(xiàn)多通路同時進行仿真,仿真效果更準確,提高了網(wǎng)絡通信的可靠性。采用全雙工接口 RS485或RS422,通過接口芯片與現(xiàn)場可編程門陣列FPGA或中央處理器進行數(shù)據(jù)通信,通信效果更佳。另外還可通過接口測試適配器對從測試接口接收的數(shù)據(jù)進行處理并發(fā)送到中央處理器。
[0018]如上所述便可實現(xiàn)該實用新型。
【權(quán)利要求】
1.具有多個仿真通路的FC網(wǎng)絡仿真器,其特征在于:包括中央處理器、接口測試適配器、PC1-EXPRESS X4接口、接口芯片、第一參考時鐘芯片、第二參考時鐘芯片和現(xiàn)場可編程門陣列FPGA,所述的接口測試適配器、PC1-EXPRESS X4接口、第一參考時鐘芯片、第二參考時鐘芯片和現(xiàn)場可編程門陣列FPGA均與中央處理器連接;所述的現(xiàn)場可編程門陣列FPGA上連接接口芯片。
2.根據(jù)權(quán)利要求1所述的具有多個仿真通路的FC網(wǎng)絡仿真器,其特征在于:所述的接口芯片上連接RS485接口和RS422接口。
3.根據(jù)權(quán)利要求1所述的具有多個仿真通路的FC網(wǎng)絡仿真器,其特征在于:所述的接口測試適配器上連接測試端口。
4.根據(jù)權(quán)利要求1所述的具有多個仿真通路的FC網(wǎng)絡仿真器,其特征在于:所述的現(xiàn)場可編程門陣列FPGA上連接數(shù)據(jù)緩沖存儲器FLASH、靜態(tài)隨機存儲器SRAM和光收發(fā)模塊。
5.根據(jù)權(quán)利要求4所述的具有多個仿真通路的FC網(wǎng)絡仿真器,其特征在于:所述的光收發(fā)模塊的型號為FTRJ-8519-1-2.5。
6.根據(jù)權(quán)利要求1所述的具有多個仿真通路的FC網(wǎng)絡仿真器,其特征在于:所述的接口芯片的型號為MAX1482。
【文檔編號】H04L12/26GK203399136SQ201320511124
【公開日】2014年1月15日 申請日期:2013年8月21日 優(yōu)先權(quán)日:2013年8月21日
【發(fā)明者】胡鋼, 邱昆 申請人:成都成電光信科技有限責任公司