一種基于空間并行處理的小型化圖像壓縮電路板的制作方法
【專利摘要】本實用新型涉及圖像數(shù)據(jù)處理【技術(shù)領(lǐng)域】,具體涉及一種基于空間并行處理的小型化圖像壓縮電路板,目的是解決現(xiàn)有技術(shù)的電路板芯片數(shù)量多、結(jié)構(gòu)復(fù)雜、功耗較高的問題。其特征在于:它包括圖像壓縮芯片;其中,智能處理芯片分別與圖像壓縮芯片、電源模塊和接口模塊連接,圖像壓縮芯片還與電源模塊連接,接口模塊還與電源模塊連接。本實用新型采用智能處理芯片配合圖像壓縮芯片,集成智能處理芯片的數(shù)據(jù)處理功能和圖像壓縮芯片的圖像壓縮功能,構(gòu)建了基于空間并行處理的小型化圖像壓縮電路板,相比現(xiàn)有的其他同樣功能的圖像壓縮電路板,具有超大面陣圖像壓縮能力、結(jié)構(gòu)尺寸小、功耗低、可靠性高、可擴展性強、生產(chǎn)成本低等特點。
【專利說明】—種基于空間并行處理的小型化圖像壓縮電路板
【技術(shù)領(lǐng)域】
[0001]本實用新型涉及圖像數(shù)據(jù)處理【技術(shù)領(lǐng)域】,具體涉及一種基于空間并行處理的小型化圖像壓縮電路板。
【背景技術(shù)】
[0002]依據(jù)某項目產(chǎn)品開發(fā)背景,需要在結(jié)構(gòu)空間有限,功耗要求較低的條件下完成超大面陣圖像的快速壓縮功能。由于是超大面陣圖像的壓縮,該類型的電路板一般采用強力的CPU或DSP進行處理并另外增加FPGA或CPLD進行時序接口。該類型電路板的典型連接關(guān)系見圖1,為實現(xiàn)超大面陣圖像壓縮功能,除處理器之外還需要同步動態(tài)存儲器、閃存、接口電路等外設(shè)接口芯片。該類型的電路板往往芯片數(shù)量多,尺寸結(jié)構(gòu)復(fù)雜,功耗較高,電路板的可擴展性和可靠性不高。
【發(fā)明內(nèi)容】
[0003]本實用新型的目的是解決現(xiàn)有技術(shù)的電路板芯片數(shù)量多、結(jié)構(gòu)復(fù)雜、功耗較高的問題,提供一種基于空間并行處理的小型化圖像壓縮電路板。
[0004]本發(fā)明是這樣實現(xiàn)的:
[0005]一種基于空間并行處理的小型化圖像壓縮電路板,包括智能處理芯片、電源模塊和接口模塊,它包括圖像壓縮芯片;其中,智能處理芯片分別與圖像壓縮芯片、電源模塊和接口模塊連接,圖像壓縮芯片還與電源模塊連接,接口模塊還與電源模塊連接。
[0006]如上所述的智能處理芯片采用FPGA電路配合EEPROM實現(xiàn),其中,F(xiàn)PGA電路采用EP3C120F780 器件。
[0007]如上所述的圖像壓縮芯片采用4片ADV212實現(xiàn)。
[0008]如上所述的接口模塊采用DS90CR286和MAX3490實現(xiàn)。
[0009]如上所述的電源模塊采用PTN78060和PTN05000實現(xiàn)。
[0010]本實用新型的有益效果是:
[0011]本實用新型采用智能處理芯片配合圖像壓縮芯片,集成智能處理芯片的數(shù)據(jù)處理功能和圖像壓縮芯片的圖像壓縮功能,構(gòu)建了基于空間并行處理的小型化圖像壓縮電路板,相比現(xiàn)有的其他同樣功能的圖像壓縮電路板,具有超大面陣圖像壓縮能力、結(jié)構(gòu)尺寸小、功耗低、可靠性高、可擴展性強、生產(chǎn)成本低等特點。
【專利附圖】
【附圖說明】
[0012]圖1是現(xiàn)有技術(shù)中圖像壓縮電路板的連接圖;
[0013]圖2是本實用新型的一種基于空間并行處理的小型化圖像壓縮電路板的結(jié)構(gòu)原理圖;
[0014]圖3是本實用新型的一種基于空間并行處理的小型化圖像壓縮電路板的電路連接圖?!揪唧w實施方式】
[0015]下面結(jié)合附圖和具體實施例對本實用新型的一種基于空間并行處理的小型化圖像壓縮電路板進行詳細描述:
[0016]如圖2、3所示,一種基于空間并行處理的小型化圖像壓縮電路板,包括智能處理芯片、圖像壓縮芯片、電源模塊和接口模塊。其中智能處理芯片分別與圖像壓縮芯片、電源模塊和接口模塊連接,它接收接口模塊發(fā)送來的外部控制指令和圖像數(shù)據(jù),對數(shù)據(jù)進行空間分塊,然后將其發(fā)送給圖像壓縮芯片;它接收來自圖像壓縮芯片的圖像壓縮流碼,對圖像數(shù)據(jù)進行空間并行處理,完成超大面陣圖像的快速壓縮,然后將壓縮得到的圖像數(shù)據(jù)發(fā)送給接口模塊。在本實施例中,智能處理芯片采用FPGA電路配合EEPROM實現(xiàn),其中,F(xiàn)PGA電路采用EP3C120F780器件,EEPROM用于保存FPGA的程序,并在電路板加電后自動加載FPGA,使FPGA能夠處于工作狀態(tài)。此處的FPGA的程序根據(jù)智能處理芯片實現(xiàn)的功能采用現(xiàn)有技術(shù)實現(xiàn)。對數(shù)據(jù)進行空間分塊和將圖像壓縮流碼進行空間并行處理均可采用現(xiàn)有技術(shù)實現(xiàn)。
[0017]圖像壓縮芯片還與電源模塊連接,它接收來自智能處理芯片的圖像數(shù)據(jù),對其進行壓縮處理,然后向智能處理芯片輸出圖像壓縮流碼。在本實施例中,圖像壓縮芯片采用4片ADV212實現(xiàn);ADV212的數(shù)量根據(jù)需要壓縮的超大面陣圖像的大小確定。
[0018]接口模塊還與電源模塊連接,它接收來自外部控制指令和圖像數(shù)據(jù),然后將其轉(zhuǎn)發(fā)給智能處理芯片,它還將來自智能處理芯片的圖像數(shù)據(jù)發(fā)送給外部。在本實施例中,接口模塊采用用于接收Camera Link協(xié)議的DS90CR286器件和用于接收422協(xié)議的MAX3490器件共同實現(xiàn)。
[0019]電源模塊為智能處理芯片、圖像壓縮芯片和接口模塊供電。在本實施例中,電源模塊采用PTN78060芯片和PTN05000芯片共同實現(xiàn)。
[0020]本實用新型采用智能處理芯片配合圖像壓縮芯片,集成智能處理芯片的數(shù)據(jù)處理功能和圖像壓縮芯片的圖像壓縮功能,構(gòu)建了基于空間并行處理的小型化圖像壓縮電路板,相比現(xiàn)有的其他同樣功能的圖像壓縮電路板,具有超大面陣圖像壓縮能力、結(jié)構(gòu)尺寸小、功耗低、可靠性高、可擴展性強、生產(chǎn)成本低等特點。
【權(quán)利要求】
1.一種基于空間并行處理的小型化圖像壓縮電路板,包括智能處理芯片、電源模塊和接口模塊,其特征在于:它包括圖像壓縮芯片;其中,智能處理芯片分別與圖像壓縮芯片、電源模塊和接口模塊連接,圖像壓縮芯片還與電源模塊連接,接口模塊還與電源模塊連接。
2.根據(jù)權(quán)利要求1所述的一種基于空間并行處理的小型化圖像壓縮電路板,其特征在于:所述的智能處理芯片采用FPGA電路配合EEPROM實現(xiàn),其中,F(xiàn)PGA電路采用EP3C120F780 器件。
3.根據(jù)權(quán)利要求1所述的一種基于空間并行處理的小型化圖像壓縮電路板,其特征在于:所述的圖像壓縮芯片采用4片ADV212實現(xiàn)。
4.根據(jù)權(quán)利要求1所述的一種基于空間并行處理的小型化圖像壓縮電路板,其特征在于:所述的接口模塊采用DS90CR286和MAX3490實現(xiàn)。
5.根據(jù)權(quán)利要求1所述的一種基于空間并行處理的小型化圖像壓縮電路板,其特征在于:所述的電源模塊采用PTN78060和PTN05000實現(xiàn)。
【文檔編號】H04N19/42GK203574793SQ201320684739
【公開日】2014年4月30日 申請日期:2013年10月31日 優(yōu)先權(quán)日:2013年10月31日
【發(fā)明者】朱元元, 劉成國, 韓一幟 申請人:北京航天長征飛行器研究所, 中國運載火箭技術(shù)研究院