用于通信接口的電流環(huán)路電壓調(diào)制器的制造方法
【專利摘要】提供用于通過通信接口進行通信的系統(tǒng)。集成電路包括用于監(jiān)測在集成電路的兩個端子之間流動的電流的電路。集成電路還包括電壓驅(qū)動器電路,以用于調(diào)制集成電路的兩個端子之間的電壓。電壓驅(qū)動器按照高速通道可尋址遠程換能器協(xié)議來調(diào)制跨集成電路的兩個端子的電壓,以對數(shù)據(jù)進行編碼。
【專利說明】用于通信接口的電流環(huán)路電壓調(diào)制器
【背景技術(shù)】
[0001] 本文所公開的主題涉及通過電壓調(diào)制和電流感測的通信。
[0002] 可編程邏輯控制器(PLC)、分布式控制系統(tǒng)(DCS)和配套設(shè)施(Β0Ρ)常常使用高速 通道可尋址遠程換能器(HART)協(xié)議進行通信。因此,HART協(xié)議常常用于資產(chǎn)管理中。例 如,HART在發(fā)電廠中用來不斷掃描裝置并且采集操作數(shù)據(jù)?;贖ART協(xié)議進行通信的接收 器裝置要求在監(jiān)測端子之間流動的環(huán)路電流的同時來調(diào)制兩個端子之間的端電壓的能力。 一般來說,HART通信裝置使用變壓器來施加電壓,而不改變電流。但是,使用變壓器對例如 在集成電路(例如專用集成電路(ASIC))中所實現(xiàn)的固態(tài)設(shè)計是不切實際的。對這類較大 的分立組件的依靠妨礙將HART協(xié)議實現(xiàn)到ASIC芯片的開關(guān)塊上。
【發(fā)明內(nèi)容】
[0003] 下面概述范圍與最初要求保護的本發(fā)明相稱的某些實施例。這些實施例不是意在 限制要求保護的本發(fā)明的范圍,這些實施例而是僅預計提供本發(fā)明的可能形式的概述。實 際上,本發(fā)明可包含可與下面提出的實施例相似或不同的多種形式。
[0004] 在第一實施例中,集成電路包括配置成監(jiān)測在集成電路的兩個端子之間流動的電 流的電路。另外,集成電路包括電壓驅(qū)動器(voltage driver),其配置成調(diào)制跨集成電路的 兩個端子之間的電壓,同時保持在集成電路的兩個端子之間流動的電流。電壓驅(qū)動器按照 高速通道可尋址遠程換能器(HART)協(xié)議來調(diào)制跨兩個端子的電壓。
[0005] -附加實施例包括一種系統(tǒng),其中包括通過形成電流環(huán)路的導線電稱合在一起的 發(fā)射器和接收器。接收器包括一種ASIC,其包括:設(shè)計成監(jiān)測流經(jīng)電流環(huán)路的電路;以及電 壓驅(qū)動器,設(shè)計成調(diào)制跨電流環(huán)路的兩個端子的電壓,同時保持流經(jīng)電流環(huán)路的電流。發(fā)射 器通過調(diào)制流經(jīng)電流環(huán)路的電流向接收器傳遞信息,以及接收器通過調(diào)制跨電流環(huán)路的兩 個端子的電壓向發(fā)射器傳遞信息。
[0006] 在一附加實施例中,電子電路包括電阻器,其設(shè)計成關(guān)于流經(jīng)電流環(huán)路的電流來 形成跨其端子的電壓。電流環(huán)路在電子電路與發(fā)射電路之間形成。電子電路還包括差分放 大器,其設(shè)計成關(guān)于電阻器所形成的電壓來生成信號。將該信號傳遞給調(diào)制器-解調(diào)器(調(diào) 制解調(diào)器)和模數(shù)轉(zhuǎn)換器(ADC)供處理。另外,電子電路包括電壓驅(qū)動電路,其從調(diào)制解調(diào) 器接收信號,并且基于從調(diào)制解調(diào)器所接收的信號來調(diào)制跨電流環(huán)路的端子的電壓。
【專利附圖】
【附圖說明】
[0007] 通過參照附圖閱讀以下詳細描述,將會更好地了解本發(fā)明的這些及其它特征、方 面和優(yōu)點,附圖中,相似標號在附圖中通篇表示相似部件,附圖包括: 圖1示出按照一實施例、與電流環(huán)路電耦合的HART發(fā)射器和HART接收器; 圖2是示出按照一實施例、流經(jīng)電流環(huán)路的電流以及跨電流環(huán)路的端子的電壓的圖 表; 圖3示出按照一實施例、作為與電流感測電阻器串聯(lián)的電壓驅(qū)動器的HART接收器電路 的示例; 圖4示出圖3所示HART接收器電路的電路級簡圖;以及 圖5示出按照一實施例、使用與電流感測電阻器并聯(lián)的電壓驅(qū)動器的HART接收器電路 的示例。
【具體實施方式】
[0008] 下面將描述本發(fā)明的一個或多個具體實施例。在提供這些實施例的簡要描述的過 程中,本說明書中可能沒有描述實際實現(xiàn)的所有特征。應(yīng)當理解,在任何這種實際實現(xiàn)的開 發(fā)中,如同任何工程或設(shè)計項目中那樣,必須進行許多實現(xiàn)特定的判定以便實現(xiàn)開發(fā)人員 的特定目標,例如符合系統(tǒng)相關(guān)和業(yè)務(wù)相關(guān)限制,這些限制可對每個實現(xiàn)而改變。此外,應(yīng) 當理解,這種開發(fā)工作可能是復雜且費時的,但仍然是獲益于本公開的技術(shù)人員進行的設(shè) 計、制作和制造的日常事務(wù)。
[0009] 在介紹本發(fā)明的各個實施例的元件時,限定詞"一"、"一個"、"該"和"所述"預計 表示存在元件的一個或多個。術(shù)語"包含"、"包括"和"具有"預計包括在內(nèi),并且表示可存 在除了列示元件之外的附加元件。
[0010] 如下面更詳細論述,本實施例涉及設(shè)計成通過高速通道可尋址遠程換能器(HART) 協(xié)議進行通信的接收器的電路。為了進行通信,電壓驅(qū)動器電路調(diào)制HART接收器的端電 壓,同時電流感測電路監(jiān)測在端子之間流動的環(huán)路電流。這樣,電壓驅(qū)動器電路保持HART 發(fā)射器所提供的電流值,同時根據(jù)需要改變信號的電壓值。具有這些特性的電路又可稱作 電流跟隨器。在某些實施例中,HART接收器的電路由分立組件組成,而在其它實施例中,該 電路是集成電路(例如專用集成電路(ASIC))的組成部分。
[0011] 鑒于以上所述,描述例如圖1所示的HART接收器電路的一實施例會是有用的。在 所示實施例中,HART發(fā)射器10電耦合到形成與HART接收器14的電流環(huán)路的電流環(huán)路導線 12。為了向HART接收器14發(fā)送信息,HART發(fā)射器10可利用HART通信協(xié)議。HART協(xié)議可 使用Bell 202頻移鍵控(FSK)標準,從而改變電流信號的頻率,以便將數(shù)字位調(diào)節(jié)入信號 中。電流信號可以是在4 mA至20 mA范圍中的周期和正弦低帶寬直流(DC)至25Hz信號。 由于HART協(xié)議是半雙工的,所以僅HART發(fā)射器10可調(diào)制經(jīng)過電流環(huán)路導線12的電流,或 者HART接收器14可在給定時間調(diào)制跨電流環(huán)路端子13的電壓。
[0012] 由HART發(fā)射器10所調(diào)制的電流可流經(jīng)電流環(huán)路導線12并且流經(jīng)HART接收器14 的電流感測電阻器R1。在某些實施例中,電流感測電阻器R1可具有250 Ω的值,而在其它 實施例中,電流感測電阻器可具有其它適當?shù)碾娮柚?。當電流流?jīng)電流感測電阻器R1時, 電壓偏置可在電流感測電阻器R1的任一側(cè)形成。差分放大器16可具有電耦合于電流感測 電阻器R1的任一側(cè)的兩個輸入,并且可設(shè)計成關(guān)于跨兩個輸入的電壓偏置來生成電流信 號。當更大電流流經(jīng)電流感測電阻器R1時,較大電壓偏置跨任一側(cè)形成,并且差分放大器 生成較大電流信號。由差分放大器16所生成的電流信號可傳遞給模數(shù)轉(zhuǎn)換器(ADC) 18以 及HART調(diào)制器-解調(diào)器(調(diào)制解調(diào)器)20。ADC 18可將差分放大器16所產(chǎn)生的模擬電流 信號轉(zhuǎn)換為數(shù)字信號,其可由通信邏輯電路22來解釋。類似地,HART調(diào)制解調(diào)器20可對 電流信號所攜帶的信息進行解調(diào),并且將信息傳遞給通信邏輯電路22。在所示實施例中, 電容器C1可在電流信號被傳遞給HART調(diào)制解調(diào)器20之前從電流信號中過濾DC分量。如 HART接收器14中的隔離塊24所示,HART接收器14的電路提供HART接收器電路與通信邏 輯電路22之間的電隔離。
[0013] 除了對流經(jīng)電流環(huán)路的電流進行解調(diào)之外,HART接收器14還可調(diào)制電流環(huán)路的 端電壓,以便向HART發(fā)射器10傳送信息。通信邏輯電路22可向HART調(diào)制解調(diào)器20發(fā)送 信息,以便轉(zhuǎn)換為電壓信號。求和電路26可接收電壓信號,并且將其加入流經(jīng)電流環(huán)路的 電流,以調(diào)制電流環(huán)路的端電壓。應(yīng)當注意,求和電路可加上電壓信號,以調(diào)制電流環(huán)路的 端電壓,但是流經(jīng)電流環(huán)路的電流可以沒有被HART接收器14電路改變。求和電路26又可 稱作電壓驅(qū)動器27。
[0014] 如上所述,為了使用HART協(xié)議進行通信,HART發(fā)射器10可調(diào)制流經(jīng)電流環(huán)路的 電流,以及HART接收器14可調(diào)制跨電流環(huán)路的端子13的電壓。圖2是示出HART發(fā)射器 10與HART接收器14之間的通信中可存在的電流信號和電壓信號的圖表。第一波形40可 表示電流調(diào)制信號,以及第二波形42可表示電壓調(diào)制信號。如所述和所示,第一波形40可 以是在4 mA至20 mA范圍中的低帶寬DC至25 Hz信號??赏ㄟ^改變信號的頻率,將信息 位編碼為電流調(diào)制信號40。例如,為了對數(shù)字"1"進行編碼,HART發(fā)射器10可將電流調(diào)制 信號40的頻率設(shè)置為23 Hz,以及為了對數(shù)字"0"進行編碼,HART發(fā)射器10可將信號的頻 率設(shè)置為10 Hz。如所述,對信息位進行編碼的這種方法稱作頻移鍵控(FSK)。
[0015] 按照同樣的方式,HART接收器14可使用FSK在電壓調(diào)制信號上對信息進行編碼。 在所示實施例中,電壓調(diào)制信號是采用要高許多的頻率音調(diào)(500-1000 Hz)所調(diào)制的10 Hz 周期正弦。如能夠看到,信號的調(diào)制頻率進行改變,以將數(shù)字位編碼為信號。在時間段44 期間,電壓調(diào)制信號的頻率可以較高(1000 Hz),從而對數(shù)字"1"進行編碼。在后一時間段 46中,頻率可以較低(500 Hz),從而對數(shù)字"0"進行編碼。應(yīng)當注意,其它頻率可用來對數(shù) 字位進行編碼,只要它們充分不同而足以由HART發(fā)射器10或HART接收器14的電路來區(qū) 分。HART發(fā)射器10可通過經(jīng)過濾波器和解調(diào)器AC耦合端電壓,來感測對數(shù)字信息進行編 碼的音調(diào)。
[0016] 圖3示出圖1所示HART發(fā)射器14的電路的一備選實施例。如前面所述,由HART 發(fā)射器10所調(diào)制的電流可流經(jīng)電流環(huán)路導線12并且流經(jīng)電流感測電阻器R1。差分放大器 16可具有電耦合到電流感測電阻器R1的任一側(cè)的兩個輸入,以關(guān)于跨電流感測電阻器R1 的電壓偏置來生成輸出信號。在圖3的實施例中,由差分放大器16所生成的信號可在被傳 遞給ADC 18之前經(jīng)過低通濾波器60。低通濾波器60可去除信號的交流(AC)分量,使得 ADC 18接收直流(DC)信號。
[0017] 如圖1所示,HART接收器14可包括HART調(diào)制解調(diào)器20,以便對于從HART發(fā)射器 10所接收的信號進行解調(diào),并且調(diào)制電流環(huán)路端子13的端電壓。但是,圖3的實施例的電 壓驅(qū)動器27可包括晶體管62,以形成共集電極緩沖器。所示晶體管62是PNP雙極結(jié)晶體 管(BJT),但是其它實施例可包括NPN BJT、p型金屬氧化物半導體(PM0S)晶體管或者η型 金屬氧化物半導體(NM0S)晶體管。在回流線路64上可允許來自晶體管62的偏壓,其中求 和電路26可提供用于端電壓的調(diào)制的輸出電壓。這樣,圖3的實施例的電壓驅(qū)動器27可 調(diào)制電流環(huán)路的端電壓,以對預計用于HART發(fā)射器10的信息進行編碼。
[0018] 圖4的電路圖以附加細節(jié)示出圖3所述的HART接收器14的實施例的電路。如前 面所述,該電路包括差分放大器16,其設(shè)計成關(guān)于流經(jīng)電流感測電阻器R1的電流來生成信 號。該信號在輸出線路67傳播到如圖3所示的ADC 18和HART調(diào)制解調(diào)器20。電阻器R2、 R3、R4和R5可電耦合到差分放大器16的輸入和輸出,以設(shè)置放大器的操作參數(shù)。在某些 實施例中,電阻器R2和R4可具有100 Ι?Ω的值,而電阻器R3和R5可具有400 Ι?Ω的值。 在其它實施例中,其它電阻可適合于電阻器R2、R3、R4和R5。另外,在所示實施例中,流出 HART發(fā)射器10的電流由電流源66來建模,因為流經(jīng)電流環(huán)路的電流在HART接收器14正 調(diào)制電流環(huán)路的端電壓時是恒定的。
[0019] 在圖4的實施例中,應(yīng)當注意,電壓驅(qū)動器27的晶體管62是PM0S晶體管,但是也 可以是PNP BJT晶體管或者任何其它適當?shù)木w管,例如BJT(NPN或PNP)、互補金屬氧化物 半導體(CMOS)晶體管或NM0S晶體管。電壓驅(qū)動器的求和電路26可包括差分放大器68,其 在回流線路64上接收來自晶體管62的偏壓,以便向晶體管62的柵極提供差分輸出電壓。 在晶體管62是PNP JBT晶體管的某些實施例中,差分放大器可向晶體管62的基極提供差 分輸出電壓。當施加到晶體管62的基極或柵極的電壓改變時,晶體管的阻抗也可改變,從 而有效地調(diào)制電流環(huán)路的端子13之間的電壓偏置。
[0020] 另外,求和電路26的差分放大器68可從HART調(diào)制解調(diào)器輸出70(其在確定施加 到晶體管62的基極或柵極的差分輸出電壓并且因此還有端電壓的調(diào)制方面起作用)接收 調(diào)制信號。在某些實施例中,電壓源可偏移來自HART調(diào)制解調(diào)器輸出70的調(diào)制信號,以便 始終保持晶體管上的正確偏置。正確偏置可確??缇w管62的柵極和源極的電壓足以保 持經(jīng)過晶體管62的電流。電阻器R6、R7、R8、R9和R10可電耦合到差分放大器68,以設(shè)置 放大器的操作參數(shù)。在某些實施例中,電阻器R6、R8、R9和R10可具有100 Ι?Ω的值,而電 阻器R7可具有1000 kQ的值。在其它實施例中,可為電阻器1?6、1?7、1?8、1?9和1?10選擇其 它電阻,以準許使用HART接收器14的通信。電阻器R11可表示到HART發(fā)射器10的返回 通路的電流環(huán)路導線的電阻。在所示實施例中,電阻器R11可具有50 Ω的值,而在其它實 施例中,電阻器R11可具有表示電流環(huán)路導線12的電阻的任何其它適當電阻。另外,某些 實施例可包括在晶體管62的柵極或基極的接地電容器C2,以便穩(wěn)定提供給晶體管62的柵 極或基極的信號中的較小振蕩或者跨差分放大器68的電壓。電容器C2可具有80 pF的電 容或者任何其它適當電容。
[0021] HART接收器14的電路的另一實施例在圖5中示出。本實施例包括與圖1、圖3和 圖4所述實施例相同的用于監(jiān)測環(huán)路電流的電路。但是,雖然圖1、圖3和圖4示范具有與 電流感測電阻器R1串聯(lián)的電壓驅(qū)動器27的實施例,但是圖5的實施例示出按照并聯(lián)配置、 包括稱合電容器C3的電壓驅(qū)動器27。一般來說,稱合電容器用來阻塞信號的DC分量,同時 允許AC分量通過。這樣,當求和電路26從回流線路64和HART調(diào)制解調(diào)器20接收信號并 且向耦合電容器C3輸出調(diào)制信號時,耦合電容器C3調(diào)制電流環(huán)路的端電壓,而沒有改變流 經(jīng)環(huán)路的電流。
[0022] 應(yīng)當注意,耦合電容器C3的大小可比對集成電路是切實可行的要大許多。大電容 可用來驅(qū)動電流環(huán)路的較低阻抗。在耦合電容器C3的電容比對集成電路切實可行的要大 的情況下,耦合電容器C3可以是集成電路的其余部分的外部的,并且可耗用兩個附加封裝 引腳,以用于將集成電路連接到較大電路。
[0023] 實施例的技術(shù)效果包括HART接收器電路,其設(shè)計成監(jiān)測在電流環(huán)路中流動的電 流,同時調(diào)制電流環(huán)路的端電壓。在某些實施例中,電壓驅(qū)動器電路與電流感測電阻器串 聯(lián)。差分放大器可放大跨電流感測電阻器的電壓差,并且將信號傳遞給HART調(diào)制解調(diào)器和 模數(shù)轉(zhuǎn)換器,以對HART發(fā)射器所發(fā)送的信息進行解碼。HART調(diào)制解調(diào)器以及來自晶體管的 反饋信號由求和電路來求和,并且施加到晶體管的柵極或基極,以調(diào)制電流環(huán)路的端子之 間的電壓,從而有效地向HART發(fā)射器傳送信息。HART接收器電路的其它實施例將電壓驅(qū)動 器電路設(shè)置成與電流感測電阻器并聯(lián)。耦合電容器與反饋驅(qū)動求和電路和HART調(diào)制解調(diào) 器配合使用,以調(diào)制電流環(huán)路的端電壓,以便向HART發(fā)射器傳送信息。在各實施例中,該電 路可在沒有使用變壓器的情況下實現(xiàn),從而使HART電路能夠放置在集成電路上。
[0024] 本書面描述使用示例來公開本發(fā)明,其中包括最佳模式,以及還使本領(lǐng)域的技術(shù) 人員能夠?qū)嵤┍景l(fā)明,包括制作和使用任何裝置或系統(tǒng)并且執(zhí)行任何結(jié)合的方法。本發(fā)明 的專利范圍由權(quán)利要求書來定義,并且可包括本領(lǐng)域的技術(shù)人員想到的其它示例。如果這 類其它示例具有與權(quán)利要求的文字語言完全相同的結(jié)構(gòu)單元,或者如果它們包括具有與權(quán) 利要求的文字語言的非實質(zhì)差異的等效結(jié)構(gòu)單元,則預計它們落入權(quán)利要求的范圍之內(nèi)。
【權(quán)利要求】
1. 一種集成電路,包括: 電路,配置成監(jiān)測在所述集成電路的兩個端子之間流動的電流;以及 電壓驅(qū)動器,配置成調(diào)制跨所述集成電路的所述兩個端子之間的電壓,同時保持在所 述集成電路的所述兩個端子之間流動的所述電流; 其中所述電壓驅(qū)動器按照高速通道可尋址遠程換能器(HART)協(xié)議來調(diào)制跨所述集成 電路的所述兩個端子的所述電壓,以對數(shù)據(jù)進行編碼。
2. 如權(quán)利要求1所述的集成電路,其中,配置成監(jiān)測在所述集成電路的所述兩個端子 之間流動的電流的所述電路包括配置成關(guān)于在所述集成電路的所述兩個端子之間流動的 電流來生成跨其端子的電壓的電阻器。
3. 如權(quán)利要求2所述的集成電路,其中,所述電壓驅(qū)動器設(shè)置成與所述電阻器串聯(lián)。
4. 如權(quán)利要求2所述的集成電路,其中,所述電壓驅(qū)動器設(shè)置成與所述電阻器并聯(lián)。
5. 一種系統(tǒng),包括: 發(fā)射器;以及 接收器,包括集成電路,并且通過形成電流回路的導線電耦合到所述發(fā)射器,所述集成 電路包括: 電路,配置成監(jiān)測流經(jīng)所述電流環(huán)路的電流;以及 電壓驅(qū)動器,配置成調(diào)制跨所述電流環(huán)路的兩個端子的電壓,同時保持流經(jīng)所述電流 環(huán)路的所述電流; 其中所述發(fā)射器配置成通過調(diào)制流經(jīng)所述電流環(huán)路的所述電流向所述接收器傳遞信 息,并且所述接收器通過調(diào)制跨所述電流環(huán)路的所述兩個端子的所述電壓向所述發(fā)射器傳 遞信息。
6. 如權(quán)利要求5所述的系統(tǒng),其中,所述集成電路包括配置成對于來自所述發(fā)射器 的所述調(diào)制的電流進行解調(diào)并且調(diào)制跨所述電流環(huán)路的所述兩個端子的所述電壓的調(diào)制 器-解調(diào)器(調(diào)制解調(diào)器)。
7. 如權(quán)利要求6所述的系統(tǒng),包括通信邏輯電路,其配置成向所述調(diào)制解調(diào)器發(fā)送信 息以被調(diào)制,并且從所述調(diào)制解調(diào)器接收解調(diào)信息。
8. 如權(quán)利要求5所述的系統(tǒng),其中,所述集成電路的電路提供所述集成電路的電路與 外部電路之間的電隔離。
9. 一種電子電路,包括: 電阻器,配置成對于流經(jīng)在所述電子電路與發(fā)射電路之間形成的電流環(huán)路的電流來形 成跨其端子的電壓; 差分放大器,配置成對于所述電阻器所形成的所述電壓來生成信號,其中將所述信號 傳遞給調(diào)制器-解調(diào)器(調(diào)制解調(diào)器)和模數(shù)轉(zhuǎn)換器供處理;以及 電壓驅(qū)動電路,配置成從所述調(diào)制解調(diào)器接收信號,并且基于從所述調(diào)制解調(diào)器所接 收的所述信號來調(diào)制跨所述電流環(huán)路的端子的電壓。
10. 如權(quán)利要求9所述的電子電路,其中,所述電子電路完全作為集成電路的部分來 形成。
11. 如權(quán)利要求9所述的電子電路,其中,所述電子電路包括至少一個分立組件。
12. 如權(quán)利要求9所述的電子電路,其中,所述電壓驅(qū)動電路設(shè)置成與所述電阻器串 聯(lián)。
13. 如權(quán)利要求12所述的電子電路,其中,所述電壓驅(qū)動電路包括: 晶體管,配置成基于施加到所述晶體管的柵極的信號來調(diào)制跨所述電流環(huán)路的所述端 子的所述電壓;以及 求和電路,配置成把來自所述調(diào)制解調(diào)器的信號加入流經(jīng)所述晶體管的信號,并且將 所產(chǎn)生信號施加到所述晶體管的所述柵極。
14. 如權(quán)利要求13所述的電子電路,其中,所述晶體管包括雙極結(jié)晶體管(BJT)。
15. 如權(quán)利要求13所述的電子電路,其中,所述晶體管包括金屬氧化物半導體晶體管 (MOSFET)。
16. 如權(quán)利要求12所述的電子電路,其中,所述電壓驅(qū)動電路包括求和電路,其配置 成把來自所述調(diào)制解調(diào)器的信號加入流經(jīng)所述電流環(huán)路的信號,以調(diào)制跨所述電流環(huán)路的 所述端子的所述電壓。
17. 如權(quán)利要求9所述的電子電路,其中,所述電壓驅(qū)動電路設(shè)置成與所述電阻器并 聯(lián)。
18. 如權(quán)利要求17所述的電子電路,其中,所述電壓驅(qū)動電路包括: 求和電路,配置成把來自所述調(diào)制解調(diào)器的信號加入流經(jīng)所述電流環(huán)路的電流,以生 成所產(chǎn)生信號;以及 耦合電容器,配置成使來自所述求和電路的所述所產(chǎn)生信號的交流(AC)分量通過,以 調(diào)制跨所述電流環(huán)路的所述端子的所述電壓。
19. 如權(quán)利要求9所述的電子電路,包括低通濾波器,其配置成在將所述信號傳遞給 所述ADC之前濾出所述差分放大器所生成的所述信號的高頻分量。
20. 如權(quán)利要求9所述的電子電路,其中,所述電子電路不包括變壓器。
【文檔編號】H04L29/06GK104221348SQ201380019336
【公開日】2014年12月17日 申請日期:2013年3月19日 優(yōu)先權(quán)日:2013年3月19日
【發(fā)明者】D.M.阿利, B.亨德森, V.A.特卡楚克, 沈龍輝, Y.徐, A.C.洛弗爾 申請人:通用電氣公司