国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      一種現(xiàn)場(chǎng)總線多協(xié)議轉(zhuǎn)換器的制造方法

      文檔序號(hào):7830478閱讀:219來源:國(guó)知局
      一種現(xiàn)場(chǎng)總線多協(xié)議轉(zhuǎn)換器的制造方法
      【專利摘要】本實(shí)用新型涉及一種針對(duì)CAN總線協(xié)議、RS-232、RS-485、USB接口和Ethernet總線五種總線協(xié)議之間自動(dòng)進(jìn)行信息交換的自由轉(zhuǎn)換的現(xiàn)場(chǎng)總線多協(xié)議轉(zhuǎn)換器。一現(xiàn)場(chǎng)總線多協(xié)議轉(zhuǎn)換器,包括:核心控制模塊、液晶屏顯示模塊、CAN總線電路模塊、RS-232總線電路模塊、RS-485總線電路模塊、USB接口電路模塊、Ethernet總線電路模塊。本實(shí)用新型由于FPGA管腳足夠多,可以滿足五種現(xiàn)場(chǎng)總線的接口需求;其次,F(xiàn)PGA的計(jì)算速度快,而且其代碼效率高,可以更好地解決多種協(xié)議轉(zhuǎn)換時(shí)更大的計(jì)算量;最后,F(xiàn)PGA的1\0端口由代碼實(shí)現(xiàn),無需外接電路,而且可以復(fù)用,增加了利用率和工作效率。
      【專利說明】一種現(xiàn)場(chǎng)總線多協(xié)議轉(zhuǎn)換器

      【技術(shù)領(lǐng)域】
      [0001]本實(shí)用新型涉及一種針對(duì)CAN總線協(xié)議、RS-232、RS-485、USB接口和Ethernet總線五種總線協(xié)議之間自動(dòng)進(jìn)行信息交換的自由轉(zhuǎn)換的現(xiàn)場(chǎng)總線多協(xié)議轉(zhuǎn)換器。

      【背景技術(shù)】
      [0002]現(xiàn)場(chǎng)總線是安裝在制造和過程區(qū)域的現(xiàn)場(chǎng)裝置與控制室內(nèi)的自動(dòng)化裝置之間的數(shù)字式串行多點(diǎn)通信的數(shù)據(jù)總線,是計(jì)算機(jī)技術(shù)、通信技術(shù)和控制技術(shù)發(fā)展的結(jié)晶。
      [0003]現(xiàn)場(chǎng)總線技術(shù)的發(fā)展極大改變了企業(yè)控制系統(tǒng)的結(jié)構(gòu),它具有開放、分散、數(shù)字化、可操作等特點(diǎn),有利于企業(yè)自動(dòng)化系統(tǒng)與信息管理系統(tǒng)的集成。然而目前國(guó)際上流行的現(xiàn)場(chǎng)總線協(xié)議有十幾種,異類現(xiàn)場(chǎng)總線系統(tǒng)之間的互操作難以進(jìn)行,無法直接進(jìn)行信息互訪和交換。
      [0004]現(xiàn)場(chǎng)總線技術(shù)需要處理自動(dòng)化行業(yè)千變?nèi)f化的現(xiàn)場(chǎng)儀表設(shè)備,需要實(shí)現(xiàn)不同廠家、不同種類產(chǎn)品的互連,現(xiàn)場(chǎng)總線技術(shù)標(biāo)準(zhǔn)化工作顯得至關(guān)重要。為此,IEC(國(guó)際電工委員會(huì))于1984年提出制定現(xiàn)場(chǎng)總線技術(shù)標(biāo)準(zhǔn)IEC1158(即IEC61158),它的目標(biāo)是制定面向整個(gè)工業(yè)自動(dòng)化的現(xiàn)場(chǎng)總線標(biāo)準(zhǔn)。經(jīng)過十幾年的發(fā)展,各國(guó)的大公司都投入了大量人力、物力、財(cái)力,在市場(chǎng)上展開了激烈的競(jìng)爭(zhēng),產(chǎn)生了幾十種現(xiàn)場(chǎng)總線標(biāo)準(zhǔn)。
      [0005]從目前情況看來,現(xiàn)場(chǎng)總線技術(shù)的發(fā)展還存在諸多問題,最主要的是沒有一個(gè)統(tǒng)一的國(guó)際標(biāo)準(zhǔn);而且由于支持不同現(xiàn)場(chǎng)總線的集團(tuán)間利益的沖突等原因,近期產(chǎn)生統(tǒng)一的現(xiàn)場(chǎng)總線標(biāo)準(zhǔn)是不可能的。由于不同現(xiàn)場(chǎng)總線的通訊協(xié)議有很大差異,要實(shí)現(xiàn)不同總線產(chǎn)品互連非常困難,這不但使FCS的開放性、分散性和可互操作性等特點(diǎn)難以體現(xiàn),且用戶使用不便、工程造價(jià)提高,因此給FCS的推廣和應(yīng)用帶來不利的影響。
      [0006]設(shè)計(jì)現(xiàn)場(chǎng)總線多協(xié)議轉(zhuǎn)換器可以集成不同的現(xiàn)場(chǎng)總線網(wǎng)絡(luò),使企業(yè)在升級(jí)控制系統(tǒng)時(shí)在保留原有的有用的設(shè)備基礎(chǔ)上增加新的設(shè)備,節(jié)省大量的人力物力,降低工程成本。優(yōu)化控制網(wǎng)絡(luò)和便捷的遠(yuǎn)程管理將使得現(xiàn)場(chǎng)總線多協(xié)議轉(zhuǎn)換器具有很強(qiáng)的競(jìng)爭(zhēng)力和市場(chǎng)空間。
      [0007]目前在核心期刊和專利查詢中,專利號(hào)為20120206412.1,名稱為自適應(yīng)多協(xié)議轉(zhuǎn)換器的專利針對(duì)RS-232、RS-485、CAN總線以及以太網(wǎng),但是沒有給出主控制器的選取與電路設(shè)計(jì)實(shí)現(xiàn);專利號(hào)為20130532880.8,名稱為一種基于嵌入式系統(tǒng)的多協(xié)議轉(zhuǎn)換器的專利針對(duì)RS-232和以太網(wǎng)接口之間進(jìn)行轉(zhuǎn)換;專利號(hào)為20120401399.0,名稱為多協(xié)議轉(zhuǎn)換器的專利主要針對(duì)RS-485、CAN總線以及以太網(wǎng)之間進(jìn)行轉(zhuǎn)換。而本專利對(duì)五種不同現(xiàn)場(chǎng)總線通訊協(xié)議進(jìn)行轉(zhuǎn)換,且應(yīng)用了 FPGA作為主控制器,未發(fā)現(xiàn)與此實(shí)用新型類似的設(shè)備介紹。
      實(shí)用新型內(nèi)容
      [0008]本實(shí)用新型的目的是針對(duì)支持不同現(xiàn)場(chǎng)總線協(xié)議系統(tǒng)間的互操作無法實(shí)現(xiàn)等難題,一種基于CAN總線、RS-232、RS-485、USB接口和Ethernet總線五種現(xiàn)場(chǎng)總線協(xié)議的多協(xié)議轉(zhuǎn)換器。
      [0009]本實(shí)用新型的目的是這樣實(shí)現(xiàn)的:
      [0010]一種現(xiàn)場(chǎng)總線多協(xié)議轉(zhuǎn)換器,包括:核心控制模塊、液晶屏顯示模塊、CAN總線電路模塊、RS-232總線電路模塊、RS-485總線電路模塊、USB接口電路模塊、Ethernet總線電路模塊,核心控制模塊包括EP4CE10E22C8處理器、SDRAM動(dòng)態(tài)隨機(jī)存儲(chǔ)器電路、FLASH存儲(chǔ)電路,核心控制模塊采用EP4CE10E22C8(U1)處理器,CAN總線接口電路由MPC2515 (UlOl)帶有SPI接口的獨(dú)立CAN控制器作為處理器,RS-232總線電路模塊以SP232E (U403) RS232線路驅(qū)動(dòng)器及接收器為核心,RS-485總線電路模塊以SP485E(U505)半雙工RS-485收發(fā)器為核心,USB接口電路模塊通過PL2303(U201)接口轉(zhuǎn)換器將USB信號(hào)轉(zhuǎn)換成RS-232信號(hào),Ethernet總線電路模塊由CP2200(U301)單芯片以太網(wǎng)控制器作為處理器。
      [0011]本實(shí)用新型的有益效果在于:
      [0012]當(dāng)所需轉(zhuǎn)換的協(xié)議類型增多時(shí),將會(huì)使協(xié)議轉(zhuǎn)換過程變得異常復(fù)雜,更加容易出錯(cuò),而且給控制器的負(fù)擔(dān)也大大增加。本實(shí)用新型由于FPGA管腳足夠多,可以滿足五種現(xiàn)場(chǎng)總線的接口需求;其次,F(xiàn)PGA的計(jì)算速度快,而且其代碼效率高,可以更好地解決多種協(xié)議轉(zhuǎn)換時(shí)更大的計(jì)算量。

      【專利附圖】

      【附圖說明】
      [0013]圖1現(xiàn)場(chǎng)總線多協(xié)議轉(zhuǎn)換器組成圖;
      [0014]圖2 (a)多協(xié)議轉(zhuǎn)換器核心控制模塊FPGA原理圖;
      [0015]圖2 (b)多協(xié)議轉(zhuǎn)換器核心控制模塊FPGA原理圖;
      [0016]圖2 (C)多協(xié)議轉(zhuǎn)換器核心控制模塊SDRAM原理圖;
      [0017]圖2 (d)多協(xié)議轉(zhuǎn)換器核心控制模塊P0WER&SWITCH原理圖;
      [0018]圖2(e)多協(xié)議轉(zhuǎn)換器核心控制模塊AD&SPI&IrDA&EXT FUNCT1N原理圖;
      [0019]圖2 (f)多協(xié)議轉(zhuǎn)換器核心控制模塊FLASH原理圖;
      [0020]圖3液晶屏顯示模塊原理圖;
      [0021]圖4CAN總線電路模塊原理圖;
      [0022]圖5RS-232總線電路模塊原理圖;
      [0023]圖6RS-485總線電路模塊原理圖;
      [0024]圖7USB接口電路模塊原理圖;
      [0025]圖8Ethernet總線電路模塊原理圖;
      [0026]圖9供電電路模塊原理圖;
      [0027]圖10多協(xié)議轉(zhuǎn)換器控制系統(tǒng)流程圖。

      【具體實(shí)施方式】
      [0028]下面結(jié)合附圖對(duì)本實(shí)用新型做進(jìn)一步描述。
      [0029]本實(shí)用新型擁有這樣一些特點(diǎn):
      [0030]1.本專利實(shí)現(xiàn)了五種常用的現(xiàn)場(chǎng)總線協(xié)議之間的信息互訪與交換;
      [0031]2.利用FPGA EP4CE10E22C8作為處理器實(shí)現(xiàn)協(xié)議轉(zhuǎn)換的功能;
      [0032]3.通過對(duì)各現(xiàn)場(chǎng)總線接口電路的監(jiān)測(cè)自動(dòng)識(shí)別需要轉(zhuǎn)換的總線協(xié)議并自動(dòng)執(zhí)行;
      [0033]本專利通過對(duì)五種不同的常用現(xiàn)場(chǎng)總線協(xié)議的電路的監(jiān)測(cè),自主判斷需要進(jìn)行轉(zhuǎn)換的總線接口電路,并自動(dòng)進(jìn)行轉(zhuǎn)換,同時(shí)將轉(zhuǎn)換情況傳到液晶屏上顯示,實(shí)現(xiàn)自動(dòng)對(duì)多種總線協(xié)議的轉(zhuǎn)換。
      [0034]控制器采用EP4CE10E22C8(U1)處理器,CAN總線接口電路由MPC2515 (UlOl)帶有SPI接口的獨(dú)立CAN控制器作為處理器,RS-232接口電路以SP232E(U403)高性能RS232線路驅(qū)動(dòng)器/接收器為核心,RS-485接口電路以SP485E(U505)增強(qiáng)型低功率的半雙工RS-485收發(fā)器為核心,USB接口電路通過PL2303(U201)接口轉(zhuǎn)換器將USB信號(hào)轉(zhuǎn)換成RS-232信號(hào),Ethernet接口電路由CP2200(U301)單芯片以太網(wǎng)控制器作為處理器。最終通過LCD液晶屏可以實(shí)時(shí)觀察不同總線接口之間的通訊狀況。
      [0035]結(jié)合圖1,圖1所示為現(xiàn)場(chǎng)總線多協(xié)議轉(zhuǎn)換器組成圖,其中主要組成模塊包括:核心控制模塊、液晶屏顯示模塊、CAN總線電路模塊、RS-232總線電路模塊、RS-485總線電路模塊、USB接口電路模塊、Ethernet總線電路模塊。核心控制模塊主要組成包括EP4CE10E22C8處理器、SDRAM動(dòng)態(tài)隨機(jī)存儲(chǔ)器電路、FLASH存儲(chǔ)電路。
      [0036]結(jié)合圖2,圖2為多協(xié)議轉(zhuǎn)換器核心控制模塊原理圖。其中EP4CE10E22C8 (Ul)為FPGA處理器,其管腳I接UOOl管腳17,管腳2接UOOl管腳16,管腳3接UOOl管腳29,管腳6接U6管腳5和第12電阻(R12,4.7K),第12電阻另一端接+3.3V電源,管腳7接U8管腳5,管腳8接U6管腳I和第13電阻(R13,4.7K),第13電阻另一端接+3.3V電源,管腳10接U8管腳6,管腳11接U8管腳1,管腳13接第15電阻(R15,25Q)和第14電阻(R14,
      4.7K),第15電阻另一端接U6管腳2,第14電阻另一端接+3.3V電源,管腳28接U2管腳2,管腳30接U2管腳4,管腳31接U2管腳5,管腳32接U2管腳7,管腳33接U2管腳8,管腳34接U2管腳10,管腳38接U2管腳11,管腳39接U2管腳13,管腳42接U2管腳15,管腳43接U2管腳16和第9電阻(R9,4.7K),第9電阻另一端接+3.3V電源,管腳44接U2管腳17和第10電阻(R10,4.7K),第10電阻另一端接+3.3V電源,管腳46接U2管腳18和第11電阻(Rll,4.7K),第11電阻另一端接+3.3V電源,管腳49接U2管腳53,管腳50接U2管腳51,管腳51接U2管腳50,管腳52接U2管腳48,管腳53接U2管腳47,管腳54接U2管腳45,管腳55接U2管腳44,管腳58接U2管腳42,管腳59接U2管腳39,管腳64接U2管腳37和第8電阻(R8,4.7K),第8電阻另一端接+3.3V電源,管腳60接U2管腳38,管腳65接U2管腳36,管腳66接U2管腳35,管腳67接U2管腳34,管腳68接U2管腳33,管腳69接U2管腳32,管腳70接U2管腳31,管腳71接U2管腳30,管腳72接U2管腳29,管腳73接U2管腳20和J2管腳8,管腳74接U2管腳19和第7電阻(R7,4.7K)和J2管腳6,第7電阻另一端接+3.3V電源,管腳75接U2管腳21和J2管腳10,管腳76接U2管腳22和J2管腳12,管腳77接U2管腳23和J2管腳14,管腳80接U2管腳24和J2管腳16,管腳83接U2管腳25和J2管腳18,管腳84接U2管腳26和J2管腳20,管腳85接J2管腳24,管腳86接UOOl管腳10,管腳87接UOOl管腳11,管腳98接JP301管腳3,管腳99接JP301管腳4,管腳100接JP301管腳5,管腳101接JP301管腳6,管腳103接JP301管腳7,管腳104接JP301管腳8,管腳105接JP301管腳9,管腳106接JP301管腳10,管腳110接U201管腳1,管腳111接U201管腳5,管腳112接第401電阻(R401,510 Ω ),第401電阻另一端接U401管腳3,管腳113接U402管腳6和第403電阻(R403,390 Ω ),第403電阻另一端接第402電容(C402,0.1uf),第402電容另一端接GND,管腳114接第501電阻(R501,510 Ω),第501電阻另一端接U501管腳3,管腳115接第503電阻(R503,510 Ω ),第503電阻另一端接U503管腳3,管腳119接U502管腳6和第502電阻(R502,510 Ω ),第502電阻另一端接第503電容(C503,0.1uf)和+5V CPU,第503電容另一端接GND,管腳120接UlOl管腳16,管腳121接UlOl管腳15,管腳124接U102管腳14,管腳125接UlOl管腳13,管腳126接U102管腳12,管腳127接U7管腳7,管腳128接U7管腳6,管腳129接U7管腳5和第20電阻(R20,4.7K),第20電阻另一端接U7管腳8和+3.3V電源,管腳132接第17電阻(R17,100Q),第17電阻另一端接Dl管腳1,管腳133接JP301管腳11,管腳135接JP301管腳12,管腳136接JP301管腳13,管腳137接JP301管腳14,管腳138接JP301管腳15,管腳141接JP301管腳16,管腳142接JP301管腳17,管腳143接JP301管腳18,管腳35和管腳107接+2.5V電源,管腳37和管腳109接+1.2V電源,管腳36和管腳108接GND,管腳4、管腳19、管腳22、管腳27、管腳41、管腳48、管腳57、管腳63、管腳79、管腳82、管腳95、管腳118、管腳123、管腳131、管腳140接GND,管腳88接JP301管腳19,管腳89接JP301管腳20,管腳90接JP301管腳21,管腳91接JP301管腳22,管腳25接UOOl管腳30,管腳24接Gl管腳3,管腳23接U8管腳2,管腳134、管腳116、管腳102、管腳78、管腳61、管腳45、管腳29、管腳5接+1.2V電源,管腳139、管腳130、管腳122、管腳117、管腳93、管腳81、管腳62、管腳56、管腳47、管腳40、管腳26、管腳17接+3.3V電源,管腳9接第I電阻(Rl,4.7K),第I電阻另一端接+2.5V電源,管腳14接第2電阻(R2,4.7K),第2電阻另一端接+2.5V電源,管腳92接第3電阻(R3,4.7K),第3電阻另一端接+2.5V電源,管腳12接第16電阻?16,25Ω),第16電阻另一端接U6管腳6,管腳21、管腳97、管腳94接GND,管腳96接+2.5V電源,管腳16接Jl管腳I和第4電阻(R4,4.7Κ),第4電阻另一端接GND,管腳18接Jl管腳5和第5電阻(R5,4.7Κ),第5電阻另一端接+2.5V電源,管腳20接Jl管腳3,管腳15接Jl管腳9和第6電阻(R6,4.7K),第6電阻另一端接+2.5V電源。
      [0037]Gl管腳2接GND,管腳3接Ul管腳24,管腳4接+3.3V電源。Jl管腳I接Ul管腳16和第4電阻(R4),管腳2和管腳10接GND,管腳3接Ul管腳20,管腳4接+2.5V電源,管腳5接Ul管腳18和第5電阻(R5),管腳9接Ul管腳15和第6電阻(R6)。
      [0038]結(jié)合圖2(c),其中MT48LC16M16A2TG(U2)為SDRAM動(dòng)態(tài)隨機(jī)存儲(chǔ)器,管腳38接Ul管腳60,管腳23接Ul管腳77和J2管腳14,管腳24接Ul管腳80和J2管腳16,管腳25接Ul管腳83和J2管腳18,管腳26接Ul管腳84和J2管腳20,管腳29接Ul管腳72,管腳30接Ul管腳71,管腳31接Ul管腳70,管腳32接Ul管腳69,管腳33接Ul管腳68,管腳34接Ul管腳67,管腳22接Ul管腳76和J2管腳12,管腳35接Ul管腳66,管腳36接Ul管腳65,管腳20接Ul管腳73和J2管腳8,管腳21接Ul管腳75和J2管腳10,管腳15接Ul管腳42,管腳39接Ul管腳59,管腳2接Ul管腳30,管腳4接Ul管腳28,管腳5接Ul管腳31,管腳7接Ul管腳32,管腳8接Ul管腳33,管腳10接Ul管腳34,管腳11接Ul管腳38,管腳13接Ul管腳39,管腳42接Ul管腳58,管腳44接Ul管腳55,管腳45接Ul管腳54,管腳47接Ul管腳53,管腳48接Ul管腳52,管腳50接Ul管腳51,管腳51接Ul管腳50,管腳53接Ul管腳49。
      [0039]結(jié)合圖2 (d),AMSl 117 (U3)為線性穩(wěn)壓器,管腳3接+5V電源,管腳2和管腳4接+3.3V電源,管腳I接GND ;AMS1117 (U4)也為線性穩(wěn)壓器,管腳接+5V電源,管腳2和管腳4接+2.5V電源,管腳I接GND ;AMS1117(U5)也為線性穩(wěn)壓器,管腳3接+5V電源,管腳2和管腳4接+1.2V電源,管腳I接GND ?’第5電容(C5,1uF)、第6電容(C6,1uF)、第7電容(C7,10uF)、第 11 電容(C11,0.1uF)、第 12 電容(C12,0.1uF)、第 13 電容(C13,0.1uF)、第14 電容(C14,0.1uF)、第 15 電容(C15,0.1uF)、第 16 電容(C16,0.1uF)、第 17 電容(C17,0.1uF)兩端分別接+12V電源和GND,第18電容(C18,0.1uF)、第19電容(C19,0.1uF)、第20電容(C20,0.1uF)、第21電容(C21,0.1uF)兩端分別接+5V電源和GND,第2電容(C2,1uF)、第8電容(C8,1uF)兩端分別接+3.3V電源和GND,第9電容(C9,1uF)接+2.5V電源和 GND, H 10 電容(C1, 1uF)接 +1.2V 電源和 GND0
      [0040]結(jié)合圖2 (e),三針插座(Dl)管腳2接GND,管腳3接+3.3V電源;三針插座(D2)管腳I接GND,管腳2接Jl管腳I和第I電容(Cl,0.1uF),第I電容另一端接U7管腳2 ;J2管腳5、管腳11、管腳17、管腳23接GND,管腳25接+5V電源,管腳26接+3.3V電源,管腳24接Ul管腳85,管腳8接U2管腳20和Ul管腳73,管腳10接U2管腳21和U2管腳75,管腳12接U2管腳22和Ul管腳76,管腳14接U2管腳23和Ul管腳77,管腳16接U2管腳24和Ul管腳80,管腳18接U2管腳25和Ul管腳83,管腳20接U2管腳26和Ul管腳84,管腳6接U2管腳19和Ul管腳74和R7 Jl管腳I接Cl和D2管腳2 ;U7為TLC549C八位模數(shù)轉(zhuǎn)換控制器,管腳I接+3.3V電源和R18 (100 Ω ),R18另一端接U7管腳2和Cl,管腳3接GND和R19 (100 Ω ),R19另一端接U7管腳2和Cl,,管腳4接GND,管腳5接R20 (4.7K)和Ul管腳129,R20另一端接U7管腳8,管腳6接Ul管腳128,管腳7接Ul管腳127,管腳8接R20和+3.3V電源;U8為W25Q32串行閃存,管腳I接Ul管腳11和R21 (4.7K),R21另一端接+3.3V電源,管腳2接Ul管腳23,管腳3接R22 (4.7K),R22另一端接+3.3V電源,管腳4接GND,管腳5接Ul管腳7,管腳6接Ul管腳10,管腳7和管腳8接+3.3V電源。
      [0041]結(jié)合圖2(f),U6管腳4接GND,管腳3、管腳7、管腳8接+3.3V電源。
      [0042]結(jié)合圖3,UOOl為89C51作為連接液晶屏的處理器,管腳17接Ul管腳1,管腳16接Ul管腳2,管腳29接Ul管腳3,管腳10接Ul管腳86,管腳11接Ul管腳87,管腳30接Ul管腳25,管腳19接YOOl管腳2和C002 (30pF),C002另一端接GND,管腳18接YOOl管腳 I 和 C003 (30pF),C003 另一端接 GND,管腳 9 接 ROOl (1K)和 COOl (1uF),ROOl 另一端接GND, COOl另一端接+5V電源,管腳39接JOOl管腳7,管腳38接JOOl管腳8,管腳37接JOOl管腳9,管腳36接JOOl管腳10,管腳35接JOOl管腳11,管腳34接JOOl管腳12,管腳33接JOOl管腳13,管腳32接JOOl管腳14,管腳21接JOOl管腳4,管腳22接JOOl管腳5,管腳23接JOOl管腳6,管腳27接R002 (IK),R002另一端接QOOl (PNP) b端JOOl管腳7接UOOl管腳39,管腳8接UOOl管腳38,管腳9接UOOl管腳37,管腳10接UOOl管腳36,管腳11接UOOl管腳35,管腳12接JOOl管腳34,管腳13接UOOl管腳33,管腳14接UOOl管腳32,管腳4接UOOl管腳21,管腳5接UOOl管腳22,管腳6接UOOl管腳23,管腳I接GND,管腳2、管腳15接+5電源,管腳3接R003 (1K)移動(dòng)端,R003的兩個(gè)固定端分別接+5V電源和GND,管腳16接QOOlc端;Q001e端接GND0
      [0043]結(jié)合圖4,UlOl為MPC2515帶有SPI接口的獨(dú)立CAN控制器,管腳I接R103 (510 Ω ),R103 另一端接 U102 管腳 3,管腳 2 接 R102 (390 Ω )和 C104 (0.1uF),R102 另一端接U103管腳6,C104另一端接GND,管腳7接YlOl管腳2和C103 (22pF),C103另一端接GND,管腳8接YlOl管腳I和C102 (22pF),C102另一端接GND,管腳9接U103管腳5和GND,管腳12接Ul管腳126,管腳13接Ul管腳125,管腳14接Ul管腳124,管腳15接Ul管腳 21,管腳 16 接 Ul 管腳 120,管腳 17 接 VDlOl (1N4148)正極、RlOl (5.1K)和 ClOl (0.1uF),ClOl另一端接GND,RlOl另一端接+5V電源和VDlOl負(fù)極和管腳18,VDlOl負(fù)極接+5V電源,管腳18接VDlOl負(fù)極、RlOl和+5V電源;U102為6N137光耦合器,管腳2接+5V電源,管腳3接R103,管腳5接U104管腳2,管腳6接R104 (390 Ω )和U104管腳1,R104另一端接+5V電源和C105 (0.1uF)和管腳8,C105另一端接GND ;U103也是6N137光耦合器,管腳2接+5V電源和U104管腳3,管腳3接R105,管腳5接GND和UlOl管腳9,管腳6接R102,管腳8接+5V電源;U104為MCP2551高速CAN收發(fā)器,管腳I接R104和U102管腳6,管腳2接U102管腳5,管腳3接U103管腳2和+5V電源,管腳4接R105 (390 Ω ),R105另一端接U104管腳4,管腳6接R108 (5 Ω ),R108另一端接VD103負(fù)極,管腳7接R107 (5 Ω ),R107另一端接 VD102 負(fù)極,管腳 8 接 R106 (47K),R106 另一端接 GND ;VD102 (5.1F)正極接 VD103 (5.1F)正極,負(fù)極接 C106(30pF)、R109(120Q)和 PlOl 管腳 1,C106 另一端接 C107 (30pF)和 GND,R109另一端接VD103負(fù)極和PlOl管腳2 ;VD103負(fù)極接C107、R109,C107另一端接C106和GND ;P101管腳I和管腳2分別接R109兩端。
      [0044]結(jié)合圖5,U401為6N137光耦合器,管腳2接+5V電源,管腳3接R401 (510 Ω ),管腳5 接 GND,管腳 6 接 R402(390Q)和 U403 管腳 11,R402 另一端接+5V 電源和 C401(0.1uF),C401另一端接GND,管腳8接+5V電源和C401 ;U402也為6N137光耦合器,管腳2接+5V電源,管腳3接R404 (510 Ω ),R404另一端接U403管腳12,管腳6接R403 (390 Ω )和Ul管腳113,管腳8接+5V電源;U403為SP232E高性能RS232線路驅(qū)動(dòng)器/接收器,管腳I接C403 (0.1uF),C403另一端接管腳3,管腳4接C404 (0.1uF),C404另一端接管腳5,管腳11接R402 和 U401 管腳 6,管腳 12 接 R404,管腳 15 接 GND,管腳 2 接 C405 (0.1uF)、C406 (0.1uF)和+5V電源,C405另一接+5V電源,C406另一端接GND,管腳14接J401管腳8,管腳13接J401管腳2,管腳6接C407 (0.1uF),C407另一端接J401管腳5和GND ; J401管腳2接U403管腳13,管腳8接U403管腳14,管腳5接C407和GND0
      [0045]結(jié)合圖6,U501為6N137光耦合器,管腳2接+5V電源,管腳3接R501 (510 Ω ),管腳5接GND,管腳6接R504 (390 Ω )和U504A管腳2,R504另一端接管腳8,管腳8接R504、R505(41K)、C501(0.1uF)和 +5V 電源,R505 另一端接 U504A 管腳 1,C501 另一端接 GND ;U502為6N137光耦合器,管腳2接+5V電源,管腳3接R506 (510 Ω ),R506另一端接U505管腳1,管腳5接GND,管腳6接Ul管腳115和R502 (510 Ω ),管腳8接R502、C503 (0.1uF)和+5V電源;U503為6N137光耦合器,管腳2接+5V電源,管腳3接R503 (510 Ω ),管腳5接GND,管腳6接R507 (390 Ω )和U505管腳4,R507另一端接U503管腳8,管腳8接R507、C504(0.1uF)和+5V電源,C504另一端接GND ;U504A為SN74132N施密特觸發(fā)器,管腳I接C502和R505,管腳2接R504和U501管腳6,管腳3接U504B管腳I和管腳2,;U504B也為SN74132N施密特觸發(fā)器,管腳I和管腳2接U504A管腳3,管腳3接U505管腳2和管腳3 ;U505為SP485E增強(qiáng)型低功率的半雙工RS-485收發(fā)器,管腳I接R506,管腳2和管腳3接U504B管腳3,管腳4接U503管腳6和R507,管腳5接R509 (47K)和GND, R509另一端接管腳6,管腳6接P501管腳2,管腳7接R508 (47K)和P501管腳1,管腳8接R508另一端和+5V電源。
      [0046]結(jié)合圖7,U201為PL2303高度集成的RS232-USB接口轉(zhuǎn)換器,管腳I接Ul管腳110,管腳 4 接 C203(0.1uF)和管腳 17、R206(1.5K),C203 另一端接 GND,R206 另一端接 J201管腳3,管腳5接Ul管腳111,管腳7接GND,管腳8接+5V電源,管腳13接R201 (4.7K),R201另一端接+5V電源,管腳14接R202 (4.7K),R202另一端接+5V電源,管腳15接R208 (27 Ω ),R208另一端接J201管腳3,管腳16接R207 (27 Ω ),R207另一端接J201管腳2,管腳17接R206、C203和管腳4,管腳18、管腳21、管腳25、管腳26接GND,管腳19接R205 (4.7K),R205另一端接管腳24和R204(4.7K),R204另一端接管腳22,管腳20接+5V電源,管腳22接R204,管腳 23 接 R203 (4.7K),R203 另一端接 GND,管腳 24 接 R204 和 R205,管腳 27 接 GlOl管腳 I 和 C202 (22pF),C202 另一端接 GND,管腳 28 接 GlOl 管腳 2 和 C201 (22pF),C201 另一端接GND ; J201管腳I接+5V電源,管腳2接VD202和R207, VD202另一端接GND,管腳3接VD201和R208, VD201另一端接GND,管腳4、管腳5、管腳6接GND。
      [0047]結(jié)合圖8,JP301管腳I接+3.3V,管腳2接GND,管腳3接Ul管腳98,管腳4接Ul管腳99,管腳5接Ul管腳100,管腳6接Ul管腳101,管腳7接Ul管腳103,管腳8接Ul管腳104,管腳9接Ul管腳105,管腳10接Ul管腳106,管腳11接Ul管腳133,管腳12接Ul管腳135,管腳13接Ul管腳136,管腳14接Ul管腳137,管腳15接Ul管腳138,管腳16接Ul管腳141,管腳17接Ul管腳142,管腳18接Ul管腳143,管腳19接Ul管腳88,管腳20接Ul管腳89,管腳21接Ul管腳90,管腳22接Ul管腳91 ;U301為CP2200單芯片以太網(wǎng)控制器,管腳5、管腳13、管腳30接+3.3V,管腳38接JP301管腳18,管腳37接JP301管腳17,管腳34接JP301管腳16,管腳33接JP301管腳15,管腳32接JP301管腳14,管腳29接JP301管腳13,管腳28接JP301管腳12,管腳27接JP301管腳11,管腳23接JP301管腳10,管腳22接JP301管腳9,管腳21接JP301管腳8,管腳20接JP301管腳7,管腳19接JP301管腳6,管腳18接JP301管腳5,管腳17接JP301管腳4,管腳16接JP301管腳3,管腳39接JP301管腳19,管腳40接JP301管腳20,管腳41接JP301管腳21,管腳42接JP301管腳22,管腳4、管腳14、管腳31接GND,管腳2接R302 (IK),R302另一端接LED302 正極,LED302 負(fù)極接 GND,管腳 3 接 R312 (IK),R312 另一端接 LED303 正極,LED303負(fù)極接GND,管腳9接R303(8Q),R303另一端接J301管腳1,管腳10接R304(8Q),R304另一端接J301管腳3和C301(560pF), C301另一端接J301管腳1,管腳7接R305 (100 Ω )和J301管腳6,R305另一端接管腳6,管腳6接J301管腳8,管腳46接R306 (1M)、Xl管腳2和C304(22pF),R306另一端接管腳45,C304另一端接GND,管腳45接R306、Xl管腳I 和 C305 (22pF),C305 另一端接 GND,管腳 15 接 R307 (1K),R307 另一端接 +3.3V,管腳 43接 R310(*)和 R311 (O),R310 另一端接 +3.3V,R311 另一端解決 GND,管腳 44 接 R308 (*)和R309 (O),R308 另一端接 +3.3V, R309 另一端解決 GND ; J301 管腳 I 接 C301 和 R303,管腳 2 接C302 (103),C302另一端接GND,管腳3接C301和R304,管腳6接R305和U301管腳7,管腳7接C303 (103),C303另一端接GND,管腳8接R305和U301管腳6,管腳9接LED303正極,管腳10和管腳11接GND,管腳12接LED302正極;R301 (IK)兩端分別接+3.3V和LED301正極,LED301 負(fù)極接 GND ;C306(106)、C307(104)、C308(104)、C309(104)兩端分別連 +3.3V和 GND。
      [0048]結(jié)合圖9,U601是ADP7105,一種CMOS、低壓差線性穩(wěn)壓器,其管腳I接C602 (IuF)正極、R603 (40.2K)、R605 (100K),輸出 +5V 電源,C602 另一端接 GND, R603 另一端接管腳 2和R604 (13K),R604另一端接GND,R605另一端接管腳7,管腳3和管腳6接GND,管腳4接C603 (10pF),C603 另一端接 GND,管腳 5 接 R601 (100K)和 R602 (100K),R601 另一端接 +12V電源,R602另一端接GND,管腳8接C601 (IuF)正極和+12V電源,C601另一端接GND ;U602也是ADP7105,一種CMOS、低壓差線性穩(wěn)壓器,其管腳I接C605 (IuF)正極、R608 (40.2K)、R610 (100K),輸出 +3.3V 電源,C605 另一端接 GND, R608 另一端接管腳 2 和 R609 (13K),R609另一端接GND, R610另一端接管腳7,管腳3和管腳6接GND,管腳4接C606 (10pF),C606另一端接 GND,管腳 5 接 R606 (100K)和 R607 (100K),R606 另一端接 +12V 電源,R607 另一端接GND,管腳8接C604 (IuF)正極和+12V電源,C604另一端接GND ;U603是ADP223,一種可調(diào)雙路輸出電壓調(diào)節(jié)器,其管腳1、管腳2和管腳6相連,同時(shí)接+5V電源和C607 (IuF)正極,C607另一端接GND,管腳3接GND,管腳4接R614(10K)和R613(14K),R614另一端接GND,R613另一端接管腳5、C609 (IuF)正極,輸出+1.2V電源,C609另一端接GND,管腳7接 C608 (IuF)正極,輸出 +2.5V 電源,C608 另一端接 GND,管腳 8 接 R611 (4K)和 R612 (IK),R611另一端接GND,R612另一端接C608正極。
      [0049]結(jié)合圖10,對(duì)多協(xié)議轉(zhuǎn)換器控制系統(tǒng)流程進(jìn)行闡述:
      [0050]步驟1,系統(tǒng)初始化,調(diào)用存儲(chǔ)于FPGA中的程序,調(diào)用結(jié)束后,程序開始運(yùn)行,進(jìn)入步驟2 ;
      [0051]步驟2,系統(tǒng)開始掃描各個(gè)總線協(xié)議電路信號(hào)輸入口,確定信號(hào)輸入端,并發(fā)送指令,進(jìn)入步驟3 ;若沒有掃描到信號(hào)輸入,則繼續(xù)掃描;
      [0052]步驟3,系統(tǒng)自動(dòng)識(shí)別信號(hào)輸出端,即需要轉(zhuǎn)換成的總線協(xié)議,并發(fā)送指令進(jìn)入步驟4 ;若沒有檢測(cè)到輸出端信號(hào),則繼續(xù)檢測(cè);
      [0053]步驟4,將輸入端信號(hào)轉(zhuǎn)換為輸出端信號(hào),進(jìn)行總線協(xié)議轉(zhuǎn)換。完成后回到步驟I繼續(xù)進(jìn)行初始化并循環(huán)。
      【權(quán)利要求】
      1.一種現(xiàn)場(chǎng)總線多協(xié)議轉(zhuǎn)換器,包括:核心控制模塊、液晶屏顯示模塊、CAN總線電路模塊、RS-232總線電路模塊、RS-485總線電路模塊、USB接口電路模塊、Ethernet總線電路模塊,核心控制模塊包括EP4CE10E22C8處理器、SDRAM動(dòng)態(tài)隨機(jī)存儲(chǔ)器電路、FLASH存儲(chǔ)電路,其特征在于:核心控制模塊采用EP4CE10E22C8(U1)處理器,CAN總線接口電路由MPC2515 (UlOl)帶有SPI接口的獨(dú)立CAN控制器作為處理器,RS-232總線電路模塊以SP232E (U403)RS232線路驅(qū)動(dòng)器及接收器為核心,RS-485總線電路模塊以SP485E(U505)半雙工RS-485收發(fā)器為核心,USB接口電路模塊通過PL2303 (U201)接口轉(zhuǎn)換器將USB信號(hào)轉(zhuǎn)換成RS-232信號(hào),Ethernet總線電路模塊由CP2200(U301)單芯片以太網(wǎng)控制器作為處理器。
      2.根據(jù)權(quán)利要求1所述的一種現(xiàn)場(chǎng)總線多協(xié)議轉(zhuǎn)換器,其特征在于: 核心控制模塊包括EP4CE10E22C8(U1)為FPGA處理器,其管腳連接關(guān)系為: 管腳I接89C51管腳17,管腳2接89C51管腳16,管腳3接液晶屏顯示模塊芯片.89C51 (U001)管腳29,管腳6接FLASH存儲(chǔ)電路芯片EPCS4SI8N(U6)管腳5和第12電阻(R12),第12電阻另一端接+3.3V電源,管腳7接核心控制模塊W25Q32(U8)管腳5,管腳8接EPCS4SI8N管腳I和第13電阻(R13),第13電阻另一端接+3.3V電源,管腳.10接W25Q32管腳6,管腳11接W25Q32管腳1,管腳13接第15電阻(R15)和第14電阻(R14),第15電阻另一端接EPCS4SI8N管腳2,第14電阻另一端接+3.3V電源,管腳28接核心控制模塊 MT48LC16M16A2TG-75 芯片(U2)管腳 2,管腳 30 接 MT48LC16M16A2TG-75管腳 4,管腳 31 接 MT48LC16M16A2TG-75 管腳 5,管腳 32 接 MT48LC16M16A2TG-75 管腳.7,管腳 33 接 MT48LC16M16A2TG-75 管腳 8,管腳 34 接 MT48LC16M16A2TG-75 管腳 10,管腳 38 接 MT48LC16M16A2TG-75 管腳 11,管腳 39 接 MT48LC16M16A2TG-75 管腳 13,管腳.42 接 MT48LC16M16A2TG-75 管腳 15,管腳 43 接 MT48LC16M16A2TG-75 管腳 16 和第 9 電阻(R9),第9電阻另一端接+3.3V電源,管腳44接MT48LC16M16A2TG-75管腳17和第.10電阻(RlO),第10電阻另一端接+3.3V電源,管腳46接MT48LC16M16A2TG-75管腳18和第11電阻(Rll),第11電阻另一端接+3.3V電源,管腳49接MT48LC16M16A2TG-75管腳 53,管腳 50 接 MT48LC16M16A2TG-75 管腳 51,管腳 51 接 MT48LC16M16A2TG-75 管腳 50,管腳 52 接 MT48LC16M16A2TG-75 管腳 48,管腳 53 接 MT48LC16M16A2TG-75 管腳.47,管腳 54 接 MT48LC16M16A2TG-75 管腳 45,管腳 55 接 MT48LC16M16A2TG-75 管腳 44,管腳 58 接 MT48LC16M16A2TG-75 管腳 42,管腳 59 接 MT48LC16M16A2TG-75 管腳 39,管腳64接MT48LC16M16A2TG-75管腳37和第8電阻(R8),第8電阻另一端接+3.3V電源,管腳 60 接 MT48LC16M16A2TG-75 管腳 38,管腳 65 接 MT48LC16M16A2TG-75 管腳 36,管腳 66 接 MT48LC16M16A2TG-75 管腳 35,管腳 67 接 MT48LC16M16A2TG-75 管腳 34,管腳 68 接 MT48LC16M16A2TG-75 管腳 33,管腳 69 接 MT48LC16M16A2TG-75 管腳 32,管腳 70接 MT48LC16M16A2TG-75 管腳 31,管腳 71 接 MT48LC16M16A2TG-75 管腳 30,管腳 72 接MT48LC16M16A2TG-75 管腳 29,管腳 73 接 MT48LC16M16A2TG-75 管腳 20 和核心控制模塊CON26A (J2)管腳 8,管腳 74 接 MT48LC16M16A2TG-75 管腳 19 和第 7 電阻(R7)和 CON26A 管腳.6,第7電阻另一端接+3.3V電源,管腳75接MT48LC16M16A2TG-75管腳21和CON26A管腳10,管腳 76 接 MT48LC16M16A2TG-75 管腳 22 和 CON26A 管腳 12,管腳 77 接 MT48LC16M16A2TG-75管腳23和CON26A管腳14,管腳80接MT48LC16M16A2TG-75管腳24和CON26A管腳16,管腳 83 接 MT48LC16M16A2TG-75 管腳 25 和 C0N26A 管腳 18,管腳 84 接 MT48LC16M16A2TG-75管腳26和C0N26A管腳20,管腳85接CON26A管腳24,管腳86接89C51管腳10,管腳87接89C51管腳11,管腳98接Ethernet總線電路模塊HEADER11X2芯片管腳3,管腳99接HEADER11X2 管腳 4,管腳 100 接 HEADER11X2 管腳 5,管腳 101 接 HEADER11 X 2 管腳 6,管腳 103 接 HEADER11X2 管腳 7,管腳 104 接 HEADER11X2 管腳 8,管腳 105 接 HEADER11X2管腳 9,管腳 106 接 HEADER11X2 管腳 10,管腳 110 接 MT48LC16M16A2TG-7501 管腳 1,管腳.111接MT48LC16M16A2TG-7501管腳5,管腳112接第401電阻(R401),第401電阻另一端接RS-232總線電路模塊第一 6N137芯片(U401)管腳3,管腳113接第二 6N137芯片(U402)管腳6和第403電阻(R403),第403電阻另一端接第402電容(C402),第402電容另一端接GND,管腳114接第501電阻(R501),第501電阻另一端接第三6N137芯片(U501)管腳.3,管腳115接第503電阻(R503),第503電阻另一端接第四6N137芯片(U503)管腳3,管腳119接第五6N137芯片(U502)管腳6和第502電阻(R502),第502電阻另一端接第503電容(C503)和+5V CPU,第503電容另一端接GND,管腳120接CAN總線電路模塊MPC2515芯片(EP4CE10E22C801)管腳16,管腳121接MPC2515管腳15,管腳124接CAN總線電路模塊 6N137 芯片(EP4CE10E22C802)管腳 14,管腳 125 接 MPC2515 管腳 13,管腳 126 接 6N137管腳12,管腳127接核心控制模塊TLC549C芯片(U7)管腳7,管腳128接TLC549C管腳.6,管腳129接TLC549C管腳5和第20電阻(R20),第20電阻另一端接TLC549C管腳8和+3.3V電源,管腳132接第17電阻(R17),第17電阻另一端接CON3 (Dl)管腳1,管腳133接HEADER11X2 管腳 11,管腳 135 接 HEADER11 X 2 管腳 12,管腳 136 接 HEADER11 X 2 管腳 13,管腳 137 接 HEADER11X2 管腳 14,管腳 138 接 HEADER11 X 2 管腳 15,管腳 141 接 HEADER11 X 2管腳16,管腳142接HEADER11X2管腳17,管腳143接HEADER11 X 2管腳18,管腳35和管腳107接+2.5V電源,管腳37和管腳109接+1.2V電源,管腳36和管腳108接GND,管腳.4、管腳19、管腳22、管腳27、管腳41、管腳48、管腳57、管腳63、管腳79、管腳82、管腳95、管腳118、管腳123、管腳131、管腳140接GND,管腳88接HEADER11X2管腳19,管腳89接HEADER11X2 管腳 20,管腳 90 接 HEADER11 X 2 管腳 21,管腳 91 接 HEADER11 X 2 管腳 22,管腳25接89C51管腳30,管腳24接OSC(Gl)管腳3,管腳23接W25Q32管腳2,管腳134、管腳116、管腳102、管腳78、管腳61、管腳45、管腳29、管腳5接+1.2V電源,管腳139、管腳.130、管腳122、管腳117、管腳93、管腳81、管腳62、管腳56、管腳47、管腳40、管腳26、管腳.17接+3.3V電源,管腳9接第I電阻(Rl),第I電阻另一端接+2.5V電源,管腳14接第2電阻(R2),第2電阻另一端接+2.5V電源,管腳92接第3電阻(R3),第3電阻另一端接+2.5V電源,管腳12接第16電阻(R16),第16電阻另一端接EPCS4SI8N管腳6,管腳21、管腳97、管腳94接GND,管腳96接+2.5V電源,管腳16接FPGA的HEAFER5X2芯片(Jl)管腳I和第.4電阻(R4),第4電阻另一端接GND,管腳18接HEAFER5X2管腳5和第5電阻(R5),第5電阻另一端接+2.5V電源,管腳20接HEAFER5X2管腳3,管腳15接HEAFER5X2管腳9和第6電阻(R6),第6電阻另一端接+2.5V電源; . OSC管腳2接GND,管腳3接EP4CE10E22C8管腳24,管腳4接+3.3V電源; HEAFER5X2管腳I接EP4CE10E22C8管腳16和第4電阻(R4),管腳2和管腳10接GND,管腳3接EP4CE10E22C8管腳20,管腳4接+2.5V電源,管腳5接EP4CE10E22C8管腳18和第5電阻(R5),管腳9接EP4CE10E22C8管腳15和第6電阻(R6); 其中MT48LC16M16A2TG-75為SDRAM動(dòng)態(tài)隨機(jī)存儲(chǔ)器,管腳38接EP4CE10E22C8管腳 60,管腳 23 接 EP4CE10E22C8 管腳 77 和 CON26A 管腳 14,管腳 24 接 EP4CE10E22C8 管腳80和CON26A管腳16,管腳25接EP4CE10E22C8管腳83和CON26A管腳18,管腳26接EP4CE10E22C8 管腳 84 和 CON26A 管腳 20,管腳 29 接 EP4CE10E22C8 管腳 72,管腳 30 接EP4CE10E22C8 管腳 71,管腳 31 接 EP4CE10E22C8 管腳 70,管腳 32 接 EP4CE10E22C8 管腳 69,管腳 33 接 EP4CE10E22C8 管腳 68,管腳 34 接 EP4CE10E22C8 管腳 67,管腳 22 接 EP4CE10E22C8管腳76和CON26A管腳12,管腳35接EP4CE10E22C8管腳66,管腳36接EP4CE10E22C8管腳.65,管腳 20 接 EP4CE10E22C8 管腳 73 和 CON26A 管腳 8,管腳 21 接 EP4CE10E22C8 管腳 75 和CON26A 管腳 10,管腳 15 接 EP4CE10E22C8 管腳 42,管腳 39 接 EP4CE10E22C8 管腳 59,管腳 2接 EP4CE10E22C8 管腳 30,管腳 4 接 EP4CE10E22C8 管腳 28,管腳 5 接 EP4CE10E22C8 管腳 31,管腳 7 接 EP4CE10E22C8 管腳 32,管腳 8 接 EP4CE10E22C8 管腳 33,管腳 10 接 EP4CE10E22C8管腳34,管腳11接EP4CE10E22C8管腳38,管腳13接EP4CE10E22C8管腳39,管腳42接EP4CE10E22C8 管腳 58,管腳 44 接 EP4CE10E22C8 管腳 55,管腳 45 接 EP4CE10E22C8 管腳54,管腳47接EP4CE10E22C8管腳53,管腳48接EP4CE10E22C8管腳52,管腳50接EP4CE10E22C8 管腳 51,管腳 51 接 EP4CE10E22C8 管腳 50,管腳 53 接 EP4CE10E22C8 管腳.49 ; 第IAMSl 117 (U3)為線性穩(wěn)壓器,管腳3接+5V電源,管腳2和管腳4接+3.3V電源,管腳I接GND ;第2AMS1117 (U4)也為線性穩(wěn)壓器,管腳接+5V電源,管腳2和管腳4接+2.5V電源,管腳I接GND ;第3AMS1117 (U5)也為線性穩(wěn)壓器,管腳3接+5V電源,管腳2和管腳.4接+1.2V電源,管腳I接GND ?’第5電容(C5)、第6電容(C6)、第7電容(C7)、第11電容(Cll)、第12電容(C12)、第13電容(C13)、第14電容(C14)、第15電容(C15)、第16電容(C16)、第17電容(C17)兩端分別接+12V電源和GND,第18電容(C18)、第19電容(C19)、第20電容(C20)、第21電容(C21)兩端分別接+5V電源和GND,第2電容(C2)、第8電容(C8)兩端分別接+3.3V電源和GND,第9電容(C9)接+2.5V電源和GND,第10電容(ClO)接+1.2V電源和GND ; 第I三針插座CON3 (Dl)管腳2接GND,管腳3接+3.3V電源;第2三針插座(D2)管腳I接GND,管腳2接HEAFER5X2管腳I和第I電容(Cl),第I電容另一端接TLC549C管腳2 ;CON26A管腳5、管腳11、管腳17、管腳23接GND,管腳25接+5V電源,管腳26接+3.3 V電源,管腳 24 接 EP4CE10E22C8 管腳 85,管腳 8 接 MT48LC16M16A2TG-75 管腳 20 和 EP4CE10E22C8管腳 73,管腳 10 接 MT48LC16M16A2TG-75 管腳 21 和 MT48LC16M16A2TG-75 管腳 75,管腳 12接 MT48LC16M16A2TG-75 管腳 22 和 EP4CE10E22C8 管腳 76,管腳 14 接 MT48LC16M16A2TG-75管腳 23 和 EP4CE10E22C8 管腳 77,管腳 16 接 MT48LC16M16A2TG-75 管腳 24 和 EP4CE10E22C8管腳 80,管腳 18 接 MT48LC16M16A2TG-75 管腳 25 和 EP4CE10E22C8 管腳 83,管腳 20 接MT48LC16M16A2TG-75 管腳 26 和 EP4CE10E22C8 管腳 84,管腳 6 接 MT48LC16M16A2TG-75 管腳19和EP4CE10E22C8管腳74和第7電阻(R7) ;HEAFER5X2管腳I接第I電容(Cl)和第.2三針插座(D2)管腳2 ; TLC549C為八位模數(shù)轉(zhuǎn)換控制器,管腳I接+3.3V電源和第18電阻(R18),第18電阻另一端接TLC549C管腳2和第I電容(Cl),管腳3接GND和第19電阻(R19),第19電阻另一端接TLC549C管腳2和第I電容,管腳4接GND,管腳5接第20電阻(R20)和EP4CE10E22C8管腳129,第20電阻另一端接TLC549C管腳8,管腳6接EP4CE10E22C8管腳128,管腳7接EP4CE10E22C8管腳127,管腳8接第20電阻和+3.3V電源;W25Q32為W25Q32串行閃存,管腳I接EP4CE10E22C8管腳11和第21電阻(R21),第21電阻另一端接+3.3V電源,管腳2接EP4CE10E22C8管腳23,管腳3接第22電阻(R22) (4.7K),第22電阻另一端接+3.3V電源,管腳4接GND,管腳5接EP4CE10E22C8管腳7,管腳6接EP4CE10E22C8管腳10,管腳7和管腳8接+3.3V電源; EPCS4SI8N管腳4接GND,管腳3、管腳7、管腳8接+3.3V電源; .89C51作為連接液晶屏的處理器,管腳17接EP4CE10E22C8管腳1,管腳16接EP4CE10E22C8 管腳 2,管腳 29 接 EP4CE10E22C8 管腳 3,管腳 10 接 EP4CE10E22C8 管腳 86,管腳11接EP4CE10E22C8管腳87,管腳30接EP4CE10E22C8管腳25,管腳19接第I晶振(Y001)管腳2和第22電容(C002),第22電容另一端接GND,管腳18接第I晶振管腳I和第23電容(C003),第23電容(C003)另一端接GND,管腳9接第23電阻(R001)和第23電容(C001),第23電阻另一端接GND,第23電容另一端接+5V電源,管腳39接IXD (J001)管腳7,管腳38接LCD管腳8,管腳37接LCD管腳9,管腳36接LCD管腳10,管腳35接LCD管腳11,管腳34接LCD管腳12,管腳33接LCD管腳13,管腳32接LCD管腳14,管腳21接IXD管腳4,管腳22接IXD管腳5,管腳23接IXD管腳6,管腳27接第24電阻,第24電阻(R002)另一端接PNP三極管b端;LCD管腳7接89C51管腳39,管腳8接89C51管腳38,管腳9接89C51管腳37,管腳10接89C51管腳36,管腳11接89C51管腳35,管腳12接LCD管腳34,管腳13接89C51管腳33,管腳14接89C51管腳32,管腳4接89C51管腳21,管腳.5接89C51管腳22,管腳6接89C51管腳23,管腳I接GND,管腳2、管腳15接+5V電源,管腳3接第24電阻(R003)移動(dòng)端,第24電阻的兩個(gè)固定端分別接+5V電源和GND,管腳16接 PNPc 端;PNPe 端接 GND。
      【文檔編號(hào)】H04L12/40GK204031211SQ201420409144
      【公開日】2014年12月17日 申請(qǐng)日期:2014年7月23日 優(yōu)先權(quán)日:2014年7月23日
      【發(fā)明者】劉勝, 田霃, 張?zhí)m勇 申請(qǐng)人:哈爾濱工程大學(xué)
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1