專利名稱:彩色視頻信號處理器的制作方法
技術領域:
本發(fā)明涉及彩色視頻信號處理器,尤其涉及用于多種彩色標準的視頻裝置的視頻信號解調電路。
具體地,本發(fā)明涉及用于在一個水平掃描周期中延遲基帶色度信號的基帶延遲電路,該電路用作多種彩色標準制式中預選的特定彩色制式的視頻信號解調電路。
更具體地,本發(fā)明涉及具有設置在同一大規(guī)模集成電路(LSI)芯片上的基帶色度信號延遲電路的彩色視頻信號處理器。
在許多種視頻設備(例如彩色電視(TV)接收機或錄像機(VTR))中,視頻信號處理器需具有基帶延遲電路,用于對一個水平掃描周期(下文稱為“1H”)延遲視頻信號,以在特定類型彩色標準的接收視頻信號中解調彩色視頻信號。
基帶延遲電路用于根據延遲目標信號的特定頻率范圍得到色度信號的適當延遲量。
目前世界上有幾種發(fā)送彩色電視信號的彩色電視標準制式,例如,NTSC(National Television System Committee)(國家電視制式委員會)彩色電視制式,PAL彩色電視制式和SECAM(Sequenticel Couleur A Memorie)(順序傳送和存儲)彩色電視制式。因此,已經開發(fā)多制式的彩色電視接收機作為出口規(guī)格型式,以在進口國家接收任何經選擇的適當彩色電視標準。
順便提及,PAL彩色電視制式通過每個水平掃描周期改變解調軸把接收到的色度信號解調成正交的兩個相位。PAL標準中,約4.433MHz的頻率用作色度信號的副載波。
SECAM彩色電視制式通過每個水平掃描周期把副載波頻率從4.40625MHz變化至4.24MHz且交替反向變化,用副載波解調接收到的色度信號。
這種多彩色標準型視頻裝置需要基帶延遲電路以按照在使用國中接收到的特定彩色標準的頻率范圍,在一個水平掃描周期(通常設置為64μs)期間延遲接收到的色度信號。
超聲延遲器件或諸如電荷耦合器件(CCD)之類的電子延遲電路已常規(guī)用作取得1H延遲的基帶延遲器件。
在超聲延遲器件中已使用熔化玻璃作為傳播介質。
但是,曾把常規(guī)延遲器件作為與視頻信號處理器本體LSI脫離的獨立部件提供。因而,視頻信號處理器和基帶延遲電路的總系統(tǒng)體積必然變大。進而,其制造成本也必然變高。
對于制造具有基帶延遲電路的多標準制式的彩色視頻處理器,這是個嚴重的缺點。
如上所述,包括基帶延遲電路的常規(guī)視頻信號處理器有許多問題和缺陷。
不使用這種CCD延遲器件,而考慮使用開關電容濾波器作為電子延遲裝置。但在這種情況下,使包括基帶延遲電路的視頻信號處理器的總系統(tǒng)最優(yōu)化是非常困難的。
因而,本發(fā)明的一個目的是解決具有基帶延遲電路的常規(guī)視頻信號處理器的上述問題和缺陷。
本發(fā)明的另一目的是通過在處理器本體的同一LSI芯片上設置基帶延遲電路而提供小型的視頻信號處理器。
本發(fā)明的又一目的是通過使用開關電容濾波器提供一種具有設置在視頻信號處理器同一LSI芯片上的基帶延遲電路的最優(yōu)化視頻信號處理器。
本發(fā)明的再一個目的是提供一種具有開關電容濾波器的基帶延遲電路的最優(yōu)化多彩色標準制式視頻信號處理器,該濾波器是由設置在同一LSI芯片上的水平信號發(fā)生器產生的水平同步信號驅動的。
本發(fā)明另一目的是通過減少總制造成本提供一種具有基帶延遲電路的最優(yōu)化多彩色標準制式的視頻信號處理器。
根據本發(fā)明的視頻信號處理器可達到上述和其它目的,該處理器包括用于產生與接收到的特定標準彩色制式的視頻信號中所含的水平信號同步的、穩(wěn)定的水平信號的裝置;用于在一個水平掃描周期期間延遲視頻信號中的基帶色度信號分量的開關電容濾波器,該開關電容濾波器設置在水平信號發(fā)生器的同一芯片上;以及用于產生與水平信號發(fā)生器的水平同步信號同步的多個脈沖的裝置;其中,多個脈沖至少包括用于驅動開關電容濾波器的移位脈沖信號、采樣脈沖及電電荷電壓轉換脈沖。
當參照附圖進行下文的描述后,可對本發(fā)明有更好的了解并獲得對本發(fā)明更完整的評價和其它附加的優(yōu)點。
圖1是表示設置根據本發(fā)明較佳實施例的基帶延遲電路的視頻信號處理器LSI(大規(guī)格集成電路)的一部分的框圖。
圖2是圖1所示的基帶延遲電路中使用的開關電容濾波器一個實施例的電路圖。
圖3是示于圖2的開關電容濾波器驅動信號定時脈沖及波形一個例子的說明圖。
現在參照附圖詳細描述本發(fā)明的較佳實施例。
如圖1所示,視頻信號處理器LSI10包括水平信號發(fā)生器11和基帶延遲電路14。
水平信號發(fā)生器11是完成基帶延遲電路14的基本操作所必備的部件。該水平信號發(fā)生器11包括壓控振蕩器(VCO)12和同步信號處理電路(DEF)13以形成鎖相環(huán)(PLL)。
壓控振蕩器(VCO)12產生例如6MHz的時鐘信號C1、C2。該時鐘信號C1、C2經同步信號處理電路(DEF)13反饋給壓控振蕩器12。水平信號發(fā)生器11產生與接收到的彩色制式特定標準的視頻信號中的水平同步信號同步的、穩(wěn)定的水平同步信號。
基帶延遲電路14包括開關電容驅動脈沖發(fā)生器和用于在1H期間延遲在接收到的視頻信號中所含的各自的基帶色度信號的開關電容濾波器20。
開關電容驅動脈沖發(fā)生器15產生驅動開關電容濾波器20的多個驅動信號。該多個驅動脈沖至少包括驅動開關電容濾波器20的移位脈沖信號151、采樣脈沖152和電荷電壓轉換脈沖153。
通過分割來自壓控振蕩器(VCO)12的穩(wěn)定的水平同步信號產生多個開關電容驅動脈沖。即,這些開關電容驅動脈沖也與接收到的特定標準彩色制式中的水平同步信號同步。
圖2描述圖1的開關電容濾波器20的部分電路構成。
如圖2所示,開關電容濾波器20包括,開關電容器陣列部分21、移位寄存器部分22和電荷電壓轉換電路23。
開關電容器陣列部分21經緩沖電路210接收基帶色度信號(INPUT)。接收到的色度信號由預定數量的寫入開關211a、211b、211c和211n順次采樣。經采樣的色度信號依次保持在預定數量的用于保持電荷的電容器212a、212b、212c和212n中。
在預定數量的電容器212a、212b、212c和212n中保持的電荷經預定數量的讀出開關213a、213b、213c和213n依次讀出。
移位寄存器部分22包括多個鐘控反相器221a、221b、221c和221n。多個鐘控反相器通過來自圖1的水平信號發(fā)生器的移位脈沖C1和C2的兩個相位使輸入數據(DATA)移位。
然而,從移位寄存器22的各自的輸出級依次向預定數量的讀出開關213a、213b、213c、213n提供多個采樣脈沖S0、S1、S2……。
開關電容器陣列21和移位寄存器22各自的級數根據對于延遲信號頻率特性所要求的精度確定。
根據本發(fā)明,最好級數設定為例如192級,以通過使用3MHz的采樣脈沖S0、S1、S2……獲得所需的64μs延遲量。
電荷-電壓轉換器23包括運算放大器231、復位開關232、反饋電容器233、多個采樣開關234和235、多個保持電容器236a和236b、多個緩沖器電路237a、237b、237c以及加法器238。
電荷-電壓轉換器23把來自開關電容器陣列21的輸入電荷轉換為輸出電壓。在電荷-電壓轉換器23的輸出級插入低通濾波器(LPS)239,用于消除開關噪聲。
向復位開關232提供復位脈沖信號。根據電荷-電壓轉換信號S/H1和S/H2的兩個相位分別控制采樣開關234和235。
圖3(A)至圖3(J)各自表示驅動圖2的電荷-電壓轉換器23的波形。
如圖31(A)和圖3(B)所示,移位脈沖C1和C2的兩個相位產生采樣脈沖S0、S1和S2。這些采樣脈沖通過分割一個水平掃描周期(1H)確定電荷保持定時。例如,采樣脈沖S0確定讀出開關213a的操作定時,采樣脈沖S1確定寫入開關211a和在先前的1H中讀出保持電荷的讀出開關213b兩者的操作定時。
當在先前的1H讀出電荷時,在電荷-電壓轉換脈沖S/H 1期間,電壓保持在圖2的保持電容器236a中。
圖3(C)的復位脈沖使反饋電容器233清零。電荷-電壓轉換脈沖S/H2使得到附加抽樣(Over-Sampling)。
圖3(F)-3(I)的時鐘V1至V4表示當把基帶色度信號提供給如圖2所示的開關電容器陣列時,在電荷-電壓轉換器中各級處的波形。
按照本發(fā)明的視頻信號處理器LSI10包括雙極型電路和C-MOS電路之混合(例如開關電容濾波器)并通過雙極-CMOS(Bi-CMOS)工藝形成。
如上所述,根據本發(fā)明的基帶延遲電路可在視頻信號處理器的同一芯片上設置開關電容驅動脈沖發(fā)生器和開關電容濾波器。進而,由于開關電容驅動信號是根據設置在同一LSI芯片上的水平同步信號發(fā)生器產生的水平同步信號而形成的,因而可減少LSI芯片數量。且也可能使包括基帶延遲電路的視頻信號處理器的總系統(tǒng)最優(yōu)化。進而,也可使含基帶延遲電路的視頻信號處理器體積小而且制造成本低。
顯然,根據上述技術教導可作出種種修改和變化。應該理解在所附權利要求的范圍內本發(fā)明均可實現,而并不局限于上文所述。
權利要求
1.一種視頻信號處理器,其特征在于包括水平同步信號發(fā)生器,產生與接收到的特定標準彩色制式的視頻信號中所含每個水平信號同步的穩(wěn)定的水平同步信號;在一個水平掃描周期中延遲所述接收到的視頻信號中的基帶色度信號分量的開關電容濾波器;開關電容驅動脈沖發(fā)生器,用于產生多個驅動所述開關電容濾波器、與所述接收到的視頻信號中的水平信號同步的驅動脈沖;其中,所述開關電容濾波器和所述開關電容驅動脈沖發(fā)生器構成基帶電路;以及所述水平同步信號發(fā)生器和所述基帶電路設置在同一LSI芯片上。
2.如權利要求1所述的視頻信號處理器,其特征在于,所述開關電容濾波器包括多級開關電容器陣列,通過由預定數量的寫入開關依次采樣基帶中的色度信號分量,把電荷保持在所述預定數量的保持電容器中,并通過由所述預定數量的讀出開關依次讀出所述電容器中的保持電荷;包括多個鐘控反相器的多級移位寄存器,從各級向所述開關電容器陣列依次提供多個采樣脈沖;和電荷-電壓轉換器,把由所述開關電容器陣列提供的所述電荷轉換為與電荷-電壓轉換脈沖同步的輸出電壓。
3.如權利要求1所述的視頻信號處理器,其特征在于,所述水平同步信號發(fā)生器包括產生預定頻率時鐘信號的壓控振蕩器和同步信號處理器;而所述壓控振蕩器和同步信號處理器構成鎖相環(huán)。
4.如權利要求1所述的視頻信號處理器,其特征在于,所述開關電容驅動脈沖發(fā)生器通過分割所述壓控振蕩器的輸出信號產生移位脈沖、采樣脈沖和電荷-電壓轉換脈沖。
5.如權利要求1所述的視頻信號處理器,其特征在于,所述基帶電路中的開關電容濾波器包括位于電荷-電壓轉換器輸出級處,用于消除開關噪聲的低通濾波器。
6.如權利要求2所述的視頻信號處理器,其特征在于,所述開關電容器陣列和移位寄存器級數設置為192;所述開關電容驅動脈沖發(fā)生器產生多個3MHz脈沖。
7.如權利要求1所述的視頻信號處理器,其特征在于,所述視頻信號處理器的LSI芯片由雙極型元件電路和CMOS元件電路混合且通過Bi-CMOS工藝形成。
8.一種多標準型式彩色電視接收機,其特征在于含有權利要求1或2所述的視頻信號處理器。
全文摘要
本發(fā)明揭示一種在多彩色標準制式彩色視頻裝置中使用的視頻信號處理器。水平同步信號發(fā)生器和基帶電路設置在視頻信號處理器的同一LSI芯片上,用于提供接收到的同步信號以驅動基帶電路。該基帶電路包括具有多級開關電容器陣列的開關電容濾波器。用于驅動開關電容濾波器的驅動脈沖發(fā)生器產生脈沖以同步接收到的特定彩色標準的視頻信號中的水平信號。
文檔編號H04N9/64GK1184395SQ9712133
公開日1998年6月10日 申請日期1997年10月20日 優(yōu)先權日1996年10月23日
發(fā)明者中村賢二 申請人:東芝株式會社