国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      智能型電腦尋呼機的制作方法

      文檔序號:7576128閱讀:232來源:國知局
      專利名稱:智能型電腦尋呼機的制作方法
      技術(shù)領(lǐng)域
      本實用新型涉及一種智能型電腦尋呼機。
      現(xiàn)有的尋呼機一般適應(yīng)面窄,功能單一。用戶服務(wù)程序是一次性固化于只讀存貯器ROM中,用戶無法改變其內(nèi)容,若要實現(xiàn)不同功能,則需設(shè)計、生產(chǎn)多種功能各異的產(chǎn)品,設(shè)計及生產(chǎn)耗時、耗力且耗資。現(xiàn)有的尋呼機內(nèi)存較小,信息處理能力較差,顯示模式也比較單一。
      本實用新型的目的在于避免上述現(xiàn)有技術(shù)中的不足之處,而提供一種用戶程序可方便地多次改寫,掉電后信息可永久保留,信息存貯空間大,抗干擾性強,體積小,功能多,適用范圍廣的智能型電腦尋呼機。
      本實用新型的設(shè)計方案如下一種智能型電腦尋呼機,包括高頻接收部分和主控電路部分(8),所述高頻接收部分包括晶體振蕩器(11)和接于驅(qū)動器(9)輸出端的蜂鳴器(10)及接收天線(1),所述主控電路部分(8)包括振動器(19)和接于顯示控制電路(13)輸出端的顯示器(14),其特殊之處在于所述高頻接收部分的接收天線(1),包括天線諧振輸入回路(21)和接入其回路中的天線L,接收天線(1)的輸出接高頻放大器(2),晶體振蕩器(11)的輸出接倍頻電路(12),高頻放大器(2)與倍頻電路(12)的輸出均接入頻率混合器(3),頻率混合器(3)的輸出依次經(jīng)濾波器(4)、限幅器(5)接解調(diào)器(6),解調(diào)器(6)的輸出經(jīng)電平移位(7)接主控電路部分(8),驅(qū)動器(9)接于主控電路部分(8)的輸出,驅(qū)動器(9)的輸出接蜂鳴器(10);所述晶體振蕩器(11)包括晶振X1和電容C7,其一端均接地,另一端通過電容C6相連接;所述主控電路部分(8)包括解碼器(18),含高頻接收部分輸出端口的串行通訊口(20)經(jīng)解碼器(18)接入微處理器(17),振動器(19)接于解碼器(18)的輸出端,高速存貯器(16)與鎖存器(15)相接,鎖存器(15)與顯示控制電路(13)均與微處理器(17)相接,顯示控制電路(13)的輸出接顯示器(14);所述解碼器(18)由解碼器U2構(gòu)成,其X1、X2腳接有與電阻R1并接的晶振X2,所述微處理器(17)由微處理器U3構(gòu)成,高速存貯器(16)由高速存貯器U7構(gòu)成,鎖存器(15)由鎖存器U8構(gòu)成,所述微處理器(17)的輸入端口接有用戶按鍵。
      本實用新型的高頻放大器(2)、頻率混合器(3)、濾波器(4)、限幅器(5)、解調(diào)器(6)、電平移位(7)及倍頻電路(12)均可由RF接收器U1構(gòu)成。
      本實用新型的微處理器U3可設(shè)置由依次相接的反向輸入或非門U4、U5及反向輸入的與非門U6構(gòu)成的尋址高速存貯器的尋址譯碼電路。
      本實用新型的微處理器U3的輸出端可設(shè)置背景燈驅(qū)動器U9,背景燈EL接于驅(qū)動器U9的輸出端附圖圖面說明如下

      圖1為本實用新型的原理框圖。
      圖2為本實用新型主控電路部分的原理框圖。
      圖3為本實用新型高頻接收部分的電路原理圖。
      圖4為本實用新型主控電路部分的電路原理圖。
      下面將結(jié)合附圖對本實用新型作進一步詳述參見圖1,本實用新型主要由高頻接收部分和主控電路部分8構(gòu)成。高頻接收部分的接收天線1接收到外界的高頻信號后,先送入高頻放大器2中進行放大,放大后的信號與由晶體振蕩器11、倍頻電路12生成的晶體諧振頻率三倍頻的基頻一起進入頻率混合器3進行一次性混頻、差拍,再依次經(jīng)濾波器4濾波、限幅器5限幅及解調(diào)器6解調(diào)、整形后,產(chǎn)生串行的數(shù)字信號。為使解調(diào)器6的輸出信號與下級電路匹配,由解調(diào)器6輸出的數(shù)字信號經(jīng)電平移位7后,輸入主控電路部分8,驅(qū)動器9接收來自主控電路部分8的控制信息,驅(qū)動器9驅(qū)動蜂鳴器10發(fā)出告警聲。
      參見圖2,主控電路部分8包括解碼器18,由高頻接收部分接收到的串行數(shù)字信號或與外部計算機串行口進行讀寫數(shù)據(jù)、對本實用新型軟件進行更換、操作本機按鍵等等,其均通過串行通訊口20送入解碼器18中進行解碼,解碼后得到的串行數(shù)字信息等送入微處理器17中進行計算、處理及管理,暫存于微處理器17內(nèi)部的RAM中,再通過微處理器17的外部總線,將該信息送入顯示控制電路13,并寫入高速存貯器16。送入顯示控制電路13的信息存入其顯示存貯器中,并驅(qū)動顯示器14進行顯示。同時,微處理器17將通過解碼器18向振動器19或高頻接收部分的驅(qū)動器9發(fā)出控制信號,使振動器19發(fā)出振動或蜂鳴器10發(fā)出告警聲。微處理器17通過鎖存器15讀取高速存貯器16中的數(shù)據(jù)。
      參見圖3,高頻接收部分的核心元件是RF接收器U1,其可采用2080H,高頻放大器2、頻率混合器3、濾波器4、限幅器5、解調(diào)器6、電平移位7及倍頻電路12的電路均通過其實現(xiàn)。接收天線1由天線L及電容C1~C5組成的天線諧振輸入回路21構(gòu)成,其接收到本實用新型所用固定頻率的高頻信號后,由RF接收器U1的RFI1、RFI2腳送入U1中的高頻放大電路,即高頻放大器2,對輸入信號進行放大。晶體振蕩器11是由晶振X1及電容C6、C7構(gòu)成的晶體諧振電路,其可產(chǎn)生約50.8833MHz的信號,該信號接入RF接收器U1的DC、DD腳,即接入由U1及其外圍元件電容C8、電感L1~L2構(gòu)成的倍頻電路12,產(chǎn)生晶體諧振頻率的三倍頻--基頻信號,該信號在RF接收器U1及其外圍元件電容C9~C14、電感L3~L6構(gòu)成的頻率混合器3中,與高頻放大器2輸出的放大信號進行一次混頻,產(chǎn)生中頻信號。然后,經(jīng)RF接收器U1中的濾波電路和限幅電路,即濾波器4和限幅器5,對中頻信號濾波、限幅、整形,消除干擾,再由U1中的解調(diào)電路,即解調(diào)器6,對調(diào)頻信號進行解調(diào)、從而得到串行的數(shù)字信號,該信號再經(jīng)U1內(nèi)的電平移位電路,即電平移位7電平移位,由RF接收器U1的數(shù)據(jù)輸出端D0輸出,送至主控電路部分8,驅(qū)動器9主要由三極管N1、N2構(gòu)成,蜂鳴器10即蜂鳴器S接于其輸出端。驅(qū)動器9的輸出端還可設(shè)置發(fā)光二極管D1。本實用新型的高頻放大器2、頻率混合器3、濾波器4、限幅器5及倍頻電路12亦可分別采用公知的集成電路或分離元件實現(xiàn),但以采用RF接收器U1為最佳。
      參見圖4,主控電路部分8中的解碼器18,即解碼器U2,可采用大規(guī)模集成電路5003H。從高頻接收部分送來的串行數(shù)字信號,經(jīng)串行通訊口20由解碼器U2的RDI腳送入U2,該信號為標準的POSCAD碼,經(jīng)解碼產(chǎn)生并行的數(shù)字信號,暫存于微處理器17,即微處理器U3內(nèi)部的RAM中,然后,由解碼器U2的SDA、SCL腳輸出,通過I2C總線送至微處理器U3進行處理,同時送至顯示控制電路13即U10的顯示存貯器中,并由顯示控制電路U10驅(qū)動顯示器14,即顯示器LCD進行顯示。這時,解碼器U2中的告警生成和控制電路可產(chǎn)生控制信號,由其ATL向高頻接收部分的驅(qū)動器9發(fā)出信號,驅(qū)動蜂鳴器S發(fā)出告警聲。由解碼器U2的VIB腳送出的信號至振動器19,使構(gòu)成振動器19的三極管N3、電容C5工作,驅(qū)動振動電機M產(chǎn)生振動。解碼器U2的LED腳發(fā)出的信號可驅(qū)動高頻接收部分的發(fā)光管D1發(fā)光閃爍,向用戶報警。晶振X2可產(chǎn)生76.8KHz的頻率信號,其用于解碼器U2的接收控制。微處理器U3為數(shù)據(jù)處理的核心,其可采用87L51,保括128K的隨機存貯器RAM及1.6KB的只讀存貯器EEPROM。RAM用作數(shù)據(jù)臨時寄存,EEPROM用于存貯系統(tǒng)信息,如本實用新型的地址碼、工作頻率及各種可選功能項等等。微處理器U3控制解碼器U2的全部操作,當高頻接收部分接收到信號時,U3產(chǎn)生復(fù)位信號,送至解碼器U2的RST腳,使解碼器U2內(nèi)部寄存器復(fù)位;微處理器U3產(chǎn)生控制信號,送至解碼器U2的DON腳,控制其開始解碼或停止解碼;微處理器U3還可通過I2C總線與U2相連,接收解碼后的并行信號。微處理器U3為數(shù)據(jù)處理中樞,來自解碼器U2的并行數(shù)據(jù)由微機送至高速存貯器U7存貯,或送至顯示控制電路13的顯示存貯器進行顯示,微處理器U3可對數(shù)據(jù)進行計算、分類、篩選、存貯等,同時對用戶按鍵產(chǎn)生相應(yīng)動作,例如,用戶按下按鍵SW1、SW2、SW3之一時,則產(chǎn)生中斷控制信號送至微處理器U3的用戶服務(wù)程序進行處理。U3通過地址線尋址高速存貯器U7,通過數(shù)據(jù)線讀取數(shù)據(jù),然后控制I2C總線送至顯示控制電路13的顯示存貯器。根據(jù)用戶按鍵,還可產(chǎn)生控制信號,由微處理器U3的P3.1腳輸入背景燈驅(qū)動器U9,由U9驅(qū)動打開或關(guān)閉顯示器背景燈EL。所有的系統(tǒng)程序、應(yīng)用程序及接收到的用戶數(shù)據(jù)都存貯于高速存貯器U7中。微處理器U3還可通過反向輸入或非門U4、U5及反向輸入與非門U6構(gòu)成的尋址譯碼電路,通過地址總線尋址高速存貯器U7,19根地址線使尋址空間可達512KB,當微處理器U3讀高速存貯器U7時,讀出的數(shù)據(jù)先由鎖存器U8鎖存起來,然后由微處理器U3讀取,進行處理。鎖存器U8可采用74HC573,高速存貯器U7可采用TOSP32/40。
      本實用新型與現(xiàn)有技術(shù)相比具有如下優(yōu)點1、用戶服務(wù)程序載于可多次改的FLASH高速存貯器中,內(nèi)容可方便地多次改寫。既具有ROM芯片掉電后信息永久保留的特點,又具有RAM芯片存取方便的優(yōu)點。
      2、用戶的應(yīng)用程序可改寫,且改寫方式靈活。程序可通過計算機的RS232接口進行,也可由尋呼臺發(fā)出改寫程序的命令。
      3、采用高速存貯器FLASH,信息存貯空間大,可達512KB。用戶服務(wù)程序可用空間大于48KB,用戶信息可用空間大于163KB,可存貯多至8萬多漢字的信息。中文字庫占用208KB。
      4、采用大屏幕點陣式液晶顯示,可適應(yīng)靈活的用戶顯示界面,可顯示多種中外文字、符號、數(shù)字和任意圖形等。
      5、采用一次變頻技術(shù),直接倍頻、混頻、濾波、解調(diào)數(shù)字信號,省略了二次放大變頻過程中的中頻部分。與高性能的濾波電路配合,使計算機電平信號階越變化時產(chǎn)生的和在接收調(diào)制過成中產(chǎn)生的高次諧波的能力、抗外界雜波和鄰頻干擾抑制的能力增強。
      6、可采用多層軟件結(jié)構(gòu),則更改用戶應(yīng)用服務(wù)程序時,核心程序不變。
      7、選用高速計算機微處理器,可處理較復(fù)雜的程序。
      8、電路結(jié)構(gòu)簡單,集成化程度高,體積小,功能多,攜帶方便,成本低。
      9、適用范圍廣。無需改動任何硬件,用戶只需開發(fā)出各自的用戶服務(wù)程序,并加載到本機中,即可開發(fā)出股票機、信息機、貨運配載機、銀行對帳機等具有不同用途的尋呼機。
      權(quán)利要求1.一種智能型電腦尋呼機,包括高頻接收部分和主控電路部分(8),所述高頻接收部分包括晶體振蕩器(11)和接于驅(qū)動器(9)輸出端的蜂鳴器(10)及接收天線(1),所述主控電路部分(8)包括振動器(19)和接于顯示控制電路(13)輸出端的顯示器(14),其特征在于所述高頻接收部分的接收天線(1),包括天線諧振輸入回路(21)和接入其回路中的天線L,接收天線(1)的輸出接高頻放大器(2),晶體振蕩器(11)的輸出接倍頻電路(12),高頻放大器(2)與倍頻電路(12)的輸出均接入頻率混合器(3),頻率混合器(3)的輸出依次經(jīng)濾波器(4),限幅器(5)接解調(diào)器(6),解調(diào)器(6)的輸出經(jīng)電平移位(7)接主控電路部分(8),驅(qū)動器(9)接于主控電路部分(8)的輸出,驅(qū)動器(9)的輸出接蜂鳴器(10);所述晶體振蕩器(11)包括晶振X1和電容C7,其一端均接地,另一端通過電容C6相連接;所述主控電路部分(8)包括解碼器(18),含高頻接收部分輸出端口的串行通訊口(20)經(jīng)解碼器(18)接入微處理器(17),振動器(19)接于解碼器(18)的輸出端,高速存貯器(16)與鎖存器(15)相接,鎖存器(15)與顯示控制電路(13)均與微處理器(17)相接,顯示控制電路(13)的輸出接顯示器(14);所述解碼器(18)由解碼器U2構(gòu)成,其X1、X2腳接有與電阻R1并接的晶振X2,所述微處理器(17)由微處理器U3構(gòu)成,高速存貯器(16)由高速存貯器U7構(gòu)成,鎖存器(15)由鎖存器U8構(gòu)成,所述微處理器(17)的輸入端口接有用戶按鍵。
      2.如權(quán)利要求1所述的智能型電腦尋呼機,其特征在于所述高頻放大器(2)、頻率混合器(3)、濾波器(4)、限幅器(5)、解調(diào)器(6)、電平移位(7)及倍頻電路(12)均由RF接收器U1構(gòu)成。
      3.如權(quán)利要求1或2所述的智能型電腦尋呼機,其特征在于所述微處理器U3設(shè)置有由依次相接的反向輸入或非門U4、U5及反向輸入的與非門U6構(gòu)成的尋址高速存貯器的尋址譯碼電路。
      4.如權(quán)利要求3所述的智能型電腦尋呼機,其特征在于所述微處理器U3的輸出端接有背景燈驅(qū)動器U9,背景燈EL接于驅(qū)動器U9的輸出端。
      專利摘要一種智能型電腦尋呼機,其高頻接收部分的接收天線接收到外界信號后,送至RF接收器進行放大、混頻、濾波、限幅及電平移位,然后經(jīng)串行通訊口送至主控部分的解碼器,經(jīng)解碼的數(shù)字信號輸入微處理器中進行計算、處理及管理,并控制顯示器進行顯示,同時使聲告警或振動器工作。本實用新型信息存貯空間大,抗干擾性強,體積小,功能多,適用范圍廣,用戶程序據(jù)需要可方便地多次改寫。
      文檔編號H04Q7/14GK2305024SQ9723993
      公開日1999年1月20日 申請日期1997年8月1日 優(yōu)先權(quán)日1997年8月1日
      發(fā)明者王安中 申請人:陜西華信實業(yè)公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1