国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      基于manet網(wǎng)絡(luò)的mac層鄰居節(jié)點(diǎn)發(fā)現(xiàn)平臺(tái)的制作方法

      文檔序號(hào):10748841閱讀:368來(lái)源:國(guó)知局
      基于manet網(wǎng)絡(luò)的mac層鄰居節(jié)點(diǎn)發(fā)現(xiàn)平臺(tái)的制作方法
      【專利摘要】本實(shí)用新型為一種基于MANET網(wǎng)絡(luò)的MAC層鄰居節(jié)點(diǎn)發(fā)現(xiàn)平臺(tái),包括有變頻模件(1),MAC層模件(2),綜合業(yè)務(wù)處理模件(3),共3部分,相結(jié)合構(gòu)成一個(gè)整體?;诓捎绵従庸?jié)點(diǎn)搜索,節(jié)點(diǎn)時(shí)間同步和節(jié)點(diǎn)時(shí)隙分配技術(shù),該平臺(tái)能有效的解決傳統(tǒng)的采用全向天線中遇到的隱藏終端、暴露終端等問題,能滿足在自組網(wǎng)中節(jié)點(diǎn)快速、高效的搜索周圍鄰居節(jié)點(diǎn),同時(shí)平臺(tái)中采用的定向天線使節(jié)點(diǎn)通信距離更遠(yuǎn),數(shù)據(jù)傳輸速率大為增加;具有設(shè)計(jì)合理、方法可靠、理念創(chuàng)新、實(shí)用性強(qiáng),操作靈活快捷,整體結(jié)構(gòu)合理等特點(diǎn)。
      【專利說明】
      基于MANET網(wǎng)絡(luò)的MAC層鄰居節(jié)點(diǎn)發(fā)現(xiàn)平臺(tái)
      技術(shù)領(lǐng)域
      [0001]本實(shí)用新型是移動(dòng)MANET網(wǎng)絡(luò)領(lǐng)域內(nèi)的一種新的鄰居節(jié)點(diǎn)發(fā)現(xiàn)的平臺(tái)的實(shí)現(xiàn),它是自組織網(wǎng)絡(luò)中的MAC層的一種實(shí)用新型。
      【背景技術(shù)】
      [0002]在某些特殊的領(lǐng)域,如在發(fā)生火災(zāi)、水災(zāi)、地震或遭受其他災(zāi)難打擊之后,固定的通信網(wǎng)絡(luò)設(shè)備不能正常運(yùn)作;當(dāng)處于偏遠(yuǎn)或野外地區(qū)時(shí)(野外科考、邊遠(yuǎn)礦山作業(yè)、邊遠(yuǎn)地區(qū)執(zhí)行任務(wù)的分隊(duì)或成員之間的通信等)往往無(wú)法依靠固定或預(yù)先設(shè)置的網(wǎng)絡(luò)設(shè)備進(jìn)行通信;部隊(duì)快速部署到一個(gè)沒有任何網(wǎng)絡(luò)設(shè)施的地區(qū),各分隊(duì)需要快速建立通信網(wǎng)絡(luò)等等,這都需要迅速高效的建立一個(gè)不依賴于任何預(yù)先架設(shè)的網(wǎng)絡(luò)設(shè)施的可靠通信網(wǎng)絡(luò),并在惡劣和特殊的環(huán)境下能夠正常工作。這就需要一種不依賴固定基礎(chǔ)設(shè)施支持的移動(dòng)自組織技術(shù),移動(dòng)自組織網(wǎng)就是其中的一種。
      [0003 ] MANET網(wǎng)絡(luò)是一種無(wú)中心節(jié)點(diǎn)、所有節(jié)點(diǎn)都平等的分布式網(wǎng)絡(luò)。網(wǎng)絡(luò)有自組織的特性,對(duì)于突發(fā)故障有一點(diǎn)的修復(fù)能力;網(wǎng)絡(luò)中的節(jié)點(diǎn)能隨意移動(dòng),從而允許各個(gè)節(jié)點(diǎn)在沒有固定基礎(chǔ)設(shè)施的環(huán)境下進(jìn)行通信,網(wǎng)絡(luò)拓?fù)浣Y(jié)構(gòu)動(dòng)態(tài)變化,移動(dòng)中的每個(gè)節(jié)點(diǎn)可以主動(dòng)的監(jiān)聽自己的鄰節(jié)點(diǎn),并智能的感知網(wǎng)絡(luò)拓?fù)錉顟B(tài),動(dòng)態(tài)的確定最佳分組路由,然后將數(shù)據(jù)逐跳送達(dá)目的節(jié)點(diǎn)。對(duì)于因?yàn)榫W(wǎng)絡(luò)拓?fù)鋭?dòng)態(tài)變化、節(jié)點(diǎn)突發(fā)故障、無(wú)線環(huán)境的惡化等原因造成的網(wǎng)絡(luò)通信質(zhì)量下降或中斷,移動(dòng)網(wǎng)絡(luò)具有都可以給出相應(yīng)解決方案。
      [0004]MANET網(wǎng)絡(luò)的許多優(yōu)良特性為它在軍事和民用通信領(lǐng)域占據(jù)一席之地提供了有力保證,幾乎涉及到社會(huì)生產(chǎn)中的各個(gè)方面,從軍事應(yīng)用如飛機(jī)、坦克、單兵到普通民用消費(fèi)產(chǎn)品,例如,汽車、筆記本、手機(jī)終端等等,在移動(dòng)自組織網(wǎng)中首要解決的就是節(jié)點(diǎn)的鄰居發(fā)現(xiàn),節(jié)點(diǎn)的鄰居發(fā)現(xiàn)是自組網(wǎng)完成組網(wǎng)、路由成功轉(zhuǎn)發(fā)、數(shù)據(jù)通信等的前提和基礎(chǔ),是自組網(wǎng)的關(guān)鍵和核心技術(shù)。
      【實(shí)用新型內(nèi)容】
      [0005]本實(shí)用新型的目的,就是基于克服上述已有技術(shù)的不足,為在遭受火災(zāi)、水災(zāi)、地震等災(zāi)害打擊之后,確保通信順暢,而提供一種基于MANET網(wǎng)絡(luò)的MAC層鄰居節(jié)點(diǎn)發(fā)現(xiàn)平臺(tái)。
      [0006]為了達(dá)到上述目的,本實(shí)用新型采用的技術(shù)方案是:
      [0007]一種基于MANET網(wǎng)絡(luò)的MAC層鄰居節(jié)點(diǎn)發(fā)現(xiàn)平臺(tái),包括變頻模件I,MAC層模件2和綜合業(yè)務(wù)處理模件3,共3個(gè)部分,相結(jié)合構(gòu)成一個(gè)整體,其中:
      [0008]所述變頻模件I,又包括變頻器11,ADC變換器12,頻率指示器13,用以實(shí)現(xiàn)信息交換與傳遞;
      [0009]所述MAC層模件2,又包括CPU微處理器21,頻率控制器22,功率控制器3,人機(jī)接口板24 ,FLASH模塊25,SDRAM模塊26,用以實(shí)現(xiàn)網(wǎng)絡(luò)控制信號(hào)、命令參數(shù)和數(shù)據(jù)信號(hào)的處理與交互;
      [0010]所述綜合業(yè)務(wù)處理模件3,又包括FPGA模塊31,中頻DAC信號(hào)處理器32,USB串口 33,以太網(wǎng)口 34,FLASH模塊35,JTAG接口 36,AGC控制器37,外部定位信息接口 38,SDRAM模塊39,用以共同實(shí)現(xiàn)調(diào)制及解調(diào)信號(hào)、協(xié)議控制信息、業(yè)務(wù)數(shù)據(jù)信息的處理及交互。
      [0011]本實(shí)用新型所提供的基于MANET網(wǎng)絡(luò)的MAC層鄰居節(jié)點(diǎn)發(fā)現(xiàn)平臺(tái),采用模塊化設(shè)計(jì),接口標(biāo)準(zhǔn)明確,環(huán)環(huán)緊扣,結(jié)構(gòu)嚴(yán)謹(jǐn),能有效的解決傳統(tǒng)的采用全向天線中遇到的隱藏終端、暴露終端等問題,能滿足在自組網(wǎng)中節(jié)點(diǎn)快速、高效的搜索周圍鄰居節(jié)點(diǎn),同時(shí)平臺(tái)中采用的定向天線使節(jié)點(diǎn)通信距離更遠(yuǎn),數(shù)據(jù)傳輸速率大為增加;具有設(shè)計(jì)合理、方法可靠、理念創(chuàng)新、實(shí)用性強(qiáng),操作靈活快捷,整體結(jié)構(gòu)合理等特點(diǎn)。
      【附圖說明】
      [0012]圖1是本實(shí)用新型電原理圖
      [0013]I為變頻模件,
      [0014]11為變頻器,
      [0015]12為ADC變換器,
      [0016]13為頻率指示器;
      [0017]2為MAC層模件,
      [0018]21為CPU微處理器,
      [0019]22為頻率控制器,
      [0020]23為功率控制器,
      [0021]24為人機(jī)接口板,
      [0022]25 為 FLASH 模塊,
      [0023]26 為 SDRAM 模塊;
      [0024]3為綜合業(yè)務(wù)處理模件,
      [0025]31 為FPGA模塊,
      [0026]32為中頻DAC信號(hào)處理器,
      [0027]33 為 USB串口,
      [0028]34為以太網(wǎng)口,
      [0029]35 為 FLASH 模塊,
      [0030]36 為 JTAG接口,
      [0031]37為AGC控制器,
      [0032]38為外部定位信息接口,
      [0033]39 為 SDRAM 模塊。
      【具體實(shí)施方式】
      [0034]請(qǐng)見圖1,為本實(shí)用新型具體實(shí)施例。
      [0035]從圖1可以看出:
      [0036]一種基于MANET網(wǎng)絡(luò)的MAC層鄰居節(jié)點(diǎn)發(fā)現(xiàn)平臺(tái),包括有變頻模件1、MAC層模件2和綜合業(yè)務(wù)處理模件3,共3個(gè)部分,相結(jié)合構(gòu)成一個(gè)整體。其中:
      [0037]所述變頻模件I又包括變頻器11,ADC變換器12,頻率指示器13,用以實(shí)現(xiàn)信息的交換與傳遞;
      [0038]所述MAC層模件2又包括CPU微處理器21,頻率控制器22,功率控制器23,人機(jī)接口板24,FLASH模塊25,SDRAM模塊26,以實(shí)現(xiàn)網(wǎng)絡(luò)控制信號(hào)、命令參數(shù)和數(shù)據(jù)信號(hào)的處理與交互;
      [0039]所述綜合業(yè)務(wù)處理模件3又包括FPGA模塊31,中頻DAC信號(hào)處理器32,USB串口 33,以太網(wǎng)口 34 ,FLASH模塊35,JTAG接口 36,AGC控制器37,外部定位信息接口 38,SDRAM模塊39,用以共同實(shí)現(xiàn)調(diào)制及解調(diào)信號(hào)、協(xié)議控制信息、業(yè)務(wù)數(shù)據(jù)信息的處理及交互。
      [0040]如圖1所示,各模塊接口如下:
      [0041 ]所述變頻模件I中的變頻模件11的第C33腳與所述頻率指示器13的第I腳相連接;
      [0042]所述變頻模件I中的ADC變換器12的第C34腳與所述綜合業(yè)務(wù)處理模件3中的FPGA模塊33的第A17腳相連接;
      [0043 ]所述變頻模件I中的頻率指示器13的第2腳與所述MAC層模件2中的CPU微處理器21的第B18腳相連接;
      [0044]所述MAC層模件2中的CPU微處理器21的第B11腳與所述頻率控制器22的第2腳相連接;
      [0045]所述MAC層模件2中的頻率控制器22的第I腳與所述變頻模件I中的變頻器11的第C23腳相連接;
      [0046]所述MAC層模件2中的功率控制器23的第I腳與所述變頻模件I中的變頻器11的第C19腳相連接;而功率控制器23的第2腳與所述CPU微處理器21的第B14腳相連接;
      [0047]所述MAC層模件2中的人機(jī)接口板24與所述CPU微處理器21的第B31腳相連接;
      [0048]所述MAC層模件2中的FLASH模塊25與所述CPU微處理器21的第B24腳相連接;
      [0049]所述綜合業(yè)務(wù)處理模件3中的FPGA模塊31的第A2腳與所述MAC層模件2中的CPU微處理器21的第B35腳相連接,而FPGA模塊31的FIFO腳與所述MAC層模件2中的CPU微處理器21的第B36腳相連接;
      [0050]所述綜合業(yè)務(wù)處理模件3中的中頻DAC信號(hào)處理器32的第2腳與所述FPGA模塊31的第Al 7腳相連接;
      [0051 ]所述綜合業(yè)務(wù)處理模件3中的USB串口 33與所述FPGA模塊31的第A23腳相連接;
      [0052]所述綜合業(yè)務(wù)處理模件3中的FLASH35與所述FPGA模塊31的第A12腳相連接。
      [0053]值得說明的是本實(shí)用新型選用的主要器件型號(hào)依次為:變頻模件和MAC層模件采用Inter凌動(dòng)系列 1.6GHZAtomZ530,芯片組型號(hào)為Inter Poulsbo US15W SCH chipset;綜合業(yè)務(wù)處理模件采用Xi linx xc6vlx240t 3,其余為工業(yè)級(jí)元器件與精加工自制件。
      [0054]以上實(shí)施例,僅為本實(shí)用新型的較佳實(shí)施而已,用以說明本實(shí)用新型的技術(shù)特征和可實(shí)施性,并非用以限定本方明的申請(qǐng)專利權(quán)利;同時(shí)以上的描述,對(duì)于熟知本技術(shù)領(lǐng)域的專業(yè)人士應(yīng)可明了并加以實(shí)施,因此,其他在未脫離本方明所揭示的前提下所完成的等效修改或裝飾,均應(yīng)包含在所述的申請(qǐng)專利范圍之內(nèi)。
      【主權(quán)項(xiàng)】
      1.一種基于MANET網(wǎng)絡(luò)的MAC層鄰居節(jié)點(diǎn)發(fā)現(xiàn)平臺(tái),包括變頻模件(I),MAC層模件⑵和綜合業(yè)務(wù)處理模件(3),共3個(gè)部分,相結(jié)合構(gòu)成一個(gè)整體,其特征是: 所述變頻模件(I)又包括變頻器(11),ADC變換器(12),頻率指示器(13),用以實(shí)現(xiàn)信息的交換與傳遞; 所述MAC層模件(2)又包括CPU微處理器(21),頻率控制器(22),功率控制器(23),人機(jī)接口板(24),F(xiàn)LASH模塊(25),SDRAM模塊(26),以實(shí)現(xiàn)網(wǎng)絡(luò)控制信號(hào)、命令參數(shù)和數(shù)據(jù)信號(hào)的處理與交互; 所述綜合業(yè)務(wù)處理模件(3)又包括FPGA模塊(31),中頻DAC信號(hào)處理器(32),USB串口(33),以太網(wǎng)口(34) ,FLASH模塊(35),JTAG接口(36),AGC控制器(37),外部定位信息接口(38),SDRAM模塊(39),用以共同實(shí)現(xiàn)調(diào)制及解調(diào)信號(hào)、協(xié)議控制信息、業(yè)務(wù)數(shù)據(jù)信息的處理及交互。2.如權(quán)利要求1所述的基于MANET網(wǎng)絡(luò)的MAC層鄰居節(jié)點(diǎn)發(fā)現(xiàn)平臺(tái),其特征是:所述變頻模件(I)中的變頻器(11)的第C33腳與所述頻率指示器(13)的第I腳相連接;所述變頻模件(I)中的ADC變換器(12)的第C34腳與所述綜合業(yè)務(wù)處理模件(3)中的FPGA模塊(33)的第Al 7腳相連接; 所述變頻模件(I)中的頻率指示器(13)的第2腳與所述MAC層模件(2)中的CPU微處理器(21)的第B18腳相連接。3.如權(quán)利要求1所述的基于MANET網(wǎng)絡(luò)的MAC層鄰居節(jié)點(diǎn)發(fā)現(xiàn)平臺(tái),其特征是: 所述MAC層模件(2)中的CPU微處理器(21)的第BI I腳與所述頻率控制器(22)的第2腳相連接; 所述MAC層模件(2)中的頻率控制器(22)的第I腳與所述變頻模件(I)中的變頻器(11)的第C23腳相連接;所述MAC層模件(2)中的功率控制器(23)的第I腳與所述變頻模件(I)中的變頻器(11)的第C19腳相連接;而功率控制器(23)的第2腳與所述CPU微處理器(21)的第B14腳相連接;所述MAC層模件(2)中的人機(jī)接口板(24)與所述CRJ微處理器(21)的第B31腳相連接;所述MAC層模件(2)中的FLASH模塊(25)與所述CRJ微處理器(21)的第B24腳相連接。4.如權(quán)利要求1所述的基于MANET網(wǎng)絡(luò)的MAC層鄰居節(jié)點(diǎn)發(fā)現(xiàn)平臺(tái),其特征是: 所述綜合業(yè)務(wù)處理模件(3)中的FPGA模塊(31)的第A2腳與所述MAC層模件(2)中的CPU微處理器(21)的第B35腳相連接;而FPGA模塊(31)的FIFO腳與所述MAC層模件(2)中的CPU微處理器(21)的第B36腳相連接; 所述綜合業(yè)務(wù)處理模件(3)中的中頻DAC信號(hào)處理器(32)的第2腳與所述FPGA模塊(31)的第A17腳相連接; 所述綜合業(yè)務(wù)處理模件(3)中的USB串口(33)與所述FPGA模塊(31)的第A23腳相連接; 所述綜合業(yè)務(wù)處理模件(3)中的FLASH( 35)與所述FPGA模塊(31)的第Al 2腳相連接。
      【文檔編號(hào)】H04J3/06GK205430616SQ201520781645
      【公開日】2016年8月3日
      【申請(qǐng)日】2015年10月9日
      【發(fā)明人】嚴(yán)忠, 黃華東, 黃祥, 彭宇, 李國(guó)治, 劉月, 余召仿, 鐘秉飛, 喻磊, 童嘉新, 高立, 付培培
      【申請(qǐng)人】武漢中元通信股份有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1